CN1913359A - 具有低时钟频率的时钟数据恢复装置及方法 - Google Patents

具有低时钟频率的时钟数据恢复装置及方法 Download PDF

Info

Publication number
CN1913359A
CN1913359A CNA2006101091982A CN200610109198A CN1913359A CN 1913359 A CN1913359 A CN 1913359A CN A2006101091982 A CNA2006101091982 A CN A2006101091982A CN 200610109198 A CN200610109198 A CN 200610109198A CN 1913359 A CN1913359 A CN 1913359A
Authority
CN
China
Prior art keywords
signal
clock
data
sampled
generate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CNA2006101091982A
Other languages
English (en)
Inventor
胡伟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of CN1913359A publication Critical patent/CN1913359A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/091Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector using a sampling device
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/089Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
    • H03L7/0891Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
    • H03L7/0995Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator comprising a ring oscillator
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/04Distributors combined with modulators or demodulators
    • H04J3/047Distributors with transistors or integrated circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

对于时钟和数据恢复(CDR),时钟处理器从原始相移的时钟信号生成采样时钟信号,每个相移的时钟信号具有的频率为输入数据信号频率的1/8。采样时钟信号被用于对输入数据信号采样,以生成确定电压控制信号的误差信号和参考信号,电压控制信号指示由压控振荡器(VCO)生成的原始时钟信号的时钟频率。

Description

具有低时钟频率的时钟数据恢复装置及方法
技术领域
本发明总体上涉及时钟和数据恢复,更具体地说,涉及使用低于输入数据速率的时钟频率的时钟和数据恢复的装置及方法。
背景技术
时钟和数据恢复(CDR)电路生成与输入数据信号同步的时钟信号,以便利用该时钟信号恢复数据。在美国专利申请公开文件No.2004-240599中公开了这样一种CDR电路。该CDR电路被广泛用于局域网(LAN)、有线或无线通信、光通信、硬盘驱动等。
CDR电路是一种锁相环(PLL),一般包括相位检测器、电荷泵(chargepump)、低通滤波器(LPF)和压控振荡器(VCO)。相位检测器通过检测输入数据信号与VCO生成的时钟信号之间的相位差来生成误差信号。电荷泵基于该误差信号生成电压控制信号。电压控制信号确定由VCO生成的时钟信号的时钟频率。
当电压控制信号增加时,时钟频率也增加,当电压控制信号降低时,时钟频率也降低。CDR随着时间降低输入数据信号和时钟信号之间的相位差,直到当时钟频率基本上与输入数据信号的频率相等时达到同步。这种同步被期望用于从输入数据信号恢复有效数据。
在传统的CDR电路中,随着输入数据信号的频率增加,时钟信号频率也应当增加。但是,设计VCO以生成具有基本上较高的时钟频率的时钟信号是困难的,并且对于这种较高的时钟频率,CDR电路的功耗也会增加。
作为对这些问题的一个解决方案,在美国专利申请公开文件No.2004-240599中公开了一种CDR电路,其使用的时钟信号的频率为输入数据信号频率的一半。在美国专利申请公开文件No.2004-155687中公开了另一种CDR电路,其使用的时钟信号的频率为输入数据信号频率的四分之一。
例如,图1是美国专利申请公开文件No.2004-155687中公开的传统CDR电路的方框图。图2是图1的CDR电路工作期间的信号的时序图。
参照图1和2,CDR电路包括相位检测器14、V/I(电压/电流)转换器16、低通滤波器18和压控振荡器12。时钟信号CK0、CK45、CK90和CK135的周期为输入数据信号DIN的周期的四倍。输入数据信号DIN在时钟信号每次转换(transition)时被采样。
在现有技术中,由于使用来自VCO的时钟信号的转换来对输入数据信号DIN进行采样,因此要形成其频率最低为输入数据信号频率的四分之一的时钟信号。但是,由于数据速率随着技术的进步而增加,可能期望进一步降低时钟频率。
发明内容
因此,本发明对来自VCO的原始时钟信号进行进一步处理,以生成用于对输入数据信号采样的采样时钟信号,从而可以生成其频率为输入数据信号频率的1/8的原始时钟信号。
对于根据本发明一个方面的时钟和数据恢复(CDR),压控振荡器(VCO)生成相移的原始时钟信号,每个时钟信号具有略低于输入数据信号频率的时钟频率。时钟处理器从原始时钟信号生成相移的采样时钟信号,每个采样时钟信号的相应脉冲具有的脉冲宽度为输入数据信号的周期。
此外,采样电路在采样时钟信号的转换处对输入数据信号采样,以生成采样数据信号。数据处理器通过在采样时钟信号的脉冲宽度期间比较采样数据信号来确定控制信号。所述控制信号确定VCO的时钟频率。
在本发明的一个示例实施例中,时钟频率是输入数据信号频率的1/8,并且原始时钟信号由彼此之间具有45度相移的四个时钟信号组成。
在本发明的再一个实施例中,VCO包括差分反相器链,每个差分反相器被控制信号偏置,并且每个差分反相器生成相应的原始时钟信号。
在本发明的再一个实施例中,时钟处理器包括多个异或门和一个异或非门。每个所述门输入相应的具有最小相位差的两个原始时钟信号,以生成相应的采样时钟信号。
在本发明的再一个实施例中,另一个采样电路在采样时钟信号的上升转换处对输入数据信号采样,以生成恢复数据信号。
在本发明的示例实施例中,数据处理器包括:信号处理器,用于比较两个采样数据的组,以生成修正数据信号。此外,误差信号生成器从修正数据信号和采样时钟信号的第一逻辑组合生成误差信号。并且,参考信号生成器从修正数据信号和采样时钟信号的第二逻辑组合生成参考信号。
在本发明的另一个实施例中,电荷泵包括第一类开关,每个根据误差信号而接通或关断,以一起生成充电电流。电荷泵还包括第二类开关,每个根据参考信号而接通或关断,以一起生成放电电流。控制信号是从充电和放电电流生成的。例如,环路滤波器具有电容器,该电容器的第一端具有在其上生成的控制信号。
在本发明的再一个实施例中,在第一采样时钟信号的第一脉冲期间,通过在输入数据信号的半个周期内比较输入数据信号的第一和第二数据比特来生成误差信号。此外,在与所述第一采样时钟信号相比具有相位延迟的第二采样时钟信号的第二脉冲期间,通过在输入数据信号的整个周期内比较该第一和第二数据比特来生成参考信号。
通过这种方式,VCO生成的原始时钟信号具有的时钟频率远远低于输入数据信号的频率。因此,可以容易地以低成本和低功耗实现VCO。
附图说明
通过参照附图对本发明的示例实施例进行具体描述,本发明的上述和其它特征及优点将变得更加明显,其中,
图1是传统的时钟和数据恢复(CDR)电路的方框图;
图2是图1的CDR电路工作期间的信号时序图;
图3是根据本发明实施例的具有低时钟频率的CDR装置的方框图;
图4是根据本发明实施例的图3的CDR装置中VCO的电路图;
图5是根据本发明实施例的图3的CDR装置中的时钟处理器的电路图;
图6是根据本发明实施例的图3的CDR装置中的采样保持电路的电路图;
图7是根据本发明实施例的图3的CDR装置中的数据处理器的方框图;
图8是根据本发明实施例的图7的数据处理器中的信号处理器的电路图;
图9是根据本发明实施例的图7的数据处理器中的误差信号生成器的电路图;
图10是根据本发明实施例的图7的数据处理器中的参考信号生成器的电路图;
图11是根据本发明实施例的图3的CDR装置中的电荷泵和环路滤波器的电路图;以及
图12A和12B是根据本发明实施例的图3的CDR装置在工作期间的信号的时序图。
此处所参照的附图是为了说明的清楚而绘制的,因而没有必要按比例绘制。在图1、2、3、4、5、6、7、8、9、10、11、12A和12B中,具有相同附图标记的元件表示具有相似结构和/或功能的元件。
具体实施方式
图3是根据本发明示例实施例的时钟和数据恢复(CDR)装置1000的方框图。参照图3,CDR装置1000包括压控振荡器(VCO)1400、相位检测器1100、电荷泵1200和环路滤波器1300。
VCO 1400生成对于彼此具有相移的多相时钟信号CK0、CK45、CK90和CK135。每个时钟信号CK0、CK45、CK90和CK135的时钟频率由来自环路滤波器1300的控制电压VCON确定。
此外,每个多相时钟信号CK0、CK45、CK90和CK135的时钟频率为输入数据信号DIN的频率的1/8。因此,每个多相时钟信号CK0、CK45、CK90和CK135具有的周期长于输入数据信号DIN的周期的八倍。
而且,时钟信号CK0、CK45、CK90和CK135彼此连续相移45度。也就是说,时钟信号CK45相对于时钟信号CK0相移45度,时钟信号CK90相对于时钟信号CK0相移90度,而时钟信号CK135相对于时钟信号CK0相移135度。
相位检测器1100确定输入数据信号DIN与多相时钟信号CK0、CK45、CK90和CK135之间的相位差。相位检测器1100基于所检测的相位差生成误差信号PD1、PD2、PD3和PD4。相位检测器1100还从所述时钟信号和输入数据信号DIN生成参考信号REF1、REF2、REF3和REF4以及恢复数据信号D1OUT、D2OUT、D3OUT和D4OUT。
相位检测器1100包括时钟处理器1110、采样保持电路1120和数据处理器1130。时钟处理器1110对每一对具有最小相位差的两个时钟信号CK0、CK45、CK90和CK135执行异或(XOR)操作或异或非(XNOR)操作,以生成采样时钟信号C1、C2、C3和C4。
采样保持电路1120使用采样时钟信号C1、C2、C3和C4的转换对输入数据信号DIN进行采样,以生成采样数据信号D1、D2、D3和D4以及恢复数据信号D1OUT、D2OUT、D3OUT和D4OUT。数据处理器1130使用采样时钟信号C1、C2、C3和C4以及采样数据信号D1、D2、D3和D4生成误差信号PD1、PD2、PD3和PD4以及参考信号REF1、REF2、REF3和REF4。
电荷泵1200响应于误差信号PD1、PD2、PD3和PD4以及参考信号REF1、REF2、REF3和REF4而生成控制电流。环路滤波器1300对控制电流积分以生成用于控制VCO 1400的控制电压VCON。
图4是根据本发明示例实施例的包括在图3的CDR装置1000中的VCO1400的电路图。参照图4,VCO 1400包括延迟元件1410、1420、1430和1440链(chain)或级(cascade)。每个延迟元件1410、1420、1430和1440可以是被来自环路滤波器1300的控制电压VCON偏置的差分反相器(differentialinverter)。
当控制电压VCON增加时,每个延迟元件1410、1420、1430和1440的延迟时间降低。或者,当控制电压VCON降低时,每个延迟元件1410、1420、1430和1440的延迟时间增加。
延迟元件1410、1420、1430和1440被配置成生成在链中连续相移45度的多相时钟信号CK0、CK45、CK90和CK135。第一时钟信号CK0从延迟元件1410的两个输入抽头,第二时钟信号CK45从延迟元件1420的两个输入抽头,第三时钟信号CK90从延迟元件1430的两个输入抽头,而第四时钟信号CK135从延迟元件1440的两个输入抽头。
图5是根据本发明实施例的图3的CDR装置1000中的时钟处理器1110的电路图。参照图5,时钟处理器1110包括第一异或(XOR)门1111、第二异或(XOR)门1112、第三异或(XOR)门1113,每个都执行异或操作,以及一个异或非(XNOR)门1114,其执行异或非操作。
如每个本领域普通技术人员所熟知的,当两个输入信号具有不同的逻辑状态时,异或操作生成具有逻辑高状态的信号,否则生成具有逻辑低状态的信号。相反地,异或非操作在两个输入信号具有相同逻辑状态时生成具有逻辑高状态的信号,否则生成具有逻辑低状态的信号。
第一异或门1111输入第一和第二时钟信号CK0和CK45,并生成第一采样时钟信号C1。第二异或门1112输入第二和第三时钟信号CK45和CK90,并生成第二采样时钟信号C2。第三异或门1113输入第三和第四时钟信号CK90和CK135,并生成第三采样时钟信号C3。异或非门1114输入第四和第一时钟信号CK135和CK0,并生成第四采样时钟信号C4。
图6是图3的CDR装置1000中的采样保持电路1120的电路图。参照图6,采样保持电路1120包括第一采样电路1120a和第二采样电路1120b。如将会参照图12A描述的,第一采样电路1120a从输入数据信号DIN和采样时钟信号C1、C2、C3和C4生成采样数据信号D1、D2、D3和D4。
第二采样电路1120b通过分别在采样时钟信号C1、C2、C3和C4的上升转换处对输入数据信号DIN采样来生成恢复数据信号D1OUT、D2OUT、D3OUT和D4OUT。将会参照图12B对第二采样电路1120b的这种操作进行更具体的描述。
第一采样电路1120a包括第一D锁存器1121、第二D锁存器1122、第三D锁存器1123和第四D锁存器1124。第一D锁存器1121在第一采样时钟C1的上升和下降转换处对输入数据信号DIN的部分进行采样,以生成如图12A所示的第一采样数据信号D1。
参照图6和12A,在第一采样时钟信号C1的下降沿之后,第一采样数据信号D1在输入数据信号的半个周期内具有第一输入数据比特<1>的逻辑状态,然后具有第二输入数据比特<2>的逻辑状态,直到第一采样时钟信号C1的下一个下降转换。第一输入数据比特<1>是在第一采样时钟信号C1的上升转换时输入数据信号DIN的数据比特。第二输入数据比特<2>时在第一采样时钟信号C1的下降转换时输入数据信号DIN的数据比特。第一D锁存器1121被配置成从输入数据信号DIN和第一采样时钟信号C1生成这样的第一采样数据信号D1。
接着参照图6和12A,第二D锁存器1122被类似地配置成从输入数据信号DIN和第二采样时钟信号C2生成第二采样数据信号D2。再次参照图6和12A,第三D锁存器1123被类似地配置成从输入数据信号DIN和第三采样时钟信号C3生成第三采样数据信号D3。
最后再参照图6和12A,第四D锁存器1124被类似地配置成从输入数据信号DIN和第四采样时钟信号C4生成第四采样数据信号D4。在图12A中,第一、第二、第三和第四采样数据信号D1、D2、D3和D4的数字指示输入数据信号DIN的相应编号的数据比特各自的逻辑状态。
第二采样电路1120b包括第五D锁存器1125、第六D锁存器1126、第七D锁存器1127和第八D锁存器1128。参照图6和12B,第五D锁存器1125在采样时钟信号C1的上升沿对输入数据信号DIN采样,以生成第一恢复数据信号D1OUT。第六D锁存器1126在采样时钟信号C2的上升沿对输入数据信号DIN采样,以生成第二恢复数据信号D2OUT。
第七D锁存器1127在采样时钟信号C3的上升沿对输入数据信号DIN采样,以生成第三恢复数据信号D3OUT。第八D锁存器1128在采样时钟信号C4的上升沿对输入数据信号DIN采样,以生成第四恢复数据信号D4OUT。在图12B中,在第一、第二、第三和第四恢复数据信号D1OUT、D2OUT、D3OUT和D4OUT中的数字指示输入数据信号DIN的相应编号的数据比特各自的逻辑状态。因此,如图12B所示,每个恢复数据信号D1OUT、D2OUT、D3OUT和D4OUT生成间隔四比特的输入数据信号DIN的数据比特。
图7是根据本发明示例实施例的图3的CDR装置1000中的数据处理器1130的方框图。参照图7,数据处理器1130包括信号处理器1131、误差信号生成器1132和参考信号生成器1133。
图8是根据本发明示例实施例的图7的数据处理器1130中的信号处理器1131的电路图。参照图8,信号处理器1131包括第一异或门XOR1、第二异或门XOR2、第三异或门XOR3和第四异或门XOR4,每个执行异或操作。
第一异或门XOR1输入第四和第一采样数据信号D4和D1,以生成第一修正数据信号M1。第二异或门XOR2输入第一和第二采样数据信号D1和D2,以生成第二修正数据信号M2。第三异或门XOR3输入第二和第三采样数据信号D2和D3,以生成第三修正数据信号M3。第四异或门XOR4输入第三和第四采样数据信号D3和D4,以生成第四修正数据信号M4。
图9是根据本发明示例实施例的图7的数据处理器1130中的误差信号生成器1132的电路图。参照图9,误差信号生成器1132包括第一与门AND1、第二与门AND2、第三与门AND3、第四与门AND4,每个执行与(AND)运算。
第一与门AND1输入第一修正数据信号M1和第二采样时钟信号C2,以生成第一误差信号PD1。第二与门AND2输入第二修正数据信号M2和第三采样时钟信号C3,以生成第二误差信号PD2。第三与门AND3输入第三修正数据信号M3和第四采样时钟信号C4,以生成第三误差信号PD3。第四与门AND4输入第四修正数据信号M4和第一采样时钟信号C1,以生成第四误差信号PD4。
图10是根据本发明示例实施例的图7的数据处理器1130中的参考信号生成器1133的电路图。参照图10,参考信号生成器1133包括第五与门AND5、第六与门AND6、第七与门AND7、第八与门AND8,每个执行与运算。
第五与门AND5输入第一修正数据信号M1和第三采样时钟信号C3,以生成第一参考信号REF1。第六与门AND6输入第二修正数据信号M2和第四采样时钟信号C4,以生成第二参考信号REF2。第七与门AND7输入第三修正数据信号M3和第一采样时钟信号C1,以生成第三参考信号REF3。第八与门AND8输入第四修正数据信号M4和第二采样时钟信号C2,以生成第四参考信号REF4。
通过这种方式,在参考信号生成器1133中与给定修正数据信号一起输入到与门的采样时钟信号C1、C2、C3和C4之一与在误差信号生成器1132中与该给定修正数据信号一起输入到与门的采样时钟信号C1、C2、C3和C4中的另一个之间具有相位延迟。
图11是根据本发明实施例的图3的CDR装置1000中包括的电荷泵1200和环路滤波器1300的电路图。参照图11,电荷泵1200包括具有作为第一类开关的PMOSFET(P沟道金属氧化物半导体场效应晶体管)MP1、MP2、MP3和MP4的上拉电路。电荷泵1200还包括具有作为第二类开关的NMOSFET(N沟道金属氧化物半导体场效应晶体管)MN1、MN2、MN3和MN4的下拉电路。
PMOSFET MP1、MP2、MP3和MP4的源极连接到高电源电压VDD,而PMOSFET MP1、MP2、MP3和MP4的漏极连接到公共节点NC。在每个PMOSFET MP1、MP2、MP3和MP4的栅极上施加有误差信号PD1、PD2、PD3和PD4中相应的一个。
NMOSFET MN1、MN2、MN3和MN4的源极连接到低电源电压VSS,而NMOSFET MN1、MN2、MN3和MN4的漏极连接到公共节点NC。在每个NMOSFET MN1、MN2、MN3和MN4的栅极上施加有参考信号REF1、REF2、REF3和REF4中相应的一个。
环路滤波器1300包括电容器C1,其第一端连接到公共节点NC,其第二端连接到低电源电压VSS。电容器C1的第一端生成控制电压VCON,其施加到VCO 1400,用以确定相移时钟信号CK0、CK45、CK90和CK135的时钟频率。VCON的较高值增加该时钟频率,而VCON的较低值降低该时钟频率。
上拉电路增加用于对电容C1充电的充电控制电流ICH,以便更多数目的误差信号PD1、PD2、PD3和PD4具有逻辑低状态。另一方面,下拉电路增加用于对电容器C1放电的放电控制电流IDISH,以便更多数目的参考信号REF1、REF2、REF3和REF4具有逻辑高状态。
再次参照示出图3中CDR装置1000的操作的图12A,每个多相时钟信号CK0、CK45、CK90和CK135具有的周期为输入数据信号DIN的周期的八倍。因此,每个相移时钟信号CK0、CK45、CK90和CK135的时钟频率是输入数据信号DIN的频率的1/8。此外,如图12A所示,多相时钟信号CK0、CK45、CK90和CK135彼此连续相移45度。
如参照图5所描述的,时钟处理器1110通过对具有最小相位差的原始时钟信号CK0、CK45、CK90和CK135的一对执行异或操作或异或非操作来生成采样时钟信号C1、C2、C3和C4。通过这种方式,每个采样时钟信号C1、C2、C3和C4具有的相应的脉冲中的每一个的脉冲宽度都为输入数据信号DIN的周期。此外,输入数据信号DIN的每四个周期生成采样时钟信号C1、C2、C3和C4中的一个脉冲。而且,采样时钟信号C1、C2、C3和C4中的脉冲相对于彼此连续相移输入数据信号DIN的一个周期。
图12A还示出了参照图6描述的所生成的采样数据信号D1、D2、D3和D4。图12A还示出了参照图9描述的所生成的误差信号PD1、PD2、PD3和PD4。图12A还示出了参照图10描述的所生成的参考信号REF1、REF2、REF3和REF4。
进一步参照图12A,每个参考信号REF1、REF2、REF3和REF4用于在采样时钟信号C1、C2、C3和C4的全脉冲宽度期间比较相应对的输入数据信号DIN的两个数据比特。另一方面,每个误差信号PD1、PD2、PD3和PD4用于在采样时钟信号C1、C2、C3和C4的半个脉冲宽度期间比较相应对的输入数据信号DIN的两个数据比特。这样的时序有利于在每个数据比特的中间对输入数据信号DIN采样。
此外,如图12A所示,参考信号REF1、REF2、REF3和REF4将相同对的输入数据信号DIN的数据比特与来自误差信号PD1、PD2、PD3和PD4的延迟进行比较。利用所述延迟,参考信号REF1、REF2、REF3和REF4指示稍后在输入数据信号DIN中是否会发生数据转换,并且误差信号PD1、PD2、PD3和PD4指示之前在输入数据信号DIN中是否发生了数据转换。这种指示有利于生成控制信号VCON,以用来确定在VCO 1400生成的原始时钟信号CK0、CK45、CK90和CK135的时钟频率。
如上所述,CDR装置1000使用VCO 1400来生成时钟信号CK0、CK45、CK90和CK135,其时钟频率为输入数据信号DIN的1/8。当输入数据信号DIN的频率增加时,这种VCO可以以低成本和低功耗被简单地实现。
上文仅仅是通过示例的方式,其本意并非进行限定。例如,此处描述和示出的任何元件的编号和数目都仅仅是示例性的。本发明仅仅由所附的权利要求书及其等价物来限定。

Claims (20)

1、一种时钟和数据恢复(CDR)装置,包括:
压控振荡器(VCO),其生成相移的原始时钟信号,每个时钟信号具有略低于输入数据信号频率的时钟频率;
时钟处理器,其从原始时钟信号生成相移的采样时钟信号,每个采样时钟信号的相应脉冲具有的脉冲宽度为输入数据信号的周期;
采样电路,其在采样时钟信号的转换处对输入数据信号采样,以生成采样数据信号;以及
数据处理器,其通过在采样时钟信号的脉冲宽度期间比较采样数据信号来确定控制信号,
其中,所述控制信号确定VCO的时钟频率。
2、权利要求1的时钟和数据恢复装置,其中,所述VCO包括差分反相器链,每个差分反相器被控制信号偏置,并且每个差分反相器生成相应的原始时钟信号。
3、权利要求1的时钟和数据恢复装置,其中,所述时钟处理器包括:
多个异或门和一异或非门,每个输入相应的具有最小相位差的两个原始时钟信号,以生成相应的采样时钟信号。
4、权利要求1的时钟和数据恢复装置,还包括:
另一个采样电路,其在采样时钟信号的上升转换处对输入数据信号采样,以生成恢复数据信号。
5、权利要求1的时钟和数据恢复装置,其中,所述数据处理器包括:
信号处理器,用于比较两个采样数据的组,以生成修正数据信号;
误差信号生成器,其从修正数据信号和采样时钟信号的第一逻辑组合生成误差信号;以及
参考信号生成器,其从修正数据信号和采样时钟信号的第二逻辑组合生成参考信号。
6、权利要求5的时钟和数据恢复装置,还包括:
电荷泵,其包括:
第一类开关,每个根据误差信号而接通或关断,以一起生成充电电流;以及
第二类开关,每个根据参考信号而接通或关断,以一起生成放电电流,
其中,控制信号是从充电和放电电流生成的。
7、权利要求6的时钟和数据恢复装置,其中,所述第一类开关为PMOSFET(P沟道金属氧化物半导体场效应晶体管),并且其中,所述第二类开关为NMOSFET(N沟道金属氧化物半导体场效应晶体管)。
8、权利要求6的时钟和数据恢复装置,还包括:
环路滤波器,其包括电容器,所述电容器的第一端具有在其上生成的控制信号。
9、权利要求5的时钟和数据恢复装置,其中,所述信号处理器包括:
多个异或门,每个输入相应两个采样数据信号组,以生成相应的修正数据信号。
10、权利要求5的时钟和数据恢复装置,其中,所述误差信号生成器包括:
多个与门,每个输入相应的修正数据信号和相应的采样时钟信号,以生成相应的误差信号。
11、权利要求10的时钟和数据恢复装置,其中,所述参考信号生成器包括:多个与门,每个输入相应的修正数据信号和相应的采样时钟信号,以生成相应的参考信号,
其中,与给定修正数据信号一起输入到用于生成误差信号的第一与门的第一个相应的采样时钟信号在相位上领先于与该给定修正数据信号一起输入到用于生成参考信号的第二与门的第二个相应的采样时钟信号。
12、权利要求11的时钟和数据恢复装置,其中,所述来自第一与门的误差信号是通过在输入数据信号的半个周期内比较输入数据信号的第一和第二数据比特而生成的,并且其中,所述来自第二与门的参考信号是通过在输入数据信号的整个周期内比较该第一和第二数据比特而生成的。
13、权利要求1的时钟和数据恢复装置,其中,所述时钟频率是输入数据信号频率的1/8。
14、权利要求13的时钟和数据恢复装置,其中,所述原始时钟信号由彼此之间具有45度相移的四个时钟信号组成的。
15、一种用于时钟和数据恢复(CDR)的方法,包括:
生成相移的原始时钟信号,每个时钟信号具有略低于输入数据信号频率的时钟频率;
从原始时钟信号生成相移的采样时钟信号,每个采样时钟信号的相应脉冲具有的脉冲宽度为输入数据信号的周期;
在采样时钟信号的转换处对输入数据信号采样,以生成采样数据信号;以及
通过在采样时钟信号的脉冲宽度期间比较采样数据信号来确定控制信号,
其中,所述控制信号确定VCO的时钟频率。
16、权利要求15的方法,还包括:
利用控制信号偏置差分反相器链,每个差分反相器生成相应的原始时钟信号。
17、权利要求15的方法,还包括:
在采样时钟信号的上升转换处对输入数据信号采样,以生成恢复数据信号。
18、权利要求15的方法,其中,确定控制信号还包括:
比较两个采样数据信号的组,以生成修正数据信号;
从修正数据信号和采样时钟信号的第一逻辑组合生成误差信号;
从修正数据信号和采样时钟信号的第二逻辑组合生成参考信号;
将误差信号施加到第一类开关,每个第一类开关根据误差信号而接通或关断,以一起生成充电电流;以及
将参考信号施加到第二类开关,每个第二类开关根据参考信号而接通或关断,以一起生成放电电流,
其中,所述控制信号是从充电和放电电流生成的。
19、权利要求18的方法,其中,在第一采样时钟信号的第一脉冲期间,通过在输入数据信号的半个周期内比较输入数据信号的第一和第二数据比特来生成误差信号,并且其中,在与所述第一采样时钟信号相比相位延迟的第二采样时钟信号的第二脉冲期间,通过在输入数据信号的整个周期内比较该第一和第二数据比特来生成参考信号。
20、权利要求15的方法,其中,所述时钟频率是输入数据信号频率的1/8,并且其中,所述原始时钟信号由彼此之间具有45度相移的四个时钟信号组成。
CNA2006101091982A 2005-08-11 2006-08-09 具有低时钟频率的时钟数据恢复装置及方法 Pending CN1913359A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020050073629A KR100711095B1 (ko) 2005-08-11 2005-08-11 클럭 및 데이터 복원회로, 및 클럭 및 데이터 복원 방법
KR73629/05 2005-08-11

Publications (1)

Publication Number Publication Date
CN1913359A true CN1913359A (zh) 2007-02-14

Family

ID=37722163

Family Applications (1)

Application Number Title Priority Date Filing Date
CNA2006101091982A Pending CN1913359A (zh) 2005-08-11 2006-08-09 具有低时钟频率的时钟数据恢复装置及方法

Country Status (3)

Country Link
US (1) US7668277B2 (zh)
KR (1) KR100711095B1 (zh)
CN (1) CN1913359A (zh)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101807917A (zh) * 2010-03-19 2010-08-18 常州新超电子科技有限公司 用于多路数据流接收器的信号偏移消除模块
CN101388665B (zh) * 2007-09-14 2011-11-09 瑞昱半导体股份有限公司 时间交错式时脉数据恢复装置及方法
CN102594340A (zh) * 2011-01-17 2012-07-18 智原科技股份有限公司 相位检测器、相位检测方法以及时钟数据恢复装置
CN102609386A (zh) * 2010-12-03 2012-07-25 罗姆股份有限公司 串行数据的接收电路、接收方法及传输系统、传输方法
CN104126282A (zh) * 2012-02-16 2014-10-29 高通股份有限公司 用于时钟和数据恢复(cdr)电路的可复位压控振荡器(vco)以及相关系统和方法
CN107294526A (zh) * 2016-04-11 2017-10-24 苏州超锐微电子有限公司 一种改进的数字式时钟数据恢复方法
CN108352838A (zh) * 2015-10-28 2018-07-31 华为技术有限公司 高抖动容限的无基准频率检测器
CN109314518A (zh) * 2016-04-22 2019-02-05 康杜实验室公司 高性能锁相环
CN111919387A (zh) * 2018-01-26 2020-11-10 康杜实验室公司 具有用于相位检测和相位插值的加权输出段的动态加权异或门

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7764759B2 (en) * 2006-06-13 2010-07-27 Gennum Corporation Linear sample and hold phase detector for clocking circuits
KR100739957B1 (ko) * 2006-07-24 2007-07-16 주식회사 하이닉스반도체 고속 반도체 메모리 장치의 입력 신호들의 지터 및 스큐를감소시키는 호스트 인터페이스 장치
KR101308048B1 (ko) * 2007-10-10 2013-09-12 삼성전자주식회사 반도체 메모리 장치
US7777581B2 (en) * 2007-10-19 2010-08-17 Diablo Technologies Inc. Voltage Controlled Oscillator (VCO) with a wide tuning range and substantially constant voltage swing over the tuning range
US7496166B1 (en) * 2008-04-29 2009-02-24 International Business Machines Corporation Dual clock spread for low clock emissions with recovery
US8320770B2 (en) * 2009-03-20 2012-11-27 Fujitsu Limited Clock and data recovery for differential quadrature phase shift keying
KR101545645B1 (ko) 2009-03-20 2015-08-20 삼성디스플레이 주식회사 신호 변복조 방법, 이를 수행하기 위한 신호 변복조 장치 및 이를 포함하는 표시 장치
TWI398151B (zh) * 2009-04-17 2013-06-01 Univ Nat Taiwan 資料時脈回復電路
WO2011010581A1 (ja) * 2009-07-24 2011-01-27 ザインエレクトロニクス株式会社 クロックデータ復元装置
ES2551583T3 (es) * 2010-11-23 2015-11-20 Abb Technology Ag Método y circuito para recuperación de reloj de un flujo de datos
JP6703364B2 (ja) * 2014-04-10 2020-06-03 ザインエレクトロニクス株式会社 受信装置
TWI681635B (zh) * 2018-11-21 2020-01-01 國立交通大學 無參考訊號源時脈資料回復系統及其頻率偵測器

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0758171A3 (en) 1995-08-09 1997-11-26 Symbios Logic Inc. Data sampling and recovery
US6026134A (en) 1997-06-19 2000-02-15 Cypress Semiconductor Corp. Phase locked loop (PLL) with linear parallel sampling phase detector
US6211741B1 (en) 1998-10-16 2001-04-03 Cypress Semiconductor Corp. Clock and data recovery PLL based on parallel architecture
JP4526194B2 (ja) * 2001-01-11 2010-08-18 ルネサスエレクトロニクス株式会社 オーバーサンプリングクロックリカバリ方法及び回路
US7366267B1 (en) * 2001-03-07 2008-04-29 Altera Corporation Clock data recovery with double edge clocking based phase detector and serializer/deserializer
US6545507B1 (en) * 2001-10-26 2003-04-08 Texas Instruments Incorporated Fast locking CDR (clock and data recovery circuit) with high jitter tolerance and elimination of effects caused by metastability
JP4158465B2 (ja) * 2002-09-10 2008-10-01 日本電気株式会社 クロック再生装置、および、クロック再生装置を用いた電子機器
US7409031B1 (en) * 2002-10-04 2008-08-05 Silicon Image, Inc. Data sampling method and apparatus with alternating edge sampling phase detection for loop characteristic stabilization
US7286625B2 (en) * 2003-02-07 2007-10-23 The Regents Of The University Of California High-speed clock and data recovery circuit
KR100574938B1 (ko) * 2003-02-20 2006-04-28 삼성전자주식회사 고속 직렬 링크에서 데이터 복원시 에러 발생을감소시키는 데이터 복원장치 및 그 복원방법
JP4393111B2 (ja) 2003-05-27 2010-01-06 三菱電機株式会社 ハーフレートcdr回路
US7319345B2 (en) * 2004-05-18 2008-01-15 Rambus Inc. Wide-range multi-phase clock generator
US7433442B2 (en) * 2004-09-23 2008-10-07 Standard Microsystems Corporation Linear half-rate clock and data recovery (CDR) circuit
KR100715701B1 (ko) * 2004-11-29 2007-05-09 인하대학교 산학협력단 4배속 오버 샘플링 방식 위상 검출기를 사용하는클럭/데이터 복원 회로 및 그 제어 방법
US7492849B2 (en) * 2005-05-10 2009-02-17 Ftd Solutions Pte., Ltd. Single-VCO CDR for TMDS data at gigabit rate

Cited By (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101388665B (zh) * 2007-09-14 2011-11-09 瑞昱半导体股份有限公司 时间交错式时脉数据恢复装置及方法
CN101807917A (zh) * 2010-03-19 2010-08-18 常州新超电子科技有限公司 用于多路数据流接收器的信号偏移消除模块
CN102609386B (zh) * 2010-12-03 2016-04-13 罗姆股份有限公司 串行数据的接收电路、接收方法及传输系统、传输方法
CN102609386A (zh) * 2010-12-03 2012-07-25 罗姆股份有限公司 串行数据的接收电路、接收方法及传输系统、传输方法
CN102594340B (zh) * 2011-01-17 2015-05-27 智原科技股份有限公司 相位检测器、相位检测方法以及时钟数据恢复装置
CN102594340A (zh) * 2011-01-17 2012-07-18 智原科技股份有限公司 相位检测器、相位检测方法以及时钟数据恢复装置
CN104126282A (zh) * 2012-02-16 2014-10-29 高通股份有限公司 用于时钟和数据恢复(cdr)电路的可复位压控振荡器(vco)以及相关系统和方法
CN108352838A (zh) * 2015-10-28 2018-07-31 华为技术有限公司 高抖动容限的无基准频率检测器
CN108352838B (zh) * 2015-10-28 2020-09-11 华为技术有限公司 高抖动容限的无基准频率检测器
CN107294526A (zh) * 2016-04-11 2017-10-24 苏州超锐微电子有限公司 一种改进的数字式时钟数据恢复方法
CN109314518A (zh) * 2016-04-22 2019-02-05 康杜实验室公司 高性能锁相环
CN109314518B (zh) * 2016-04-22 2022-07-29 康杜实验室公司 高性能锁相环
CN111919387A (zh) * 2018-01-26 2020-11-10 康杜实验室公司 具有用于相位检测和相位插值的加权输出段的动态加权异或门
CN111919387B (zh) * 2018-01-26 2023-10-03 康杜实验室公司 具有用于相位检测和相位插值的加权输出段的动态加权异或门

Also Published As

Publication number Publication date
KR100711095B1 (ko) 2007-04-24
US20070036257A1 (en) 2007-02-15
KR20070019127A (ko) 2007-02-15
US7668277B2 (en) 2010-02-23

Similar Documents

Publication Publication Date Title
CN1913359A (zh) 具有低时钟频率的时钟数据恢复装置及方法
US7957497B2 (en) Clock and data recovery circuits using random edge sampling and recovery method therefor
CN1716774A (zh) 脉宽调制电路
JP6092337B2 (ja) ラッチ構造、周波数分周器、及びそれらを動作させる方法
US7368955B2 (en) Current-balanced logic circuit
CN103220000B (zh) 串化器及数据串化方法
US8705592B2 (en) Data transmission apparatus, data reception apparatus, and data transmission method
CN105162438A (zh) 一种降低毛刺的tspc型d触发器
JP2010114888A (ja) プログラマブルデュアルエッジトリガードカウンター
CN107302356A (zh) 一种复位延时鉴频鉴相器和一种锁相环频率合成器
CN1870430A (zh) 占空比校正器
CN1252932C (zh) 半导体集成电路
CN107017889A (zh) 一种逐次逼近式模数转换器
CN1217486C (zh) 相位比较电路
US8867694B1 (en) Modular gray code counter
CN1913420A (zh) 对称d型触发器和包含其的相位频率检测器
CN1300940C (zh) 高精度频率可选rc振荡器
CN1622067A (zh) 高速sata接口数据恢复和串并转换的方法及电路模块
CN1227815C (zh) 一种鉴频鉴相器和采用该鉴频鉴相器的锁相环
Lakshmi et al. A novel area efficient parity generator and checker circuits design using QCA
CN1252924C (zh) 相位比较电路和时钟数据恢复电路以及收发器电路
JP2007188395A (ja) クロック信号発生回路
JP2000111587A (ja) ジッタ検出回路
CN1702963A (zh) 同步使能型条件预充cmos触发器
Núñez et al. RTD–CMOS pipelined networks for reduced power consumption

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Open date: 20070214