KR100711095B1 - 클럭 및 데이터 복원회로, 및 클럭 및 데이터 복원 방법 - Google Patents

클럭 및 데이터 복원회로, 및 클럭 및 데이터 복원 방법 Download PDF

Info

Publication number
KR100711095B1
KR100711095B1 KR1020050073629A KR20050073629A KR100711095B1 KR 100711095 B1 KR100711095 B1 KR 100711095B1 KR 1020050073629 A KR1020050073629 A KR 1020050073629A KR 20050073629 A KR20050073629 A KR 20050073629A KR 100711095 B1 KR100711095 B1 KR 100711095B1
Authority
KR
South Korea
Prior art keywords
signals
signal
data
clock
generating
Prior art date
Application number
KR1020050073629A
Other languages
English (en)
Other versions
KR20070019127A (ko
Inventor
후웨이
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020050073629A priority Critical patent/KR100711095B1/ko
Priority to US11/488,508 priority patent/US7668277B2/en
Priority to CNA2006101091982A priority patent/CN1913359A/zh
Publication of KR20070019127A publication Critical patent/KR20070019127A/ko
Application granted granted Critical
Publication of KR100711095B1 publication Critical patent/KR100711095B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/091Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector using a sampling device
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/089Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
    • H03L7/0891Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
    • H03L7/0995Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator comprising a ring oscillator
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/04Distributors combined with modulators or demodulators
    • H04J3/047Distributors with transistors or integrated circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

데이터 주파수보다 낮은 클럭신호를 사용하여 데이터를 복원하는 클럭 및 데이터 복원회로가 개시되어 있다. 클럭 및 데이터 복원회로는 전압제어 발진기, 위상검출기, 전하펌프, 및 루프 필터를 구비한다. 전압제어 발진기는 제어전압에 응답하여 주파수가 변화하고 입력 데이터 신호 주기의 8 배의 주기를 가지는 다중위상 클럭신호들을 발생시킨다. 위상검출기는 다중위상 클럭신호들을 사용하여 입력 데이터 신호를 샘플링하고 입력 데이터 신호와 다중위상 클럭신호들과의 위상 차를 검출하고 복수의 에러신호들, 복수의 기준신호들, 및 입력 데이터 신호가 복원된 복수의 복원 데이터 신호들을 발생시킨다. 따라서, 클럭 및 데이터 복원회로는 데이터 신호 주파수의 8분의 1의 주파수를 가지는 클럭신호를 사용하여 데이터 신호를 복원할 수 있다.

Description

클럭 및 데이터 복원회로, 및 클럭 및 데이터 복원 방법{CIRCUIT AND METHOD FOR CLOCK AND DATA RECOVERY}
도 1은 종래의 클럭 및 데이터 복원회로를 나타내는 도면이다.
도 2는 도 1의 회로에 대한 타이밍도를 나타내는 도면이다.
도 3은 본 발명의 하나의 실시예에 따른 클럭 및 데이터 복원회로를 나타내는 블록도이다.
도 4는 도 3에 도시된 클럭 및 데이터 복원회로에 포함되어 있는 전압제어 발진기의 하나의 예를 나타내는 회로도이다.
도 5는 도 3에 도시된 클럭 및 데이터 복원회로에 포함되어 있는 클럭 프로세서의 하나의 예를 나타내는 회로도이다.
도 6은 도 3에 도시된 클럭 및 데이터 복원회로에 포함되어 있는 샘플 앤 홀드 회로의 하나의 예를 나타내는 회로도이다.
도 7은 도 3에 도시된 클럭 및 데이터 복원회로에 포함되어 있는 데이터 프로세서의 하나의 예를 나타내는 회로도이다.
도 8은 도 7에 도시된 데이터 프로세서에 포함되어 있는 신호처리 회로의 하나의 예를 나타내는 회로도이다.
도 9는 도 7에 도시된 데이터 프로세서에 포함되어 있는 에러신호 발생회로 의 하나의 예를 나타내는 회로도이다.
도 10은 도 7에 도시된 데이터 프로세서에 포함되어 있는 기준신호 발생회로의 하나의 예를 나타내는 회로도이다.
도 11은 도 3에 도시된 클럭 및 데이터 복원회로에 포함되어 있는 전하펌프와 저역통과 필터의 하나의 예를 나타내는 회로도이다.
도 12a 및 도 12b는 도 3에 도시된 클럭 및 데이터 복원회로에 대한 타이밍도이다.
* 도면의 주요부분에 대한 부호의 설명 *
1000 : 클럭 및 데이터 복원회로
1100 : 위상검출기
1110: 클럭 프로세서
1120: 샘플 앤 홀드 회로
1130: 데이터 프로세서
1200 : 전하펌프
1300 : 루프 필터
1400 : 전압제어 발진기(VCO)
본 발명은 클럭 및 데이터 복원회로에 관한 것으로, 특히 데이터 주파수보다 낮은 클럭신호를 사용하여 데이터를 복원하는 클럭 및 데이터 복원회로에 관한 것이다.
클럭 및 데이터 복원회로는 입력되는 데이터에 동기 되는 클럭신호를 발생시키고 클럭신호와 데이터를 복원하는 회로로서, 미국공개특허 제 2004/0240599호 등에 개시되어 있다. 클럭 및 데이터 복원회로는 데이터 전송을 위한 LAN, 유무선 통신, 광통신 및 디스크 드라이브 등에 사용되고 있다.
클럭 및 데이터 복원회로는 일종의 위상동기루프이며, 일반적으로 위상검출기, 전하펌프, 저역통과 필터, 및 전압제어 발진기를 구비한다.
위상검출기는 데이터와 전압제어 발진기에서 발생되는 클럭신호의 위상을 비교하여 에러신호들을 발생시킨다. 전하펌프는 에러신호들에 응답하여 증가 또는 감소하는 전압 제어신호를 발생시킨다. 전압제어 발진기는 전압 제어신호에 응답하여 클럭신호의 주파수를 조절한다. 전압 제어신호가 증가하면 클럭신호의 주파수를 증가시키고 전압제어신호가 감소하면 클럭신호의 주파수를 감소시킨다. 시간이 경과함에 따라 위상검출회로는 데이터와 클럭신호의 위상차를 줄이고, 데이터와 클럭신호의 위상이 정확히 일치하면 그 상태를 유지한다. 이 때부터 데이터와 클럭신호는 동기가 된 것이며, 클럭 및 데이터 복원회로는 유효한 데이터를 수신할 수 있다.
종래에는 데이터 주파수와 동일한 주파수를 가지는 클럭신호를 발생시켜 데이터를 복원하는 클럭 및 데이터 복원회로가 있었다. 그런데, 이러한 클럭 및 데이터 복원회로는 데이터의 주파수가 증가할수록 클럭신호의 주파수도 증가하여야 한다. 따라서, 클럭신호를 발생시키는 전압제어 발진기의 설계가 어렵게 되고 전력소 모도 증가하는 문제가 있다.
이러한 문제를 해결하기 위해, 미국공개특허 제 2004/0240599호에는 데이터 주파수의 2분의 1의 주파수를 가지는 클럭신호를 사용하여 데이터를 복원하는 클럭 및 데이터 복원회로를 개시하고 있으며, 미국공개특허 제 2004/0155687호에는 데이터 주파수의 4분의 1의 주파수를 가지는 클럭신호를 사용하여 데이터를 복원하는 클럭 및 데이터 복원회로를 개시하고 있다.
도 1은 종래의 클럭 및 데이터 복원회로를 나타내는 도면으로서, 미국공개특허 제 2004/0155687호에 개시되어 있다. 도 2는 도 1의 회로에 대한 타이밍도를 나타내는 도면이다. 도 1 및 도 2를 참조하면, 클럭 및 데이터 복원회로는 위상검출기(14), V/I 컨버터(16), 저역통과 필터(18), 및 전압제어 발진기(12)를 구비하며, 클럭신호들(CK0, CK45, CK90, CK135)은 각각 입력신호(DIN)의 주기의 4 배인 주기를 가지고 있음을 알 수 있다.
본 발명의 목적은 데이터 주파수의 8분의 1의 주파수를 가지는 클럭신호를 사용하여 데이터 신호를 복원할 수 있는 클럭 및 데이터 복원회로를 제공하는 것이다.
본 발명의 다른 목적은 데이터 주파수의 8분의 1의 주파수를 가지는 클럭신호를 사용하여 데이터 신호를 복원할 수 있는 클럭 및 데이터 복원 방법을 제공하는 것이다.
상기 목적을 달성하기 위하여 본 발명의 하나의 실시형태에 따른 클럭 및 데이터 복원회로는 전압제어 발진기, 위상검출기, 전하펌프, 및 루프 필터를 구비한다.
전압제어 발진기는 제어전압에 응답하여 주파수가 변화하고 입력 데이터 신호 주기의 8 배의 주기를 가지는 다중위상 클럭신호들을 발생시킨다. 위상검출기는 상기 다중위상 클럭신호들을 사용하여 상기 입력 데이터 신호를 샘플링하고 상기 입력 데이터 신호와 상기 다중위상 클럭신호들과의 위상 차를 검출하고 복수의 에러신호들, 복수의 기준신호들, 및 상기 입력 데이터 신호가 복원된 복수의 복원 데이터 신호들을 발생시킨다. 전하펌프는 상기 복수의 에러신호들과 복수의 기준신호들에 응답하여 제어전류를 발생시킨다. 루프 필터는 상기 제어전류를 적분하여 상기 제어전압을 발생시킨다.
상기 다중위상 클럭신호들은 45°의 정수배의 위상 차이를 가지는 제 1 내지 제 4 클럭신호를 포함할 수 있다. 상기 위상검출기는 클럭 프로세서, 샘플 앤 홀드 회로, 및 데이터 프로세서를 구비한다.
클럭 프로세서는 상기 제 1 내지 제 4 클럭신호 중 위상차이가 가장 적은 두 신호끼리 배타적 논리합 연산을 수행하고 상기 제 1 내지 제 4 클럭신호 중 위상차이가 가장 큰 두 신호끼리 배타적 비논리합 연산을 수행하여 샘플링 클럭신호들을 발생시킨다. 샘플 앤 홀드 회로는 상기 샘플링 클럭신호들에 응답하여 상기 입력 데이터 신호를 샘플링하고 제 1 내지 제 4 데이터 신호 및 상기 복원 데이터 신호들을 발생시킨다. 데이터 프로세서는 상기 샘플링 클럭신호들 및 상기 제 1 내지 제 4 데이터 신호에 응답하여 상기 복수의 에러신호들 및 상기 복수의 기준신호들을 발생시킨다.
본 발명의 하나의 실시형태에 따른 클럭 및 데이터 복원 방법은 제어전압에 응답하여 주파수가 변화하고 입력 데이터 신호 주기의 8 배의 주기를 가지는 다중위상 클럭신호들을 발생시키는 단계; 상기 다중위상 클럭신호들을 사용하여 상기 입력 데이터 신호를 샘플링하고 상기 입력 데이터 신호와 상기 다중위상 클럭신호들과의 위상 차를 검출하고 복수의 에러신호들, 복수의 기준신호들, 및 상기 입력 데이터 신호가 복원된 복수의 복원 데이터 신호들을 발생시키는 단계; 상기 복수의 에러신호들과 복수의 기준신호들에 응답하여 제어전류를 발생시키는 단계; 및 상기 제어전류를 적분하여 상기 제어전압을 발생시키는 단계를 포함한다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예들을 설명한다.
도 3은 본 발명의 하나의 실시예에 따른 클럭 및 데이터 복원회로를 나타내는 블록도이다. 도 3을 참조하면, 클럭 및 데이터 복원회로(1000)는 전압제어 발진기(Voltage Controlled Oscillator; VCO)(1400), 위상검출기(1100), 전하펌프(1200), 및 루프 필터(1300)를 구비한다.
전압제어 발진기(1400)는 제어전압(VCON)에 응답하여 주파수가 변화하고 입력 데이터 신호(DIN) 주기의 8 배의 주기를 가지는 다중위상 클럭신호들(CK0, CK45, CK90, CK135)을 발생시킨다. 다중위상 클럭신호들(CK0, CK45, CK90, CK135) 간에는 45°의 위상 차이가 존재한다. CK0을 기준으로 CK45는 45°만큼 위상 쉬프트 된 신호이고, CK90은 90°만큼 위상 쉬프트 된 신호이고, CK135는 135°만큼 위상 쉬프트 된 신호이다.
위상검출기(1100)는 다중위상 클럭신호들(CK0, CK45, CK90, CK135)을 사용하 여 입력 데이터 신호(DIN)를 샘플링하고 입력 데이터 신호(DIN)와 다중위상 클럭신호들(CK0, CK45, CK90, CK135)과의 위상 차를 검출하고 에러신호들(PD1, PD2, PD3, PD4)을 발생시킨다. 또한, 위상검출기(1100)는 기준신호들(REF1, REF2, REF3, REF4) 및 입력 데이터 신호(DIN)가 복원된 복원 데이터 신호들(D1OUT, D2OUT, D3OUT, D4OUT)을 발생시킨다.
위상검출기(1100)는 클럭 프로세서(1110), 샘플 앤 홀드 회로(1120), 및 데이터 프로세서(1130)를 구비한다.
클럭 프로세서(1110)는 다중위상 클럭신호들(CK0, CK45, CK90, CK135) 중 위상차이가 가장 적은 두 신호끼리 배타적 논리합 연산 또는 배타적 비논리합 연산을 수행하고 샘플링 클럭신호들(C1, C2, C3, C4)을 발생시킨다.
샘플 앤 홀드 회로(1120)는 샘플링 클럭신호들(C1, C2, C3, C4)에 응답하여 입력 데이터 신호(DIN)를 샘플링하고 제 1 내지 제 4 데이터 신호(D1, D2, D3, D4) 및 복원 데이터 신호들(D1OUT, D2OUT, D3OUT, D4OUT)을 발생시킨다.
데이터 프로세서(1130)는 샘플링 클럭신호들(C1, C2, C3, C4) 및 제 1 내지 제 4 데이터 신호(D1, D2, D3, D4)에 응답하여 에러신호들(PD1, PD2, PD3, PD4) 및 기준신호들(REF1, REF2, REF3, REF4)을 발생시킨다.
전하펌프(1200)는 에러신호들(PD1, PD2, PD3, PD4)과 기준신호들(REF1, REF2, REF3, REF4)에 응답하여 제어전류를 발생시킨다. 루프 필터(1300)는 제어전류를 적분하여 제어전압(VCON)을 발생시킨다.
이하, 도 3에 도시된 클럭 및 데이터 복원회로의 동작을 설명한다.
VCO(1400)에서 발생된 다중위상 클럭신호들(CK0, CK45, CK90, CK135)은 각각 입력 데이터 신호(DIN) 주기의 8 배의 주기를 가진다. 즉, 다중위상 클럭신호들(CK0, CK45, CK90, CK135)은 각각 입력 데이터 신호(DIN) 주파수의 8 분의 1의 주파수를 가진다. 입력 데이터 신호(DIN)는 다중위상 클럭신호들(CK0, CK45, CK90, CK135)을 사용하여 샘플링된다. 입력 데이터 신호(DIN)와 다중위상 클럭신호들(CK0, CK45, CK90, CK135)과의 위상 차를 검출하여 에러신호들(PD1, PD2, PD3, PD4), 기준신호들(REF1, REF2, REF3, REF4), 및 입력 데이터 신호(DIN)가 복원된 복원 데이터 신호들(D1OUT, D2OUT, D3OUT, D4OUT)이 발생된다. 에러신호들(PD1, PD2, PD3, PD4)은 입력 데이터 신호(DIN)의 샘플링 포인트에 대한 정보를 가지는 신호들이다. 에러신호들(PD1, PD2, PD3, PD4)과 기준신호들(REF1, REF2, REF3, REF4)에 응답하여 제어전류가 발생되고, 제어전류를 적분하여 제어전압(VCON)이 발생된다. 제어전압(VCON)에 응답하여 주파수가 변화하고 입력 데이터 신호(DIN) 주기의 8 배의 주기를 가지는 다중위상 클럭신호들(CK0, CK45, CK90, CK135)이 발생된다. 입력 데이터 신호(DIN)의 중앙(middle point)에서 샘플링 하기 위해 에러신호들(PD1, PD2, PD3, PD4) 각각의 펄스 폭은 기준신호들(REF1, REF2, REF3, REF4) 각각의 펄스 폭의 약 2분의 1이 되도록 설계한다.
도 4는 도 3에 도시된 클럭 및 데이터 복원회로에 포함되어 있는 전압제어 발진기의 하나의 예를 나타내는 회로로서, 본 발명이 속하는 기술 분야의 전문가에게 잘 알려진 회로이다.
도 4를 참조하면, 전압제어 발진기(1400)는 캐스케이드 연결된 지연소자들(1410, 1420, 1430, 1440)을 포함한다. 지연소자들(1410, 1420, 1430, 1440) 각각에는 제어전압(VCON)이 제공된다. 제어전압(VCON)이 증가하면, 지연소자들(1410, 1420, 1430, 1440) 각각의 지연시간이 감소하고, 제어전압(VCON)이 감소하면, 지연소자들(1410, 1420, 1430, 1440) 각각의 지연시간이 증가한다. 지연소자들(1410, 1420, 1430, 1440) 각각 인버터로 구성될 수 있다. 다중위상 클럭신호들(CK0, CK45, CK90, CK135)은 각각 45°만큼의 위상 차가 있다. CK0은 지연소자(1410)의 두 입력 단자에서 분기되어 출력되는 클럭신호이고, CK45는 지연소자(1420)의 두 입력 단자에서 분기되어 출력되는 클럭신호이고, CK90은 지연소자(1430)의 두 입력 단자에서 분기되어 출력되는 클럭신호이고, CK135는 지연소자(1440)의 두 입력 단자에서 분기되어 출력되는 클럭신호이다.
도 5는 도 3에 도시된 클럭 및 데이터 복원회로에 포함되어 있는 클럭 프로세서(1110)의 하나의 예를 나타내는 회로도이다.
도 5를 참조하면, 클럭 프로세서(1110)는 XOR(exclusive OR) 게이트들(1111~1113) 및 XNOR(exclusive NOR) 게이트(1114)로 구성되어 있다.
제 1 XOR 게이트(1111)는 제 1 클럭신호(CK0) 및 제 2 클럭신호(CK45)에 대해 배타적 논리합 연산을 수행하고 제 1 샘플링 클럭신호(C1)를 발생시킨다. 제 2 XOR 게이트(1112)는 제 2 클럭신호(CK45) 및 제 3 클럭신호(CK90)에 대해 배타적 논리합 연산을 수행하고 제 2 샘플링 클럭신호(C2)를 발생시킨다. 제 3 XOR 게이트(1113)는 제 3 클럭신호(CK90) 및 제 4 클럭신호(CK135)에 대해 배타적 논리합 연산을 수행하고 제 3 샘플링 클럭신호(C3)를 발생시킨다. XNOR 게이트(1114)는 제 4 클럭신호(CK135) 및 제 1 클럭신호(CK0)에 대해 배타적 비논리합 연산을 수행하고 제 4 샘플링 클럭신호(C4)를 발생시킨다.
도 5의 클럭 프로세서(1110)에서 XOR 게이트들(1111~1113) 각각은 두 인접 클럭신호들의 논리 상태가 다를 경우에 로직 "하이"인 샘플링 클럭신호를 발생시키고, XNOR 게이트(1114)는 두 인접 클럭신호들의 논리 상태가 같을 경우에 로직 "하이"인 샘플링 클럭신호를 발생시킨다.
도 6은 도 3에 도시된 클럭 및 데이터 복원회로에 포함되어 있는 샘플 앤 홀드 회로(1120)의 하나의 예를 나타내는 회로도이다. 도 6을 참조하면, 샘플 앤 홀드 회로(1120)는 제 1 샘플링 회로(1120-1) 및 제 2 샘플링 회로(1120-2)를 구비한다. 제 1 샘플링 회로(1120-1)는 샘플링 클럭신호들(C1, C2, C3, C4)에 응답하여 입력 데이터 신호(DIN)를 제 1 내지 제 4 데이터 신호(D1, D2, D3, D4)로서 출력하고, 샘플링 클럭신호들(C1, C2, C3, C4) 각각의 하강 에지(falling edge)에서 제 1 내지 제 4 데이터 신호(D1, D2, D3, D4)를 래치한다. 제 2 샘플링 회로(1120-2)는 샘플링 클럭신호들(C1, C2, C3, C4)에 응답하여 입력 데이터 신호(DIN)를 복원 데이터 신호들(D1OUT, D2OUT, D3OUT, D4OUT)로서 출력하고, 샘플링 클럭신호들(C1, C2, C3, C4) 각각의 상승 에지(rising edge)에서 복원 데이터 신호들(D1OUT, D2OUT, D3OUT, D4OUT)을 래치한다.
제 1 샘플링 회로(1120-1)는 D 형 래치회로들(1121~1124)로 구성된다. D 형 래치회로(1121)는 샘플링 클럭신호(C1)의 하강 에지에 응답하여 입력 데이터 신호(DIN)를 제 1 데이터 신호(D1)로서 출력하고, D 형 래치회로(1122)는 샘플링 클럭신호(C2)의 하강 에지에 응답하여 입력 데이터 신호(DIN)를 제 2 데이터 신호(D2) 로서 출력하고, D 형 래치회로(1123)는 샘플링 클럭신호(C3)의 하강 에지에 응답하여 입력 데이터 신호(DIN)를 제 3 데이터 신호(D3)로서 출력하고, D 형 래치회로(1124)는 샘플링 클럭신호(C4)의 하강 에지에 응답하여 입력 데이터 신호(DIN)를 제 4 데이터 신호(D4)로서 출력한다.
제 2 샘플링 회로(1120-2)는 D 형 래치회로들(1125~1128)로 구성된다. D 형 래치회로(1125)는 샘플링 클럭신호(C1)의 상승 에지에 응답하여 입력 데이터 신호(DIN)를 제 1 복원 데이터 신호(D1OUT)로서 출력하고, D 형 래치회로(1126)는 샘플링 클럭신호(C2)의 상승 에지에 응답하여 입력 데이터 신호(DIN)를 제 2 복원 데이터 신호(D2OUT)로서 출력하고, D 형 래치회로(1127)는 샘플링 클럭신호(C3)의 상승 에지에 응답하여 입력 데이터 신호(DIN)를 제 3 복원 데이터 신호(D3OUT)로서 출력하고, D 형 래치회로(1128)는 샘플링 클럭신호(C4)의 상승 에지에 응답하여 입력 데이터 신호(DIN)를 제 4 복원 데이터 신호(D4OUT)로서 출력한다.
도 7은 도 3에 도시된 클럭 및 데이터 복원회로에 포함되어 있는 데이터 프로세서(1130)의 하나의 예를 나타내는 회로도이다. 도 7을 참조하면, 데이터 프로세서(1130)는 신호처리 회로(1131), 에러신호 발생회로(1132), 및 기준신호 발생회로(1133)를 구비한다.
신호처리 회로(1131)는 데이터 신호들(D1~D4) 중 두 신호끼리 배타적 논리합 연산을 수행하고 데이터 신호들(M1~M4)을 발생시킨다. 에러신호 발생회로(1132)는 데이터 신호들(M1~M4) 각각을 샘플링 클럭신호들(C1~C4) 각각과 논리곱 연산을 수행하고 에러신호들(PD1~PD4)을 발생시킨다. 기준신호 발생회로(1133)는 데이터 신호들(M1~M4) 각각을 샘플링 클럭신호들(C1~C4) 각각과 논리곱 연산을 수행하고 기준신호들(REF1~REF4)을 발생시킨다.
도 8은 도 7에 도시된 데이터 프로세서에 포함되어 있는 신호처리 회로(1131)의 하나의 예를 나타내는 회로로서, XOR 게이트들(XOR1 ~ XOR4)을 구비한다. 제 1 XOR 게이트(XOR1)는 제 4 데이터 신호(D4) 및 제 1 데이터 신호(D1)에 대해 배타적 논리합 연산을 수행하고 제 5 데이터 신호(M1)를 발생시킨다. 제 2 XOR 게이트(XOR2)는 제 1 데이터 신호(D1) 및 제 2 데이터 신호(D2)에 대해 배타적 논리합 연산을 수행하고 제 6 데이터 신호(M2)를 발생시킨다. 제 3 XOR 게이트(XOR3)는 제 2 데이터 신호(D2) 및 제 3 데이터 신호(D3)에 대해 배타적 논리합 연산을 수행하고 제 7 데이터 신호(M3)를 발생시킨다. 제 4 XOR 게이트(XOR4)는 제 3 데이터 신호(D3) 및 제 4 데이터 신호(D4)에 대해 배타적 논리합 연산을 수행하고 제 8 데이터 신호(M4)를 발생시킨다.
도 9는 도 7에 도시된 데이터 프로세서(1130)에 포함되어 있는 에러신호 발생회로(1132)의 하나의 예를 나타내는 회로도이다. 도 9를 참조하면, 에러신호 발생회로(1132)는 AND 게이트들(AND1~AND4)을 구비한다.
제 1 AND 게이트(AND1)는 제 5 데이터 신호(M1)와 제 1 샘플링 클럭신호(C1)에 대해 논리곱 연산을 수행하고 제 1 에러신호(PD1)를 발생시킨다. 제 2 AND 게이트(AND2)는 제 6 데이터 신호(M2)와 제 2 샘플링 클럭신호(C2)에 대해 논리곱 연산을 수행하고 제 2 에러신호(PD2)를 발생시킨다. 제 3 AND 게이트(AND3)는 제 7 데이터 신호(M3)와 제 3 샘플링 클럭신호(C3)에 대해 논리곱 연산을 수행하고 제 3 에러신호(PD3)를 발생시킨다. 제 4 AND 게이트(AND4)는 제 8 데이터 신호(M4)와 제 4 샘플링 클럭신호(C4)에 대해 논리곱 연산을 수행하고 제 4 에러신호(PD4)를 발생시킨다.
도 10은 도 7에 도시된 데이터 프로세서에 포함되어 있는 기준신호 발생회로(1133)의 하나의 예를 나타내는 회로도이다. 도 10을 참조하면, 기준신호 발생회로(1133)는 AND 게이트들(AND5~AND8)을 구비한다.
제 5 AND 게이트(AND5)는 제 5 데이터 신호(M1)와 제 2 샘플링 클럭신호(C2)에 대해 논리곱 연산을 수행하고 제 1 기준신호(REF1)를 발생시킨다. 제 6 AND 게이트(AND6)는 제 6 데이터 신호(M2)와 제 3 샘플링 클럭신호(C3)에 대해 논리곱 연산을 수행하고 제 2 기준신호(REF2)를 발생시킨다. 제 7 AND 게이트(AND7)는 제 7 데이터 신호(M3)와 제 4 샘플링 클럭신호(C4)에 대해 논리곱 연산을 수행하고 제 3 기준신호(REF3)를 발생시킨다. 제 8 AND 게이트(AND8)는 제 8 데이터 신호(M4)와 제 1 샘플링 클럭신호(C1)에 대해 논리곱 연산을 수행하고 제 4 기준신호(REF4)를 발생시킨다.
도 11은 도 3에 도시된 클럭 및 데이터 복원회로에 포함되어 있는 전하펌프(1200)와 루프 필터(1300)의 하나의 예를 나타내는 회로도이다. 도 11을 참조하면, 전하펌프(1200)는 PMOS 트랜지스터들(MP1~MP4)로 구성된 풀업 회로 및 NMOS 트랜지스터들(MN1~MN4)로 구성된 풀다운 회로를 구비한다. 풀업 회로는 에러신호들(PD1~PD4)에 응답하여 제어전류를 증가시키고, 풀다운 회로는 기준신호들(REF1~REF2)에 응답하여 제어전류를 감소시킨다. 루프 필터(1300)는 상기 제어전류를 적분하며, 커패시터(C1)를 포함할 수 있다. PMOS 트랜지스터들(MP1~MP4)로 구성된 풀업 회로에 전류를 공급하는 전류원(IS1)은 NMOS 트랜지스터들(MN1~MN4)로 구성된 풀다운 회로에 전류를 공급하는 전류원(IS2)의 2 배의 전류 공급능력을 가지도록 한다. 충전전류(ICH)는 방전전류(IDISCH)의 2 배의 크기를 가지도록 설계한다.
도 12a 및 도 12b는 도 3에 도시된 클럭 및 데이터 복원회로에 대한 타이밍도이다. 도 12a를 참조하면, VCO(1400)의 출력인 다중위상 클럭신호들(CK0, CK45, CK90, CK135)은 각각 입력 데이터 신호(DIN)의 주기의 8 배의 주기를 가지며, 서로 45°의 위상차를 가지고 있다.
클럭 프로세서(1110)의 출력인 샘플링 클럭신호들(C1, C2, C3, C4)은 다중위상 클럭신호들(CK0, CK45, CK90, CK135) 중 위상차이가 가장 적은 두 신호끼리 배타적 논리합 연산을 수행하여 발생된다. 즉, C1은 CK0과 CK45에 대해 배타적 논리합 연산을 수행하여 발생되고, C2는 CK45와 CK90에 대해 배타적 논리합 연산을 수행하여 발생되고, C3은 CK90과 CK135에 대해 배타적 논리합 연산을 수행하여 발생되고, C4는 CK135와 CK0에 대해 배타적 비논리합 연산을 수행하여 발생된다.
제 1 내지 제 4 데이터 신호(D1, D2, D3, D4)는 샘플링 클럭신호들(C1, C2, C3, C4)의 하강 에지(falling edge)에서 래치되며, 도 12a에 도시된 바와 같다.
에러신호들(PD1, PD2, PD3, PD4)과 기준신호들(REF1~REF4)은 각각 입력 데이터 신호(DIN)의 1과 2, 2와 3, 3과 4, 4와 5를 논리연산한 신호가 된다.
도 12b를 참조하면, 복원 데이터 신호들(D1OUT, D2OUT, D3OUT, D4OUT)은 샘플링 클럭신호들(C1, C2, C3, C4)의 상승 에지(rising edge)에서 래치되고, 입력 데이터 신호(DIN)의 4분의 1의 주파수를 가짐을 알 수 있다. 또한, 복원 데이터 신호들(D1OUT, D2OUT, D3OUT, D4OUT)은 출력되는 거리(distance)가 4이다. 예를 들면, 복원 데이터 신호(D1OUT)는 데이터 1, 5, 9 순서로 출력된다.
상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
상술한 바와 같이, 본 발명에 따른 클럭 및 데이터 복원회로는 클럭 프로세서, 샘플 앤 홀드 회로, 및 데이터 프로세서를 포함하는 위상검출기를 구비하여 데이터 신호 주파수의 8분의 1의 주파수를 가지는 클럭신호를 사용하여 데이터 신호를 복원할 수 있다. 따라서, 본 발명에 따른 클럭 및 데이터 복원회로는 데이터 신호의 주파수가 높아지더라도 데이터 신호를 샘프링하기 위한 클럭신호의 주파수가 그리 높지 않아도 되므로 클럭신호를 발생시키는 전압제어 발진기의 설계가 간단해지고 전력소모를 줄일 수 있다.

Claims (13)

  1. 제어전압에 응답하여 주파수가 변화하고 입력 데이터 신호 주기의 8 배의 주기를 가지는 다중위상 클럭신호들을 발생시키는 전압제어 발진기;
    상기 다중위상 클럭신호들을 사용하여 상기 입력 데이터 신호를 샘플링하고 상기 입력 데이터 신호와 상기 다중위상 클럭신호들과의 위상 차를 검출하고 복수의 에러신호들, 복수의 기준신호들, 및 상기 입력 데이터 신호가 복원된 복수의 복원 데이터 신호들을 발생시키는 위상검출기;
    상기 복수의 에러신호들과 복수의 기준신호들에 응답하여 제어전류를 발생시키는 전하펌프; 및
    상기 제어전류를 적분하여 상기 제어전압을 발생시키는 루프 필터를 구비하는 것을 특징으로 하는 클럭 및 데이터 복원회로.
  2. 제 2 항에 있어서,
    상기 다중위상 클럭신호들은 45°의 정수배의 위상 차이를 가지는 제 1 내지 제 4 클럭신호를 포함하는 것을 특징으로 하는 클럭 및 데이터 복원회로.
  3. 제 2 항에 있어서, 상기 위상검출기는
    상기 제 1 내지 제 4 클럭신호 중 위상차이가 가장 적은 두 신호끼리 배타적 논리합 연산을 수행하고 상기 제 1 내지 제 4 클럭신호 중 위상차이가 가장 큰 두 신호끼리 배타적 비논리합 연산을 수행하여 샘플링 클럭신호들을 발생시키는 클럭 프로세서;
    상기 샘플링 클럭신호들에 응답하여 상기 입력 데이터 신호를 샘플링하고 제 1 내지 제 4 데이터 신호 및 상기 복원 데이터 신호들을 발생시키는 샘플 앤 홀드 회로; 및
    상기 샘플링 클럭신호들 및 상기 제 1 내지 제 4 데이터 신호에 응답하여 상기 복수의 에러신호들 및 상기 복수의 기준신호들을 발생시키는 데이터 프로세서를 구비하는 것을 특징으로 하는 클럭 및 데이터 복원회로.
  4. 제 3 항에 있어서, 상기 클럭 프로세서는
    상기 제 1 및 제 2 클럭신호에 대해 배타적 논리합 연산을 수행하고 제 1 샘플링 클럭신호를 발생시키는 제 1 XOR 게이트;
    상기 제 2 및 제 3 클럭신호에 대해 배타적 논리합 연산을 수행하고 제 2 샘플링 클럭신호를 발생시키는 제 2 XOR 게이트;
    상기 제 3 및 제 4 클럭신호에 대해 배타적 논리합 연산을 수행하고 제 3 샘플링 클럭신호를 발생시키는 제 3 XOR 게이트; 및
    상기 제 4 및 제 1 클럭신호에 대해 배타적 비논리합 연산을 수행하고 제 4 샘플링 클럭신호를 발생시키는 제 4 XNOR 게이트를 구비하는 것을 특징으로 하는 클럭 및 데이터 복원회로.
  5. 제 3 항에 있어서, 상기 샘플 앤 홀드 회로는
    상기 샘플링 클럭신호들에 응답하여 상기 입력 데이터 신호를 상기 제 1 내 지 제 4 데이터 신호로서 출력하고 상기 샘플링 클럭신호들 각각의 제 1 에지(edge)에서 상기 제 1 내지 제 4 데이터 신호를 래치하는 제 1 샘플링 회로; 및
    상기 샘플링 클럭신호들에 응답하여 상기 입력 데이터 신호를 상기 복원 데이터 신호들로서 출력하고 상기 샘플링 클럭신호들 각각의 제 2 에지(edge)에서 상기 복원 데이터 신호들을 래치하는 제 2 샘플링 회로를 구비하는 것을 특징으로 하는 클럭 및 데이터 복원회로.
  6. 제 5 항에 있어서,
    상기 제 1 에지는 하강 에지이고 상기 제 2 에지는 상승 에지인 것을 특징으로 하는 클럭 앤 데이터 복원회로.
  7. 제 3 항에 있어서, 상기 데이터 프로세서는
    상기 제 1 내지 제 4 데이터 신호 중 두 신호끼리 배타적 논리합 연산을 수행하고 제 5 내지 제 8 데이터 신호를 발생시키는 신호처리 회로;
    상기 제 5 내지 제 8 데이터 신호 각각을 상기 샘플링 클럭신호들 각각과 논리곱 연산을 수행하고 상기 복수의 에러신호들을 발생시키는 에러신호 발생회로; 및
    상기 제 5 내지 제 8 데이터 신호 각각을 상기 샘플링 클럭신호들 각각과 논리곱 연산을 수행하고 상기 복수의 기준신호들을 발생시키는 기준신호 발생회로를 구비하는 것을 특징으로 하는 클럭 및 데이터 복원회로.
  8. 제 7 항에 있어서, 상기 신호처리 회로는
    상기 제 4 및 제 1 데이터 신호에 대해 배타적 논리합 연산을 수행하고 상기 제 5 데이터 신호를 발생시키는 제 1 XOR 게이트;
    상기 제 1 및 제 2 데이터 신호에 대해 배타적 논리합 연산을 수행하고 상기 제 6 데이터 신호를 발생시키는 제 2 XOR 게이트;
    상기 제 2 및 제 3 데이터 신호에 대해 배타적 논리합 연산을 수행하고 상기 제 7 데이터 신호를 발생시키는 제 3 XOR 게이트; 및
    상기 제 3 및 제 4 데이터 신호에 대해 배타적 논리합 연산을 수행하고 상기 제 8 데이터 신호를 발생시키는 제 4 XOR 게이트를 구비하는 것을 특징으로 하는 클럭 및 데이터 복원회로.
  9. 제 7 항에 있어서, 상기 에러신호 발생회로는
    상기 제 5 데이터 신호와 제 1 샘플링 클럭신호에 대해 논리곱 연산을 수행하고 제 1 에러신호를 발생시키는 제 1 AND 게이트;
    상기 제 6 데이터 신호와 제 2 샘플링 클럭신호에 대해 논리곱 연산을 수행하고 제 2 에러신호를 발생시키는 제 2 AND 게이트;
    상기 제 7 데이터 신호와 제 3 샘플링 클럭신호에 대해 논리곱 연산을 수행하고 제 3 에러신호를 발생시키는 제 3 AND 게이트; 및
    상기 제 8 데이터 신호와 제 4 샘플링 클럭신호에 대해 논리곱 연산을 수행 하고 제 4 에러신호를 발생시키는 제 4 AND 게이트를 구비하는 것을 특징으로 하는 클럭 및 데이터 복원회로.
  10. 제 9 항에 있어서, 상기 기준신호 발생회로는
    상기 제 5 데이터 신호와 상기 제 2 샘플링 클럭신호에 대해 논리곱 연산을 수행하고 제 1 기준신호를 발생시키는 제 5 AND 게이트;
    상기 제 6 데이터 신호와 상기 제 3 샘플링 클럭신호에 대해 논리곱 연산을 수행하고 제 2 기준신호를 발생시키는 제 6 AND 게이트;
    상기 제 7 데이터 신호와 상기 제 4 샘플링 클럭신호에 대해 논리곱 연산을 수행하고 제 3 기준신호를 발생시키는 제 7 AND 게이트; 및
    상기 제 8 데이터 신호와 상기 제 1 샘플링 클럭신호에 대해 논리곱 연산을 수행하고 제 4 기준신호를 발생시키는 제 8 AND 게이트를 구비하는 것을 특징으로 하는 클럭 및 데이터 복원회로.
  11. 제 1 항에 있어서, 상기 전하펌프는
    상기 에러신호들에 응답하여 상기 제어전류를 증가시키는 풀업 회로; 및
    상기 기준신호들에 응답하여 상기 제어전류를 감소시키는 풀다운 회로를 구비하는 것을 특징으로 하는 클럭 및 데이터 복원회로.
  12. 제 1 항에 있어서, 상기 루프 필터는
    용량성 소자를 포함하는 것을 특징으로 하는 클럭 및 데이터 복원회로.
  13. 제어전압에 응답하여 주파수가 변화하고 입력 데이터 신호 주기의 8 배의 주기를 가지는 다중위상 클럭신호들을 발생시키는 단계;
    상기 다중위상 클럭신호들을 사용하여 상기 입력 데이터 신호를 샘플링하고 상기 입력 데이터 신호와 상기 다중위상 클럭신호들과의 위상 차를 검출하고 복수의 에러신호들, 복수의 기준신호들, 및 상기 입력 데이터 신호가 복원된 복수의 복원 데이터 신호들을 발생시키는 단계;
    상기 복수의 에러신호들과 복수의 기준신호들에 응답하여 제어전류를 발생시키는 단계; 및
    상기 제어전류를 적분하여 상기 제어전압을 발생시키는 단계를 구비하는 것을 특징으로 하는 클럭 및 데이터 복원 방법.
KR1020050073629A 2005-08-11 2005-08-11 클럭 및 데이터 복원회로, 및 클럭 및 데이터 복원 방법 KR100711095B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020050073629A KR100711095B1 (ko) 2005-08-11 2005-08-11 클럭 및 데이터 복원회로, 및 클럭 및 데이터 복원 방법
US11/488,508 US7668277B2 (en) 2005-08-11 2006-07-18 Apparatus and method for clock data recovery with low lock frequency
CNA2006101091982A CN1913359A (zh) 2005-08-11 2006-08-09 具有低时钟频率的时钟数据恢复装置及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050073629A KR100711095B1 (ko) 2005-08-11 2005-08-11 클럭 및 데이터 복원회로, 및 클럭 및 데이터 복원 방법

Publications (2)

Publication Number Publication Date
KR20070019127A KR20070019127A (ko) 2007-02-15
KR100711095B1 true KR100711095B1 (ko) 2007-04-24

Family

ID=37722163

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050073629A KR100711095B1 (ko) 2005-08-11 2005-08-11 클럭 및 데이터 복원회로, 및 클럭 및 데이터 복원 방법

Country Status (3)

Country Link
US (1) US7668277B2 (ko)
KR (1) KR100711095B1 (ko)
CN (1) CN1913359A (ko)

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7764759B2 (en) * 2006-06-13 2010-07-27 Gennum Corporation Linear sample and hold phase detector for clocking circuits
KR100739957B1 (ko) * 2006-07-24 2007-07-16 주식회사 하이닉스반도체 고속 반도체 메모리 장치의 입력 신호들의 지터 및 스큐를감소시키는 호스트 인터페이스 장치
CN101388665B (zh) * 2007-09-14 2011-11-09 瑞昱半导体股份有限公司 时间交错式时脉数据恢复装置及方法
KR101308048B1 (ko) * 2007-10-10 2013-09-12 삼성전자주식회사 반도체 메모리 장치
US7777581B2 (en) * 2007-10-19 2010-08-17 Diablo Technologies Inc. Voltage Controlled Oscillator (VCO) with a wide tuning range and substantially constant voltage swing over the tuning range
US7496166B1 (en) * 2008-04-29 2009-02-24 International Business Machines Corporation Dual clock spread for low clock emissions with recovery
KR101545645B1 (ko) 2009-03-20 2015-08-20 삼성디스플레이 주식회사 신호 변복조 방법, 이를 수행하기 위한 신호 변복조 장치 및 이를 포함하는 표시 장치
US8320770B2 (en) * 2009-03-20 2012-11-27 Fujitsu Limited Clock and data recovery for differential quadrature phase shift keying
TWI398151B (zh) * 2009-04-17 2013-06-01 Univ Nat Taiwan 資料時脈回復電路
WO2011010581A1 (ja) * 2009-07-24 2011-01-27 ザインエレクトロニクス株式会社 クロックデータ復元装置
CN101807917A (zh) * 2010-03-19 2010-08-18 常州新超电子科技有限公司 用于多路数据流接收器的信号偏移消除模块
EP2643929B1 (en) * 2010-11-23 2015-08-12 ABB Technology AG Method and circuit for clock recovery of a data stream
JP5711949B2 (ja) * 2010-12-03 2015-05-07 ローム株式会社 シリアルデータの受信回路、受信方法およびそれらを用いたシリアルデータの伝送システム、伝送方法
CN102594340B (zh) * 2011-01-17 2015-05-27 智原科技股份有限公司 相位检测器、相位检测方法以及时钟数据恢复装置
US20130216003A1 (en) * 2012-02-16 2013-08-22 Qualcomm Incorporated RESETTABLE VOLTAGE CONTROLLED OSCILLATORS (VCOs) FOR CLOCK AND DATA RECOVERY (CDR) CIRCUITS, AND RELATED SYSTEMS AND METHODS
JP6703364B2 (ja) * 2014-04-10 2020-06-03 ザインエレクトロニクス株式会社 受信装置
US9584303B1 (en) * 2015-10-28 2017-02-28 Futurewei Technologies, Inc. Reference-less frequency detector with high jitter tolerance
CN107294526A (zh) * 2016-04-11 2017-10-24 苏州超锐微电子有限公司 一种改进的数字式时钟数据恢复方法
CN115051705A (zh) * 2016-04-22 2022-09-13 康杜实验室公司 高性能锁相环
US10554380B2 (en) * 2018-01-26 2020-02-04 Kandou Labs, S.A. Dynamically weighted exclusive or gate having weighted output segments for phase detection and phase interpolation
TWI681635B (zh) * 2018-11-21 2020-01-01 國立交通大學 無參考訊號源時脈資料回復系統及其頻率偵測器

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6041090A (en) 1995-08-09 2000-03-21 Lsi Logic Corporation Data sampling and recover in a phase-locked loop (PLL)
US6211741B1 (en) 1998-10-16 2001-04-03 Cypress Semiconductor Corp. Clock and data recovery PLL based on parallel architecture
US6560306B1 (en) 1997-06-19 2003-05-06 Cypress Semiconductor Corp. Phase locked loop (PLL) with linear parallel sampling phase detector
KR20060059530A (ko) * 2004-11-29 2006-06-02 인하대학교 산학협력단 4배속 오버 샘플링 방식 위상 검출기를 사용하는클럭/데이터 복원 회로 및 그 제어 방법

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4526194B2 (ja) * 2001-01-11 2010-08-18 ルネサスエレクトロニクス株式会社 オーバーサンプリングクロックリカバリ方法及び回路
US7366267B1 (en) * 2001-03-07 2008-04-29 Altera Corporation Clock data recovery with double edge clocking based phase detector and serializer/deserializer
US6545507B1 (en) * 2001-10-26 2003-04-08 Texas Instruments Incorporated Fast locking CDR (clock and data recovery circuit) with high jitter tolerance and elimination of effects caused by metastability
JP4158465B2 (ja) * 2002-09-10 2008-10-01 日本電気株式会社 クロック再生装置、および、クロック再生装置を用いた電子機器
US7409031B1 (en) * 2002-10-04 2008-08-05 Silicon Image, Inc. Data sampling method and apparatus with alternating edge sampling phase detection for loop characteristic stabilization
US7286625B2 (en) * 2003-02-07 2007-10-23 The Regents Of The University Of California High-speed clock and data recovery circuit
KR100574938B1 (ko) * 2003-02-20 2006-04-28 삼성전자주식회사 고속 직렬 링크에서 데이터 복원시 에러 발생을감소시키는 데이터 복원장치 및 그 복원방법
JP4393111B2 (ja) 2003-05-27 2010-01-06 三菱電機株式会社 ハーフレートcdr回路
US7319345B2 (en) * 2004-05-18 2008-01-15 Rambus Inc. Wide-range multi-phase clock generator
US7433442B2 (en) * 2004-09-23 2008-10-07 Standard Microsystems Corporation Linear half-rate clock and data recovery (CDR) circuit
US7492849B2 (en) * 2005-05-10 2009-02-17 Ftd Solutions Pte., Ltd. Single-VCO CDR for TMDS data at gigabit rate

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6041090A (en) 1995-08-09 2000-03-21 Lsi Logic Corporation Data sampling and recover in a phase-locked loop (PLL)
US6560306B1 (en) 1997-06-19 2003-05-06 Cypress Semiconductor Corp. Phase locked loop (PLL) with linear parallel sampling phase detector
US6211741B1 (en) 1998-10-16 2001-04-03 Cypress Semiconductor Corp. Clock and data recovery PLL based on parallel architecture
KR20060059530A (ko) * 2004-11-29 2006-06-02 인하대학교 산학협력단 4배속 오버 샘플링 방식 위상 검출기를 사용하는클럭/데이터 복원 회로 및 그 제어 방법

Also Published As

Publication number Publication date
KR20070019127A (ko) 2007-02-15
US7668277B2 (en) 2010-02-23
US20070036257A1 (en) 2007-02-15
CN1913359A (zh) 2007-02-14

Similar Documents

Publication Publication Date Title
KR100711095B1 (ko) 클럭 및 데이터 복원회로, 및 클럭 및 데이터 복원 방법
USRE40939E1 (en) Multi-phase locked loop for data recovery
US7336754B2 (en) Clock and data recovery circuit
US6914953B2 (en) Multiphase clock recovery using D-type phase detector
US7409031B1 (en) Data sampling method and apparatus with alternating edge sampling phase detection for loop characteristic stabilization
CN112703676A (zh) 用于时钟和数据恢复电路的频率/相位锁定检测器
US6072337A (en) Phase detector
Soliman et al. An overview of design techniques for CMOS phase detectors
KR20080018502A (ko) 선형 위상검출기 및 그것을 포함하는 클럭 데이터 복원회로
Nakamura et al. A 6 Gbps CMOS phase detecting DEMUX module using half-frequency clock
JP5332328B2 (ja) クロック及びデータ復元回路
JP2014123796A (ja) クロック・データ・リカバリ回路、データ受信装置およびデータ送受信システム
CN110324036B (zh) 时钟及数据恢复电路
Park et al. A 4–20-Gb/s 1.87-pJ/b continuous-rate digital CDR circuit with unlimited frequency acquisition capability in 65-nm CMOS
US20040114702A1 (en) Bang-bang phase detector for full-rate and half-rate schemes clock and data recovery and method therefor
JP3196725B2 (ja) 位相比較回路
JPWO2002095947A1 (ja) 半導体集積回路
US7433442B2 (en) Linear half-rate clock and data recovery (CDR) circuit
US6819728B2 (en) Self-correcting multiphase clock recovery
Kim et al. A 6.4–11 Gb/s wide-range referenceless single-loop CDR with adaptive JTOL
US20070140399A1 (en) Phase-locked loop
JP5060713B2 (ja) 位相検出回路及び方法と、これを用いたクロックデータ復元回路及び方法
US6259278B1 (en) Phase detector
Seo et al. A 5-Gbit/s Clock-and Data-Recovery Circuit With 1/8-Rate Linear Phase Detector in 0.18-${\rm\mu}\hbox {m} $ CMOS Technology
Gimeno et al. Multilevel half-rate phase detector for clock and data recovery circuits

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee