CN1783709A - 电子器件及其制造方法 - Google Patents

电子器件及其制造方法 Download PDF

Info

Publication number
CN1783709A
CN1783709A CNA2005101258223A CN200510125822A CN1783709A CN 1783709 A CN1783709 A CN 1783709A CN A2005101258223 A CNA2005101258223 A CN A2005101258223A CN 200510125822 A CN200510125822 A CN 200510125822A CN 1783709 A CN1783709 A CN 1783709A
Authority
CN
China
Prior art keywords
electronic device
inductor
capacitor
circuit
dielectric film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2005101258223A
Other languages
English (en)
Other versions
CN100499361C (zh
Inventor
水野义博
宓晓宇
奥田久雄
曾根田弘光
上田知史
高桥岳雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Taiyo Yuden Co Ltd
Original Assignee
Fujitsu Ltd
Fujitsu Media Devices Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd, Fujitsu Media Devices Ltd filed Critical Fujitsu Ltd
Publication of CN1783709A publication Critical patent/CN1783709A/zh
Application granted granted Critical
Publication of CN100499361C publication Critical patent/CN100499361C/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5227Inductive arrangements or effects of, or between, wiring layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/84Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being other than a semiconductor body, e.g. being an insulating body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5222Capacitive arrangements or effects of, or between wiring layers
    • H01L23/5223Capacitor integral with wiring layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/01Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate comprising only passive thin-film or thick-film elements formed on a common insulating substrate
    • H01L27/016Thin-film circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/13Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body combined with thin-film or thick-film passive components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F17/00Fixed inductances of the signal type 
    • H01F17/0006Printed inductances
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F27/00Details of transformers or inductances, in general
    • H01F27/40Structural association with built-in electric component, e.g. fuse
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/095Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00 with a principal constituent of the material being a combination of two or more materials provided in the groups H01L2924/013 - H01L2924/0715
    • H01L2924/097Glass-ceramics, e.g. devitrified glass
    • H01L2924/09701Low temperature co-fired ceramic [LTCC]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/19011Structure including integrated passive components

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Coils Or Transformers For Communication (AREA)
  • Fixed Capacitors And Capacitor Manufacturing Machines (AREA)
  • Filters And Equalizers (AREA)
  • Parts Printed On Printed Circuit Boards (AREA)

Abstract

电子器件及其制造方法。一种电子器件,其包括:绝缘基板;直接形成在所述绝缘基板上的至少一个电容器和一电感器;从上方连接所述至少一个电容器和所述电感器的线路;以及外部连接焊盘单元,其由与所述线路相同类型的导体制成,并设置在所述绝缘基板上。

Description

电子器件及其制造方法
技术领域
本发明总体上涉及电子器件及其制造方法,更具体地,涉及一种用于RF(射频)系统中的射频模块的器件,该RF系统用于无线通信。对于这种器件,越来越需要具有较高性能、较小功耗以及较低制造成本的更轻、更小的器件。为了获得这种器件,IPD(集成无源器件)变得非常重要。IPD是通过对诸如电感器和电容器的无源器件进行集成而形成的。本发明涉及这种IPD的结构以及制造该IPD的方法。
背景技术
通常,无源器件包含在基板中或与基板集成在一起,因此可以使所得到的器件较小。然而,通过这种方式,很难满足以较低制造成本制造较小器件的要求。例如,无源器件形成在由LTCC(低温共烧陶瓷)制成的多层基板的多个层之间,并且通过导线将IC或SAW滤波器连接到这些层上。然而,对于较小的器件,必须制备大量的层,因此,生产成本增加并且设计复杂度增大。为了解决该问题,关注IPD的开发,在IPD中,通过在由陶瓷、玻璃、硅等制成的基板上堆叠薄膜来集成无源器件。例如,Harrier A.C.Timans等人在“MEMS for wirelesscommunications:’from RF-MEMS components to RF-MEMS-Sip’,IMECvzw.Division Microsystems,Components and Packaging,2003,pp.S139-S163”中公开了一种IPD,其中在玻璃基板上形成线路和电容器,并且在这些线路和电容器上形成电介质层(低介电常数树脂,例如ε为2.65的BCB)。在所得到的结构上形成螺旋电感器。此外,在该电感器上形成另一电介质材料,以覆盖该电感器,并且制备其上要形成导线和凸点以与线路和其他器件相连接的焊盘。与诸如SMT(表面安装技术)、CSP(芯片级封装)、SoC(片上系统),或者SiP(封装内系统)的安装技术相结合的使用通过以上技术制造的IPD芯片,可以将该器件后安装(post-mount)在模块上。也可以将IC或SAW滤波器直接安装在该器件上。因此,有望实现模块的制造成本和尺寸的大大降低。Harrier A.C.Timans等人还公开了其上安装有IPD的RF模块的多个示例。除了HarrierA.C.Timans等人以外,日本未审专利公报No.5-3404和No.4-61264以及美国专利No.5,175,518中也公开了IPD。
然而,对于上述传统结构中的任何一种,需要大量的过程和材料,导致很高的制造成本。因此,对于要内置在移动电话中的低成本模块的使用,很难生产出廉价的器件。由于使用厚电介质膜的处理要执行两次或更多次,并且制造过程中要添加用于去除电镀过程中使用的金属膜的许多过程,所以很难使工艺条件稳定。大量的层还导致稳定性的下降,例如器件的耐热性下降。此外,由于使用了薄的多层电介质膜,所以如果基板很薄,则基板会由于该基板和电介质膜之间的热膨胀系数的差异而弯曲。这妨碍了大直径基板的使用。此外,由于将通过溅射或汽相淀积而形成的薄膜金属膜作为线路的一部分,所以电阻由于射频导致的趋肤效应而变得较高,从而器件特性劣化。
发明内容
因此,本发明的目的是提供一种电子器件以及制造该器件的方法,其中消除了以上缺点。
本发明的更具体的目的是提供一种高度稳定的电子器件,与传统器件相比,该电子器件是通过更简单的方法制造的,并且具有更简单的结构。本发明另一具体目的是提供一种制造该电子器件的方法。
根据本发明的一个方面,提供了一种电子器件,其包括:绝缘基板;直接形成在该绝缘基板上的至少一个电容器和一电感器;从上方连接所述至少一个电容器和该电感器的线路;以及外部连接焊盘单元,其由与所述线路相同类型的导体制成,并设置在所述绝缘基板上。
根据本发明的另一方面,提供了一种制造电子器件的方法,包括以下步骤:在绝缘基板上直接形成电容器和电感器;通过电镀工艺形成焊盘,同时形成用于连接该电容器和电感器的线路。
因此,本发明提供了一种高度稳定的电子器件,与传统器件相比,其能够通过更简单的方法制造,并具有更简单的结构。本发明还提供了一种制造该电子器件的方法。
附图说明
通过结合附图来阅读以下详细说明,本发明的其他目的、特征和优点将变得更加明了,附图中:
图1是本发明的一个实施例的立体图;
图2是图1所示实施例的部分放大立体图;
图3A至图3F是本发明的第一至第六实施例的电子器件的剖视图;
图4A至4J表示根据第一实施例的结构和制造方法;
图5A至5J表示根据第二实施例的结构和制造方法;
图6A至6D表示根据第二实施例的另一制造方法;
图7A至7J表示根据第三实施例的结构和制造方法;
图8A至8F表示根据第四实施例的结构和制造方法;
图9A至9J表示根据第五实施例的结构和制造方法;
图10是表示绝缘基板的材料与电感特性之间的关系的曲线图;
图11表示具有图1所示结构的IPD芯片的通过特性;
图12表示具有图1所示结构的IPD芯片的输入侧反射特性;以及
图13表示具有图1所示结构的IPD芯片的输出侧反射特性。
具体实施方式
图1是根据本发明第一实施例的电子器件的立体图。图2是从不同角度观察的该电子器件的立体图。该电子器件包括:绝缘基板10;直接形成在绝缘基板10上的电容器12和13;电感器14;线路15至17,其从上方连接电容器12和13以及电感器14;以及外部连接焊盘18至21,它们是与线路15至17相同类型的导体,并形成在绝缘基板10上。该电子器件还包括覆盖电容器12和13以及电感器14的绝缘膜36(图1和2中未示出)。线路15至17设置在绝缘膜36上。绝缘膜36是保形绝缘膜,其以高覆盖度覆盖该电子器件的除了焊盘18至21的表面以外的电路形成表面(元件形成表面)。线路15至17可以通过气隙形成在电容器12和13以及电感器14的上方,这被称为“自立状态(free-standingstate)”。该电子器件还可以包括电阻器。另外,如稍后所述,焊盘18至21可以形成在绝缘基板10的凸面部分上。焊盘18至21还可以由与形成螺旋电感器14和线路15至17的层相同的两个层形成。例如,焊盘18由形成电感器14的层181以及形成线路15至17的层182形成。如稍后所述,形成线路15至17的层可以被设计为覆盖由与电感器14相同的层形成的多个区域中的至少一个的外周。此外,电容器12和13的上电极可以由与电感器14相同的层来形成。绝缘膜形成在电容器12和13的上电极上,并覆盖这些上电极的外周。未覆盖有绝缘膜的区域可以通过线路16和17与电感器14相连接。
下面将说明本发明的实施例。图3A至3F是根据第一至第六实施例的电子器件的剖视图。每一个剖视图都示出了图1和2中所示电子器件的焊盘18、线路15、电感器14、电容器12,以及焊盘21。下面将结合以下描述的各个实施例的制造方法来说明各个实施例的结构。
(第一实施例)
图4A至4J表示根据图3A所示的第一实施例的电子器件的制造方法。在由石英(或人造石英)或玻璃(例如Pyrex(注册商标)、Tempax、铝矽酸盐玻璃或者硼硅玻璃)制成的绝缘基板10上形成金属图案31(图4A)。该金属图案31用作具有MIM(金属-绝缘体-金属)结构的电容器12的下电极。第一层金属图案31的材料优选地包含电阻相对较低的Al、Au或Cu作为主要成分。金属图案31可以具有多层结构。例如,金属图案31可以具有Ti/Au/Ni/Au(20nm/500nm/20nm/500nm)的四层结构。接下来,形成电容器12的图案32。尽管在图4B中未示出,但是还形成了电容器13的图案。电容器12和13的图案32的材料可以是由SiO2、Si3N4、Al2O3、Ta2O5等制成的电介质膜,该电介质膜是通过溅射或PECVD(等离子体增强化学汽相淀积)形成的。例如,图案32是厚度为195nm的PECVDSiO2膜。接下来,形成用于电镀的种晶金属层33(图4B)。种晶金属层33的材料优选地与用于后期电镀的材料相同,并且例如可以是Ti/Cu(20nm/500nm)的溅射金属膜。
接下来,在种晶金属层33上形成用于对金属镀层进行构图的光刻胶图案34(图4C)。根据金属镀层高度、电镀液,以及形成图案的温度来形成抗蚀剂。例如,使用厚度为12μm的耐碱抗蚀剂来形成光刻胶图案34。螺旋电感器14被形成为具有宽度为10μm、间隔为10μm的图案。通过电镀方法形成电镀层35(图4D)之后,去除光刻胶34和种晶金属层33(图4E)。例如,形成高度为10μm的Cu电镀膜,并利用同一层形成电感器14和线路(例如图1所示的线路25至27)。然后利用特殊的抗蚀剂去除剂来去除抗蚀剂34,并且还去除种晶金属层33。可以通过离子铣削工艺来执行种晶金属层33的去除。接下来,形成具有保形膜厚度的电介质膜36(图4F)。电介质膜36的材料可以是聚酰亚胺、BCB(苯并环丁烯)等。电介质膜36具有可以覆盖整个电感器14的膜厚度。进一步形成图案,以暴露位于线圈14中心的焊盘18和底座,并且通过固化过程(curing procedure)形成种晶层37(图4G)。例如,种晶层37可以是Ti/Cu(20nm/500nm)的溅射金属膜。此外,以大于焊盘18至21的高度的2μm的高度形成电镀光刻胶图案38以及电感器14的上线路,电镀光刻胶图案38用于形成焊盘18至21的上线路(相当于图1所示的层182)(图4H)。
然后形成金属电镀层39,由此完成电感器14和焊盘18至21上的线路(图4I)。电镀层39可以形成为一个以上的层(例如,镍层和金层)。最后,去除光刻胶38和种晶金属层37(图4J)。这里,完成了图3A所示的IPD。在图4I所示的焊盘形成过程中,可以将电镀层或者溅射金属层添加到焊盘18至21上。由于电感器14与其上形成的线路39之间的距离随着由BCB制成的电介质膜36的厚度而变化,所以导致了寄生电容的差异。这导致特性的差异。因此,应该优选地使电介质膜36的膜厚能够保持上线路39和电感器14之间的足够距离。例如,在电感器14上施加BCB以形成厚度为2.5μm的膜,并在其上形成上线路39。仅有焊盘18至21以及线路15至17的某些部分(上部部分)通过电介质膜36暴露,而电感器14以及电容器12和13覆盖有BCB膜36。
在图3A和图4J中,焊盘18至21由两个层(相当于图1和2所示的层181和182)形成,这两个层还形成螺旋电感器14和线路15至17(电镀层39)。图3A和图4J所示的电镀层39具有通过在镍膜上镀金而形成的双层结构。形成线路15至17的层(电镀层39)覆盖由该层(其还形成电感器14)形成的多个区域中的至少一个的外周,即,由该层(其还形成电感器14)形成的焊盘18至21的第一层的外周。同样,电容器12和13的上电极也是由该层形成的,该层还形成电感器14。在电容器12和13的上电极上形成绝缘膜36,以覆盖上电极的外周。未覆盖区域通过线路16和17与电感器14相连接。
在第一实施例中,可以在线路25的区域中或者其他自由区域中形成电阻层。这样,可以获得除了电感器14以及电容器12和13以外,还具有电阻器的IPD。具有电阻器的这种结构并不限于第一实施例,还可以应用于稍后说明的第二至第六实施例的IPD中的任意一个。
(第二实施例)
图5A至5J表示根据图3B所示的第一实施例的电子器件的制造方法。除了图5A所示的过程外,该方法与图4B至4J所示的方法相同。第二实施例与第一实施例的区别在于具有第二金属层40。在第一实施例中,Cu镀层35用作形成在电容器层32上的上电极层。另一方面,在第二实施例中,第二金属层40用作该上电极层。如果在第一实施例中的Cu镀层35很厚,则构图精度会很低,并且难以获得所需的电容。为了解决这个问题,形成第二金属层40,并在第二金属层40上形成Cu镀层35,由此保持了高的电容精度。由于第二金属层40的材料以及对第二金属层40进行处理的方式,使得可以在种晶层去除过程中去除第二金属层40。在这种情况下,执行图6A至6D所示的工艺。如图6A至6D所示,在第二金属层40的上部部分的边缘附近形成电介质膜(例如氧化物膜)41,从而电容器膜32可以具有所需的面积。然后形成种晶层33和Cu镀层35。在镀Cu之后去除种晶层33时,形成在第二金属层40上的电介质膜41防止对第二金属层40的蚀刻。因此,对形成有氧化物膜的电容器膜32的膜厚度以及形成在第二金属层上的电介质膜41的图案宽度进行控制,以确定电容。
(第三实施例)
图7A至7J表示根据图3C所示的第三实施例的电子器件的制造方法。通过图4A至4E所示的过程,形成用于形成电感器14的电镀层35。在去除种晶层33后,形成光刻胶图案43(图7A),而不是第一和第二实施例中的用于覆盖电感器14的电介质膜36。在光刻胶图案43上形成种晶层37(图7B)之后,还形成光刻胶图案38(图7C)。利用光刻胶图案38,对用于在焊盘18至21和电感器14上形成上线路的电镀层39进行构图(图7D)。然后去除光刻胶图案38(图7E)。在去除种晶层37之后,还去除光刻胶图案43(图7F)。通过去除光刻胶图案43,使形成在电感器14上方的线路15处于自立状态(电感器14和线路15之间形成有气隙)。因此,可以降低电感器14和线路15之间的寄生电容。接下来,为了防止暴露在空气中的电感器14和线路15至17的氧化,在整个表面上形成保形膜44(图7G)。此处,使用聚对二甲苯在“自立”线路15至17上形成保形膜44。由聚对二甲苯制成的保形膜44是通过CVD方法形成的,并且可以覆盖线路15至17的下侧。接下来,执行聚对二甲苯膜的蚀刻,以暴露焊盘18至21。形成光刻胶图案45(图7H),然后执行O2等离子体处理,以对焊盘18至21上的聚对二甲苯进行蚀刻(图7I)。在聚对二甲苯蚀刻之后,去除光刻胶图案45,以完成IPD(图7J)。
(第四实施例)
图8A至8F表示根据图3D所示的第四实施例的电子器件的制造方法。在图4A至4E所示的过程之后,在图4F中形成厚电介质膜36。然而在第四实施例中,如图8A所示,使用了光刻胶43。没有使用成本很高的BCB或聚酰亚胺,可以大大地降低制造成本。由于光刻胶图案43被保留作为器件层,所以优选地在200℃或更高温度下执行后焙烘。图8A至8F所示的过程与图7A至7E所示的上述程序相同。
(第五实施例)
在图4A至8F所示的制造方法中,为了增大焊盘18至21中的每一个的金属镀层高度,在用于形成电感器14的电镀过程期间,在焊盘18至21中的每一个的内侧形成相同的电镀层。通过增大焊盘高度,可以提高安装时的稳定性,并且可以降低制造成本。例如,当将本发明的IPD芯片安装在具有高焊盘的另一芯片上时,可以将凸点做得较低,并且可以增大IPD芯片与其他芯片之间的间隙。由于凸点做得较低,所以可以大大地降低制造成本,特别是在凸点由Au制成的情况下。同时,芯片之间的间隙的裕度(即使该间隔很小时,芯片也不会彼此接触)变得更大。因此,可以提高安装过程的稳定性。电镀层形成在每个焊盘的内部,因为如果焊盘由诸如Cu的相对软的金属制成,则在后期形成凸点或引线接合时焊盘可能会变形。优选地,围绕各个Cu部分的外周形成相对较硬的Ni镀层。在本实施例中,还可以形成双层结构。
同时,可以采用根据图9A至9J所示的第五实施例的制造方法。图9A至9J表示图3E所示的电子器件的制造方法。此处,在焊盘18至21中的每一个的内侧上没有形成与在电镀过程中形成的用于形成电感器14的相同电镀层。该单层方法在下述的情况下是有效的:各个区域都很小,并且在各个焊盘下面形成与电感器14的相同的电镀层之后的后处理程序中,焊盘发生变形。
图9A至9J所示的过程与图4A至4J所示的过程相对应。图9A和9B所示的过程与图4A和4B所示的过程相同。图9C所示的过程与图4C所示的过程的区别在于,在焊盘形成区域中还形成了光刻胶图案34。图4D至4J所示的过程与图9D至9J所示的过程相同。在图9J所示的电子器件中,焊盘18至21形成有Ni镀层39,Ni镀层39在其表面上具有Au镀层。由于焊盘18至21不包括软的Cu层,所以可以增大接合时的稳定性。
(第六实施例)
图3F是根据第六实施例的电子器件的剖视图。绝缘基板10在要形成焊盘18至21的位置处具有凸面部分10A。通过这种结构,可以使焊盘18至21更高。因此,可以使IPD芯片和要将该IPD芯片安装到其上的另一芯片之间的间隔更大,而不会增大焊盘18至21中的每一个的电镀膜厚度。
图10是表示在绝缘基板10由玻璃D263(1MHz时ε=6.7)(Schott AG公司制造)制成的情况下,以及在绝缘基板10由人造石英(1MHz时ε=4)制成的情况下,绝缘基板10的材料与电感特性之间的关系的曲线图。在图10所示的曲线图中,横坐标轴表示频率(GHz),左纵坐标轴表示Q因子,而右纵坐标轴表示电感(nH)。电感器14的内径为150μm,匝数为3.5。在D263和人造石英两种情况下,直到2GHz,Q因子和电感值都几乎相同。更具体地,直到2GHz,在电感器14形成在由人造石英(具有低介电常数)制成的绝缘基板10上的情况下,可以获得与下述情况相同的特性:与现有技术一样,电感器14形成在高介电常数的层上。因此,在本发明中,D263玻璃基板应该优选地在2GHz或更低的频率下使用。
图11、12和13表示具有图1所示结构的IPD芯片的所测量的S21特性、所测量的S11特性以及所测量的S22特性。在图11所示的曲线图中,横坐标轴表示频率(GHz),而纵坐标轴表示参数。在该测量中,图1所示的焊盘20用作信号端子,而焊盘21用作接地端子,以设置端口1。另外,焊盘18用作信号端子,而焊盘19用作接地端子,以设置端口2。如图11所示,图1所示的IPD芯片直到2.05GHz都几乎没有损耗。此外,如图12和13所示,实现了优异的输入侧和输出侧反射特性。
尽管示出并描述了本发明的几个优选实施例,但是本领域技术人员应该理解,在不脱离本发明的原理和范围的情况下,可以对这些实施例进行修改,所附权利要求及其等价物限定了本发明的范围。

Claims (15)

1、一种电子器件,其包括:
绝缘基板;
直接形成在所述绝缘基板上的至少一个电容器和一电感器;
从上方连接所述至少一个电容器和所述电感器的线路;以及
外部连接焊盘单元,其由与所述线路相同类型的导体制成,并且设置在所述绝缘基板上。
2、根据权利要求1所述的电子器件,其中所述电感器具有在与所述至少一个电容器的下电极相同的平面内的下电极。
3、根据权利要求1所述的电子器件,还包括:
绝缘膜,其覆盖所述至少一个电容器和所述电感器,并且所述线路设置在该绝缘膜上。
4、根据权利要求1所述的电子器件,其中所述电子器件覆盖有绝缘膜,除了所述焊盘单元的表面以外。
5、根据权利要求1所述的电子器件,其中所述线路被形成为以自立状态与所述电感器和所述至少一个电容器交叉。
6、根据权利要求1所述的电子器件,还包括电阻器。
7、根据权利要求1所述的电子器件,其中所述焊盘单元设置在所述绝缘基板的凸面部分上。
8、根据权利要求1所述的电子器件,其中所述焊盘单元由与形成所述电感器的层相同的层以及与形成所述线路的层相同的层形成。
9、根据权利要求8所述的电子器件,其中形成所述线路的层覆盖由与所述电感器相同的层形成的多个区域中的至少一个的外周。
10、根据权利要求1所述的电子器件,其中所述至少一个电容器具有由与所述电感器相同的层形成的上电极。
11、根据权利要求1所述的电子器件,其中所述至少一个电容器的上电极上形成有绝缘膜,以覆盖该上电极的外周,并且未覆盖有该绝缘膜的部分通过所述线路与所述电感器相连接。
12、根据权利要求1所述的电子器件,其中所述电子器件在2GHz或更低的频率下使用。
13、一种制造电子器件的方法,包括以下步骤:
在绝缘基板上直接形成电容器和电感器;以及
通过电镀处理形成焊盘,同时形成用于连接所述电容器和所述电感器的线路。
14、根据权利要求13所述的方法,还包括以下步骤:
形成绝缘膜,以覆盖所述电容器和所述电感器;以及
在所述绝缘膜上形成图案,以连接所述焊盘和所述线路。
15、根据权利要求13所述的方法,还包括以下步骤:
形成绝缘膜,以覆盖所述电容器和所述电感器;
在所述绝缘膜上形成图案,以连接所述焊盘和所述线路;
去除所述绝缘膜;以及
使用另一绝缘膜覆盖所述电容器、所述电感器,以及所述线路。
CNB2005101258223A 2004-11-30 2005-11-30 电子器件及其制造方法 Active CN100499361C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2004347816A JP4762531B2 (ja) 2004-11-30 2004-11-30 電子部品及びその製造方法
JP2004347816 2004-11-30

Publications (2)

Publication Number Publication Date
CN1783709A true CN1783709A (zh) 2006-06-07
CN100499361C CN100499361C (zh) 2009-06-10

Family

ID=35840527

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2005101258223A Active CN100499361C (zh) 2004-11-30 2005-11-30 电子器件及其制造方法

Country Status (5)

Country Link
US (1) US7551054B2 (zh)
EP (1) EP1662570A3 (zh)
JP (1) JP4762531B2 (zh)
KR (1) KR100737188B1 (zh)
CN (1) CN100499361C (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101552094B (zh) * 2007-12-28 2011-12-28 太阳诱电株式会社 电子组件
CN102412800A (zh) * 2011-11-29 2012-04-11 上海交通大学 一种电可调式rlc串、并联mems谐振器
CN105789177A (zh) * 2013-01-30 2016-07-20 威盛电子股份有限公司 半导体装置

Families Citing this family (44)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7994877B1 (en) 2008-11-10 2011-08-09 Hrl Laboratories, Llc MEMS-based quartz hybrid filters and a method of making the same
US8766745B1 (en) 2007-07-25 2014-07-01 Hrl Laboratories, Llc Quartz-based disk resonator gyro with ultra-thin conductive outer electrodes and method of making same
JP4707056B2 (ja) * 2005-08-31 2011-06-22 富士通株式会社 集積型電子部品および集積型電子部品製造方法
US7185695B1 (en) * 2005-09-01 2007-03-06 United Technologies Corporation Investment casting pattern manufacture
JP2007149827A (ja) 2005-11-25 2007-06-14 Fujitsu Ltd 電子部品製造方法および電子部品
JP2008134694A (ja) * 2006-11-27 2008-06-12 Philtech Inc Rfパウダーの付加方法およびrfパウダー付加基体シート
JP2008134695A (ja) * 2006-11-27 2008-06-12 Philtech Inc 基体データ管理システム
JP2008135951A (ja) * 2006-11-28 2008-06-12 Philtech Inc Rfパウダー粒子、rfパウダー、およびrfパウダー含有基体
JP2008134816A (ja) * 2006-11-28 2008-06-12 Philtech Inc Rfパウダー粒子、rfパウダー、およびrfパウダーの励起方法
JP2008136019A (ja) * 2006-11-29 2008-06-12 Philtech Inc 磁界結合装置および読取り装置
US8493744B2 (en) * 2007-04-03 2013-07-23 Tdk Corporation Surface mount devices with minimum lead inductance and methods of manufacturing the same
US10266398B1 (en) 2007-07-25 2019-04-23 Hrl Laboratories, Llc ALD metal coatings for high Q MEMS structures
JP5090118B2 (ja) 2007-09-28 2012-12-05 太陽誘電株式会社 電子部品
JP2009088161A (ja) * 2007-09-28 2009-04-23 Fujitsu Media Device Kk 電子部品
JP5090117B2 (ja) 2007-09-28 2012-12-05 太陽誘電株式会社 電子部品
JP5133047B2 (ja) 2007-12-28 2013-01-30 太陽誘電株式会社 電子部品の製造方法
US8151640B1 (en) 2008-02-05 2012-04-10 Hrl Laboratories, Llc MEMS on-chip inertial navigation system with error correction
US7802356B1 (en) 2008-02-21 2010-09-28 Hrl Laboratories, Llc Method of fabricating an ultra thin quartz resonator component
JP5154262B2 (ja) * 2008-02-26 2013-02-27 太陽誘電株式会社 電子部品
JP5133091B2 (ja) 2008-02-28 2013-01-30 太陽誘電株式会社 電子部品及びその製造方法
US8072773B2 (en) * 2008-04-04 2011-12-06 John Mruz Ultra-wideband assembly system and method
US8379405B2 (en) * 2008-04-04 2013-02-19 American Technical Ceramics Corp. Ultra-wideband assembly system
US8362599B2 (en) * 2009-09-24 2013-01-29 Qualcomm Incorporated Forming radio frequency integrated circuits
US8176607B1 (en) 2009-10-08 2012-05-15 Hrl Laboratories, Llc Method of fabricating quartz resonators
KR101167382B1 (ko) 2010-02-08 2012-07-19 숭실대학교산학협력단 무선 에너지 전송 구조체
FR2961345A1 (fr) * 2010-06-10 2011-12-16 St Microelectronics Tours Sas Circuit integre passif
US8912711B1 (en) 2010-06-22 2014-12-16 Hrl Laboratories, Llc Thermal stress resistant resonator, and a method for fabricating same
US10014843B2 (en) * 2013-08-08 2018-07-03 Zhuhai Advanced Chip Carriers & Electronic Substrate Solutions Technologies Co. Ltd. Multilayer electronic structures with embedded filters
US9599470B1 (en) 2013-09-11 2017-03-21 Hrl Laboratories, Llc Dielectric high Q MEMS shell gyroscope structure
US9977097B1 (en) 2014-02-21 2018-05-22 Hrl Laboratories, Llc Micro-scale piezoelectric resonating magnetometer
US20150279547A1 (en) * 2014-04-01 2015-10-01 Samsung Electro-Mechanics Co., Ltd. Coil component and manufacturing method thereof
US9991863B1 (en) 2014-04-08 2018-06-05 Hrl Laboratories, Llc Rounded and curved integrated tethers for quartz resonators
KR101686989B1 (ko) 2014-08-07 2016-12-19 주식회사 모다이노칩 파워 인덕터
KR101681200B1 (ko) 2014-08-07 2016-12-01 주식회사 모다이노칩 파워 인덕터
US10308505B1 (en) 2014-08-11 2019-06-04 Hrl Laboratories, Llc Method and apparatus for the monolithic encapsulation of a micro-scale inertial navigation sensor suite
KR101662208B1 (ko) 2014-09-11 2016-10-06 주식회사 모다이노칩 파워 인덕터 및 그 제조 방법
CN105575959B (zh) * 2014-11-21 2018-06-15 威盛电子股份有限公司 集成电路装置
US10031191B1 (en) 2015-01-16 2018-07-24 Hrl Laboratories, Llc Piezoelectric magnetometer capable of sensing a magnetic field in multiple vectors
US10175307B1 (en) 2016-01-15 2019-01-08 Hrl Laboratories, Llc FM demodulation system for quartz MEMS magnetometer
JP6593209B2 (ja) * 2016-02-05 2019-10-23 株式会社村田製作所 電子部品
US10426043B2 (en) * 2016-08-19 2019-09-24 Honeywell Federal Manufacturing & Technologies, Llc Method of thin film adhesion pretreatment
US10770439B2 (en) * 2017-02-13 2020-09-08 Shindengen Electric Manufacturing Co., Ltd. Electronic module
JP6909060B2 (ja) 2017-06-08 2021-07-28 太陽誘電株式会社 電子部品
JP7266996B2 (ja) 2018-11-20 2023-05-01 太陽誘電株式会社 インダクタ、フィルタおよびマルチプレクサ

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01223758A (ja) * 1988-03-02 1989-09-06 Mitsubishi Electric Corp モノリシックマイクロ波集積回路
JPH0461264A (ja) 1990-06-29 1992-02-27 Nippon Telegr & Teleph Corp <Ntt> Lc複合素子
JPH053404A (ja) 1991-06-25 1993-01-08 Toshiba Corp 導波管ーマイクロストリツプ線路変換器
US5175518A (en) * 1991-10-15 1992-12-29 Watkins-Johnson Company Wide percentage bandwidth microwave filter network and method of manufacturing same
JPH0653406A (ja) * 1992-07-28 1994-02-25 Matsushita Electric Ind Co Ltd 薄膜回路形成法
JPH06181119A (ja) * 1992-12-14 1994-06-28 Takeshi Ikeda Lc複合部品
US5370766A (en) * 1993-08-16 1994-12-06 California Micro Devices Methods for fabrication of thin film inductors, inductor networks and integration with other passive and active devices
US5416356A (en) * 1993-09-03 1995-05-16 Motorola, Inc. Integrated circuit having passive circuit elements
JPH08330517A (ja) * 1995-05-31 1996-12-13 Sanyo Electric Co Ltd 集積回路装置および共振回路
JPH1079469A (ja) * 1996-09-02 1998-03-24 Sumitomo Metal Ind Ltd 薄膜素子、薄膜lcフィルタ素子、薄膜lcフィルタ部品及び薄膜素子の製造方法
KR100240647B1 (ko) * 1997-08-20 2000-01-15 정선종 반도체 소자의 캐패시터 제조 방법
JP2000012776A (ja) 1998-06-22 2000-01-14 Nec Corp 半導体装置の製造方法
US6445271B1 (en) * 1999-05-28 2002-09-03 Honeywell International Inc. Three-dimensional micro-coils in planar substrates
JP4005762B2 (ja) * 1999-06-30 2007-11-14 株式会社東芝 集積回路装置及びその製造方法
TW498602B (en) * 2000-05-30 2002-08-11 Alps Electric Co Ltd Circuit unit
CN1141738C (zh) 2001-04-11 2004-03-10 华邦电子股份有限公司 芯片上电感组件的制造方法
JP4804643B2 (ja) 2001-05-08 2011-11-02 三菱電機株式会社 高周波回路装置とその製造方法
TW552686B (en) * 2001-07-12 2003-09-11 Hitachi Ltd Electronic circuit component
US6998696B2 (en) * 2001-09-21 2006-02-14 Casper Michael D Integrated thin film capacitor/inductor/interconnect system and method
JP2003209460A (ja) * 2002-01-10 2003-07-25 Mitsubishi Electric Corp 移相回路および移相器
JP4154949B2 (ja) 2002-08-06 2008-09-24 松下電器産業株式会社 Sawフィルタ
JP3810011B2 (ja) * 2003-08-08 2006-08-16 Tdk株式会社 高周波スイッチモジュールおよび高周波スイッチモジュール用多層基板
JP2005333081A (ja) * 2004-05-21 2005-12-02 Shinko Electric Ind Co Ltd 基板、半導体装置及び基板の製造方法
US7418251B2 (en) * 2004-12-23 2008-08-26 Freescale Semiconductor, Inc. Compact radio frequency harmonic filter using integrated passive device technology
US7305223B2 (en) * 2004-12-23 2007-12-04 Freescale Semiconductor, Inc. Radio frequency circuit with integrated on-chip radio frequency signal coupler
JP4795385B2 (ja) * 2008-05-26 2011-10-19 富士通株式会社 集積型電子部品

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101552094B (zh) * 2007-12-28 2011-12-28 太阳诱电株式会社 电子组件
CN102412800A (zh) * 2011-11-29 2012-04-11 上海交通大学 一种电可调式rlc串、并联mems谐振器
CN105789177A (zh) * 2013-01-30 2016-07-20 威盛电子股份有限公司 半导体装置
CN105789177B (zh) * 2013-01-30 2019-07-26 威盛电子股份有限公司 半导体装置

Also Published As

Publication number Publication date
KR100737188B1 (ko) 2007-07-10
KR20060060599A (ko) 2006-06-05
CN100499361C (zh) 2009-06-10
EP1662570A3 (en) 2008-12-24
US20060114077A1 (en) 2006-06-01
EP1662570A2 (en) 2006-05-31
US7551054B2 (en) 2009-06-23
JP4762531B2 (ja) 2011-08-31
JP2006157738A (ja) 2006-06-15

Similar Documents

Publication Publication Date Title
CN100499361C (zh) 电子器件及其制造方法
US7446388B2 (en) Integrated thin film capacitor/inductor/interconnect system and method
JP2002542619A (ja) 逆向き面装着用超小型レジスタ−キャパシタ薄膜回路網
US5370766A (en) Methods for fabrication of thin film inductors, inductor networks and integration with other passive and active devices
US6518165B1 (en) Method for manufacturing a semiconductor device having a metal layer floating over a substrate
US20160345444A1 (en) Thin film surface mount components
US6761963B2 (en) Integrated thin film capacitor/inductor/interconnect system and method
US7327582B2 (en) Integrated thin film capacitor/inductor/interconnect system and method
US6890629B2 (en) Integrated thin film capacitor/inductor/interconnect system and method
WO2003007369A1 (en) Semiconductor connection substrate
CN101834178B (zh) 整合型无源元件及其制造方法
KR101040430B1 (ko) 전자 부품
KR100438160B1 (ko) 인덕터와 캐패시터를 갖는 소자 및 그의 제작방법
CN114946023A (zh) 具有堆叠的金属线的集成电感器
JP4177560B2 (ja) 薄膜コンデンサ及び受動素子内蔵電子部品と高周波対応モジュール
US20130271251A1 (en) Substrate-Less Electronic Component
KR20050111415A (ko) 반도체 장치의 제조방법
US7056801B2 (en) Radio frequency integrated circuit, and method for manufacturing the same
EP1128435A2 (en) Microwave electric elements using porous silicon dioxide layer and forming method of same
CN1463470A (zh) 制造电子器件的方法
CN114512337B (zh) 无源部件
KR100348250B1 (ko) 마이크로 수동소자의 제조 방법
KR100348247B1 (ko) 마이크로 수동소자 및 제조 방법
US20200180943A1 (en) Capacitive micro structure
KR100379900B1 (ko) 다공성 산화 실리콘층을 이용하여 형성한 초고주파용 소자 및 그 제조방법

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: TAIYO YUDEN CO., LTD.

Free format text: FORMER OWNER: FUJITSU MEDIA DEVICES LTD

Effective date: 20101228

C41 Transfer of patent application or patent right or utility model
COR Change of bibliographic data

Free format text: CORRECT: ADDRESS; FROM: KANAGAWA PREFECTURE, JAPAN TO: TOKYO, JAPAN

TR01 Transfer of patent right

Effective date of registration: 20101228

Address after: Tokyo, Japan, Japan

Co-patentee after: Fujitsu Ltd.

Patentee after: Taiyo Yuden Co., Ltd.

Address before: Kanagawa

Co-patentee before: Fujitsu Ltd.

Patentee before: Fujitsu Media Devices Ltd

TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20180301

Address after: Tokyo, Japan, Japan

Patentee after: Taiyo Yuden Co., Ltd.

Address before: Tokyo, Japan, Japan

Co-patentee before: Fujitsu Ltd.

Patentee before: Taiyo Yuden Co., Ltd.