CN1490873A - 静电放电保护电路 - Google Patents
静电放电保护电路 Download PDFInfo
- Publication number
- CN1490873A CN1490873A CNA021566569A CN02156656A CN1490873A CN 1490873 A CN1490873 A CN 1490873A CN A021566569 A CNA021566569 A CN A021566569A CN 02156656 A CN02156656 A CN 02156656A CN 1490873 A CN1490873 A CN 1490873A
- Authority
- CN
- China
- Prior art keywords
- zone
- high pressure
- well
- protection circuit
- end points
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000001681 protective effect Effects 0.000 title description 9
- 238000007786 electrostatic charging Methods 0.000 title 1
- 239000000758 substrate Substances 0.000 claims description 17
- 230000003071 parasitic effect Effects 0.000 abstract description 12
- 238000004519 manufacturing process Methods 0.000 abstract description 11
- 230000003068 static effect Effects 0.000 description 12
- 238000000926 separation method Methods 0.000 description 9
- 238000010586 diagram Methods 0.000 description 6
- 230000015556 catabolic process Effects 0.000 description 5
- 239000012535 impurity Substances 0.000 description 5
- 239000004065 semiconductor Substances 0.000 description 2
- 230000001066 destructive effect Effects 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 238000002844 melting Methods 0.000 description 1
- 230000008018 melting Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
- H01L27/0259—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using bipolar transistors as protective elements
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Semiconductor Integrated Circuits (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
一种静电放电保护电路,其利用寄生双极界面晶体管的击穿特性而与高压元件制作工艺兼容,本发明的设计利用寄生NPN或PNP双极性结构的双极性击穿特性的优点来回避静电放电电流,因而增加静电放电程度。此外,本发明的静电放电保护电路可去除特定公知的二极管结构而大幅减低静电放电胞面积。
Description
技术领域
本发明是有关于一种保护电路,且特别是有关于一种应用于高压元件制作工艺的静电放电保护电路。
背景技术
半导体业者及电子元件使用者持续要求在低价格,小积体中更快,更复杂的元件。为配合这些要求,半导体业者不断缩小元件的几何。例如,元件变得更紧密,线宽亦趋向理论极限,结果,使得元件变得更易受静电放电(ESD)影响。短,性,高振幅的静电放电脉冲芯片及仪器在日常环境中不可避免的。事实上,静电放电在此领域中元件失效的主要原因。在元件中与静电放电相关的破坏性机制主要是熔化元件材料的高温。依据静电放电的特性,必需假设所有元件在正常寿命中皆会受其影响。因此,确保元件具有合理的静电放电可受性所有元件设计及制造过程的重要部分。
为决定元件的静电放电临界值,必需先确认测试的静电放电应力的型式。目前静电放电应力型式主要有三:人体模式(HBM),机器模式(MM),以及充电元件模式(CDM)。对于人体模式,临界电压可高约2KV,而机器模式的临界电压则约为200V。
图1A为一传统二极管保护电路的电路图。由图1A,包括Vcc端点1,输入/输出(I/O)端点2以及Vss端点3的三个端点可以用来测量(或测试)电路。通常,传统二极管保护电路包括两个n型二极管及一个p型二极管。图1B绘示出应用于高压(HV)制作工艺中,包括两个n型二极管及一个p型二极管的传统二极管保护电路的截面图。一P型基底100包含三个分离的井,分别是两个高压P井104及106,以及形成于其间的一高压N井102。在高压N井中102,一P-区域110介与接近高压N井102两边的N+区域114及116之间,并与其分离。一P+区域112形成于高压N井102中,并由P-区域110包围。在P井中则掺杂相反导电型的杂质,则可形成类似的子区域。高压P井104包括一N-区域120,一被N-区域120包围的N+区域122,以及在接近高压P井104两边的分离的P+区域124及126。还有,高压P井106包括一N-区域130,一被N-区域130包围的N+区域132,以及在接近高压P井106两边的分离的P+区域134及136。N+区域114及122与Vcc端点1耦接,而P+区域126及134与Vs端点3耦接。P+区域112及N+区域132与I/O端点2耦接。
如此,应用于高压制作工艺中,包括两个n型二极管及一个p型二极管的传统二极管保护电路具有相当高的崩溃电压,因而提供高压元件非常少的保护。再者,传统二极管保护电路根据介于Vcc端点1及I/O端点2间的p型二极管而回避静电放电电流,其可轻易破坏界面或导致接触尖端放电。
发明内容
本发明提供一种与高压元件制作工艺兼容的静电放电电路,其利用寄生双极性界面晶体管(BJT)的击穿特性。本发明的设计利用寄生NPN或PNP双极性结构的双极性击穿特性的优点来回避静电放电电流,因此明显地提高静电放电的能力。此外,本发明的静电放电保护电路借着去除特定公知的二极管结构而大量地减小静电放电胞的面积。
如以下的具体实施及广泛描述,本发明提供一种静电放电保护电路,包括:一N型基底,其具有四个分离的井,分别包括一高压N井,其介于一第一高压P井及一第二高压P井,以及一第三高压P井,该第一高压P井包括一第一P+区域,而该第二高压P井包括一第二P+区域,该高压N井更包括:一第一N-区域及由第一N-区域包括的一第一N+区域,而该第三高压P井更包括:分别接近该高压P井的两边的一第三及一第四P+区域;在第三及第四P+区域之间且与其分离的一第二N-区域,以及一第二N+区域,其被第二N-区域包围。
如以下的具体实施及广泛描述,本发明提供一种静电放电保护电路,包括:一P型基底,其具有四个分离的井,分别包括一第一高压N井,其排列于一第一高压P井及一第二高压P井,以及一第二高压N井,该第一高压P井包括一第一P+区域,而该第二高压P井包括一第二P+区域,该第一高压N井更包括:一第一N-区域及由第一N-区域包括的一第一N+区域,而该第二高压N井还包括:分别接近该高压N井的两边的一第二及一第三N+区域;在第二及第三N+区域之间且与其分离的一第一P-区域,以及其被第一P-区域包围一第三P+区域。
附图说明
图1A为一传统二极管保护电路的一电路图。
图1B为该传统二极管保护电路的一截面示意图。
图2A为本发明的一较佳实施例中,一静电放电保护电路的电路图。
图2B为本发明的一较佳实施例中,一静电放电保护电路的截面示意图。
图3A为本发明的另一较佳实施例中,一静电放电保护电路的电路图。
图3B为本发明的另一较佳实施例中,一静电放电保护电路的截面示意图。
标号说明
1:Vcc端点 2:I/O端点
3:Vss端点 100:P型基底
102:高压N井 104:高压P井
106:高压P井 110:P-区域
112:P+区域 114:N+区域
116:N+区域 120:N-区域
122:N+区域 124:P+区域
126:P+区域 130:N-区域
132:N+区域 134:P+区域
136:P+区域 200:N型基底
202:高压N井 204:高压P井
206:高压P井 208:高压P井
210:N-区域 212:N+区域
214:P+区域 216:P+区域
220:N-区域 222:N+区域
234:P+区域 236:P+区域
300:P型基底 302:高压N井
304:高压P井 306:高压P井
308:高压N井 310:P-区域
312:P+区域 314:N+区域
316:N+区域 320:N-区域
322:N+区域 334:P+区域
336:P+区域
具体实施方式
图2A根据本发明一较佳实施例的静电放电保护电路的电路图。由图2A,包括Vcc端点1,输入/输出(I/O)端点2,以及Vss端点3的三个端点可以用来测量崩溃电压。图2B根据本发明较佳实施例中,应用于高压制作工艺的静电放电电路的截面示意图。一个提供的N型基底200包括四个分离的井,包括一高压N井202排列于一第一及一第二高压P井204,206之间,以及一第三高压P井208。第三高压P井208与基底200中与其它三个井分离。在第三高压P井208中,一个N-区域210与两个接近高压P井208两边的P+区域214,216分离,且介于其中。一N+区域212形成于高压P井208中,并由N-区域210包围。N-区域210及N+区域212之间的间隔例如是0.5至5微米。一第一及第二p+区域234,236分别形成于第一及第二高压P井204,206中。一N-区域220以及一N+区域222形成于高压N井202中,并于N-区域220所包围。高压N井202与两个分离的高压P井204及206分离。
一个40V高压元件的高压制作工艺详细条件如表1所示。这些例举条件应用于前述的结构。
40V(N基底) | ||||
掺杂量 | ||||
层 | 型式 | 浓度 | 能量 | 界面深度 |
N+区域 | As | 4.50E+15 | 80KeV | 0.25μm |
P+区域 | BF2 | 2.50E+15 | 55KeV | 0.25μm |
N-区域 | P | 5.00E+15 | 160KeV | 1μm |
P-区域 | B | 5.00E+15 | 70KeV | 2μm |
高压N井 | P | 1E12-6E12 | 300-400KeV | 5μm |
高压P井 | B | 2E12-8E12 | 180-220KeV | 5μm |
表1
N+区域220与Vcc端点1耦接,而N+区域212与I/O端点2耦接。P+区域214,236与Vss端点3耦接,如此可得如图2A所示的一寄生NPN晶体管。N+区域212与N-区域210,第三高压P井208加上P+区域144,216,236,以及与高压N井202,N-区域220及N+区域222连接的N基底200可考虑作为一(垂直)寄生NPN双极性晶体管。对于一40V高压元件的高压制作工艺,此结构(寄生NPN双极性晶体管)具有约为48V的崩溃(击穿)电压。与其使用公知的p型二极管,本发明利用寄生NPN双极性结构的双极性击穿特性的优点来回避静电放电电流,因此明显地增加静电放电的能力。此外,借着去除公知静电放电电路中p型二极管结构,静电放电胞的面积可以大幅度减小。
对于一P型基底,与寄生NPN晶体管相对应的结构为PNP双极性寄生晶体管,其将图2A至图2B中的N型杂质改变为P型杂质,以及P型杂质改变成N型杂质而得。图3A根据本发明另一实施例中的静电放电保护电路的电路图,包括Vcc端点1,输入/输出端点2,以及Vss端点3。图3B根据本发明另一实施例,应用于一高压制作工艺的静电放电保护电路的截面示意图。一个提供的P型基底300包括四个分离的井,包括一第一高压N井302排列于一第一及一第二高压P井304,306之间,以及一第二高压N井308。第二高压N井308与基底300中与其它三个井分离。在第二高压N井308中,一个P-区域310与两个接近高压N井308两边的N+区域314,316分离,且介于其中。一P+区域312形成于高压N井308中,并由P-区域310包围。P-区域310及P+区域312之间的间隔例如是2至3微米。一第一及第二P+区域334,336分别形成于第一及第二高压P井304,306中。一N-区域320以及一N+区域322形成于第一高压N井302中,并于N-区域320所包围。高压N井302与两个分离的高压P井204及306分离,
P+区域320与Vss端点3耦接,而p+区域312与I/O端点2耦接。N+区域314,322与Vcc端点1耦接,在Vss端点3及I/O端点2之间,可得如图3A所示的一寄生PNP晶体管。P+区域312与P-区域310,高压N井308加上N+区域314,316,322,N-区域320以及与高压N井302,可考虑作为一(垂直)寄生PNP双极性晶体管。对于一40V高压元件的高压制作工艺,此结构具有与表1所示的兼容条件,此结构(寄生PNP双极性晶体管)具有大约48V的崩溃(击穿)电压。
因此,如此静电放电电路的设计可对高压元件提供适当静电放电能力,而不引起界面损坏及接触尖端放电。
虽然本发明已以一较佳实施例揭露如上,然其并非用以限定本发明,任何熟悉此技术者,在不脱离本发明的精神和范围内,当可作些许之更动与润饰,因此本发明的保护范围当视权利要求书所界定为准。
Claims (6)
1、一种的静电放电保护电路,其特征在于:包括:
一具有四个井的N型基底,包括一高压N井,排于于一第一高压P井及一第二高压P井之间,以及一第三高压P井,其中该第一高压P井包括一第一P+区域,该第二高压P井包括一第二P+区域,其中该第三高压P井处于该基底中,并与其它三个井分离;
该高压N井更包括:一第一N-区域以及一置于该第一N-区域中,且被其包围的一第一N+区域;以及
该第三高压P井更包括:一第三及一第四P+区域,接近该高压P井两边;一第二N-区域介于该第三及第四P+区域之间并与之分离;以及一第二N+区域被该第二N-区域包围于其中。
2、如权利要求1所述的静电放电保护电路,其特征在于:该第二N-区域及该第二N+区域之间具有一个间隔。
3、如权利要求2所述的静电放电保护电路,其特征在于:该间隔介于0.5至5微米之间。
4、一种的静电放电保护电路,其特征在于:包括:
一具有四个井的P型基底,包括一第一高压N井,排于于一第一高压P井及一第二高压P井之间,以及一第二高压N井,其中该第一高压P井包括一第一P+区域,该第二高压P井包括一第二P+区域,其中该第二高压N井处于该基底中,并与其它三个井分离;
该第一高压N井更包括:一第一N-区域以及一置于该第一N-区域中,且被其包围的一第一N+区域;以及
该第二高压N井更包括:一第二及一第三N+区域,接近该高压N井两边;一第一P-区域介于该第二及第三N+区域之间并与之分离;以及一第三P+区域被该第一P-区域包围于其中。
5、如权利要求4所述的静电放电保护电路,其特征在于:该第二P-区域及该第二P+区域之间具有一个间隔。
6、如权利要求4所述的静电放电保护电路,其特征在于:该间隔介于0.5至5微米之间。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/065,455 US6800906B2 (en) | 2002-10-18 | 2002-10-18 | Electrostatic discharge protection circuit |
US10/065,455 | 2002-10-18 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1490873A true CN1490873A (zh) | 2004-04-21 |
CN1286174C CN1286174C (zh) | 2006-11-22 |
Family
ID=32092193
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN02156656.9A Expired - Lifetime CN1286174C (zh) | 2002-10-18 | 2002-12-17 | 静电放电保护电路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US6800906B2 (zh) |
CN (1) | CN1286174C (zh) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2009092188A1 (zh) * | 2007-12-21 | 2009-07-30 | Grace Semiconductor Manufacturing Corporation | 用于静电放电的器件及其制造方法 |
CN101106128B (zh) * | 2006-07-13 | 2010-07-28 | 恩益禧电子股份有限公司 | 半导体器件和保护电路 |
CN101630683B (zh) * | 2008-07-15 | 2011-03-23 | 中芯国际集成电路制造(上海)有限公司 | 集成静电放电器件 |
CN106229315A (zh) * | 2016-09-30 | 2016-12-14 | 上海华力微电子有限公司 | 一种新型双向esd器件及其制作方法 |
CN106549012A (zh) * | 2015-09-21 | 2017-03-29 | 联华电子股份有限公司 | 静电放电保护装置及制造静电放电保护装置的方法 |
CN108899317A (zh) * | 2018-07-09 | 2018-11-27 | 江南大学 | 一种二极管串辅助触发scr的双向瞬态电压抑制器 |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100468787B1 (ko) * | 2003-05-02 | 2005-01-29 | 삼성전자주식회사 | 래치-업(Latch-up)에 의한 전류 흐름을 방지할 수있는 반도체 장치 |
US7541648B2 (en) * | 2005-01-21 | 2009-06-02 | Micron Technology, Inc. | Electrostatic discharge (ESD) protection circuit |
US7742265B2 (en) | 2005-06-06 | 2010-06-22 | Standard Microsystems Corporation | High voltage power supply clamp circuitry for electrostatic discharge (ESD) protection |
US7564665B2 (en) * | 2007-01-10 | 2009-07-21 | Standard Microsystems Corporation | Pad ESD spreading technique |
TWI349362B (en) * | 2007-12-07 | 2011-09-21 | Realtek Semiconductor Corp | Integrated inductor |
US7868387B2 (en) * | 2008-06-13 | 2011-01-11 | Analog Devices, Inc. | Low leakage protection device |
US7907003B2 (en) * | 2009-01-14 | 2011-03-15 | Standard Microsystems Corporation | Method for improving power-supply rejection |
US20110156211A1 (en) * | 2009-12-30 | 2011-06-30 | Tung-Yang Chen | Semiconductor structure for realizing esd protection circuit |
KR101712629B1 (ko) * | 2010-08-19 | 2017-03-06 | 삼성전자 주식회사 | Esd 보호 소자와 그 제조 방법 및 그 보호 소자를 포함하는 전기전자장치 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4757363A (en) * | 1984-09-14 | 1988-07-12 | Harris Corporation | ESD protection network for IGFET circuits with SCR prevention guard rings |
JPH01102954A (ja) * | 1987-10-16 | 1989-04-20 | Nissan Motor Co Ltd | 半導体装置の入力保護回路 |
US5181091A (en) * | 1988-04-29 | 1993-01-19 | Dallas Semiconductor Corp. | Integrated circuit with improved protection against negative transients |
US5481129A (en) * | 1991-10-30 | 1996-01-02 | Harris Corporation | Analog-to-digital converter |
DE69330556T2 (de) * | 1993-05-13 | 2002-05-16 | Consorzio Per La Ricerca Sulla Microelettronica Nel Mezzogiorno, Catania | Integrierte Schaltungsstruktur für den Schutz von Leistungsvorrichtung gegen Überspannungen |
DE69327320T2 (de) * | 1993-09-30 | 2000-05-31 | Consorzio Per La Ricerca Sulla Microelettronica Nel Mezzogiorno, Catania | Integrierte aktive Klammerungsstruktur für den Schutz von Leistungsanordnungen gegen Überspannungen, und Verfahren zu ihrer Herstellung |
US5708289A (en) * | 1996-02-29 | 1998-01-13 | Sgs-Thomson Microelectronics, Inc. | Pad protection diode structure |
-
2002
- 2002-10-18 US US10/065,455 patent/US6800906B2/en not_active Expired - Lifetime
- 2002-12-17 CN CN02156656.9A patent/CN1286174C/zh not_active Expired - Lifetime
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101106128B (zh) * | 2006-07-13 | 2010-07-28 | 恩益禧电子股份有限公司 | 半导体器件和保护电路 |
WO2009092188A1 (zh) * | 2007-12-21 | 2009-07-30 | Grace Semiconductor Manufacturing Corporation | 用于静电放电的器件及其制造方法 |
US8703547B2 (en) | 2007-12-21 | 2014-04-22 | Grace Semiconductor Manufacturing Corporation | Thyristor comprising a special doped region characterized by an LDD region and a halo implant |
CN101630683B (zh) * | 2008-07-15 | 2011-03-23 | 中芯国际集成电路制造(上海)有限公司 | 集成静电放电器件 |
CN106549012A (zh) * | 2015-09-21 | 2017-03-29 | 联华电子股份有限公司 | 静电放电保护装置及制造静电放电保护装置的方法 |
CN106549012B (zh) * | 2015-09-21 | 2021-02-02 | 联华电子股份有限公司 | 静电放电保护装置及制造静电放电保护装置的方法 |
CN106229315A (zh) * | 2016-09-30 | 2016-12-14 | 上海华力微电子有限公司 | 一种新型双向esd器件及其制作方法 |
CN108899317A (zh) * | 2018-07-09 | 2018-11-27 | 江南大学 | 一种二极管串辅助触发scr的双向瞬态电压抑制器 |
Also Published As
Publication number | Publication date |
---|---|
US20040075136A1 (en) | 2004-04-22 |
CN1286174C (zh) | 2006-11-22 |
US6800906B2 (en) | 2004-10-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1286174C (zh) | 静电放电保护电路 | |
CN1245758C (zh) | 静电放电防护电路 | |
CN1130770C (zh) | 静电放电保护电路 | |
CN1913276A (zh) | 用于静电放电保护电路的可控硅整流器及其结构 | |
CN1531094A (zh) | 半导体器件 | |
CN1338780A (zh) | 带有可控硅整流器的保护器件 | |
US9111754B2 (en) | Floating gate structure with high electrostatic discharge performance | |
CN1901192A (zh) | 高电压静电放电防护装置及其制作方法 | |
CN100341152C (zh) | 半导体集成电路器件 | |
CN1510749A (zh) | 具有自身触发效能的静电放电防护电路 | |
CN102569292B (zh) | 具有可调节设计窗口的esd保护器件 | |
CN1139991C (zh) | 半导体集成电路 | |
CN1473362A (zh) | 具有改进的静电放电耐压的半导体装置 | |
KR100380768B1 (ko) | 반도체 장치 | |
CN100505241C (zh) | 半导体保护装置 | |
CN110246837B (zh) | 一种双二极管esd保护电路 | |
US7465994B2 (en) | Layout structure for ESD protection circuits | |
CN1136611C (zh) | 半导体器件 | |
CN1241262C (zh) | 静电放电防护电路与相关的金属氧化半导体晶体管结构 | |
CN1881126A (zh) | 功率集成电路及其静电放电(esd)防护方法 | |
US6433393B1 (en) | Semiconductor protective device and method for manufacturing same | |
CN1599065A (zh) | 静电放电保护装置 | |
JP2024520102A (ja) | Ggnmosトランジスタ構造、esd保護デバイスおよび回路 | |
US7968907B2 (en) | Low capacitance over-voltage protection thyristor device | |
CN114492285A (zh) | 一种提升叉指结构型器件esd防护能力的版图设计方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CX01 | Expiry of patent term |
Granted publication date: 20061122 |
|
CX01 | Expiry of patent term |