CN1473318A - 显示板驱动电路 - Google Patents

显示板驱动电路 Download PDF

Info

Publication number
CN1473318A
CN1473318A CNA028029771A CN02802977A CN1473318A CN 1473318 A CN1473318 A CN 1473318A CN A028029771 A CNA028029771 A CN A028029771A CN 02802977 A CN02802977 A CN 02802977A CN 1473318 A CN1473318 A CN 1473318A
Authority
CN
China
Prior art keywords
current
circuit
output
drive
chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA028029771A
Other languages
English (en)
Other versions
CN100403375C (zh
Inventor
竹原聪
山羽義郎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Asahi Chemical Industry Co Ltd
Original Assignee
Asahi Kasei Microsystems Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2001251430A external-priority patent/JP5102418B2/ja
Priority claimed from JP2001251432A external-priority patent/JP5076042B2/ja
Priority claimed from JP2001251431A external-priority patent/JP5108187B2/ja
Priority claimed from JP2001255051A external-priority patent/JP5226920B2/ja
Priority claimed from JP2002042284A external-priority patent/JP2003241710A/ja
Priority claimed from JP2002077126A external-priority patent/JP2003271097A/ja
Application filed by Asahi Kasei Microsystems Co Ltd filed Critical Asahi Kasei Microsystems Co Ltd
Publication of CN1473318A publication Critical patent/CN1473318A/zh
Application granted granted Critical
Publication of CN100403375C publication Critical patent/CN100403375C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3283Details of drivers for data electrodes in which the data driver supplies a variable data current for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本发明用多个IC芯片来构造在一个显示板驱动电路内的阳极线驱动电路,用以减小图象质量的恶化。以预定的周期切换虚驱动输出和一个邻近IC芯片的适当的驱动输出并把它供给至一条阳极线。这就使可能减小在各个IC芯片间邻近输出电流之间的差异。这样就可能减小由于各IC芯片间电流驱动能力的差异而引起的在各个显示区域中亮度的差异并从而减小当阳极线驱动电路是由多个IC芯片来构造时图象质量的恶化。

Description

显示板驱动电路
技术领域
本发明涉及显示板的驱动电路,更具体地讲,涉及由像电致发光元件这样的自发光元件组成的显示板的驱动电路。电致发光元件包括有机电致发光元件和无机电致发光元件。本发明对这两者都适用。
背景技术
有机电致发光(后面简称EL)元件被认为是用来实现薄的,低功率消耗显示装置的自发光元件。在日本专利公开No.2001-42821中描述了一种用EL元件的显示装置及其驱动电路。
图1给出这种EL元件的示意结构。如图所示,EL元件由下面几个薄层迭合而成。即一片像玻璃衬底这样的透明衬底100,其上形成一透明电极101;至少一层由电子输运层,发光层,空穴输运层组成的有机功能层102;和一金属电极103。
图2是给出EL元件电学特性的一张等效电路图。在图中所示的EL元件可以用一个电容性元件C和具有二极管特性并与电容性元件并联耦合的元件E来代替。
当在透明电极101的阳极(+极)上加上E电压而在金属电极103的阴极(-极)上加上负电压,在透明电极101和金属电极103之间有直流电流通过时,电荷在电容性元件C内积累。当电荷量超过EL元件的固有势垒电压或发光阈值电压时,电流就从一个电极(二极管元件E的阳极)流向带有发光层的有机功能层,而有机功能层就102(参看图1)发射光线,其强度与电流成正比。
图3给出一个EL显示装置的示意结构,该装置用安置在一个阵列中的许多EL元件所组成的EL显示板来显示图象。在该图中,在ELDP10,也即EL显示板上形成n条阴极线(与金属电极连接的线)B1和Bn,它们分别带动第一显示线到第n显示线,以及m条阳极线(和透明电极相连接的线)A1到Am,它们和阴极线B1到Bn相交。在阴极线B1到Bn和阳极线A1到Am的相应的交点上(n×m个交点)以上述配置形成EL元件E11到Enm。另外,EL元件E11到Enm中的每一个元件对应于ELDP10的每一个象素。
一个发光控制电路1把一屏输入象数据(n行×m列)转变为对应于ELDP10的象素,也即EL元件E11到Enm的象素数据D11到Dnm,并且逐行顺序把它们提供给阳极线驱动电路2,如图4中所示。例如,象素数据D11到D1m由m个数据位组成,它给出属ELDP10的第一显示线的相应的EL元件E11到E1m是否应该发光。当D11到D1m中任何一个处于逻辑“1”时,则表明“发光”,而处于逻辑“0”时,表明“不发光”。
发光控制电路1向阴极线驱动电路3提供阴极线选择控制信号,该信号和图4所示逐行象素数据的供给同步,以顺序地从ELDP10的第一显示线扫描至第n显示线。首先,阳极线驱动电路2在象素数据组中m个数据位提取表明发光的逻辑值为“1”的所有数据位。接着它从阴极线A1到Am中选出属于对应于提取数据位那些列的所有阳极线,并把恒流源只连接到被选择的阳极线以及向这些阳极线提供一预定的象素驱动电流i。
阴极线驱动电路3选择阴极线-任一时刻只选择一条阴极线-它对应于在阴极线B1到Bn中由阴极线选择控制信号指定的显示线,并把该线连接到地电势而对其他各条阴极线加上预定的高电势Vcc。该高电势Vcc被设置得和以所要求亮度E在发光的给定EL元件两端的电压(由寄生电容C的电量所决定的电压)近似相等。
这样,在被阳极线驱动电路2连接到恒流源的那些“列”和被阴极线驱动电路3设置成地电势的显示线之间就有光发射驱动电流流过。在显示线和那些“列”的交点上所形成的EL元件按照光发射驱动电流发射光。另一方面,因为在被阴极线驱动电路3设置成高电势Vcc的那些显示线和连接到恒流源的“列”之间没有电流流过,因而在它们的交点上形成的EL元件保持不发光。
按照输入象数据,基于象素数据D11到D1m,D21到D2m,…及Dn1到Dnm进行上述操作时,ELDP10的屏幕显示一场光发射图样,也即一个象。
顺便指出,最近为了实现大屏幕显示板,变得有必要用增加显示线,也即阴极线B的数目和阳极线A的数目以改进屏幕分辨率。这样当阴极线B和阳极线A的数目增加时,阳极线驱动电路2和阴极线驱动电路3的规模也增大,因而,人们担心当二个电路都用集成电路来实现时,增加芯片面积将导致较低的成品率。就此而论,可以想到用多个IC芯片来分别构造阳极线驱动电路2和阴极线驱动电路3。
例如,可以想到用二个IC芯片2a和2b来构造阳极线驱动电路2,如图5所示。当阳极线驱动电路以这种方式由二个IC芯片2a和2b来构造时,阳极线A1到An将由IC芯片2a来驱动而阳极线An+1到Am将由IC芯片2b来驱动,如图6所示。附加提及,在图6中,对象素元件的电流输出,也即驱动输出的通道号用“1”到“N-1”,“N”,“N+1”,“N+2”到“m”表示
然而,如果阳极线驱动电路2用如图6所示的多个IC芯片来构造,制作上的差异等因素可以引起各个IC芯片间供给阳极线的光发射驱动电流的数值的差异。因而光发射驱动电流的差异将在ELDP10的屏上产生具有不同亮度的区域,这种阶梯状的变化将因此降低象的质量,特别在这些区域的边界上。
在日本专利公开No.2001-42827中叙述了解决此问题的一种技术。
图7给出在该日本专利中所叙述的一种EL显示装置的示意结构。在该图中,IC芯片2a起着第一阳极线驱动电路210的作用而IC芯片2b起着第二阳极线驱动电路220的作用。在ELDP 10’,也即一个EL显示板上形成阴极线(连接到金属电极的线)B1到Bn,它分别带动第一显示线到第n显示线,及和阴极线B1到Bn相交的2m根阳极线(连接到透明电极的线)A1到A2m。以图1所示构造的EL元件E1,1到En,2m在阴极线B1到Bn和阳极线A1到A2m的相应的交点上形成。EL元件E1,1到En,2m中每一个元件对应于ELDP 10’的每一个象素。
发光控制电路1’向阴极线驱动电路3提供阴极线选择控制信号,如图8所示,以顺序地从ELDP10’的第一显示线扫描到第n显示线。阴极线驱动电路3选择阴极线--在任一时刻只选择一条阴极线--它对应于被阴极线选择控制信号从ELDP10’的阴极线B1到Bn中指定的并被接地电势的显示线,而对每一根其他的阴极线加上一预定的高电势Vcc。
同样,发光控制电路1’把一幅(n行×2m列)输入象数据转化为对应于ELDP10’的象素,也即EL元件E1,1到En,2m的象素数据D1,1到Dn,2m,并把象素数据分成属于第一到第m列的象素据和属于第m+1列到第2m列的象素数据。接着,发光控制电路1’把属于第一到第m列的象素数据用显示线来分组,并把这样得到的象素数据D1,1到D1,m,D2,1到D2,m,D3,1到D3,m,…和Dn,1到Dn,m一组接一组地,作为第一驱动数据GA1-m送至第一阳极线驱动电路210,如图8所示。同时它把属于第m+1到第2m列的象素数据用显示线来分组,并把这样得到的象素数据D1,m+1到D1,2m,D2,m+1到D2,2m,D3.m+1到D3,2m…和Dn,m+1到Dn,2m一组接一组地,作为第二驱动数据GB1-m送至第二阳极线驱动电路220,如图8所示。
第一驱动数据GA1-m和第二驱动数据GB1-m一个接一个分别被送至第一阳极线驱动电路210和第二阳极线驱动电路220,它与如图8所示的扫描线选择控制信号同步。这里第一驱动数据GB1-m包含m个数据位,它指定属于ELDP10’每一条显示线第一到第m列的对应的m个EL元件是否应该发射光线。同样,第二驱动数据GB1-m包含m个数据位,它指定属于ELDP10’每一条显示线第m+1列到第2m列的对应的m个EL元件是否应该发射光线。例如,当每一个数据位处于逻辑“1”则表明发光,而处于逻辑“0”时表明不发光。
图9给出驱动电路,也即第一阳极驱动电路210和第二阳极驱动电路220的内部结构。第一阳极线驱动电路210和第二阳极线驱动电路220是在不同的二片IC芯片内构造的(参阅图5)。第一阳极线驱动电路210包含一个参照电流控制电路RC,一个控制电流输出电路CO,和一个开关组SB以及作为m个电流驱动源的晶体管Q1到Qm和电阻R1到Rm
在参照电流控制电路RC中晶体管Qb的发射极通过一个电阻Rr与一预定的象素驱动电压VHE相连,而基极和集电极与晶体管Qa的集电极相连。一个预定的参照电压VREF和晶体管Qa的发射极电势被输入一个运算放大器OP。运算放大器OP的输出电势被输入进晶体管Qa的基极。晶体管Qa的发射板通过一个电阻Rp连接地电势。以上述的配置,在晶体管Qa的集电极和发射极之间流过一参照电流IREF(=VREF/Rp)
象素驱动电压VHE分别通过R1到Rm加到晶体管Q1到Qm的发射极。另外,这些晶体管的基极与晶体管Qb的基极相连。电阻器Rr和电阻器R1到Rm有相同的电阻值,而晶体管Q1到Qm,Qa和Qb有相同的特性。因而,参照电流控制电路RC和晶体管Q1到Qm组成一个电流镜象电路(以后称为电流象)。因而由于镜象效应,一个与参照电流IREF具有相同电流值的并在晶体管Q1到Qm的每一个晶体管的发射极和集电极之间流过的光发射驱动电流i被输出。
开关组SB包含m个开关元件S1到Sm,它把从晶体管Q1到Qm输出的光发射驱动电流i分别导向输出端X1到Xm。在第一阳极线驱动电路210的开关组SB中,开关元件S1到Sm按照从发光控制电路1’提供的相应的第一驱动数据GA1到GAm的逻辑状态分别地接通或断开。
例如,当第一驱动数据GA1处于逻辑值“0”,开关元件S1是断开的。而当第一驱动数据GA1是处于逻辑值“1”,开关元件S1接通以把从晶体管Q1提供的光发射驱动电流i导向输出端X1。同样,当第一驱动数据GAm处于逻辑值“0”时,开关元件Sm是断开的,而当第一驱动数据GAm处于逻辑值“1”时,开关元件Sm接通以把从Qm提供的光发射驱动电流导向输出端Xm。以这样的方式,从晶体管Q1到Qm输出的光发射驱动电流i通过相应的输出端X1到Xm被提供给ELDP10’的相应的阳极线A1到Am,如图7所示。
象素驱动电压VBE通过一个电阻Ro被提供给在控制电流输出电路CD中的一个晶体管Qo。另外,晶体管Qo的基极和参照电流控制电路RC中的晶体管Qb的基极相连。电阻Ro与在参照电流控制电路RC中的电阻Rr有相同的阻值。而晶体管Qo与在参照电流控制电路RC中的晶体管Qa和Qb有相同的特性。因而在控制电流输出电路CO中的晶体管Qo和参照电流控制电路RC组成一电流镜象。这样,就有和参照电流IDEF相同值的电流在晶体管Qo的集电极和发射极之间流动。该控制电流输出电路CO把这个电流作为控制电流ic通过一个输出端Iout提供至第二阳极线驱动电路22的一个输入端Iin。换言之,和由第一阳极线驱动电路210提供给ILDP10’阳极线A1到Am的光发射驱动电流i相同的电流,作为控制电流ic,被提供至第二阳极线驱动电路220。
第二阳极线驱动电路220包含一个驱动电流控制电路CC和一个开关组SB以及作为m个电流驱动源的晶体管Q1到Qm的和电阻R1到Rm。在驱动电流控制电路CC中的晶体管Qc的集电极和基极和输入端Iin连接在一起,而发射极通过一个电阻RQ1连接到地电势。因而,从第一阳极线驱动电路210输出的控制电流ic通过输入端Iin在晶体管Qc的集电极和发射极之间流过。
象素驱动电压VBE通过一电阻Rs加到驱动电流控制电路CC中的晶体管Qe的发射极。另外,晶体管Qe的基极和集电极与晶体管Qd的集电极相连。晶体器Qd的基极与晶体管Qc的集电极和基极相连,而其发射极则通过一电阻Ro2连接到地电势。晶体管Qc,Qd,和Qe和第一阳极线驱动电路210中的晶体管Qo有相同的特性,而电阻Rs和第一阳极线驱动电路210中的电阻Ro有相同的电阻值。因而,在晶体管Qd的集电极和发射极之间流过和从第一阳极线驱动电路210输出的控制电流ic相同的电流。
象素驱动电压VBE分别通过R1到Rm提供给在第二阳极线驱动电路220中的晶体管Q1到Qm的发射极。另外,这些晶体管的基极与晶体管Qe的基极相连。电阻Rs和电阻R1到Rm有相同的电阻值而晶体管Q1到Qm,Qd和Qe有相同的特性。因而,驱动电流控制电路CC和晶体管Q1到Qm组成一电流镜象。这样,在数值上与第一阳极线驱动电路210所提供的控制电流ic相等的,并在Q1到Qm每一个晶体管的发射极和集电极之间流过的光发射驱动电流i被输出。从第二阳极线驱动电路220中晶体管Q1到Qm输出的光发射驱动电流i的数值为驱动电流控制电路CC所调整以使它与第一阳极线驱动电路210所输出的光发射驱动电流的数值相等。
开关组SB已含m个开关元件S1到Sm,它把从Q1到Qm所输出的光发射驱动电流i分别导向输出端X1到Xm。在第二阳极线驱动电路220的开关组SB中,开关元件S1到Sm按照由发光控制电路1’提供的相应的第二驱动数据GB1到GBm的逻辑状态分别地接通或断开。
例如,当第二驱动数据GB1处于逻辑值“0”时,开关元件S1是断开的,而当第二驱动数据GB1处于逻辑值“1”时,开关元件S1接通,以把由器管Q1所提供的光发射驱动电流i导向输出端X1。同样,当第二驱动数据GBm处于逻辑值“0”时,开关元件Sm是断开的,而当第二驱动数据GBm处于逻辑值“1”时,开关元件Sm接通,以把由晶体管Qm所提供的光发射驱动电流i导向输出端Xm。以这样的方式,从第二阳极线驱动电路220中晶体管Q1到Qm的输出的先发射驱动电流i通过相应的输出端X1到Xm的被供给至ELDP10’的相应的阳极线Am+1到A2m,如图7所示。
如上所示,除了为产生光发射驱动电流的电流源(晶体管Q1到Qm)以外,还有上述专利中所描述的驱动电路,这样阳极线驱动电路就包含驱动电流控制电路CC,以把光发射驱动电流保持在合乎输入的控制电流的电平上,还包含控制电流输出电路CO以把光发射驱动电流本身作为控制电流输出。当显示板的阳极线由多个阳极线驱动电路来驱动,而每一个又由一个单独的IC芯片来构造,那么基于第二阳极线驱动电路实际输出的光发射驱动电流,第一阳极线驱动电路就控制了要输出的光发射驱动电流的数值。这样,即使在各IC芯片间(作为阳极线驱动电路)的特性有差异,从各个IC芯片输出的光发射驱动电流将近似相等,这样,在显示板上产生均匀的发射亮度。
在上述专利中所述技术用了一种电流镜象以把由一个IC芯片组成的第一阳极线驱动电路210来的参照电流转移到由另一个IC芯片组成的第二阳极线驱动电路220。这样,在电流镜象中任何一个电流变化将引起在各IC芯片间输出电流的差异,从而有提供在显示板上提供均匀的发射亮度。
图10给出由N+1个MOS(金属氧化物半导体)晶体管组成的电流镜象。
如图10所示,电流镜象电路包含一个电流源Iorg以及N+1个MOS晶体管POUT0,POUT1,…和POUTN。在N+1个MOS晶体管中,一个MOS晶体管POUT0和电流源Iorg一起组成电流镜象的参照电流源。从其他N个MOS晶体管的输出电流被用作为显示板的驱动输出。在本例中,从其他N个MOS晶体管POUT1到POUTN的输出被汇合成一个输出电流Iout,以用作驱动输出。
假定所有N+1个MOS晶体管POUT0到POUTN有相同的尺寸。那么,电流比,也即从MOS晶体管POUT0得到的电流和由其他N个MOS晶体管POUT到POUTN得到的电流的比值,是1∶N。这时输出电流Iout由Iout=N×Iorg给出。
一般讲,电流变化ΔI依赖于MOS晶体管的大小。当MOS晶体管的尺寸小时,电流变化ΔI大。相反,当MOS晶体管尺寸大时,电流变化ΔI小。
在用MOS晶体管来驱动显示板的情况下,在上述电流比“1∶N”中对应于第二比例项“N”的多个MOS晶体管,其尺寸远大于对应于第一比例项“1”的MOS晶体管。例如,N>10。这样,电流的变化ΔI主要归功于对应于第一比例项“1”的,从MOS晶体管POUT0产生的电流的变化。
也可以想到去减小电流镜象的电流比,例如,减小到2∶N/2或3∶N/3。这将减小电流变化ΔI。然而,因为有和阳极线一样多的通道,电流源Iorg的电流数值必须增加,导致IC芯片功率消耗的增加。
一种电流DAC(数字模拟转换器)有时被用作如上所述的阳极线驱动电路2的恒流源。这就要求一个电流DAC电路,它具有和阳极线一样多的通道。这样一个电流DAC电路的结构在图11中给出。
在图11中给出的电流DAC电路能够分成一个偏置(BIAS)部分B和一个DAC部分D。起着偏置部分B的作用的晶体管直接连到用于电流镜象的参照电流源Iref。而除了起着偏置部分B作用的晶体管以外的晶体管作为一个DAC电路运作以产生输出电流Iout,它贡献一个驱动信号以供给至象素。这样一种结构使有可能来改变送至DAC部分D的数据信号(Do到Dn)并从而改变电流镜象比和产生作为模拟数据的输出电流Iout
一个多通道电流DAC电路能够被配置成有多个偏置部分和多个DAC部分或者只有一个偏置部分和多个DAC部分。
在图12中所示的电路被配置或有多个偏置部分和多个DAC部分。每一个偏置部分给对应的DAC部分一个偏置信号。在这情况下,该电路,其中偏置部分和DAC部分位于相互邻近处,有不受IC芯片内Vth倾向影响和不受由于长导线而引起电压降影响的优点。
然而,因为在每一个通道上都存在一个电流镜象电路,晶体管漏电压的漂移将引起电流值系统性漂移。这是因为由下面方程所给出的漏电流,当漏电压变化时,会由于λ效应而稍小漂移,即使晶体管是处于饱和状态。
              IDS=K(VGS-Vth)2·(1+λVDS)同样,也产生无规则电流变化ΔI,它依赖于晶体管的尺寸和Von。这样,这个结构有各个通道输出电流Iout不同的缺点。在此情况下这种不同形成在邻近通道间电流差异。
而在图13中所示的电路被配置成有一个的偏置部分和多个DAC部分。这样,单一的偏置部分向多个DAC部分提供偏置信号。在此情况下,因为对于所有通道含有一个电流镜象电路,这个配置就能抑制由于晶体管漏电压的漂移而引起的电流值的系统性漂移以及抑制电流值的无规则变化ΔI,而它是依赖于晶体管的尺寸和Von的。这是因为镜象的次数减少了。这样,这个配置有每一个通道的输出电流Iout的变化被抑制的优点。
然而,这个电路,其中在偏置部分和DAC部分之间的距离对于各个通道是不同的,有要被在IC芯片内Vth倾向影响和被由于长导线引起电压降影响这样的缺点。在此情况下,这种不同组成在IC芯片中输出电流上的倾向性差异。
如上所述,在图12和13中每一种电路配置都有其自身的优点和缺点。当采取如图13所示的具有单一的偏置部分和多个DAC部分因而在邻近通道只有小的不同的电路配置时,特别要减小在IC芯片内的输出电流中能够发生的倾向性差异。
本发明的第一个目的是减小当用多个IC芯片来构造显示板驱动电路中的阳极线驱动电路时,象质量的恶化。
本发明的第二个目的是减小在阳极线驱动电路中,在电流镜象中产生的电流变化,以及消除在多个IC芯片间参照电压的差异。
本发明的第三个目的是去减小在显示板驱动电路中的电流变化而又没有增加IC芯片的功率消耗。
本发明的第四个目的是用实现一个准确的DAC电路来减小在显示板驱动电路中的IC芯片内各输出电流倾向性差异以及用减小在邻近通道之间的差异。
本发明的内容
按照本发明的一种显示板驱动电路向多个驱动线组提供电流以驱动组成显示板的许多象素元件,其特征在于流过多个驱动线组中每一个组的电流以预定的周期被切换。组成显示板的许多象素元件是电致发光元件。
多个驱动线组可以由多个不同的IC芯片构成,而多个IC芯片中每一个芯片可以包含多个驱动电流供给装置以把驱动电流提供给多个IC芯片的每一个,还包含切换装置以在多个IC芯片和多个驱动电流供给装置之间以预定的周期切换对应关系。显示板驱动电路的特征在于切换装置在IC芯片内形成。
在多个驱动成组内,第一和第二驱动线组可以分别在第一和第二IC芯片内提供;而切换装置可以接收属于第一IC芯片的驱动输出组的第一驱动输出和属于第二IC芯片的驱动输出组的第二驱动输出,并把它们以预定的周期相互切换提供给属于第一驱动线组并邻近第二驱动线组的一条驱动线。
第二IC芯片可以有一个虚驱动输出,它并不对应于组成第二驱动线组的任何一根驱动线,而该虚驱动输出可以作为第二驱动输出被送进切换装置。
显示板驱动电路可以进一步包含一个参照电流源,它为多个驱动电流供给装置所公用,而参照电流源和驱动电流供给装置组成电流镜象电路。
多个IC芯片的数目是三个或更多,而驱动电流供给源和IC芯片之间的对应关系可以以预定的周期循环切换。
该显示板驱动电路可以包含多个参照电流源,其中每一个电流源产生一个参照电流;多个驱动电流产生装置以和多个驱动电流源一起形成电流镜象电路以产生电流并驱动第一和第二驱动线组;以及转换装置以在多个参照电流源和多个驱动电流产生装置之间,以预定的周期切换对应关系。多个参照电流源和多个驱动电流产生装置可以包含在多个IC芯片内。
切换装置可以在多个参照电流源和多个IC芯片之间用占空比为1/N的脉冲来切换连接,其中N是IC芯片的数目。
显示板驱动电路可以包含多个数字-模拟转换器部分和单个给数字-模拟转换器部分以偏置信号的偏置部分;把从多个数字-模拟转换器部分得到的多个输出电流供给多个驱动线组;还包含切换装置,以在多个数字-模拟转换器部分和多个得到的输出电流之间,以一种分时方式,切换对应关系。切换装置可以包含对应于多个数字-模拟转换器部分的多个开关以在多个数字-模拟转换器和多个得到的输出中流之间用顺序操作多个开关的方法,以一种分时方式,切换对应关系。
按照本发明的另一种显示板驱动电路把电流供给至多个IC芯片,并用所供给的电流驱动显示板,其特征在于包含驱动电流供给装置以把驱动电流供给至多个IC芯片中的每一个芯片,以及包含切换装置,以在IC芯片和驱动电流供给装置之间,以预定的周期切换其对应关系。
该显示板驱动电路可以进一步包含一个为各驱动电流供给装置所共用的参照电流源,以参照电流源和各驱动电流供给装置组成一个电流镜象电路。
IC芯片的数目是三个或更多个,而在驱动电流供给源和IC芯片之间的对应关系,可以以预定的周期,循环切换。
该显示板可以由许多被对应IC芯片产生的驱动输出所驱动的电致发光元件组成。
按照本发明的另一个显示板驱动电路包含第一和第二IC芯片并从第一和第二IC芯片供给驱动输出组至第一和第二IC驱动线组以驱动组成显示板的许多象素元件,其特征在于包含一个开关电路,它接收属于第一芯片的驱动输出组的第一驱动输出和属于第二芯片的驱动输出组的第二驱动输出并把它们以预定的周期相互切换供给至属于第一驱动线组并邻近第二驱动线组的一条驱动线。切换装置可以在第一IC芯片中形成。
第二IC芯片可以有一个虚的驱动输出,它并不对应于组成第二驱动线组中的任何一条驱动线,该虚驱动输出可以作为第二驱动输出送至切换装置。
组成显示板的许多象素元件的特征是:它们是电致发光元件。
按照本发明的另一个显示板驱动电路供给电流以驱动组成显示板的许多象素元件,包含:一个作为参照电流源的晶体管;N个晶体管(N是一个自然数),它们和该个晶体管一起,组成一个电流镜象电路;以及一个切换装置,它从N+1个晶体管中选择一个晶体管作为一个参照电流源并周期性地切换至该晶体管,其特征在于从余下N个晶体管的输出是作为用于显示板的驱动输出得到的。从余下N个晶体管的输出当作为用于显示板的驱动输出时,可以汇合成一个驱动输出。
显示板可以由许多用驱动输出驱动的电致发光元件组成。
按照本发明的另一个显示板驱动电路包含多个参照电流源,其中每一个参照电流源产生一个参照电流;包含多个驱动电流产生装置,它们通过对多个参照电流源镜象以产生电流,并供给电流以驱动组成显示板的许多象素元件,其特征在于驱动电流产生装置是包含在多个IC芯片中,以及包含切换装置,以在多个参照电流源和多个IC芯片间以预定的周期切换对应关系。切换装置在多个参照电流源和多个IC芯片之间,用占空比为1/N的脉冲,切换电连接,其中N是IC芯片的数目。
该显示板可以由电致发光元件组成,这些元件由相应的IC芯片所产生的驱动输出所驱动。
按照本发明的另一个显示板驱动电路特征在于:许多晶体管中至少有一个晶体管供给偏置信号,它被直接和用于电流镜象的一个参照电流源连接,而其他晶体管作为产生驱动信号的电路来运作,该驱动信号要用偏置信号把它供给至象素;该显示板驱动电路特征还在于,它包含一个切换装置,以用一种分时方式,顺序切换提供偏置信号的晶体管。该切换装置包含许多开关,这些开关和许多晶体管中每一个晶体管相对应。
在许多开关中至少有一个开关是这样运作,以使对应的晶体管和参照电流源相连,以起着电流镜象电路的镜象源的作用;以及
所有的其他开关被这样操作,使得它们相应的晶体管导通以起着用于产生驱动信号的电路的作用。
按照本发明的另一个显示板驱动电路的特征在于它:包含多个数字-模拟转换器部分和一单个的数字-模拟转换器部分提供偏置信号的偏置部分;把从许多数字-模拟转换器部分得到的输出电流送至象素以驱动显示板;以及包含切换装置,以在多个数字-模拟转换器部分和多个得到的输出电流之间,以一种分时方式切换对应关系。该切换装置可以有这样的特征:它包含对应于多个数字-模拟转换器部分的多个开关,并在多个数字-模拟转换器部分和多个得到的输出电流之间,用顺序操作多个开关的方法,以一种分时方式,切换对应关系。
附图说明
图1是EL元件的示意结构;
图2是给出EL元件电学特性的等效电路图;
图3是EL显示装置的示意结构图,该显示装置用安置在一个阵列中的许多EL元件组成的显示板来显示图象;
图4是一张定时图,它给出提供象素数据和扫描线选择信号的时间关系;
图5是一张简图,它给出用二片IC芯片构成的一个阳极线驱动电路;
图6是一张简图,它给出在阳极线驱动电路的驱动输出和阳极线之间的对应;
图7是一张简图,它给出用二个IC芯片构成的一个阳极线驱动电路;
图8是一张定时图,它给出发光控制电路提供象素数据和阴极线选择控制信号的时间关系;
图9是一张简图,它给出阳极线驱动电路的一个示例性内部结构;
图10是一张简图,它给出用MOS晶体管构造的典型电流镜象电路的结构;
图11是一张简图,它给出用作阳极线驱动电路恒流源的电流DAC电路的结构;
图12是一张简图,它给出一个多通道电流DAC电路,它有多个偏置部分和多个DAC部分;
图13是一张简图,它给出一个多通道电流DAC电路,它有单一偏置部分和多个DAC部分;
图14是一张简图,它给出按照本发明的显示板驱动电路第一实施方案的主要部件;
图15是一张定时图,它给出在图14中所示的显示板驱动电路形成的驱动切转的定时关系;
图16是一张简图,它给出在阳板线的通道号和输出电流之间的关系;
图17(a)是一张简图,它给出阳极线开关电路的一个结构例子
图17(b)是一张定时图,它给出图17(a)中所示各个部件的操作;
图18是一张简图,它给出按照本发明的显示板驱动电路第二个实施方案的主要部件;
图19(a)是一张定时图,它给出开关电路的开关定时;
图19(b)是一张定时图,它给出对三个IC芯片,循环地在三个驱动电流源间切转的定时关系。
图20是一张简图,它给出参照电流产生电路怎样和第一和第二阳极线驱动电路连接;
图21是一张简图,它给出开关电路的一个结构例子;
图22是一张简图,它给出按照本发明的显示板驱动电路第三个实施方案的主要部件;
图23是一张定时图,它给出开关电路的开关定时;
图24是一张简图,它给出图22中所示开关电路的一个结构例子;
图25是一张简图,它给出按照本发明的显示板驱动电路第四个实施方案的主要部件;
图26是一张简图,它给出图25所示的开关电路的一个结构例子;
图27是一张方块图,它给出按照本发明的显示板驱动电路第五个实施方案的主要部件;
图28是一张简图,它给出在DAC部分的输出和输出电流间切换对应关系的定时例子。
图29(a)是一张简图,它给出一个四级环形计数器;
图29(b)是一张波形图,它给出四级环形计数器的输出信号;
图29(c)是一张表,它给出四级环形计数器输出信号的目的地;
图29(d)是一张简图,它给出开关的一个结构例子;
图30是一张简图,它给出在一个没有执行切换控制的电路中,在IC芯片中各个输出电流的倾向性差异;
图31是一张简图,它给出通过切换控制,在IC芯片中的各输出电流的倾向性差异是怎样减小的;
图32是一张定时图,它考虑了在DAC部分中随意的电流变化;
图33是一张方块图,它给出按照本发明的显示板驱动电路的第六个实施方案;
图34是一张简图,它给出组成如图33所示开关电路的开关的一个结构例子;
图35是一张定时图,它给出时钟,组成开关电路的开关的通/断状态,以及控制信号的定时关系;
图36是一张简图,它给出产生控制信号的电路的一个结构例子,这些控制信号是供给到如图33所示的MOSTr的栅极的;以及
图37是一张定时图,它给出相对于输出电流,各开关的通/断状态。
具体实施方式
下面将参照附图来叙述本发明的实施方案。在下述叙述中,在不同的图中的相同部分用相同的参考数字/字符来表示。
图14是一张简图,它给出按照本发明的显示板驱动电路第一个实施方案的主要部件。如图所示,按照该实施方案的显示板驱动电路包含一第一IC芯片2a和第二IC芯片2b。
第一IC芯片2a有对应于1到N+1各通道的驱动输出。对应于通道1到N-1的驱动输出被供给至阳极线A1到AN-1以驱动对应于阳极线A1到AN-1的象素元件。
另外,第二IC芯片2b有对应于N到m各通道的驱动输出,对应于通道N+2到m的驱动输出被供给至阳极线AN+2到Am以驱动对应于阳极线An+2到Am的象素元件。
除了第一IC芯片2a上对应于通道N的驱动输出以外,第二IC芯片2b上对应于通道N的驱动输出也被送至第一IC芯片2a的开关电路SW1。该开关电路SW1能在二个驱动输出之间切换并把它们在不同时间内分别提供给阳极线AN
具体地讲,开关电路SW1接收属于第一IC芯片2a的驱动输出组(通道1到N+1)的对应于通道N的驱动输出以及属于第二IC芯片2b的驱动输出组(通道N到m)的对应于通道N的驱动输出,并通过以预定的周期在二个输出之间切换把这二个输出在不同时间内分别送至阳极线AN,而AN是属于第一驱动线组的阳极线A1到AN,而又毗邻第二驱动线组的阳极线AN到Am的。对应于在第二IC芯片2b上通道N的驱动输出是一个虚驱动输出d2,它不对应于第二驱动线组的阳极线A1到Am(驱动线)中任一根据阳极线。
同样地,对应于在第一IC芯片2b上N+1通道的驱动输出以及对应于在第二IC芯片2a上N+1通道的驱动输出被输入到第二IC芯片2b的开关电路SW2。开关电路SW2在二个驱动输出之间切换,并把它们在不同时间内分别提供给阳极线AN+1
具体地讲,开关电路SW2接收属于第二IC芯片2b的驱动输出组(通道N到m)的对应于通道N+1的驱动输出以及属于第一IC芯片2a的驱动输出组(通道1到N+1)的对应于通道N+1的驱动输出,并通过以预定的周期在二个输出之间切换把这二个输出在不同时间内分别送至阳极线AN+1,而AN+1是属于第二驱动线组的阳极线AN到Am而又毗邻第一驱动线组A1到AN的。对应于第一IC芯片上通道N+1的驱动输出是一个虚驱动输出d1,它不对应于第一驱动线组的阳极线A1到AN(驱动线)中任一根阳极线。
这样,开关电路SW1和SW2接收从邻近IC芯片来的虚驱动输出以及在它们对应IC芯片内部的驱动输出,把这两个驱动输出通过在它们之间的切换以预定的周期输到适当的阳极线,并从而实现分时控制。IC芯片2a和2b中任一个芯片都在其端头配有一个虚输出。从第一IC芯片2a来的虚输出被输入到第二IC芯片2b而从第二IC芯片2b来的虚输出被输入到第一IC芯片2a。
附带指出,因为开关电路SW1和SW2是在IC芯片2a和2b内形成的,因而只需要再加上导线S1和S2就可,而没有必要提供附加的安装空间。
图15是一张例示定时图,它给出由显示板驱动电路所造成的驱动切换的定时关系。该图给出一个例子,在该例子中,供给到阳极线AN的从第一IC芯片2a来的驱动输出和从第二IC芯片2b来的驱动输出之间的比例(以后称为切换比)为2∶1。
当阴极线B1,B2,B3和B4被阴极线选择控制信号如图15所示顺序地选中时,IC芯片2a或2b的驱动输出被供给至阳极线。阳极线AN-1被提供以从第一IC芯片2a上通道数N-1来的驱动输出,而阴极线AN+2被提供以从第二IC芯片上通道数N+2来的驱动输出。
阳极线AN在不同时刻分别被提供以从第一IC芯片2a上通道数N来的驱动输出或从第二IC芯片2b上通道N来的驱动输出(虚驱动输送),二个输出之间以预定的周期切换。在本例中,从第一IC芯片2a上通道数N的连续两个驱动输出与从第二IC芯片2b上通道数N的一个驱动输出交替。简言之,在第一IC芯片2a和第二IC芯片2b之间的切换比是2∶1。
阳极线AN+1在不同时刻分别被提供以从第二IC芯片2b上通道数N+1来的驱动输出或从第一IC芯片2a上通道数N+1来的驱动输出(虚驱动输出),二个输出之间以预定的周期切换。在本例中,从第二IC芯片2b上通道数N的连续两个驱动输出与从第一IC芯片2a上通道数N的一个驱动输出交替。简言之,在第一IC芯片2a和第二IC芯片2b之间的切换比是1∶2。
然而,切换周期并不局限于图15中所示的情况,按照另一种切换比的周期也可以被应用。
现在参照图16来叙述在阳极线的通道数和输出电流之间的关系。图中示出三种情况:切换电路中的切换比是1∶1,切换比是2∶1,没有切换。连接实心圆●的实线表示没有切换的情况。在此情况下,从阳极线AN的通道来的输出电流和从阳极线AN+1的通道来的输出电流差别很大。这样一种发光的差别使图象质量变坏。
另一方面,连接双圆圈◎的实线表示切换比是1∶1的情况。在此情况下,在从阳极线AN的通道来的输出电流和从阳极线AN+1的通道来的输出电流几乎没有差别。而从阳极线AN+1的通道来的输出电流和从阳极线AN+2的通道来的输出电流之间的差别以及从阳极线AN-1来的输出电流和从阳极线AN来的输出电流之间的差别比起当不作切换时在从阳极线AN来的输出电流和从阳极线AN+1来的输出电流之间的差别要小。
连接单圆圈○的虚线表示转换比是2∶1的情况。在此情况下,从阳极线AN-1的通道,经过阳极线AN的通道和阳极线AN+1的通道到阳极线AN+2的通道,输出电流逐渐地变化。这样亮度的差别比转换比是1∶1时要小。
如果一个阳极线驱动电路2是由多个IC芯片构成,制造上的差别等因素将引起在各IC芯片之间供给至阳极线上的光发射驱动电流的差别,从而导致在屏幕的不同区域有不同的亮度。即使在这样一种情况下,通过以预定的周期在芯片的驱动输出之间切换并把它们提供给两个驱动组的边界附近的驱动线,就可能供得具有不同亮度区域之间的边界附近亮度变化趋向平缓,从而防止象质量变坏。
图17给出用于阳极线AN的开关电路SW1的一个结构例子。在图中所示的开关电路包含二个模拟开关21和22,这两个开关被供以从相应芯片上通道数N来的电流。每一个模拟开关21和22包括一个n沟道MOS晶体管和一个p沟道MOS晶体管,这二个晶体管共享源和漏。n-沟道晶体管和p沟道晶体管的栅极起着切换控制端的作用,它们被相互反相的信号来接通或断开。
在图17中的结构包含一个计数器20,它提供一个输出脉冲200至作为切换控制端的栅极,以及包含一个反相器INV以把输出脉冲200反相。该反相器INV由例如一个熟知的CMOS(互衬型金属氧化物半导体)反相电路组成。
模拟开关21的n沟道MOS晶体管和模拟开关22的p沟道MOS晶体管被直接供以计数器20的输出脉冲200,而模拟开关21的p沟道MOS晶体管和模拟开关22的n沟道MOS晶体管被供以被反相器INV逻辑反相了的输出脉冲200。这样,当计数器20的输出脉冲200是高电平时,模拟开关21接通而模拟开关22断开。相反,当计数器20的输出脉冲200是低电平时,模拟开关21断开,模拟开关22接通。
计数器20被供以时钟信号CLK,它与阴极线选择控制信号同步(参阅图15)。时钟信号CLK进行计数,产生一定占空比的输出脉冲200,该占空比对应于前面所述的比例。模拟开关21和22的通断状态由输出脉冲200所控制以使任一时刻模拟开关21和22只有一个接通。
具体地讲,如图17(b)所示,当被供以时钟信号CLK的计数器20把输出脉冲200供给至模拟开关21和22时,模拟开关22接通的时间和模拟开关21接通的时间的比是2∶1。因而,阳极线AN被供以从第一IC芯片2a上通道数N来的驱动输出和从第二IC芯片2b上通道数N来的驱动输出,其时间比例为2∶1。同样,用于阳极线AN+1的开关电路SW2也可以用二个模拟开关和一个计数器来构造。
附带指出,虽然在上述例子中用了二个IC芯片,但本发明并不限制于此。显然,本发明也能用于用更多个IC芯片的情况。在该情况下,不对应于该芯片上任何一条驱动线的虚驱动输出和邻近IC芯片的恰当的驱动输出也能够以预定的周期被切换并供给到驱动线,就如上面例子的情况一样。这能减少由于各IC芯片间电流驱动能力的不同而引起在两个显示区域内亮度的差别,从而减小象质量的恶化。
同样,虽然在上述例子中,邻近IC芯片的每一片芯片只提供一个虚驱动输出,但本发明并不限制于此。显然,本发明也能用于每个IC芯片有二个或更多个虚驱动输出的情况。对应于IC芯片上每一条驱动线的多个虚驱动输出和邻近IC芯片上多个恰当的驱动输出能够以预定的周期切换并供给至驱动线,就如上述例子中的情况一样。通过在各个驱动输出间改变切换比,就可能进一步减少由于各IC芯片间电流驱动能力的不同所引起的二个显示区域的亮度差别,从而减少象质量的恶化。
同样,虽然在上述例中组成显示板的象素元件是EL元件,显然本发明也适用于用其他元件的情况。
图18是一张简图,它给出按照本发明的显示板驱动电路第二个实施方案的主要部件。该图给出一个参照电流产生电路。在该例中,参照电流供给两个IC芯片。
如图所示,参照电流产生电路20包含一个电流源Iorg,一个和电流源Iorg一起组成参照电流源的晶体管Q20,以及晶体管Q21和Q22,它们用电流源Iorg和晶体管Q20作为一个公用的参照电流源并和参照电流源一起组成一电流镜象。从晶体管Q21和Q22得到的电流Icm1和Icm2被提供给由IC芯片组成的阴极线驱动电路210和220(参阅图7)。
另外,参照电流产生电路20还包含开关电路SW1和SW2,它们在从晶体管Q21和Q22得到的电流Icm1和Icm2和阴极线驱动电路210和220之间,以预定的周期,切换其对应关系。换言之,从晶体管Q21和Q22得到的电流Icm1和Icm2用开关电路SW1和SW2来切换,并作为输出电流Iref1和Iref2供给至驱动电路21和22(图中未示)。
用开关电路SW1和SW2的方法的分时控制减少了在提供电流镜象的源电流的电流Iorg和电流Iref1和Iref2之间的差值并使电流Iref1和Iref2趋于相等。具体讲,如果在电流镜象的源电流Iorg和电流镜象所产生的电流Icm1之间的差值是ΔI1而在电流镜象的源电流Iorg和电流镜象所产生的电流Icm2之间的差值是Δ12,因为开关电路的输出电流Iref1和Iref2的二个差值也是分时的,平均差异如下式所示:
平均差值=1/2×(Δ11 2+Δ12 2)
如果假定ΔI1和ΔI2等于ΔI,则
平均差异=12×ΔI
这比由电流镜象所产生的电流Icm1和Icm2的差值要小。
同样,因为开关电路的输出电流Iref1和Iref2是相等的,即使当用了多个IC芯片时,也能够减小各个芯片间输出电流的差异。
开关电路与阴极线信号的切换同步操作。图19(a)是一张定时图,它给开关电路的切换定时关系。该图给出,由电流镜象所产生的电流Icm1和电流Icm2,通过开关电路SW1和SW2的操作,怎样作为输出电流Iref1和Iref2来输出的。
如图19(a)所示,在阴极线1,2,3…都断开时来操作转换电路,可以减小在电流Iref1和电流Iref2之间切换时所引起的切换噪声。而这又使得用避免屏幕闪烁和其他有害的效应来实现好的象显示成为可能。
图20给出参照电流产生电路20是怎样与第一阳极线驱动电路210和第二阳极线驱动电路220连接的。参照该图,通过开关电路SW1和SW2的切换操作产生的输出电流Iref1被输入到第一阳极线驱动电路210作为电流镜象的参照电流而把输出电流Iref2输出到第二阳极线驱动电路220作为电流镜象的参照电流。
因为从以上所述参照电流产生电路的开关电路来的输出电流Iref1和输出电流Iref2是互相相等,因而就可能减少分别提供给不同IC芯片上建立的第一阳极线驱动电路210和第二阳极线驱动电路220的电流的差别。
图21给出开关电路SW1和SW2的一个结构例子。在图中的二个开关电路SW1和SW2都是用MOS晶体管等构造的。
图21中所示的开关电路SW1和SW2包含两个模拟开关41和42或模拟开关43和44,它们被供以从对应IC芯片上通道数N输出的电流。模拟开关41、42、43和44中每一个开关都由共用源和漏的一个n沟道MOS晶体管和一个p沟道MOS晶体管组成。n沟道MOS晶体管和p沟道MOS晶体管的栅极起着切换控制端的作用,它们由相互反相的信号使之接通或断开。
在图21中的配置包含一个反相器INV,它提供一个被反相的脉冲201至作为切换控制端的栅极。反相器INV由例如一个熟知的CMOS反相器电路组成。
模拟开关41的n沟道MOS晶体管,模拟开关42的p沟道MOS晶体管,模拟开关43的p沟道MOS晶体管,模拟开关44的n沟道MOS晶体管被直接供以脉冲201而模拟开关41的p沟道MOS晶体管,模拟开关42的n沟道MOS晶体管,模拟开关43的n沟道MOS晶体管和模拟开关44的p沟道MOS晶体管被供以被反相器INV逻辑反相的输出脉冲201。这样,当脉冲201是高电平时,模拟开关41和44是接通的而模拟开关42和43是断开的。相反当脉冲201是低电平时,模拟开关41和44是断开的而模拟开关42和43是接通的。
在前面一段时间,得到电流Icm1作为输出电流Iref1,而得到电流Icm2作为输出电流Iref2。相反在后面一段时间,得到电流Icm1作为输出电流Iref2和得到电流Icm2作为输出电流Iref1。通过以上面所述方式配置开关电路,就可以在即使使用了多个芯片的情况下,减小在各个IC芯片间输出电流的差异。
附带指出,虽然在上述的实施方案中,参照电流产生电路20是安置在各自由一片IC芯片构成的阴极线驱动电路210和220外面,但也可以把参照电流产生电路20安置在IC芯片内并把输出电流Iref1供给各IC芯片中的一片芯片,而把输出电流Iref2供给其他IC芯片。在此情况下,显示板驱动电路可以只由二片芯片来构成,其中一片IC芯片作为主IC而另一片IC芯片作为从IC。
同样,虽然上述例子中用了二片IC芯片,但即使用了二片以上的芯片,通过在IC芯片和驱动电流供给源之间以预定的周期切换对应关系(电连接),就可能减少在各个IC芯片间输出电流的差异。
例如,如果为多个IC芯片提供多个驱动电流源并在IC芯片和驱动电流源之间的连接以预定的周期循环切换,那么各IC芯片的驱动电流就能被平均化和几乎相等。图19(b)是一张定时图,它给出在三个驱动电电源和三个IC芯片之间循环切换连接的定时关系。
图22是一张简图,它给出按照本发明的显示板驱动电路第三个实施方案的主要部件。该图给出一个由N+1个MOS晶体管组成的电流镜象电路。
如图22所示,该电流镜象电路包含一个电流源Iorg,N+1个MOS晶体管POUT0,POUT1,…及POUTN,开关电路SW0,SW1,…SWN。该开关电路SW0,SW1,…和SWN只把N+1个MOS晶体管POUT0,POUT1,…及POUTN中的一个晶体管连接到电流源Iorg。连接到电流源Iorg的那个MOS晶体管和电流源Iorg一起起着电流镜象的参照电流源的作用。从其他N个MOS晶体管的输出电流被用作用于显示板的驱动输出。在这个例子中,从N个MOS晶体管POUT1到POUTN的输出被汇合成一个输出电流Iout,它被导出作为驱动输出。
在图22中,在开关电路SW0,SW1,…及SWN中,和电流源Iorg相连的端点用○表示,而连接到信号线从而导出输出电流Iout的端点用●来表示。当开关电路SW0被连接到○端点时,其他开关电路SW1到SWN被连接到相应的●端点。当开关电路SW1被连接到○端点时,开关电路SW0和SW2到SWN被连接到相应的●端点。以这种方式,连接到○端点的开关电路顺序改变。这种切换被做成与时钟同步。
当开关电路SW0,SW1,…和SWN以这样的方式运作时,作为参照电流源的晶体管在N+1个MOS晶体管POUT0,POUT1,…及POUTN间周期性地切换。具体地讲,通过开关电路的操作,N+1个MOS晶体管中的每一个晶体管顺序地被设置至电流比1∶N的第一比例项“1”以有一个大的电流变化。通过这样的切换控制,在所有N+1个MOS晶体管间的电流差异以一种分时方式得以控制。简言之,它们用时间平均的方法加以控制。这就抑制了电流的变化。
假定晶体管的数目N=3,而晶体管间的差异是1%。当常规电流变化是1.4%时,用了按照本发明的电路,电流变化是约0.01%。这样电流的变化被大大减小。
图23是一张定时图,它给出开关电路SWO到SWN的开关定时关系。该图给出一个时钟信号,它提供切换开关电路,开关电路的通断状态,以及输出电流Iout的定时。附带指出,在图中,在高电平时开关电路接通。
在图23中,当开关电路SW0处于接通状态,输出电流Iout是N×Iref+ΔI0。同样,当开关电路SW1处于通状态,输出电流Iout是N×Iref+ΔI1;当开关电路SW2处于通状态,输出电流Iout是N×Iref+ΔI2。以及当SWN处于通状态,输出电流Iout是NxIref+ΔIN以这种方式,用开关电路周期性地改变作为参照电流源的晶体管。
如上所述,通过周期性地改变作为参照电流源的晶体管,就可以减小电流变化量。
图24给出如图22中所示开关电路的一个结构例子,在图24中开关电路SW0到SWN中的每一个包含两个模拟开关并被供以从MOS晶体管POUT0到POUTN中对应的一个晶体管输出的电流。开关电路SW0包含模拟开关SW01和SW02。模拟开关SW01和SW02中每一个模拟开关包含一个n沟道MOS晶体管和一个p沟道MOS晶体管,这两晶体管共用源和漏。n沟道MOS晶体管和p沟道MOS晶体管共用的栅极作为一个切换控制端。在图24中的配置包括一个计数器200,对它供以上面所述的时钟脉冲,以及包括对应于相应的开关电路SW0到SWN配置的反相器INV0到INVN,以把计数器200的输出200-0到200-N反相。反相器INV0到INVN由例如熟知的CMOS反相器电路组成。
模拟开关SW01的n沟道MOS晶体管和模拟开关SW02的p沟道MOS晶体管被直接供以计数器200的输出,而模拟开关SW01的p沟道MOS晶体管和模拟开关SW02的n沟道MOS晶体管被供以经反相器INV0加以逻辑反相后的计数器200的输出。这样,只有当计数器200的输出200-0是高电平时,模拟开关SW01接通,而当计数器200的输出200-0是低电平时,模拟开关SW02接通。
同样,在由模拟开关SW11和SW12组成的开关电路SW1的情况中,模拟开关SW11只是在计数器200的输出200-1是高电平时接通,而模拟开关SW12只是在计数器200的输出200-1是低电平时接通。上述叙述同样适用于其他开关电路:在开关电路SWN中,模拟开关SWN1是只是在计数器200输出200-N是高电平时接通,而模拟开关SWN2只是在计数器200输出200-N是低电平时接通。
附带指出,如图24中所示,模拟开关SW01,SW11,…和SWN1的输出是连接到电流源Iorg而模拟开关SW02,SW12,…和SWN2的输出被汇合成输出电流Iout
在该配置中,计数器200被供以如图23中所示的时钟信号。它循环地只把输出200-1到200-N中一个输出设置成高电平。这样,它顺序地移动设置成高电平的输出。通过以这样的方式在各个输出间移动高电平脉冲,它就在N+1个MOS晶体管间周期性地变作为参照电流源的那个晶体管,如图23所示。因而,N+1个MOS晶体管中每一个晶体管被顺序地设置至电流比1∶N的第一比例项“1”从而有一个大的电流变化。通过这样的切换控制,在全部N+1个MOS晶体管间电流的差异以一种分时的方式加以控制。这样的配置使得可能减小电流的变化而没有增加电流源Iorg的电流值。
因而,该电路能够减小在电流镜象中的电流变化而没有增加IC芯片的功率消耗。这样,固为开关电路用一个时钟脉冲来控制,而该时钟脉冲具有例如1000HZ的重复频率,因而供给至由有机电致发光元件组成的显示板的电流能够被时间平均化了。这就能在显示板上产生均匀的发射亮度。
图25是一张简图,它给出按照本发明的显示板驱动电路第四个实施方案的主要部件。该图给出用两片IC芯片的情况。
如图25所示,由一片IC芯片组成的第一阳极线驱动电路210包含一个电流源Iorg1,它为电流镜象输出一参照电流,包含一个开关电路SW1,它接收从电流源Iorg1输出的参照电流Icm1作为输入之一。参照电流Icm1也供给至用另一个IC芯片组成的第二阳极线驱动电路220内的开关电路SW2。
第二阳极线驱动电路220包含一个电流源Iorg2,它为电流镜象输出一参照电流,包含开关电路SW2,它接收从电流源Iorg2输出的参照电流Icm2作为输入之一。参照电流Icm2也供给至在阳极线驱动电路210内的开关电路SW1。
在阳极线驱动电路210内的内部电路22-1和在阳极线驱动电路220内的内部电路22-2和在图9中第二阳极线驱动电路220有相同的结构。具体地讲,内部电路22-1和22-2有一个电流镜象,内部电路用电流镜象来产生驱动显示板的驱动电流。
内部电路22-1被供以参照电流Iref1,它或者是参照电流Icm1,或者是Icm2,这由开关电路SW1来选择。同样,内部电路22-2被供以参照电流Iref2,它或者是参照电流Icm1,或者是Icm2,这由开关电路SW2来选择。
开关电路SW1和SW2由与扫描线选择信号同步的同步信号200来控制。开关电路SW1和开关电路SW2以这样的方式被控制,以在参照电流Icm1和Icm2中选择一个。具体讲,开关电路基于从外部来的同步信号在从电流源Iorg1来的电流和从电流源Iorg2来的电流之间切换以分时控制。这样,输出电流就以这样方式被控制以被时间平均化了。
因而,电流被交替地送至内部电路以允许阳极线驱动电路210和220中每一个电路在内部用平均电流。作为分时切换控制的一个结果,送至阳极线驱动电路210和220的参照电流Iref1和参照电流Iref2等于从电流源Iorg1和电流源Iorg2提供的参照电流Icm1和参照电流Icm2的时间平均。这样,参照电流Iref1和参照电流Iref2变得相等。具体地讲,用以占空比为1/2(50%)来切换阳极线驱动电路210和220的电流源Iorg1和电流源Iorg2,就可能得到平均电流。用这样一个平均电流来驱动显示板,就可能消除在参照电流之间的差异,从而在显示板上得到均匀的发射亮度。
开关电路的操作和在图19(a)中所示的操作是一样的,是显示一张定时图。该图给出供给至阳极线驱动电路210的参照电流Iref1,供给至阳极线驱动电路220的参照电流Iref2,以及扫描线选择信号。如图所示,开关电路SW1和SW2按照阴极线的切换所确定的时间来切换。作为这样的切换控制的结果,从电流源Iorg1输出的参照电流Icm1和从电流源Iorg2输出的参照电流Icm2被交替地作为参照电流Iref1和参照电流Iref2送进阳极线驱动电路210和阳极线驱动电路220。因而,平均电流被提供给多个样,即使从多个IC芯片(阳极线驱动电路)输出的电流之间有差异,每一个IC芯片终究在平均电流上运作,从而消除了在各参照电流之间的差异。这就使可能得到在显示板上均匀的发光亮度。
如果特别在当阴极线电流断开时来进行切换控制,那么由于参照电流Iref1和参照电流Iref2的切换操作所引起的噪声就能被减到最小,这就使可能通过避免屏幕闪烁和其他有害效应来实现更好的象显示。
在图26中给出了开关电路的一个结构例子。在图26中所示的开关电路SW1和SW2中每一个电路包含两个模拟开关,它们被供以从对应的参照电流源Iref1和Iref2输出的电流Icm1和Icm2。开关电路SW1由模拟开关SW11和SW12组成。每个模拟开关SW11或SW12包括一个n沟道MOS晶体管和一个p沟道MOS晶体管,它们共用源和漏。n沟道MOS晶体管和p沟道MOS晶体管的栅极起作切换控制端的作用,它们用相互反相的信号来接通和断开。模拟开关SW11和SW12的输出被汇合进参照电流Iref1,如前所述。
同样,开关电路SW2由模拟开关SW21和SW22组成,每个模拟开关SW21或SW22包括一个n沟道MOS晶体管和一个p沟道MOS晶体管,它们共用源和漏。n沟道MOS晶体管和p沟道MOS晶体管的栅极起作切换控制端的作用,它们用相互反相的信号来接通和断开。模拟开关SW21和SW22的输出被汇合进参照电流Iref2,如前所述。
在图中的配置包括一个反相器INV,它把如上所述的同步信号200反相。反相器INV由,例如,熟知的CMOS反相器电路组成。
模拟开关11的n沟道MOS晶体管和模拟开关12的p沟道MOS晶体管被直接供以同步信号200,而模拟开关11的p沟道晶体管和模拟开关12的n沟道晶体管被供以由反相器INV逻辑反相了的同步信号200。这样,当同步信号200是高电平时,模拟开关11接通的当同步信号200是低电平时,模拟开关12接通。
另外,模拟开关21的p沟道MOS晶体管和模拟开关22的n沟道MOS晶体管被直接供以同步信号而模拟开关21的n沟道MOS晶体管和模拟开关22的p沟道MOS晶体管被供以被反相器INV逻辑反相了的同步信号200。这样,当同步信号200是高电平时,模拟开关22接通而当同步信号200是低电平时,模拟开关21接通。
以这样的配置,当同步信号200是高电平时,模拟开关SW11和SW22接通。在这个状态下,电流Icm1和电流Icm2分别作为电流Iref1和Iref2输出。相反,当同步信号200是低电平时,模拟开关SW12和SW21接通。在这个状态下,电流Icm1和电流Icm2分别作为电流Iref2和Iref1输出。
因而,如果同步信号200的占空比被设置成1/2(50%),那么电流Icm1和电流Icm2被平均并作为电流Iref1和电流Iref2输出。这样,即使从多个IC芯片输出电流间有差异,每一个IC芯片终究是在平均电流上运作,从而消除了参照电流之间的差异。这就使可能得到显示板上的均匀发射亮度。
在图9中所示的现有技术配置成把相同的电流从一片主IC芯片(内部电流源)送至从IC芯片(参阅图9)。在这个常规的配置中,产品的电流变化在整体上依赖于主电流源的参照电流。当主电流的变化是+/-10%时,即使电流无误差地送至从IC芯片,10%的总体的变化也改进不了。然而按照本实施方案,它顺序地改变作为电流源的IC芯片,即使每一个电流源有10%的变化,这种变化被平均,而产品的电流变化作为整体被减小到比10%小10/N。换言之,在现有技术的情况下,有机EL显示板的显示亮度的变化依赖于主参照电流的变化,而按照本发明,在各IC芯片内的电流源的变化被平均了,从而显示板产品的亮度变化被改进了。
附带指出,虽然在上述例子中用了两片IC芯片,但即使用了两片以上的芯片,通过以相同方式在各个电流之间转换,能够得到相同的效果。例如,当用三片IC芯片,如果在图26中所示的模拟开关被加到每一个芯片上,并用一个脉冲占空比为1/3(约33%)的同步信号来在每一片IC芯片内进行切换控制,那么供给至IC芯片的电流就能被平均化。具体讲,如果IC芯片的数目是N,在参照电流源和IC芯片间的电连接能够用占空比为1/3的脉冲来切换。
如上所述,通过在参照电流源和IC芯片间以预定的周期切换对应关系(电接触),就可能使供给IC芯片的电流平均化,从而减小在各个IC芯片间输出电流的差异。
图27是一张简图,它给出按照本发明的显示板驱动电路第五个实施方案的主要部件。该图给出一个显示板驱动电路,它包括一个偏置部分和多个DAC部分。这个电路通过顺序地改变在所有通道的各个通道上从DAC部分的输出电流,来解决常规电路的问题。
该图给出一个电路配置,在其中许多个DAC部分被分成两个区。具体地讲,20个DAC部分d1到d20被分成两个区:区B1由DAC部分d1到d10组成而区B2由DAC部分d11到d20组成。
在区B1中10个DAC部分d1到d10的输出作为输出电流Iout1到Iout10,而区B2中10个DAC部分d11到d20的输出作为输出电流Iout11到Iout20。
在该电路中,开关组SW1到SW4被安置在DAC部分d1到d20的各输出端,它们以这样的方式被顺序地接通,以使没有两个开关组处于同时接通的状态。由于输出电流和DAC部分的连接被开关组SW1到SW4所切换,因而输出电流被平均化了,它们被作为输出电流Iout1到Iout20。
在这个例子中,如图27中清楚地给出,在四个DAC部分d1、d10、d11、和d20和4个输出电流Iout1、Iout10、Iout11和Iout20之间的对应关系被包含在开关组SW1到SW4中的开关所切换。开关组SW1包括开关SW11、SW12、SW13和SW14;开关组SW2包括开关SW21、SW22、SW23和SW24;开关组SW3包括开关SW31、SW32、SW33和SW34;及开关组SW4包括开关SW41、SW42、SW43和SW44。
在此例中,如箭头Y1和Y2和箭头Y3和Y4所示,对应关系沿着两个方向轮流切换。通过对应关系的切换,实现分时控制。换言之,输出电流以这样一种方式来控制,使它被时间平均化。这就可能减少各IC芯片中输出电流的倾向性差异。
对于在图27中没有示出的DAC部分,在四个DAC部分和四个输出电流之间的对应关系被包含在开关组SW1到SW4中的开关Sij(i=1到4;j=1到4)一样地切换。具体讲,在四个DAC部分d2、d9、d12和d19和四个输出电流Iout2、Iout9、Iout12和Iout19之间的对应关系被切换。同样在四个DAC部分d3、d8、d13和d18和四个输出电流Iout3、Iout8、Iout13和Iout18之间的对应关系被切换,同样在四个DAC部分d4、d7、d14和d17和四个输出电流Iout4、Iout7、Iout14和Iout17之间的对应关系被切换,以及在四个DAC部分d5、d6、d15和d16和四个输出电流Iout5、Iout6、Iout15和Iout16之间的对应关系被切换。
图28中给出在DAC部分的输出和输出电流之间切换对应关系的定时例子。该图给出开关组SW1到SW4的状态以及组成输出电流Iout1到Ioug20的从各DAC部分d1到d20的输出。附带指出,在图中参照字符CLK表示一个时钟信号。
参照图28,四个DAC部分d1、d10、d11和d20的输出用分时的方法被平均并合成输出电流Iout1。同样,四个DAC部分d2、d9、d12和d19的输出用分时的方法被平均并作为输出电流Iout2;而四个DAC部分d3、d8、d13和d18的输出用分时的方法被平均并作为输出电流Iout3。对于其他输出电流,同样以分时的方式把四个DAC部分的输出平均并合成进一个输出电流。
输出电流Iout1、Iout10、Iout11和Iout20中每一个电流都是从DAC部分d1、d10、d11和d20的输出合成的。然而,当开关组SW1接通时,输出电流Iout1是从DAC部分d1输出的,输出电流Iout10是从DAC部分d10输出的,输出电流Iout11是从DAC部分d11输出的,输出电流Iout20是从DAC部分d20输出的。同样,当开关组SW2接通时,输出电流Iout1是从DAC部分d10输出的,输出电流Iout10是从DAC部分d1输出的,输出电流Iout11是从DAC部分d20输出的,输出电流Iout20是从DAC部分d11输出的。当开关组SW3接通时,输出电流Iout1是从DAC部分d11输出的,输出电流Iout10是从DAC部分d20输出的,输出电流Iout11是从DAC部分d1输出的,以及输出电流Iout20是从DAC部分d10输出的;当开关组SW4接通时,输出电流Iout1是从DAC部分d20输出的,输出电流Iout10是从DAC部分d11输出的,输出电流Iout11是从DAC部分d10输出的,而输出电流Iout20是从DAC部分d1输出的;如此等等。
通过开关组的操作,其他输出电流也从DAC部分的输出以一种分时方式合成得到。这样,通过操作对应于多个DAC部分供给的多个开关,就可能用一个简单的配置来减小如所述的差异。
附带指出,用按照像如图28所示的这样的定时图来切换在DAC部分和输出电流之间的对应关系的控制信号是由计数器电路等产生的。例如,用N级环形计数器(在上述例子中N=4)。而N级环形计数器可以用例如N级串联的移位寄存器来构造,而把末级的输出连到第一级的输入。
当用N级环形到计数器时,在图29(a)中所示的从环形计数器输出的控制信号r1到r4的波形以这样的方式改变,即信号电平为高的那段时间如图29(b)所示那样顺序移动。波形以这样方式改变的控制信号r1到r4被供给至开关组SW1到SW4的各开关。
开关信号r1到r4的目的地如图29(c)所示。如图所示,控制信号r1被供给到图27中的开关S11、S12、S13和S14。另外,控制信号r2被供给到开关S21、S22、S23和S24。同样,控制信号r3被供给至开关S31、S32、S33和S34,而控制信号r4被供给至开关S41、S42、S43和S44。当控制信号r1到r4被供给至在开关组SW1到SW4中的各开关时,就能执行如图28中所示的操作。
附带指出,在开关组SW1到SW4中的每一个开关是,例如,具有图29(d)所示的结构。在图中,开关由一个NMOS(n沟道金属氧化物半导体)晶体管NT和一个PMOS(p沟道金属氧化物半导体)晶体管PT组成,这两个晶体管的源端相互连接在一起,漏端也相互连接在一起。控制信号r被直接加到NMOS晶体管NT的栅极端而r经反相器INV反相后,被加到PMOS晶体管PT的栅极端。
现在考虑一种常规电路,在该电路中,如上所述的对应关系没有被切换,而在各个芯片中输出电流的倾向性差异具有如图30所示的特性。该图给出DAC部分的电流输出和列线通道的关系。在图中,实心圆圈●的位置当列线通道从输出电流Iout1经过输出电流Iout10和输出电流Iout11变化到输出电流Iout20时向上移动。这样,如图中实线J所表明的,DAC部分的输出电流倾向于随着列线通道数的增加而逐渐增加。
当采用本实施方式的电路配置时,该特性将取如下形式。以输出电流Iout1作为例子,DAC部分d1,DAC部分d10,DAC部分d11和DAC部分d20被用以得到输出电流Iout1。具体讲,从各个DAC部分的输出以一种分时方式被平均以产生输出电流Iout1。换言之,得到等于(DAC部分d1的输出+DAC部分d10的输出+DAC部分11的输出+DAC部分d20的输出)/4的电流。作为其结果,在图31中用实线J表示的输出电流被平均成如虚线H所示,从而减小在各IC芯片中各输出电流倾向性差异。其他的输出电流能以同样的方式被平均,从而减小在各IC芯片中各个输出电流的倾向性差异。
这个电路也能减少DAC部分固有的随机电流变化。这将叙述如下。
设ΔI表示DAC部分的随机电流变化。ΔI与常规DAC部分的电流变化是相同的。同样,以ΔI1表示和开关组SW1相连的DAC部分的随机电流变化,以ΔI2表示和开关组SW2相连的DAC部分的随机电流变化,以ΔI3表示和开关组SW3相连的DAC部分的随机电流变化,以及ΔI4表示和开关组SW4相连的DAC电路的随机电流变化。这样,平均变化如下
平均变化=1/4×(ΔI1 2+ΔI2 2+ΔI3 2+ΔI4 2)
如果假设ΔI1、ΔI2、Δ13和ΔI4是等于ΔI,
平均变化=1 4×ΔI这样,电路的这种配置就使电流变化的值小于常规DAC部分的电流变化ΔI。
图32给出一张定时图,其中已把DAC部分的随机电流变化考虑在内。该图给出在输出电流Iout1和开关组之间的关系,作为一个示意性的例子。
如图中所示,当开关组SW1接通,输出电流Iout1等于DAC部分d1的输出再加上电流变化ΔI1。同样,当开关组SW2接通时,输出电流Iout1等于DAC部分d10的输出再加上电流变化ΔI10。同样,对一个接通的开关组,输出电流等于该DAC部分dK(K=1,10,11,20,等)的输出再加上电流的变化ΔIK。其他的电流也可以用把电流变化加到DAC部分的输出来计算。这样,即使有随机电流变化,电流变化的量也能够以如上所述的一种分时方式通过对输出平均来减小。
附带指出,虽然在图27中所示的结构例子中,多个DAC部分被分成两个区,但区的数目并不限于两个。另外,该配置需要的开关组数两倍于DAC部分的区数。
同样,DAC部分所用的位数也不限制于如上所述的位数。在DAC部分中的通道数也不限制于上述例中所用的通道数。关于DAC部分的电路结构,可以用PMOS晶体管,也可以用NMOS晶体管。另外,虽然在上述例子中组成显示板的象素元件是EL元件,但本发明显然也能适用于用其他元件的情况。
图33是一张方块图,它给出按照本发明的显示板驱动电路第六个实施方案的主要部件。该图给出一个结构例子,其中用了3位DAC电路。在这样一种3位DAC电路中,一个电流镜象电路的偏置部分需要一个MOS晶体管(后面称为MOSTr)和在一个DAC部分中需要7(4+2+1)个MOSTr,总数是8个。这样,在图33所示的显示板驱动电路包含8个MOSTrM0到M7,对应于MOSTrM0到M7的开关SW0到SW7组成的开关电路SW,以及由8个MOSTrCM0到CM7组成的电流镜象电路CM。
控制信号T0到T7分别送到8个MOSTr M0到M7的栅极,如下所述。这样,MOSTr M0到M7就相应的控制信号T0到T7接通或断开。
组成开关电路SW的开关SW0到SW7用来把组成电流镜象电路的8个MOSTr CM0到CM7中相应的一个晶体管或者和参照电流源Iref电连接或者和MOSTr M0到M7的相应的一个晶体管电连接。当组成电流镜象电路CM的MOSTr CM0到CM7中任何一个晶体管被连接到MOSTr M0到M7对应的一个晶体管时,输出电流Iout就被供应到图中没有示出的显示平板。具体讲,组成电流镜象电路CM的MOSTr CM0到CM7当被开关SW0到SW7的操作电连接到参照电流源Iref时,它起作镜象源的作用,而当连向相应的MOSTr M0到M7时,它起着产生输出电流Iout,也即供给象素的驱动信号,的DAC电路的作用。附带指出,已经假定组成电流镜象电路CM的八个MOSTr CM0到CM7具有相同的通道宽度对通道长度比W/L。
以这样的结构,该电路通过用开关SW0到SW7顺序地在其间切换就用所有的8个MOSTr M0到M7作为具有大的电流变化的偏置部分。通过以这种方式把所有8个MOSTr M0到M7的电流变化对时间平均,就可能减小DAC电路的电流变化。
组成开关电路SW的开关SWi(i=0到7,后面用同样符号)中的每一个开关,能够有例如图34所示的结构。换言之,它包含模拟开关S1和S2,如图中所示。每一个模拟开关S1或S2由一个p沟道MOSTr和n沟道MOSTr沟成,它们共有源和漏。模拟开关S1被连接到参照电流源Iref而模拟开关S2被连接到一个MOSTr Mi。
组成模拟开关S1的p沟道MOSTr被直接供以控制信号S,而n沟道MOSTr被供以经过反相器INV反相的控制信号S。另一方面,组成模拟开关S2的p沟道MOSTr被供以经过反相器INV反相的控制信号S而n沟道MOSTr被直接供以控制信号S。以这样的电路连接,当控制信号S低电平时,模拟开关S1接通(传导),而模拟开关S2断开(不传导)。相反,当控制信号S是高电平时,模拟开关S2接通(传导)而模拟开关S1断开(不传导)。
这样,按照控制信号S的状态,或者对应于开关SWi的MOSTr Mi,或者参照电流源ref被电连接到组成电流镜象电路CM的MOSTr CMi(i=0到7,之后用相同符号)。
供给至开关SWi的控制信号S由一个计数电路等产生。
再回到图33,在图中所示的控制信号T0到T7用供给至组成开关电路SW的开关SWi的控制信号(以上所述的控制信号S)以及从DAC部分来的数据信号D2到D0(在本例中三位)按照如图35所示定时被产生出来。
图35是一张定时图,它给出一个时钟信号CLK,组成开关电路SW的开关SWi的通/断状态,以及控制信号T0到T7。当图中的波形是高时,开关SWi接通(传导),当波形是低时,Swi断开(不传导)。如图中所示,当开关Swi导通时,对应的MOSTr Mi被控制信号Ti接通或断开。在这时,3位象素数据D0到D2作为控制信号被送至MOSTr M0到M7,只是除去和开关Swi相对应的那个MOSTr Mi.
例如,当开关SW0导通时,对应于开关SW0的MOSTrM0被控制信号T0接通或断开。除了对应于开关SW0的MOSTrM0以外的MOSTrM1到M7被供以三位象素数据D0到D2作为控制信号T1到T7。MOSTrM1被供以象素数据D0作为控制信号T1,MOSTrM2和M3被供以象素数据D1,作为控制信号T2和T3。MOSTrM4到M7被供以象素数据D2作为控制信号T4到T7。
同样,当开关SW1接通时,对应于开关SW1的MOSTrM1被控制信号T1所接通或断开。除了对应于开关SW1的MOSTrM1以外的MOSTrM2到M7和M0被供以三位象素数据D0到D2,作为控制信号T2到T7和T0。MOSTrM2被供以象素数据D0作为控制信号T2。MOSTrM3和M4被供以象素数据D1作为控制信号T3和T4。MOSTrM5到M7和M0被供以象素数据D2作为控制信号T5到T7和T0。
同样,对应于导通开关Swi的MOSTrMi由控制信号Ti接通或断开。而除了对应于导通开关Swi的MOSTrMi以外的MOSTr被供以三位象素数据D0到D2作为控制信号。换言之,至少n个晶体管中有一个晶体管被直接连接到参照电流源的提供偏置信号,而其他晶体管起着DAC电路的作用以产生驱动信号,并利用偏置信号把驱动信号送至象素,而提供偏置信号的晶体管是以一种分时方式顺序改变的。
以这种方法,起着偏置部分作用的晶体管顺序地改变以使得所有的8个晶体管M0到M7以大的电流变化轮流地被指派至偏置部分。
产生向图33中MOSTrM0到M7栅极提供控制信号T0到T7的电路的一个结构例子将参照图36来叙述。在图36所示的电路中给出了开关SW0、SW1、SW2……它们被供以三位数据信号D2到D0。开关SW0用三位数据信号D2到D0产生除了控制信号T0以外的各控制信号。同样,开关SW1用三位数据信号D2到D0产生除了控制信号T1以外的各控制信号。同样,开关SW2用三位数据信号D2到D0产生除了控制信号T2以外的各控制信号。同样地,开关SWk(k=0到7)用三位数据信号D2到D0产生除了控制信号Tk以外的各控制信号。这个结构就使可能产生在图35中所示的控制信号T0到T7。
用ΔI0表示当用于电流镜象并对应于SW0的MOSTrCM0被用作偏置部分时产生的电流变化,用ΔI1表示用于电流镜象并对应于SW1的MOSTrCM1被用作偏置部分时产生的电流变化。同样,用ΔI2表示当MOSTrCM2被用作偏置部分时发生的电流变化,用ΔI3表示当MOSTrCM3被用作偏置部分时发生的电流变化,用ΔI4表示当MOSTrCM4被用作偏置部分时发生的电流变化,用ΔI5表示当MOSTrCM5被用作偏置部分时发生的电流变化,用ΔI6表示当MOSTrCM6被用作偏置部分时发生的电流变化,用ΔI7表示当MOSTrCM7被用作偏置部分时所发生的电流变化。这样,平均的电流变化如下:
平均变化=1/8×(ΔI0 2+ΔI1 2…+ΔI7 2)
如果假定ΔI0、ΔI1……和ΔI7都等于ΔI,
平均变化=18×ΔI这样,电流变化ΔI小于常规电路的电流变化。
在图37中给出,当DAC部分中所有的数据D0、D1、D2全是高时(或者讲处于全码),显示在开关Swi的通/断状态和输出电流Iout之间关系的一张定时图。如图中所示,输出电流Iout由下式给出:
Iout=7×Iref+ΔIi因而,它含有电流变化ΔIi
在一个n位DAC电路的情况下,在DAC部分中MOSTr的数目由下式给出:
2n-1+2n-2+……+20=∑2i
其中∑是i=0到i=n-1的总和(之后用相同符号)。这样,在DAC部分中MOSTr和总数是∑2i
因此,电流变化的平均值由下式给出:
(∑2i+1)-1/2×ΔI以这样的方式,就能够实现一种准确的DAC电路,它能减小在邻近通道之间的电流差异。附带指出,显然无论DAC部分所用位数是多少,在邻近通道之间的差异都能被减小。
虽然引用了一个PMOS DAC电路作为一个例子,但显然本发明也适用于NMOS DAC电路。
同样,虽然在上述例子中,组成显示板的象素元件是EL元件,但显然本发明也适用于用其他元件的情况。
工业上的适用性
按照上述第一个实施方案,当阳极线驱动电路是由多个IC芯片构成时,虚驱动输出和邻近IC芯片合适的驱动输出以预定的周期被切换并供给到驱动线以减小由于在各个IC芯片间电流驱动能力的差异而引起各显示区域内高度的差异,从而防止象质量的恶化。
按照上述第二个实施方案,在多个IC芯片和驱动电流源之间的对应关系,以预定的周期被切换,它有在电流镜象中减小电流变化的效果。同样,在多个IC芯片间参照电流的差异被消除了,从而在显示板上提供均匀的发射亮度。
按照上述的第三个实施方案,作为参照电流源的晶体管被周期性地变化,从而减小在电流镜象中电流的变化,并消除在多个IC芯片间参照电流的差异,从而在显示板上提供均匀的发射亮度。
按照上述的第四个实施方案,因为供给到多个IC芯片去的是一个平均电流,而不是同一电流,这样即使从各个IC芯片输出的电流间有差别,但每一个IC芯片终究是在平均电流下运作,从而就消除了在参照电流之间的差别。这样就使可能得到显示板上均匀的发射亮度。
按照上述第五个实施方案,通过在多个DAC部分和输出电流间,以一种分时方式,顺序地切转其对应关系,就可能减小在各个IC芯片中的输出电流的倾向性差异并减小随机的电流变化。
按照上述第六个实施方案,提供偏置信号的晶体管,以一种分时方式顺序地变化,而其他晶体管起着一种产生驱动信号的电路的作用,驱动信号供给使用偏置信号的象素,这就使可能实现一种准确的DAC电路,并减小在邻近通道间的差异。

Claims (31)

1.一种显示板驱动电路,它把电流提供至多个驱动线组,以驱动组成显示板的多个象素元件,其特征在于,流过多个驱动线组的每一个的电流以预定的周期被切换。
2.按照权利要求1的显示板驱动电路,其特征在于组成显示板的多个象素元件是电致发光元件。
3.按照权利要求1的显示板驱动电路,其特征在于:多个驱动线组是在多个不同的IC芯片内构造的;而多个IC芯片中每一个芯片包含多个驱动电流供给装置以把驱动电流供给至多个IC芯片的每一个芯片,还包含切换装置,以在多个IC芯片和多个驱动电流供给装置之间以预定的周期切换对应关系。
4.按照权利要求3的显示板驱动电路,其特征在于切换装置形成于IC芯片内。
5.按照权利要求3的显示板驱动电路,其特征在于:
在多个驱动线组中,第一和第二驱动线组是分别在第一和第二IC芯片内提供的;以及
切换装置接收属于第一IC芯片的驱动输出组的第一驱动输出和属于第二IC芯片的驱动输出组的第二驱动输出,并通过以预定的周期在它们之间切换而将它们提供至属于第一驱动线组并邻近第二驱动线组的一条驱动线。
6.按照权利要求5的显示板驱动电路,其特征在于:第二IC芯片有一个虚驱动输出,它不对应于组成第二驱动线组的各条驱动线中的任何一条;而该虚驱动输出作为第二驱动输出供给至切换装置。
7.按照权利要求3的显示板驱动电路,其特征在于还包含一个为多个驱动电流供给装置所共用的一个参照电流源,以参照电流源和驱动电流供给装置组成一个电流镜象电路。
8.按照权利要求3的显示板驱动电路,其特征在于:多个IC芯片的数目是三个或更多;而驱动电流源和IC芯片之间的对应关系以预定的周期循环切换。
9.按照权利要求1的显示板驱动电路,其特征在于包括:多个参照电流源,其中每一个产生一个参照电流;多个驱动电流产生装置,以便与多个参照电流源一起形成电流镜象电路从而产生电流,并且驱动第一和第二驱动线组;和切换装置,以在多个参照电流源和多个驱动电流产生装置间以预定的周期切换对应关系。
10.按照权利要求9的显示板驱动电路,其特征在于多个参照电流源和多个驱动电流产生装置是包含在多个IC芯片内。
11.按照权利要求10的显示板驱动电路,其特征在于切换装置用具有占空比为1/N的脉冲在多个参照电流源和多个IC芯片间切换电连接,其中N是IC芯片的数目。
12.按照权利要求10的显示板驱动电路,其特征在于:它包含多个数字-模拟转换器部分和单个偏置部分,该偏置部分向数字-模拟转换器部分提供偏置信号;它把从多个数字-模拟转换器部分得到的多个输出电流供给至多个驱动线组;它包含切换装置以在多个数字-模拟转换器部分和多个得到的输出电流之间,以一种分时方式,切换对应关系。
13.按照权利要求12的显示板驱动电路,其特征在于切换装置包含对应于多个数字-模拟转换器部分的多个开关,并在多个数字-模拟转换器部分和多个得到的输出电流之间,通过顺序地操作多个开关,以一种分时方式,切换其对应关系。
14.一种显示板驱动电路,它向多个IC芯片提供电流,并用所提供的电流驱动显示板,其特征在于它包含驱动电流供给装置以把驱动电流供给至多个IC芯片的每一个芯片;以及包含切换装置,用于在各IC芯片和各驱动电流供给装置之间,以预定的周期,切换对应关系。
15.按照权利要求14的显示板驱动电路,其特征在于还包含一个为多个驱动电流供给装置所公用的参照电流源,用该参照电流源和驱动电流供给装置组成一电流镜象电路。
16.按照权利要求14的显示板驱动电路,其特征在于:多个IC芯片的数目是三个或更多;而驱动电流源和IC芯片之间的对应关系以预定的周期被循环切换。
17.按照权利要求14的显示板驱动电路,其特征在于显示板可以由多个电致发光元件组成,这些元件被相应IC芯片所产生的驱动输出所驱动。
18.一种显示板驱动电路,它包含第一和第二IC芯片,该驱动电路把从第一和第二IC芯片来的驱动输出组供给至第一和第二IC驱动线组,以驱动组成该显示板的多个象素元件,其特征在于包含一个开关电路,此开关电路接收属于第一IC芯片的驱动输出组的第一驱动输出和属于第二IC芯片的驱动输出组的第二驱动输出,并通过把它们以预定的周期相互切换提供至属于第一驱动线组并邻近第二驱动线组的一条驱动线。
19.按照权利要求18的显示板驱动电路,其特征在于切换装置在IC芯片内形成。
20.按照权利要求18的显示板驱动电路,其特征在于第二IC芯片有一个虚驱动输出,它并不对应于组成第二驱动线组的各条驱动中的任何一条;而该虚驱动输出作为第二驱动输出供给至切换装置。
21.按照权利要求18的显示板驱动电路,其特征在于组成显示板的多个象素元件是电致发光元件。
22.一种显示板驱动电路,它提供电流以驱动组成显示板的多个象素元件,该驱动电路包含:一个作为参照电流源的晶体管;和该一个晶体管一起组成电流镜象电路的N个晶体管(N是一个自然数);以及切换装置,用于从N+1个晶体管中选择一个晶体管作为参照电流源并周期性地切换至该晶体管,其特征在于余下的N个晶体管的输出是用于驱动显示板的驱动输出。
23.按照权利要求24的显示板驱动电路,其特征在于从其他N个晶体管得到的输出被汇合成一个输出,作为用于显示板的驱动输出。
24.按照权利要求22或23的显示板驱动电路,其特征在于显示板由电致发光元件组成,这些元件由驱动输出所驱动。
25.一种显示板驱动电路,包含:多个参照电流源,其中每一个产生一参照电流;以及多个驱动电流产生装置,它们通过镜象多个参照电流源来产生电流并供给电流以驱动组成显示板的多个象素元件,其特征在于驱动电流产生装置被包含在多个IC芯片内,并且包含切换装置,以在多个参照电流源和多个IC芯片之间,以预定的周期切换其对应关系。
26.按照权利要求25的显示板驱动电路,其特征在于切换装置用具有占空比为1/N的脉冲来切换多个参照电流源和多个IC芯片之间的电连接,其中N是IC芯片的数目。
27.按照权利要求25或26的显示板驱动电路,其特征在于显示板可以由多个电致发光元件组成,这些元件被相应IC芯片所产生的驱动输出所驱动。
28.一种显示板驱动电路,其特征在于:多个晶体管中至少有一个晶体管提供偏置信号,该晶体管被直接和一参照电流源相连以形成电流镜象,而其他的晶体管起着产生驱动信号的电路的作用,而该驱动信号是使用该偏置信号供给至象素的;该显示板驱动电路包含一个切换装置,用于以一种分时方式,来改变提供偏置信号的晶体管。
29.按照权利要求28的显示板驱动电路,其特征在于:切换装置包含和多个晶体管对应的多个开关;
多个开关中至少有一个开关如此运作使得相应的晶体管和参照电流相连,以起着电流镜象电路的镜象源的作用;以及
所有其他开关如此运作使得它们相应的晶体管导通以起着产生驱动信号电路的作用。
30.一种显示板驱动电路,其特征在于:它包含多个数字-模拟转换器部分以及单一的偏置部分,该偏置部分给数字-模拟转换器部分以偏置信号;把从多个数字-模拟转换器部分得到的多个输出电流提供给象素以驱动显示板;以及包含切换装置,以在多个数字-模拟转换器部分和多个所得到的输出电流之间以一种分时方式切换对应关系。
31.按照权利要求30的显示板驱动电路,其特征在于该切换装置包含对应于多个数字-模拟转换器部分的多个开关,并且在多个数字-模拟转换器部分和多个所得到的输出电流之间通过顺序操作多个开关,以一种分时方式切换对应关系。
CNB028029771A 2001-08-22 2002-08-22 显示板驱动电路 Expired - Fee Related CN100403375C (zh)

Applications Claiming Priority (18)

Application Number Priority Date Filing Date Title
JP251430/01 2001-08-22
JP2001251430A JP5102418B2 (ja) 2001-08-22 2001-08-22 ディスプレイパネル駆動回路
JP251430/2001 2001-08-22
JP251431/2001 2001-08-22
JP2001251432A JP5076042B2 (ja) 2001-08-22 2001-08-22 ディスプレイパネル駆動回路
JP251432/2001 2001-08-22
JP251431/01 2001-08-22
JP2001251431A JP5108187B2 (ja) 2001-08-22 2001-08-22 ディスプレイパネル駆動回路
JP251432/01 2001-08-22
JP2001255051A JP5226920B2 (ja) 2001-08-24 2001-08-24 ディスプレイパネル駆動回路
JP255051/01 2001-08-24
JP255051/2001 2001-08-24
JP042284/02 2002-02-19
JP2002042284A JP2003241710A (ja) 2002-02-19 2002-02-19 ディスプレイパネル駆動回路
JP042284/2002 2002-02-19
JP2002077126A JP2003271097A (ja) 2002-03-19 2002-03-19 ディスプレイパネル駆動回路
JP077126/2002 2002-03-19
JP077126/02 2002-03-19

Related Child Applications (1)

Application Number Title Priority Date Filing Date
CNB2005100836194A Division CN100383848C (zh) 2001-08-22 2002-08-22 显示板驱动电路

Publications (2)

Publication Number Publication Date
CN1473318A true CN1473318A (zh) 2004-02-04
CN100403375C CN100403375C (zh) 2008-07-16

Family

ID=27554984

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB028029771A Expired - Fee Related CN100403375C (zh) 2001-08-22 2002-08-22 显示板驱动电路

Country Status (5)

Country Link
US (1) US7233322B2 (zh)
KR (1) KR100505773B1 (zh)
CN (1) CN100403375C (zh)
DE (1) DE10295686B4 (zh)
WO (1) WO2003019516A1 (zh)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6777885B2 (en) * 2001-10-12 2004-08-17 Semiconductor Energy Laboratory Co., Ltd. Drive circuit, display device using the drive circuit and electronic apparatus using the display device
JP3923341B2 (ja) 2002-03-06 2007-05-30 株式会社半導体エネルギー研究所 半導体集積回路およびその駆動方法
AU2003289447A1 (en) 2003-01-17 2004-08-13 Semiconductor Energy Laboratory Co., Ltd. Power supply circuit, signal line drive circuit, its drive method, and light-emitting device
TWI234413B (en) * 2003-06-27 2005-06-11 Rohm Co Ltd Organic EL panel drive circuit and organic EL display device using the same drive circuit
WO2005004096A1 (ja) * 2003-07-08 2005-01-13 Semiconductor Energy Laboratory Co., Ltd. 表示装置およびその駆動方法
KR100619412B1 (ko) * 2004-05-04 2006-09-08 매그나칩 반도체 유한회사 평판표시장치용 드라이버
US20070035482A1 (en) * 2005-08-11 2007-02-15 Yu-Wen Chiou Driving circuits and methods for driving display cells
JP2007271969A (ja) * 2006-03-31 2007-10-18 Canon Inc カラー表示装置及びアクティブマトリクス装置
WO2008041064A2 (en) * 2006-10-06 2008-04-10 Freescale Semiconductor, Inc. Detection circuit for detecting the connection of an accessory to a mobile device and method thereof
KR100855995B1 (ko) * 2007-05-23 2008-09-02 삼성전자주식회사 디스플레이 패널 구동 장치 및 방법
WO2009119066A1 (ja) * 2008-03-25 2009-10-01 ローム株式会社 発光ダイオードの駆動回路
KR100989126B1 (ko) * 2009-02-05 2010-10-20 삼성모바일디스플레이주식회사 전자 영상 기기 및 그 구동 방법
FR2970131B1 (fr) * 2011-01-03 2013-01-04 Centre Nat Etd Spatiales Procede de correction de messages contenant des bits de bourrage
CN106531067B (zh) * 2016-12-23 2019-08-30 上海天马有机发光显示技术有限公司 一种像素电路及其显示装置
US20180374413A1 (en) * 2017-06-21 2018-12-27 Microsoft Technology Licensing, Llc Display system driver
RU183018U1 (ru) * 2018-05-07 2018-09-07 Владимир Филиппович Ермаков Светодиодный индикатор
RU183031U1 (ru) * 2018-05-07 2018-09-07 Владимир Филиппович Ермаков Светодиодный индикатор
KR102707524B1 (ko) * 2019-03-27 2024-09-23 삼성디스플레이 주식회사 표시 장치
US11615752B2 (en) 2020-05-07 2023-03-28 Samsung Electronics Co., Ltd. Backlight driver, backlight device including the same, and operating method of the backlight device

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3627924A (en) * 1969-05-16 1971-12-14 Energy Conversion Devices Inc Flat screen television system
US5151689A (en) * 1988-04-25 1992-09-29 Hitachi, Ltd. Display device with matrix-arranged pixels having reduced number of vertical signal lines
US6683594B1 (en) * 1995-04-20 2004-01-27 Canon Kabushiki Kaisha Display apparatus and assembly of its driving circuit
JPH08340243A (ja) 1995-06-14 1996-12-24 Canon Inc バイアス回路
JPH09101759A (ja) * 1995-10-04 1997-04-15 Pioneer Electron Corp 発光素子の駆動方法および駆動装置
KR100202171B1 (ko) * 1996-09-16 1999-06-15 구본준 엘씨디 패널 구동 회로
JP3605829B2 (ja) * 1997-04-18 2004-12-22 セイコーエプソン株式会社 電気光学装置の駆動回路、電気光学装置の駆動方法、電気光学装置及びこれを用いた電子機器
JP4081852B2 (ja) * 1998-04-30 2008-04-30 ソニー株式会社 有機el素子のマトリクス駆動方法及び有機el素子のマトリクス駆動装置
WO2000014712A1 (fr) * 1998-09-08 2000-03-16 Tdk Corporation Circuit d'attaque pour un affichage electroluminescent organique et procede de commande
US20020149556A1 (en) * 1998-09-14 2002-10-17 Seiko Epson Corporation Liquid crystal display apparatus, driving method therefor, and display system
JP2001034221A (ja) * 1999-07-23 2001-02-09 Nippon Seiki Co Ltd 有機エレクトロルミネセンス素子の駆動回路
JP2001042827A (ja) * 1999-08-03 2001-02-16 Pioneer Electronic Corp ディスプレイ装置及びディスプレイパネルの駆動回路
JP3748738B2 (ja) * 1999-08-03 2006-02-22 パイオニア株式会社 ディスプレイ装置及びディスプレイパネルの駆動回路

Also Published As

Publication number Publication date
KR100505773B1 (ko) 2005-08-03
DE10295686B4 (de) 2009-08-06
CN100403375C (zh) 2008-07-16
DE10295686T1 (de) 2003-12-18
US20040008074A1 (en) 2004-01-15
KR20030051730A (ko) 2003-06-25
WO2003019516A1 (fr) 2003-03-06
US7233322B2 (en) 2007-06-19

Similar Documents

Publication Publication Date Title
CN1473318A (zh) 显示板驱动电路
CN1254008C (zh) 显示装置的放大器、驱动电路、便携电话和便携电子装置
CN1244896C (zh) 电子装置
CN1254783C (zh) 基准电压发生电路和方法、显示驱动电路、显示装置
CN1189855C (zh) 有源矩阵型显示装置及有源矩阵型有机场致发光显示装置
CN2630996Y (zh) 具有能够减少功率损失的结构的显示板驱动装置
CN1317686C (zh) 显示装置
CN1402212A (zh) 用于驱动电流负载器件的半导体器件及提供的电流负载器件
CN1536549A (zh) 显示装置、源极驱动电路及显示面板
CN1754316A (zh) 半导体装置及其驱动方法
CN1677846A (zh) 差动放大器、数字/模拟转换器和显示装置
CN1437083A (zh) 基准电压发生电路和方法、显示驱动电路、显示装置
CN1409290A (zh) 显示器件及使用该显示器件的电子设备
CN1662945A (zh) 显示装置
CN1482583A (zh) 显示装置及其驱动方法
CN1691100A (zh) 电流驱动器
CN1433144A (zh) 电路
CN1643796A (zh) 电流驱动型显示装置的驱动用半导体电路组及显示装置
CN1744440A (zh) 电平转换、电源电压发生、移位、移位寄存器电路和显示设备
CN1710635A (zh) 显示装置
CN1873759A (zh) 显示装置及其控制方法
CN1723622A (zh) 半导体装置、数字模拟转换电路和采用它们的显示器
CN1682264A (zh) 电流输出型驱动电路和显示设备
CN1523670A (zh) 半导体器件及其驱动方法
CN1521714A (zh) 显示装置的驱动电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
ASS Succession or assignment of patent right

Owner name: ASAHI KASEI EMD CORP.

Free format text: FORMER OWNER: ASAHI KASEI MICROSYSTEMS CO., LTD.

Effective date: 20070601

C41 Transfer of patent application or patent right or utility model
TA01 Transfer of patent application right

Effective date of registration: 20070601

Address after: Tokyo, Japan, Japan

Applicant after: Asahi Chemical Ind

Address before: Tokyo, Japan, Japan

Applicant before: Asahi Kasei Microsystems Co., Ltd.

C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20080716

Termination date: 20190822

CF01 Termination of patent right due to non-payment of annual fee