CN1452224A - 薄膜半导体外延衬底及其生产工艺 - Google Patents

薄膜半导体外延衬底及其生产工艺 Download PDF

Info

Publication number
CN1452224A
CN1452224A CN03122641A CN03122641A CN1452224A CN 1452224 A CN1452224 A CN 1452224A CN 03122641 A CN03122641 A CN 03122641A CN 03122641 A CN03122641 A CN 03122641A CN 1452224 A CN1452224 A CN 1452224A
Authority
CN
China
Prior art keywords
layer
collector layer
film semiconductor
thin film
sub
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN03122641A
Other languages
English (en)
Inventor
广山雄一
高田朋幸
市川磨
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sumitomo Chemical Co Ltd
Original Assignee
Sumitomo Chemical Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sumitomo Chemical Co Ltd filed Critical Sumitomo Chemical Co Ltd
Publication of CN1452224A publication Critical patent/CN1452224A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/201Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds including two or more compounds, e.g. alloys
    • H01L29/205Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds including two or more compounds, e.g. alloys in different semiconductor regions, e.g. heterojunctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/73Bipolar junction transistors
    • H01L29/737Hetero-junction transistors
    • H01L29/7371Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0804Emitter regions of bipolar transistors
    • H01L29/0817Emitter regions of bipolar transistors of heterojunction bipolar transistors

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Bipolar Transistors (AREA)

Abstract

一种薄膜半导体外延衬底,包括衬底以及在所述衬底上形成为薄膜半导体外延层的子集电区层、集电区层、基区层和发射区层,其中加进的硼(B)出现在包括所述子集电区层和所述集电区层的层区的至少一部分内。

Description

薄膜半导体外延衬底及其生产工艺
技术领域
本发明涉及适合于生产异质结双极型晶体管(HBT)的薄膜半导体外延衬底以及生产此薄膜半导体外延衬底的工艺。
背景技术
作为应用于微波以上频率范围的半导体元件,是用诸如MOCVD的最新的优秀晶体生长技术生产出来的高性能异质结双极型晶体管(HBT)。HBT是如下组成的:用比基区层具有更大带隙的材料作发射区层使发射区-基区的结为异质结,而且与同质结双极型晶体管相比,当空穴从基区层流入发射区层时能量势垒被抬高以致能阻止空穴流向发射区,由此提高了发射区的注入效率。
上述组成的常规HBT的电流放大机理从根本上说是与常规的同质结双极型晶体管相同的。因此,为了提高电流放大因子就要降低基区内电子和空穴的复合几率。于是有以下结构,例如已为人们所知:在发射区层和基区层内使用具有组成梯度的AlGaAs以产生加速电子的电场,受到由电子的浓度梯度引起扩散导致的常规类型电流与由AlGaAs晶体中产生电场引起电子渡越导致的电流的协同效应加速了基区内的电子流,以减少基区内的电子渡越时间,由此降低了基区内电子和空穴的复合几率。
此外,为了提高HBT的电流放大因子曾经企图提高发射区层和基区层或者是它们之间界面的结晶度。然而,集电区层或子集电区层的结晶度与电流放大因子之间的关系并未得到充分的研究。
然而,近来已发现在子集电区层中即为降低集电区层和集电极的电极之间的接触电阻在它们之间形成的一层高电导率的薄层中的载流子浓度显著影响着电流放大因子。在设计半导体器件中,总想能够自由设置子集电区层内的载流子浓度。但当载流子浓度显著地影响到电流放大因子时,器件设计的自由度就受到严格的制约,使得设计具有所需特性的器件变得复杂。
发明内容
本发明的目的在于提供一种使现有技术中的这些问题能获解决的薄膜半导体外延衬底,以及一种生产此薄膜半导体外延衬底的工艺。
本发明的另一目的为提供一种允许减少子集电区层中的载流子浓度对电流放大因子影响的薄膜半导体外延衬底,以及一种生产此薄膜半导体外延衬底的工艺。
本发明又一目的是提供一种能够生产高可靠性半导体器件的薄膜半导体外延衬底,以及一种生产此薄膜半导体外延衬底的工艺。
在本发明中为了解决上述问题,在通过气相晶体生长在衬底上形成子集电区层、集电区层、基区层和发射区层的生产供HBT生产用的薄膜半导体外延衬底当中,将向包括子集电区层和集电区层的层区的至少一部分中加入硼(B)的步骤合并到生产薄膜半导体外延衬底的工艺中。因而,在这样生产的薄膜半导体外延衬底中,所加的硼(B),譬如至少在一部分子集电区层或集电区层、或是子集电区层和集电区层的界面附近出现。
当所加的硼(B)出现在包括子集电区层和集电区层的层区至少一部分当中时,由高掺杂剂浓度掺杂子集电区层引起的子集电区层内的复合晶体缺陷就被阻止向基区层和发射区层内传播。其结果是,能够有效地阻止在于集电区层中引起的复合晶体缺陷成为基区层和发射区层内的复合中心而使基极电流增加和使电流放大因子下降。因而,即使当子集电区层以高掺杂剂浓度掺杂时,也能限制掺杂对电流放大因子的影响以避免电流放大因子的下降,而且与此同时,还能提高半导体器件的可靠性。
按照本发明的第一实施方案,提供了一种薄膜半导体外延衬底,其包括衬底以及在所述衬底上形成为薄膜半导体外延层的子集电区层、集电区层、基区层和发射区层,其中所加的硼(B)在包括所述子集电区层和所述集电区层在内的层区至少一部分当中出现。
按照本发明的第二实施方案,提供了一种按上述第一实施方案的薄膜半导体外延衬底,其中含有添加所述硼(B)的部分是以在所述集电区层和所述子集电区层之间界面附近的薄膜半导体外延层的形式形成的。
按照本发明的第三实施方案,提供了一种薄膜半导体外延衬底的生产工艺,薄膜半导体外延衬底包括衬底以及在所述衬底上形成为薄膜半导体外延层的子集电区层、集电区层、基区层和发射区层,该工艺的特征在于包括向包括所述子集电区层和所述集电区层的层区至少一部分中加硼(B)的步骤。
按照本发明的第四实施方案,提供了一种按上述第三实施方案的薄膜半导体外延衬底的生产工艺,其中是在所述层区生长时的预定期间加进硼(B)材料以便进行硼(B)的加入。
按照本发明的第五实施方案,提供了一种按上述第三或第四实施方案的薄膜半导体外延衬底的生产工艺,其中用三乙基硼作为所述硼(B)材料。
按照本发明的第六实施方案,提供了一种包括按上述第一或第二实施方案的薄膜半导体外延衬底的异质结双极型晶体管。
附图说明
图1为示出本发明薄膜半导体外延衬底一个实施方案的剖示图。
具体实施方式
下面参照附图对本发明的一个实施方案进行详细说明。
图1示出作为用本发明的工艺生产HBT的薄膜半导体外延衬底的一个例子的层结构示意图。薄膜半导体外延衬底1是供生产基于GaAs的HBT用的。对作为本发明一个实施方案示出的薄膜半导体外延衬底1作如下说明。
图1中所示薄膜半导体外延衬底1的结构如下:薄膜半导体外延衬底1是通过如后面所说明的用MOCVD法在半绝缘GaAs化合物半导体晶体的GaAs衬底2上一层接着一层地层叠多个半导体薄膜晶体生长层来组建成的。GaAs衬底2是由半绝缘的GaAs(001)层组成,另外在GaAs衬底2上形成由i-GaAs层组成的缓冲层3。
HBT功能层4形成在缓冲层3上。HBT功能层4由如下形成的层组成:能够起子集电区层41作用的n+-GaAs层(载流子浓度:3×1018至5×1018cm-3)以500nm的厚度形成在缓冲层3上。此外,能起集电区层42作用的n--GaAs层(载流子浓度:1×1016cm-3)以700nm的厚度形成在子集电区层41上。这两层是作为半导体外延生长晶体层形成的。
在此情况下,加入的硼(B)出现在与子集电区层41相接触的部分集电区层42中,由此在集电区层42内形成合B层42a。在图1所示实施方案中,含B层42a的厚度为10nm。含B层42a可按含硼(B)的薄膜半导体外延层的形式形成,其方法是将三乙基硼(TEB)作为硼(B)材料与砷和三甲基镓(TMG)一起送进反应器,即仅在从集电区层42生长开始至其厚度达到10mm的一段预定的时间通入形成集电区层42所必需的气体。
能起基区层43作用的P+-GaAs层(载流子浓度:2×1019cm-3)以90nm的厚度作为半导体外延生长晶体层形成在集电区层42上。能起发射区层44作用的n--AlGaAs(载流子浓度:5×1017cm-3)以110nm的厚度形成在基区层43上。能起发射区层45作用的n--GaAs层(载流子浓度:1×1017cm-3)以150nm的厚度形成在发射区层44上。能起子发射区层4 6作用的n+-GaAs(载流子浓度:3×1018cm-3)以100nm的厚度形成在发射区层45上。能起发射区接触层47作用的n+--InGaAs层(载流子浓度4×1019cm-3)以120nm的厚度形成在子发射区层46上。
图1中所示薄膜半导体外延衬底1是以在部分集电区层42中形成含B层42A为特征的。经过这样形成的含B层42A,即在集电区层42中加入一层含硼(B)区,由对子集电区层41的高掺杂剂浓度掺杂引起在子集电区层41内的复合晶体缺陷被制止向基区层43和发射区层44和45中传播。其结果是,能够有效地阻止在子集电区层41中引起的复合晶体缺陷在基区层43和发射区层44和45中成为复合中心而使基极电流增加和使电流放大因子下降。因而,在用薄膜半导体外延衬底1生产HBT的情况下,即使当子集电区层41以高掺杂剂浓度掺杂时,也能制止掺杂对电流放大因子的影响以避免HBT的电流放大因子下降,而且与此同时,还能提高HBT的可靠性。
为了研究在具有图1中所示含B层42A的薄膜半导体外延衬底1的层结构情况下得到的电流放大因子特性与在无含B层42A而形成集电区层42所获薄膜半导体外延衬底情况下得到的两者之间的差异,生产了各自情况下这些薄膜半导体外延衬底的样品。
样品A
在以下生长中采用了MOCVD法。在完成子集电区层41的生长之后,在开始集电区层42的生长时及其以后将三乙基硼(TEB)与砷和TMG的原始气体一起输入以生长含B层42A至10nm的厚度。然后,仅停止TEB的输入并生长一层n--GaAs层至680nm的厚度。这样,就形成了在其与子集电区层41相接触的部分内有厚为10nm含B层42A的集电区层42,以生产具有图1中所示层结构的薄膜半导体外延衬底样品A。
样品B
在子集电区层41生长之后,通过无TBB输入生长n--GaAs层至700nm的厚度形成没有含B层42A的集电区层42。这就生产了除去没有含硼层42A之外都与样品A的情况相同的薄膜半导体外延衬底样品B。
将样品A和样品B各自加工成各有100μm×100nm发射区尺寸的HBT,接着在1kA/cm2的电流密度下测量电流放大因子。用没有含B层42A的样品B生产的HBT(B)的电流放大因子为50。另一方面,证实了用具有含B层42A的样品A生产的HBT(A)的电流放大因子高达89。
在上述样品A的含B层42A中所加硼(B)的浓度经二次离子质谱测量为6×1018cm-3
在上述实施方案中,含B层42A是作为集电区层42的10nm厚下部分被形成的。但考虑到使电流放大因子下降的原因,可以推测,含B层42A可以形成在子集电区层41和基区层43之间即集电区层42区间的无论何处均能获得上述的同样效果。
在上述实施方案中,为了减少空位从子集电区层41向基区层43扩散将硼(B)加进集电区层42。但是由这种加进所得到的相同效果被预期也能由向至少一部分发射区层44、发射区层45或子发射区层46加进硼(B)而获得。在此情况下,可以按上述实施方案中的同样方式加进硼(B)。
按照本发明,在通过如上所述的气相晶体生长在衬底上形成子集电区层、集电区层、基区层和发射区层生产供HBT生产用的薄膜半导体外延衬底当中,将向包括子集电区层和集电区层的层区的至少一部分加进硼(B)的步骤合并到薄膜半导体外延衬底的生产工艺中。因此,在这样生产的薄膜半导体外延衬底中,所加的硼(B)出现在,譬如至少是一部分子集电区层或集电区层、或是靠近子集电区层和集电区层之间界面的当中。于是,由对子集电区层的高掺杂剂浓度掺杂在子集电区层内引起的复合晶体缺陷被制止向基区层和发射区层传播。其结果是,能够有效地阻止在子集电区层内引起的复合晶体缺陷成为基区层和发射区层内的复合中心而使基极电流增加并使电流放大因子下降。因而,即使当子集电区层以高掺杂剂浓度掺杂时,也能抑制掺杂对电流放大因子的影响以避免电流放大因子下降,而且与此同时,还能提高半导体器件的可靠性。
专业人员们还明白,尽管上面采用图1中所示实施方案的情形对本发明作出了说明,但本发明并非仅限于此,而且还可以在不偏离本发明精神和所附权利要求范围的情况下作出各式各样的变换和修改。例如,尽管本发明以基于AlGaAs的HBT情况作了说明,但并不限于应用于基于AlGaAs的HBT而且还能以如上的相同方式应用于供生产基于InGaP的HBT的薄膜半导体外延衬底,以带来大致相同的如上效果。

Claims (6)

1.一种薄膜半导体外延衬底,其包括衬底以及在所述衬底上形成为薄膜半导体外延层的子集电区层、集电区层、基区层和发射区层,其中加进的硼(B)存在于在包括所述子集电区层和所述集电区层的层区的至少一部分内。
2.按照权利要求1的薄膜半导体外延衬底,其中包含所述添加的硼(B)的部分以薄膜半导体外延层的形式形成在所述集电区层和所述子集电区层之间的界面附近。
3.一种薄膜半导体外延衬底的生产工艺,所述薄膜半导体外延衬底包括衬底以及在所述衬底上形成为薄膜半导体外延层的子集电区层、集电区层、基区层和发射区层,该工艺的特征在于,它包括向包括所述子集电区层和所述集电区层的层区的至少一部分内加进硼(B)的步骤。
4.按照权利要求3的工艺,其中是在所述层区生长时在一预定期间加进硼(B)材料以便进行加硼(B)。
5.按照权利要求3或4的工艺,其中是用三乙基硼作为所述硼(B)的材料。
6.一种异质结双极型晶体管,包括按照权利要求1或2的薄膜半导体外延衬底。
CN03122641A 2002-04-19 2003-04-18 薄膜半导体外延衬底及其生产工艺 Pending CN1452224A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP118444/2002 2002-04-19
JP2002118444A JP3936618B2 (ja) 2002-04-19 2002-04-19 薄膜半導体エピタキシャル基板及びその製造方法

Publications (1)

Publication Number Publication Date
CN1452224A true CN1452224A (zh) 2003-10-29

Family

ID=29207863

Family Applications (1)

Application Number Title Priority Date Filing Date
CN03122641A Pending CN1452224A (zh) 2002-04-19 2003-04-18 薄膜半导体外延衬底及其生产工艺

Country Status (6)

Country Link
US (1) US6914274B2 (zh)
JP (1) JP3936618B2 (zh)
KR (1) KR20030083599A (zh)
CN (1) CN1452224A (zh)
SG (1) SG115526A1 (zh)
TW (1) TW200401342A (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7397062B2 (en) * 2005-09-13 2008-07-08 Sumika Electronic Materials, Inc. Heterojunction bipolar transistor with improved current gain
KR101649004B1 (ko) * 2009-05-26 2016-08-17 스미또모 가가꾸 가부시키가이샤 반도체 기판, 반도체 기판의 제조 방법 및 전자 디바이스
US20120068228A1 (en) * 2010-09-17 2012-03-22 Yu-Chung Chin HETEROJUNCTION BIOPLAR TRANSISTOR STRUCTURE WITH GaPSbAs BASE

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
BE758683A (fr) * 1969-11-10 1971-05-10 Ibm Procede de fabrication d'un dispositif monolithique auto-isolant et structure de transistor a socle
US4965652A (en) * 1971-06-07 1990-10-23 International Business Machines Corporation Dielectric isolation for high density semiconductor devices
US3756862A (en) * 1971-12-21 1973-09-04 Ibm Proton enhanced diffusion methods
JP2000124444A (ja) * 1998-10-12 2000-04-28 Hitachi Cable Ltd 半導体装置及びエピタキシャルウェハ
JP2000323493A (ja) 1999-05-13 2000-11-24 Hitachi Cable Ltd 半導体装置用ウェハ
JP3613103B2 (ja) * 1999-12-14 2005-01-26 日立電線株式会社 半導体ウェハおよびそれを利用したヘテロバイポーラトランジスタ
JP4019590B2 (ja) 2000-01-20 2007-12-12 日立電線株式会社 半導体装置
JP2001230262A (ja) * 2000-02-17 2001-08-24 Hitachi Cable Ltd 半導体デバイス
JP2001326283A (ja) * 2000-05-15 2001-11-22 Nec Corp 半導体装置および半導体製造方法
JP2002026031A (ja) * 2000-07-06 2002-01-25 Hitachi Cable Ltd ヘテロバイポーラトランジスタ
AU2002219895A1 (en) * 2000-11-27 2002-06-03 Kopin Corporation Bipolar transistor with lattice matched base layer
JP2002299603A (ja) * 2001-03-29 2002-10-11 Nec Corp 半導体装置
JP2002359249A (ja) * 2001-05-31 2002-12-13 Matsushita Electric Ind Co Ltd 化合物半導体装置及びその製造方法
JP2003115495A (ja) * 2001-10-05 2003-04-18 Hitachi Cable Ltd ヘテロ接合バイポーラトランジスタ用エピタキシャルウェハ及びヘテロ接合バイポーラトランジスタ
US6531721B1 (en) * 2001-12-27 2003-03-11 Skyworks Solutions, Inc. Structure for a heterojunction bipolar transistor

Also Published As

Publication number Publication date
US6914274B2 (en) 2005-07-05
US20030197185A1 (en) 2003-10-23
KR20030083599A (ko) 2003-10-30
TW200401342A (en) 2004-01-16
SG115526A1 (en) 2005-10-28
JP2003318186A (ja) 2003-11-07
JP3936618B2 (ja) 2007-06-27

Similar Documents

Publication Publication Date Title
EP0445475B1 (en) Heterojunction bipolar transistor
US7872330B2 (en) Bipolar transistor with enhanced base transport
Nottenburg et al. Near‐ideal transport in an AlGaAs/GaAs heterostructure bipolar transistor by Na2S⋅ 9H2O regrowth
EP0619613B1 (en) A heterojunction bipolar transistor
US20040232441A1 (en) Heterojunction bipolar transistor
US5682040A (en) Compound semiconductor device having a reduced resistance
US5041882A (en) Heterojunction bipolar transistor
WO2004095517A2 (en) Passivation layer for group iii-v semiconductor devices
JP3177283B2 (ja) GaAsデバイスの製造方法および該方法により製造されたデバイス
US4672413A (en) Barrier emitter transistor
US5814843A (en) Heterojunction bipolar transistor having a graded-composition base region
CN1452224A (zh) 薄膜半导体外延衬底及其生产工艺
US5912481A (en) Heterojunction bipolar transistor having wide bandgap, low interdiffusion base-emitter junction
US6797996B1 (en) Compound semiconductor device and method for fabricating the same
JP2002359249A (ja) 化合物半導体装置及びその製造方法
US5610086A (en) Method of making an AlPSb/InP single heterojunction bipolar transistor on InP substrate for high-speed, high-power applications
JP2004140038A (ja) 薄膜結晶ウェーハの製造方法及び半導体デバイス並びにその製造方法
US5523594A (en) Heterojunction bipolar transistor
JP2003273118A (ja) へテロ接合バイポーラトランジスタ
JPH01289163A (ja) 半導体装置
JP2518347B2 (ja) バイポ―ラトランジスタの製造方法
JP4239333B2 (ja) ヘテロ接合バイポーラトランジスタ
KR0152639B1 (ko) 개선된 전기적 특성을 갖는 이중접합 바이폴라 트랜지스터
JP2001035859A (ja) ヘテロ接合バイポーラトランジスタ
JP2557613B2 (ja) ヘテロ接合バイポーラトランジスタ

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication