CN1276496C - 形成衬底的浮置结构、浮置栅电极和场致发射器件的方法 - Google Patents

形成衬底的浮置结构、浮置栅电极和场致发射器件的方法 Download PDF

Info

Publication number
CN1276496C
CN1276496C CNB021445001A CN02144500A CN1276496C CN 1276496 C CN1276496 C CN 1276496C CN B021445001 A CNB021445001 A CN B021445001A CN 02144500 A CN02144500 A CN 02144500A CN 1276496 C CN1276496 C CN 1276496C
Authority
CN
China
Prior art keywords
layer
hole
substrate
crystalline material
gate electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB021445001A
Other languages
English (en)
Other versions
CN1427437A (zh
Inventor
朴永俊
韩仁泽
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung SDI Co Ltd
Original Assignee
Samsung SDI Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung SDI Co Ltd filed Critical Samsung SDI Co Ltd
Publication of CN1427437A publication Critical patent/CN1427437A/zh
Application granted granted Critical
Publication of CN1276496C publication Critical patent/CN1276496C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J1/00Details of electrodes, of magnetic control means, of screens, or of the mounting or spacing thereof, common to two or more basic types of discharge tubes or lamps
    • H01J1/02Main electrodes
    • H01J1/30Cold cathodes, e.g. field-emissive cathode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J9/00Apparatus or processes specially adapted for the manufacture, installation, removal, maintenance of electric discharge tubes, discharge lamps, or parts thereof; Recovery of material from discharge tubes or lamps
    • H01J9/02Manufacture of electrodes or electrode systems
    • H01J9/022Manufacture of electrodes or electrode systems of cold cathodes
    • H01J9/025Manufacture of electrodes or electrode systems of cold cathodes of field emission cathodes
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y10/00Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J3/00Details of electron-optical or ion-optical arrangements or of ion traps common to two or more basic types of discharge tubes or lamps
    • H01J3/02Electron guns
    • H01J3/021Electron guns using a field emission, photo emission, or secondary emission electron source
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2201/00Electrodes common to discharge tubes
    • H01J2201/30Cold cathodes
    • H01J2201/304Field emission cathodes
    • H01J2201/30446Field emission cathodes characterised by the emitter material
    • H01J2201/30453Carbon types
    • H01J2201/30469Carbon nanotubes (CNTs)

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Nanotechnology (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Theoretical Computer Science (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Cold Cathode And The Manufacture (AREA)
  • Carbon And Carbon Compounds (AREA)

Abstract

本发明公开了一种形成衬底的浮置结构、浮置栅电极和场致发射器件的方法。形成自衬底抬高的浮置结构的方法包括:在衬底上形成膨胀引发层,该层可以由与预定反应气体的反应而产生导致体积膨胀的副产物;在所得结构上形成用于浮置结构的目标层;在所得结构上形成孔,反应气体通过该孔供给;通过该孔供应反应气体,使得该目标层因膨胀引发层与反应气体的反应所产生的副产物而自衬底部分地抬高;以及通过该孔去除副产物,使得目标层自衬底抬升的部分可以完全与衬底分离,形成浮置结构。

Description

形成衬底的浮置结构、 浮置栅电极和场致发射器件的方法
技术领域
本发明涉及自衬底表面抬升的浮置拱顶结构的形成方法、以及制造采用该浮置拱顶结构的场致发射器件(FED)的方法。
背景技术
制造场致发射器件包括一系列的半导体工艺,即形成阴极电极、形成栅极绝缘层、以及形成栅电极。此外,光刻和干法或湿法蚀刻在衬底上自栅电极至阴极电极的顶部得以进行,以形成栅极孔,使得栅电极下方的阴极电极的顶部可通过栅极孔而露出。于是,诸如微尖端或碳纳米管(CNT)的发射体形成在栅极孔底部,即形成在阴极电极的露出的顶表面上。
图1和2是将CNT用作电子发射体的普通FED的基本结构的示意性剖视图。图3是将微尖端用作电子发射体的FED的示意性剖视图,其特别设置有真空桥聚焦结构(vacuum bridge focusing structure),如美国专利第6,137,213号所述。为了清楚起见,图1至3中,相同的附图标记表示具有相同功能的相同元件。
参见图1和2,阴极2形成在衬底1顶部,CNT3形成在阴极2上。栅极绝缘层5和栅电极6形成在衬底1顶部,以提供栅极孔(或栅极阱4或4′),阴极2和CNT3位于其中。图1的栅极孔4呈罐子状,且图2的栅极孔4′呈竖直的圆柱形。此不同是由蚀刻方法的类型导致的。图1的栅极孔4由湿蚀刻法形成,图2的栅极孔4′由干蚀刻法形成。
在上述结构中,栅极绝缘层5的厚度取决于CNT3和发射并离开CNT3的电子之间的距离。CNT3和电子之间的距离必须大于一预定距离,以稳定地使电子能得以发射,并稳定地控制和加速电子。因此,栅极绝缘层5必须具有足够的厚度,以确保上述的距离。然而,单独的层在厚度上有限,且制造成本随厚度的增加而增加。
为了克服这些问题,提出了图3的FED,除了上述元件外,该FED还采用了真空桥聚焦电极7。因为难以用CNT形成电子发射体,所以传统微尖端3′用作电子发射体。因为在图3的FED的制造中需要形成光致抗蚀剂层、沉积金属层、并构图以形成聚焦电极7,所以制造复杂且耗时。图3所示的复杂结构易于受到内部结构的残余应力影响,并易于变形。此外,制造均匀一致的电极以在控制下部像素(即多个微尖端的组)时具有均匀一致的电势是困难的。(见美国专利第5,973,444和6,137,213号)
发明内容
为了解决上述问题,本发明的目的是提供一种易于形成自衬底上抬升的浮置拱顶结构(诸如将聚焦电极应用于场致发射器件)的方法、以及制造采用该浮置拱顶结构的FED的方法。
为了实现本发明的目的,提供了一种形成浮置结构的方法。该方法包括:在衬底上形成膨胀引发层,该层由与预定反应气体反应而产生导致体积膨胀的副产物;在该膨胀引发层上形成用于浮置结构的目标层;穿过目标层形成孔,反应气体通过该孔供给;通过该孔供应反应气体,使得该目标层因膨胀引发层与反应气体的反应所产生的副产物而自衬底部分地抬高;以及通过该孔去除副产物,使得目标层自衬底抬升的部分可以完全与衬底分离,形成浮置结构。
也即,与传统方法不同,本发明采用了一种技术,该技术简单地沉积一层或多层材料层,并允许材料层通过来自下部层的副产物的产生和膨胀而转变成具有所需的形状,使得自本发明可以衍生出各种类型的发明;而传统方法形成具有与浮置结构的高度相应的厚度的牺牲层,并在起始阶段形成具有所需形状的浮置结构。
因此,为了实现本发明的目的,在一实施例中,提供一种使非晶材料自衬底抬升的方法。该方法包括:在衬底上形成催化层;在催化层上形成非晶材料,该非晶材料具有部分暴露金属催化层的开口部分;通过该开口部分提供包括氢气和碳氧化物气体的反应气体,使得非晶碳在非晶材料和环绕开口部分的催化层之间形成并积累,形成预定的碳层并迫使非晶材料从衬底上抬升;以及通过该开口部分去除该碳层,使得开口部分周围的非晶材料自衬底部分地分离并浮置在衬底上方。
优选地,该催化层为Ni-Fe-Co合金,且该非晶材料为非晶硅。
优选地,该催化层通过沉积方法形成,且该非晶材料层或非晶硅层通过化学气相沉积(CVD)方法形成。此外,优选的是,碳氧化物和氢气在CVD工艺过程中供给。
在另一实施例中,提供一种在场致发射器件中制造栅电极的方法,该栅电极具有自衬底抬升的浮置结构。该方法包括:在衬底上形成阴极;在阴极顶部上形成催化金属层;形成具有预定厚度的非晶材料层从而覆盖催化金属层;在非晶材料层的顶部形成栅电极;穿过栅电极和非晶材料层垂直地形成孔,以部分地暴露催化金属层和阴极之一的表面;在加热衬底的同时通过该孔供给包括氢气和碳氧化物气体的反应气体,使得在非晶材料层和该孔周围的其下部叠层之间生长碳层,并迫使非晶材料层从该衬底上抬升;以及通过该孔去除该碳层,使得孔周围的非晶材料层和栅电极自衬底部分地分离,并浮置在该衬底上方。
优选地,该方法在形成催化金属层的步骤之前,还包括在阴极上形成具有预定厚度的绝缘层。该绝缘层包括开口部分,该开口部分对应于该孔,更优选地,与该孔同轴。
在再一个实施例中,提供了一种在场致发射器件中制造具有自衬底抬升的浮置结构的栅电极的方法。该方法包括:在衬底上形成阴极;在阴极上形成具有预定厚度的栅极绝缘层;在栅极绝缘层上形成栅电极;在栅电极上形成具有开口部分的上部栅极绝缘层至一预定厚度;在栅电极的暴露在上部绝缘层的开口部分底部处的顶部上形成催化层;形成具有预定厚度的非晶材料层从而覆盖催化层和上部栅极绝缘层;在非晶材料层上形成第二栅电极;从第二栅电极顶部到其紧接着的下部形成对应于该开口部分的孔,以暴露催化层或阴极的表面;在加热衬底的同时通过该孔供给包括氢气和碳氧化物气体的反应气体,使得在非晶材料层和该孔周围的其下部叠层之间生长碳层,并迫使非晶材料层从衬底上抬升;以及通过该孔去除该碳层,使得孔周围的非晶材料层和第二栅电极自衬底部分地分离,并浮置在该衬底上方。
在再一个实施例中,提供一种制造FED的方法,该FED包括具有浮置结构的栅电极。该方法包括步骤:在衬底上形成阴极;在阴极上形成具有预定厚度的栅极绝缘层;在栅极绝缘层上形成栅电极;在栅电极上形成具有开口部分的上部栅极绝缘层至一预定厚度;在栅电极的暴露在上部栅极绝缘层的开口部分底部处的顶部上形成催化层;形成具有预定厚度的非晶材料层从而覆盖催化层和上部栅极绝缘层;在非晶材料层上形成第二栅电极;从第二栅电极顶部到其紧接着的下部形成对应于该开口部分的孔,以暴露催化层和阴极之一的表面;在加热衬底的同时通过该孔供给氢气和碳氧化物气体,使得在非晶材料层和该孔周围的其下部叠层之间生长碳层,并使得非晶材料层从衬底上抬升;通过该孔去除该碳层,使得孔周围的非晶材料层和第二栅电极自衬底部分地分离,并浮置在该衬底上方;将光致抗蚀剂供给到该孔内和第二栅电极上,以用光致抗蚀剂填充该孔并在第二栅电极上形成具有预定厚度的光致抗蚀剂膜;从该孔中去除光致抗蚀剂;在阴极的暴露在孔底部的顶部上形成催化材料,以形成用于沉积碳纳米管(CNT)的催化层;沉积CNT构成材料,以在孔的底部在用于沉积CNT的催化层上形成CNT阵列;以及自孔周围的部分并从第二栅电极去除剩余的光致抗蚀剂,使得包括催化材料的不必要的成分得以去除。
附图说明
通过参照附图详细描述本发明的优选实施例,本发明的以上目的和优点将变得更清晰,其中:
图1是一种普通场致发射器件(FED)的基本结构的示意性剖视图,该FED采用碳纳米管(CNT)作为电子发射体;
图2是另一种普通FED的基本结构的示意性剖视图,该FED采用CNT用作电子发射体;
图3是采用微尖端用作电子发射体的FED的示意性剖视图,该FED尤其设置有真空桥聚焦结构,如美国专利第6,137,213号所述;
图4A至4D是说明本发明的基本概念的剖视图;
图5A是一拱顶结构的外貌的SEM照片,该结构通过在根据本发明的图4C所示的阶段形成非晶碳(a-C)而形成;
图5B是图5A的拱顶结构的内部的SEM照片,其中副产物a-C得以形成并积累;
图6A是一拱顶结构的外貌的SEM照片,在根据本发明的图4D所示的阶段自该结构中去除了a-C(即,氧等离子体);
图6B是图6A的拱顶结构的内部的SEM照片,其中a-C被去除了;
图7A至7H是根据本发明第一实施例形成自衬底抬升的浮置结构和FED的工艺的各阶段的剖视图;
图8是根据本发明的一状态的SEM照片,其中CNT在进行图7H所示的阶段后形成在拱顶结构的栅电极下方;
图9A是根据本发明制造的三极管FED的示意性透视图;
图9B是图9A所示FED的示意性剖视图;
图10A至10F是根据本发明第二实施例形成自衬底抬升的浮置栅电极和FED的工艺的各阶段的视图;以及
图11A至11H是根据本发明制造具有双栅电极的FED的工艺的各阶段剖视图。
具体实施方式
以下,将参照附图详细描述本发明的优选实施例。本领域所公知的常规技术和方法将不再说明。
基本上,在本发明中,非晶材料层设置在将要形成为自衬底抬升的浮置结构的目标层下方,催化层设置在非晶材料层下方,且形成有孔延伸至催化层。在此状态下,本发明包括提供碳氧化物气体和氢气以形成浮置结构。目标层因所提供的气体之间的反应副产物而自衬底抬升,且非晶材料层和/或催化层在目标层下积累并延伸到其下方,从而使得浮置结构得以形成。以上简述的本发明的总体思路将参照图4A至4D详细说明。
在利用形成在衬底上的预定叠层形成浮置结构的过程中,如图4A所示,在场致发射器件(FED)中的基础叠层100(例如Cr阴极101)上形成催化层120。此处,基础叠层100不是特别明确,而可以认为是能支撑浮置结构的任意种叠层或结构。优选地,催化层120由包括Ni、Fe和Cr中的至少一种的金属形成,例如称为殷钢的Fe-Ni-Co合金。在催化层120上形成非晶材料层103,例如非晶硅(a-Si)层。此处,催化层120和非晶材料层103在本发明中用作导致体积增加的膨胀引发层。如上所述,膨胀引发层与预定的反应气体反应,该反应气体例如为以预定比例供给的灼热碳氧化物气体(更具体地,为一氧化碳气体)与氢气的混合物,从而产生副产物,例如非晶碳(a-C)。为了有效地产生a-C,进行一工艺,该工艺将温度升高至一预定水平,将该温度保持在该预定水平一预定的时间,以及降低该温度。a-C的产生导致目标层自衬底抬升,该目标层将成为具有后面将要叙述的预定形状的浮置结构。也即,在如图4B所示那样穿过非晶材料层103直到催化层120或基础叠层100的顶部形成第一孔或阱103′之后,如果供给一氧化碳气体和氢气的混合物,则在a-Si非晶材料层103下方,副产物(即a-C)得以产生并积累,并膨胀,如图4C所示。因此,a-Si转变成具有拱顶形状,并且如果a-C被去除,如图4D所示,则a-Si变来使得其浮置在基础层叠100上方。a-C可以通过利用灼热氢气或氧气等离子体的供给将a-C氧化成诸如CO2的气体而去除。此外,a-C可以利用高温煅烧工艺去除。
图5A是根据本发明的通过在图4C所示阶段中形成a-C而形成的拱顶结构的外貌的SEM照片。图5B是图5A的拱顶结构的内部的SEM照片,其中,副产物a-C得以形成并积累。
图6A是根据本发明的拱顶结构的外貌的SEM照片,通过进行图4D所示的阶段,即通过供给氧气,a-C从该拱顶结构中去除。图6B是图6A的拱顶结构的内部的SEM照片,其中a-C得以去除。如图6B所示,a-C保留在拱顶结构的底部。残余a-C的量需要得以控制,使得其不超过所需器件中允许的限度。
这种形成浮置结构的方法可以用于各种领域。例如,该方法可以用于形成FED中的栅电极或通过微机电系统(MEMS)在晶片水平上形成的三维结构,该栅电极需要与电子发射体隔开预定距离,该三维结构例如是移动电极或RF开关的触点。本发明的上述综合方法不限于特定的领域,而可用于需要这种浮置结构的每一领域。
图7A至7H是根据本发明第一实施例制造具有浮置结构栅电极的FED的工艺的各阶段剖视图。为方便起见,支撑基础叠层100或阴极101的衬底略去。公知的是,该衬底可以由玻璃或石英形成。
如图7A所示,具有第一开口部分111的SiO2栅极绝缘层110形成在阴极101上。形成栅极绝缘层110包括利用化学气相沉积(CVD)的SiO2沉积、用于形成诸如光致抗蚀剂的掩模的光刻、以及用于利用掩模进行构图的蚀刻。
如图7B所示,催化层120形成在栅极绝缘层110的第一开口部分111的底部。通过利用栅极绝缘层110的形成过程中使用的掩模层进行抬升工序,催化层120仅形成在第一开口部分111的底部,即阴极101的暴露表面。
如图7C所示,非晶硅(a-Si)130和栅电极140顺序地沉积在图7B的叠层上。非晶硅130可以通过CVD方法沉积,且栅电极140可以通过利用Al或Cr的溅射方法或电子束沉积法形成。明显的是,栅电极140根据FED所需的构造构图。于是,略去对构图的描述。
如图7D所示,栅极孔141穿过栅电极140形成到阴极101表面。根据情况,栅极孔141可以形成而终止在催化层110的顶部。图7D中,栅极孔141下部的虚线表示催化层120可保留而不完全去除。
图7E显示了来自催化层120和非晶硅130的副产物(即a-C)的形成所导致的体积膨胀。如图7E所示,当灼热的一氧化碳和氢气的混合物自栅极孔141上方通过(例如)CVD装置提供时,通过栅极孔141暴露的催化层120和非晶硅130与气体混合物反应,使得a-C副产物在非晶硅130下产生和积累。结果,非晶硅130和栅电极140转变成拱顶形。
接着,如图7F所示,如果H2或O2等离子体通过栅极孔141供给,则非晶硅130下方累积的a-C分解并去除。结果,非晶硅130和栅电极140自阴极101抬升并浮置在其上方,从而形成拱顶形的腔142。此处,如上所述,a-C可保留在拱顶形腔142的底部,但残余a-C量必须适当控制。
迄今为止所述的工艺是根据本发明在FED中形成具有浮置结构的栅电极的方法的实施例。以下说明涉及制造FED的方法的实施例,该FED包括具有通过以上工艺形成的浮置结构的栅电极。
如图7G所示,用于碳纳米管(CNT)沉积的催化层150形成在拱顶形腔142的底部,该催化层也是阴极101的顶部。用于CNT沉积的催化层150可以利用普通光致抗蚀剂通过抬升方法形成。
如图7H所示,CNT160通过常规方法形成在用于CNT沉积的催化层150上,从而完成所需的三极管FED,该方法例如是直流电等离子体辅助化学气相沉积(DCPECVD)法。
图8是图7H所示阶段完成后,CNT形成在拱顶形栅电极下方的状态的SEM照片。参见图8,生长了足量的CNT,a-C保留在CNT周围。
图9A是FED的透视图,其中,栅电极的除拱顶形部分之外的那部分沉积在与阴极相同的高度上,没有栅极绝缘层。图9B是图9A的沿线A-A截取的FED剖视图。以上FED通过一工艺制造,该工艺将参照图10A至10E说明。
参见图9A和9B,阴极101在衬底99上在一个方向上延伸,栅电极140在与阴极101交叉的方向上延伸。通常,多个阴极和多个垂直于阴极的栅电极设置成栅格图案。图9A和9B示出仅用于单一三极管的结构。阴极101和栅电极140沉积在同一平面上,在与阴极101交叉的部分上将栅电极140形成为拱形或桥形,以不接触阴极101。栅极或栅极孔141在与阴极101交叉的部分上穿过栅电极140形成,且在栅极孔141下CNT160设置为电子发射体。用于a-C产生和累积的非晶硅130设置在栅电极140下,以转变成栅电极140的形状。
以下,根据本发明的图9A和9B所示的制造FED的工艺将得以说明。在图10A至10E中,说明仅用于单一三极管的结构。
如图10A所示,阴极101的条形成在衬底99上。此处,阴极材料的沉积和沉积的阴极材料的构图得以进行。
如图10B所示,催化层120形成在阴极101上。此处,进行催化材料的覆盖沉积和构图,使得催化材料仅位于一部分阴极101上。
如图10C所示,非晶硅130沉积在衬底99的整个表面上,然后构图以形成暴露催化层120的第二开口部分131。第二开口部分131优选地具有矩形形状,但是可以根据情况具有其它形状。用于栅电极(未示出)的金属层(未示出)形成在非晶硅130上,且暴露催化层120的开口部分(未示出)也得以形成。
如图10D所示,高温H2和CO气体的混合物通过例如CVD装置供给,以使a-C能通过上述工艺产生并累积。结果,非晶硅130转变成具有拱顶形状。图10E显示了沿线B-B截取的图10D所示结构的剖视图。
如图10F所示,非晶硅130和栅电极通过光刻构图。然后,非晶硅130下方的a-C通过回蚀刻工序,利用例如煅烧装置或氢气或氧气等离子体去除。
在以上工序之后,如果用于形成CNT的催化层形成在阴极101顶部,且CNT得以生长,则得到具有图9A和9B所示结构的FED。此处,如果在图10E的回蚀刻工序过程中适当地控制回蚀刻的深度,使得用于产生a-C的催化层120存留,则不必单独地形成用于CNT形成的催化层。
以下,将说明采用双栅极结构或聚焦电极以实现更有效的电子发射的FED的制造方法。
如图11A所示,通过例如上述工艺的预定工艺,在衬底99上形成阴极101、栅极绝缘层110和栅电极140。具有预定直径为“d”的开口部分的例如氧化硅层171的绝缘层形成在栅电极140上。然后,用于a-C产生的催化层120形成在开口部分底部。接着,例如非晶硅130的非晶材料和第二栅电极或聚焦电极170形成在衬底99的整个表面上。此叠层结构可通过常规方法形成。
如图11B所示,第二阱172垂直形成在图11A的叠层结构上。第二阱172位于氧化硅层171的开口部分的中心,并在第二阱172的底部显露阴极101。
如图11C所示,在CVD装置中,CO+H2气体供给至第二阱172内,催化层120和CO+H2气体起反应。结果,a-C在非晶硅130下方产生并累积,且叠置在催化层120上的层变成拱顶形状。
如图11D所示,a-C通过上述的回蚀刻工艺去除,在非晶硅130下方形成拱顶形腔174。
如图11E所示,光致抗蚀剂自图11D的叠层结构上供给,以填充第二阱172和拱顶形腔174,并形成位于图11D的叠层结构顶部的用于第二栅电极170上的抬升的牺牲层180。
如图11F所示,第二阱172内的光致抗蚀剂通过光刻工艺和蚀刻工艺去除。此处,拱顶形腔174内的光致抗蚀剂未去除。
如图11G所示,用于CNT沉积的催化层150形成在第二阱172的底部上,该催化层也是阴极101的顶部。催化材料150′形成在第二栅电极170上的牺牲层180上。
如图11H所示,CNT160通过PECVD方法生长在第二阱172底部上的用于CNT沉积的催化层150上,从而获得具有所需双栅极或聚焦电极的三极管FED。
如上所述,与传统方法不同,本发明采用了一种技术,该技术允许一层或多层简单地沉积,以通过来自下层的副产物的产生和膨胀形成为所需的形状;而传统方法在起始阶段形成用于产生具有所需形状结构的目标层。根据此技术,叠层结构中的目标部分通过利用催化层的帮助而产生的副产物而改变,籍此形成自衬底抬升的浮置结构。
与根据传统方法相比,根据本发明,一种形成在相同平面上并在栅电极和阴极间具有电势差的三极管结构可以更容易地制造。在本发明中,用于膨胀层的a-Si也可以用于抵挡层。根据情况,例如阴极和栅电极的电元件通过真空间隙彼此绝缘,而不使用绝缘层,从而提高了电子发射特性。在根据本发明制造采用双栅极结构的FED的过程中,利用了自对准特性,实现了均匀性并允许简易的制造。因为CVD允许利用选择性CNT生长特性,所以FED的结构和特征可通过控制层的厚度或沉积或蚀刻过程中的生长条件来有效控制。此外,根据本发明,结构可选择性地逐孔制造,或可制造来覆盖具有像素单元的区域,使得可以取消许多传统制造工序,这与传统方法不同。本发明对开口部分的形状或尺寸没有限制,且通过控制开口部分的形状或尺寸可形成各种结构。此外,通过控制催化层的厚度或CVD的条件,可控制结构的间隙、高度或深度。通过将根据本发明立体(spatially)形成的结构应用于各种半导体制造技术,本发明可用于制造新结构,诸如MEMS。
虽然已经在附图和说明书中公开了本发明的优选实施例,但是它们仅用于说明目的,不用于限制。应当理解的是,本发明不限于以上优选实施例中说明的结构和布置,本领域技术人员可对其作形式和细节上的各种改变。

Claims (30)

1.一种形成浮置结构的方法,该方法包括:
在衬底上形成膨胀引发层(120和130),该层可以与预定反应气体反应而产生导致体积膨胀的副产物;
在该膨胀引发层(120和130)上形成用于浮置结构的目标层(140或170);
穿过该目标层(140或170)形成孔(141或172),反应气体通过该孔供给;
通过该孔(141或172)供应反应气体,使得该目标层(140或170)因膨胀引发层(120和130)与反应气体的反应所产生的副产物而自衬底部分地抬高;以及
通过该孔(141或172)去除副产物,使得目标层(140或170)自衬底抬升的部分可以完全与衬底分离,形成浮置结构。
2.如权利要求1所述的方法,其特征在于,所述膨胀引发层包括催化层(120)和接触催化层的非晶材料(130)。
3.如权利要求2所述的方法,其特征在于,所述催化层(120)包括一种金属,该金属包括选自Ni、Fe和Co构成的组中的至少一种元素。
4.如权利要求2所述的方法,其特征在于,所述非晶材料(130)是非晶硅。
5.如权利要求1所述的方法,其特征在于,所述去除副产物的步骤通过利用气体等离子体的煅烧工艺和烧结工艺中的一种来进行。
6.如权利要求1至5中的任一项所述的方法,其特征在于,所述反应气体是一氧化碳气体和氢气的混合物。
7.如权利要求6所述的方法,其特征在于,所述反应气体通过化学气相沉积方法供给。
8.一种使非晶材料自衬底抬升的方法,该方法包括:
在衬底上形成催化层(120);
在催化层(120)上形成非晶材料(103),该非晶材料(103)具有部分地暴露催化层(120)的开口部分(103′);
通过该开口部分(103′)提供包括氢气和碳氧化物气体的反应气体,使得非晶碳(104)可在非晶材料(103)和环绕开口部分(103′)的催化层(120)之间形成并积累,形成预定的碳层并迫使非晶材料(103)从衬底上抬升;以及
通过该开口部分(103′)去除该碳层,使得开口部分(103′)周围的非晶材料(103)自衬底部分地分离并浮置在衬底上方。
9.如权利要求8所述的方法,其特征在于,所述非晶材料(103)是非晶硅。
10.如权利要求8所述的方法,其特征在于,所述催化层(120)包括一种金属,该金属包括选自Ni、Fe和Co构成的组中的至少一种元素。
11.如权利要求8所述的方法,其特征在于,所述去除碳层的步骤通过利用气体等离子体的煅烧工艺和烧结工艺中的一种来进行。
12.如权利要求8至11中的任一项所述的方法,其特征在于,所述反应气体是一氧化碳气体和氢气的混合物。
13.如权利要求12所述的方法,其特征在于,所述反应气体通过化学气相沉积方法供给。
14.一种在场致发射器件中制造栅电极的方法,该栅电极具有自衬底抬升的浮置结构,该方法包括:
在衬底上形成阴极(101);
在阴极(101)顶部上形成催化金属层(120);
形成具有预定厚度的非晶材料层(130)从而覆盖该催化金属层(120);
在非晶材料层(130)的顶部上形成栅电极(140);
穿过该栅电极(140)和该非晶材料层(130)竖直地形成孔(141),以部分地暴露催化金属层(120)和阴极(101)之一的表面;
通过该孔(141)供给包括氢气和碳氧化物气体的反应气体,使得在非晶材料层(130)和该孔(141)周围的其下部叠层之间生长碳层,并迫使非晶材料层(130)从衬底上抬升;以及
通过该孔(141)去除该碳层,使得孔周围的非晶材料层(130)和栅电极(140)自衬底部分地分离,并浮置在该衬底上方。
15.如权利要求14所述的方法,其特征在于,在形成催化金属层(120)的步骤之前,还包括在阴极(101)上形成具有预定厚度的绝缘层(110)的步骤,该绝缘层(110)包括开口部分(111),该开口部分对应于该孔(141)。
16.如权利要求15所述的方法,其特征在于,该开口部分(111)与该孔(141)同轴。
17.如权利要求14所述的方法,其特征在于,所述催化金属层(120)包括一种金属,该金属包括选自Ni、Fe和Co构成的组中的至少一种元素。
18.如权利要求14所述的方法,其特征在于,所述非晶材料层(130)由非晶硅形成。
19.如权利要求14所述的方法,其特征在于,所述去除碳层的步骤通过利用气体等离子体的煅烧工艺和烧结工艺中的一种来进行。
20.如权利要求14至19中的任一项所述的方法,其特征在于,反应气体通过化学气相沉积方法供给。
21.一种在场致发射器件中制造具有自衬底抬升的浮置结构的栅电极的方法,该方法包括步骤:
在衬底(99)上形成阴极(101);
在阴极(101)上形成具有预定厚度的栅极绝缘层(110);
在栅极绝缘层(110)上形成栅电极(140);
在栅电极(140)上形成具有开口部分的上部栅极绝缘层(171)至一预定厚度;
在栅电极(140)的暴露在上部绝缘层(171)的开口部分底部处的顶部上形成催化层(120);
形成具有预定厚度的非晶材料层(130)从而覆盖该催化层(120)和上部栅极绝缘层(171);
在非晶材料层(130)上形成第二栅电极(170);
从第二栅电极(170)顶部到其紧接着的下部形成对应于该开口部分的孔(172),以暴露催化层(120)或阴极(101)的表面;
在加热衬底(99)的同时通过该孔(172)供给包括氢气和碳氧化物气体的反应气体,使得在非晶材料层(130)和该孔(172)周围的其下部叠层之间生长碳层,并迫使非晶材料层(130)从衬底(99)上抬升;以及
通过该孔(172)去除该碳层,使得孔(172)周围的非晶材料层(130)和第二栅电极(170)自衬底(99)部分地分离,并浮置在该衬底上方。
22.如权利要求21所述的方法,其特征在于,所述催化层(120)包括一种金属,该金属包括选自Ni、Fe和Co构成的组中的至少一种元素。
23.如权利要求21所述的方法,其特征在于,所述非晶材料层(130)由非晶硅形成。
24.如权利要求21所述的方法,其特征在于,所述去除碳层的步骤通过利用气体等离子体的煅烧工艺和烧结工艺中的一种来进行。
25.如权利要求21至24中的任一项所述的方法,其特征在于,所述反应气体通过化学气相沉积方法供给。
26.一种制造场致发射器件的方法,该场致发射器件包括具有浮置结构的栅电极,该方法包括:
在衬底(99)上形成阴极(101);
在阴极(101)上形成具有预定厚度的栅极绝缘层(110);
在栅极绝缘层(110)上形成栅电极(140);
在栅电极(140)上形成具有开口部分的上部栅极绝缘层(171)至一预定厚度;
在栅电极(140)的暴露在上部栅极绝缘层(171)的开口部分底部处的顶部上形成催化层(120);
形成具有预定厚度的非晶材料层(130),从而覆盖该催化层(120)和上部栅极绝缘层(171);
在非晶材料层(130)上形成第二栅电极(170);
从第二栅电极(170)顶部到其紧接着的下部形成对应于该开口部分的孔(172),以暴露催化层(120)或阴极(101)的表面;
在加热衬底(99)的同时通过该孔(172)供给包括氢气和碳氧化物气体的反应气体,使得在非晶材料层(130)和该孔(172)周围的其下部叠层之间生长碳层,并迫使非晶材料层(130)从衬底(99)上抬升;
通过该孔(172)去除该碳层,使得孔(172)周围的非晶材料层(130)和第二栅电极(170)自衬底(99)部分地分离,并浮置在该衬底上方;
将光致抗蚀剂(180)供给到该孔(172)内和第二栅电极(170)上,以用光致抗蚀剂填充该孔(172)并在第二栅电极(170)上形成具有预定厚度的光致抗蚀剂膜;
从该孔(172)中去除光致抗蚀剂(180);
在阴极(101)的暴露在孔(172)底部的顶部上形成催化材料,以形成用于沉积碳纳米管的催化层(150);
沉积碳纳米管构成材料,以在孔(172)的底部在用于沉积碳纳米管的催化层(150)上形成碳纳米管阵列(160);以及
从孔(172)周围的部分并从第二栅电极(170)去除剩余的光致抗蚀剂(180),使得包括催化材料的不必要的成分得以去除。
27.如权利要求26所述的方法,其特征在于,形成在该栅电极(140)的顶部上的所述催化层(120)包括一种金属,该金属包括选自Ni、Fe和Co构成的组中的至少一种元素。
28.如权利要求26所述的方法,其特征在于,所述非晶材料层(130)由非晶硅形成。
29.如权利要求26所述的方法,其特征在于,所述去除碳层的步骤通过利用气体等离子体的煅烧工艺和烧结工艺中的一种来进行。
30.如权利要求26至29中的任一项所述的方法,其特征在于,所述反应气体通过化学气相沉积方法供给。
CNB021445001A 2001-12-18 2002-09-30 形成衬底的浮置结构、浮置栅电极和场致发射器件的方法 Expired - Fee Related CN1276496C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR10-2001-0080907A KR100438835B1 (ko) 2001-12-18 2001-12-18 기판에서 들뜬 구조물의 형성 방법 및 이를 적용한 들뜬구조의 게이트 전극 및 fed 제조방법
KR80907/2001 2001-12-18
KR80907/01 2001-12-18

Publications (2)

Publication Number Publication Date
CN1427437A CN1427437A (zh) 2003-07-02
CN1276496C true CN1276496C (zh) 2006-09-20

Family

ID=36710001

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB021445001A Expired - Fee Related CN1276496C (zh) 2001-12-18 2002-09-30 形成衬底的浮置结构、浮置栅电极和场致发射器件的方法

Country Status (6)

Country Link
US (1) US6780663B2 (zh)
EP (1) EP1321958B1 (zh)
JP (1) JP4028796B2 (zh)
KR (1) KR100438835B1 (zh)
CN (1) CN1276496C (zh)
DE (1) DE60212792T2 (zh)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100519754B1 (ko) * 2003-01-13 2005-10-07 삼성에스디아이 주식회사 이중 게이트 구조를 가진 전계방출소자 및 그 제조방법
TWI222742B (en) * 2003-05-05 2004-10-21 Ind Tech Res Inst Fabrication and structure of carbon nanotube-gate transistor
KR100862655B1 (ko) * 2003-08-12 2008-10-10 삼성에스디아이 주식회사 탄소나노튜브 에미터를 구비하는 전계 방출 디스플레이 및그 제조 방법
KR20050062742A (ko) * 2003-12-22 2005-06-27 삼성에스디아이 주식회사 전계방출소자와, 이를 적용한 표시소자 및 그 제조방법
US7033906B2 (en) * 2004-02-02 2006-04-25 John Shi Sun Wei Airdome enclosure for components
TWI256065B (en) * 2004-04-23 2006-06-01 Teco Nanoktech Co Ltd Structure for improving quadrupole field-emission display
US7710014B2 (en) * 2005-03-31 2010-05-04 Samsung Sdi Co., Ltd. Electron emission device, electron emission display device using the same and method of manufacturing the same
TWI267104B (en) * 2005-11-14 2006-11-21 Tatung Co Illumination module of field emission device
KR20080082338A (ko) * 2007-03-08 2008-09-11 삼성에스디아이 주식회사 전자 방출 소자, 이를 구비한 전자 방출 디스플레이 장치및 이의 제조방법
JP5004241B2 (ja) * 2008-04-10 2012-08-22 独立行政法人産業技術総合研究所 電界放出素子用エミッタの作製方法
JP5293352B2 (ja) * 2009-04-02 2013-09-18 凸版印刷株式会社 三極構造型の電界電子放出型ランプの製造方法
JP5424098B2 (ja) * 2009-06-24 2014-02-26 独立行政法人産業技術総合研究所 電子放出体およびx線放射装置
US8629427B2 (en) * 2011-04-29 2014-01-14 Texas A&M University Topological insulator-based field-effect transistor
CN102683205B (zh) * 2012-05-04 2015-12-02 上海华力微电子有限公司 制作半导体内建应力纳米线以及半导体器件的方法
CN102683204B (zh) * 2012-05-04 2016-05-25 上海华力微电子有限公司 应变硅纳米线nmosfet的制备方法
CN102683214B (zh) * 2012-05-04 2015-07-29 上海华力微电子有限公司 应变硅纳米线nmosfet的制备方法
CN102683177B (zh) * 2012-05-04 2015-07-08 上海华力微电子有限公司 一种制作半导体内建应力纳米线的方法
US10431675B1 (en) * 2015-01-20 2019-10-01 United States Of America As Represented By The Secretary Of The Air Force Single walled carbon nanotube triode
TW202230417A (zh) * 2020-09-30 2022-08-01 美商Ncx公司 場發射陰極裝置及形成場發射陰極裝置之方法
JP2023146756A (ja) * 2022-03-29 2023-10-12 東京エレクトロン株式会社 基板処理方法、及び基板処理装置

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5358909A (en) * 1991-02-27 1994-10-25 Nippon Steel Corporation Method of manufacturing field-emitter
US5543346A (en) * 1993-08-31 1996-08-06 Hyundai Electronics Industries Co., Ltd. Method of fabricating a dynamic random access memory stacked capacitor
JP3295864B2 (ja) * 1993-09-28 2002-06-24 富士通株式会社 電界放出陰極とその製造方法
US5438015A (en) * 1994-05-11 1995-08-01 United Microelectronics Corp. Silicon-on-insulator technique with buried gap
KR100201553B1 (ko) * 1995-09-25 1999-06-15 하제준 Mosfet를 일체화한 전계방출 어레이의 구조 및 그 제조 방법
US5872422A (en) * 1995-12-20 1999-02-16 Advanced Technology Materials, Inc. Carbon fiber-based field emission devices
JPH09190764A (ja) * 1996-01-08 1997-07-22 Yamaha Corp 電界放射型素子の製造方法
US5727977A (en) * 1996-03-04 1998-03-17 Motorola, Inc. Process for manufacturing a field-emission device
KR100237178B1 (ko) * 1996-09-02 2000-01-15 정선종 전계방출 소자 제조방법
KR100260260B1 (ko) * 1997-11-29 2000-07-01 김영남 전계방출 표시소자의 제조방법
JPH11317150A (ja) * 1998-05-01 1999-11-16 Sharp Corp 電界放出デバイス及びその製造方法
US6395618B2 (en) * 1998-07-10 2002-05-28 Stmicroelectronics S.R.L. Method for manufacturing integrated structures including removing a sacrificial region
US6137213A (en) * 1998-10-21 2000-10-24 Motorola, Inc. Field emission device having a vacuum bridge focusing structure and method
JP2000182512A (ja) * 1998-12-14 2000-06-30 Yamaha Corp 電界放射型素子及びその製造方法
US6235638B1 (en) * 1999-02-16 2001-05-22 Micron Technology, Inc. Simplified etching technique for producing multiple undercut profiles
KR20010003752A (ko) * 1999-06-25 2001-01-15 김영환 전계방출 표시소자의 제조방법
JP2001234163A (ja) * 2000-02-25 2001-08-28 Sony Corp 発光性結晶粒子、発光性結晶粒子組成物、表示用パネル及び平面型表示装置

Also Published As

Publication number Publication date
US20030113450A1 (en) 2003-06-19
KR20030050476A (ko) 2003-06-25
KR100438835B1 (ko) 2004-07-05
EP1321958A1 (en) 2003-06-25
US6780663B2 (en) 2004-08-24
JP2003229046A (ja) 2003-08-15
CN1427437A (zh) 2003-07-02
EP1321958B1 (en) 2006-06-28
DE60212792T2 (de) 2007-06-28
DE60212792D1 (de) 2006-08-10
JP4028796B2 (ja) 2007-12-26

Similar Documents

Publication Publication Date Title
CN1276496C (zh) 形成衬底的浮置结构、浮置栅电极和场致发射器件的方法
JP5698982B2 (ja) 照明ランプ及びナノ炭素材料複合基板とその製造方法
US20050188444A1 (en) Method of horizontally growing carbon nanotubes and device having the same
CN1277456A (zh) 使用碳纳米管的白光源及其制造方法
CN1767122A (zh) 碳纳米管发射器及利用其的场发射器件及它们的制造方法
KR20080059890A (ko) 탄소나노튜브 전계방출 에미터 및 그 제조방법
US20130249382A1 (en) Field emission display and fabrication method thereof
CN100477060C (zh) 阴极基板及其制造方法
WO2017209929A1 (en) Memory circuitry comprising a vertical string of memory cells and a conductive via and method used in forming a vertical string of memory cells and a conductive via
CN101494144B (zh) 一种带栅极的纳米线冷阴极电子源阵列的结构及其制作
CN110211961B (zh) 一种长纳米管3d nand存储器及其制备方法
JP5228986B2 (ja) ナノ炭素材料複合基板製造方法
CN112599418B (zh) 一种三维折线纳米线阵列垂直场效应晶体管的制备方法
CN104091743B (zh) 一种自对准栅极结构纳米线冷阴极电子源阵列的制作方法及其结构
US20080164611A1 (en) Method for making an integrated circuit having a via hole
CN105428185B (zh) 一种准集成栅控碳纳米管/纳米线场发射阴极的制作方法
KR101150446B1 (ko) 수직 정렬된 탄소나노튜브의 제조방법
JP3638264B2 (ja) 冷陰極装置の作製方法及び冷陰極装置並びにそれを用いた表示装置
US20070200478A1 (en) Field Emission Device
JP5135711B2 (ja) 電子装置及びその製造方法
US10658144B2 (en) Shadowed grid structures for electrodes in vacuum electronics
RU2656150C1 (ru) Полевой эмиссионный элемент и способ его изготовления
KR100486613B1 (ko) 탄소나노튜브를 이용한 전자빔 소스 모듈 및 그 제조 방법
KR101945528B1 (ko) 고해상도 전자방출소자의 제조방법 및 그 전자방출소자
JP4371976B2 (ja) 電界電子放出装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20060920

Termination date: 20120930