CN1225843C - 发射机中的同相和正交发送支路的校准 - Google Patents
发射机中的同相和正交发送支路的校准 Download PDFInfo
- Publication number
- CN1225843C CN1225843C CNB028003349A CN02800334A CN1225843C CN 1225843 C CN1225843 C CN 1225843C CN B028003349 A CNB028003349 A CN B028003349A CN 02800334 A CN02800334 A CN 02800334A CN 1225843 C CN1225843 C CN 1225843C
- Authority
- CN
- China
- Prior art keywords
- signal
- transmitter
- calibrating
- quadrature
- signals
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000006243 chemical reaction Methods 0.000 claims abstract description 31
- 238000000034 method Methods 0.000 claims abstract description 15
- 238000001514 detection method Methods 0.000 claims description 15
- 230000008878 coupling Effects 0.000 claims description 5
- 238000010168 coupling process Methods 0.000 claims description 5
- 238000005859 coupling reaction Methods 0.000 claims description 5
- 230000004048 modification Effects 0.000 claims description 5
- 238000012986 modification Methods 0.000 claims description 5
- 238000003780 insertion Methods 0.000 claims 4
- 230000037431 insertion Effects 0.000 claims 4
- 238000012423 maintenance Methods 0.000 claims 1
- 230000005540 biological transmission Effects 0.000 abstract description 2
- 238000012937 correction Methods 0.000 description 6
- 238000010586 diagram Methods 0.000 description 4
- 230000005012 migration Effects 0.000 description 4
- 238000013508 migration Methods 0.000 description 4
- 238000012545 processing Methods 0.000 description 4
- 230000010355 oscillation Effects 0.000 description 3
- 239000003990 capacitor Substances 0.000 description 2
- 230000007246 mechanism Effects 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000001351 cycling effect Effects 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 230000005764 inhibitory process Effects 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000001846 repelling effect Effects 0.000 description 1
- 230000003252 repetitive effect Effects 0.000 description 1
- 230000005236 sound signal Effects 0.000 description 1
- 238000003786 synthesis reaction Methods 0.000 description 1
- 238000011144 upstream manufacturing Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/02—Transmitters
- H04B1/04—Circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03C—MODULATION
- H03C3/00—Angle modulation
- H03C3/38—Angle modulation by converting amplitude modulation to angle modulation
- H03C3/40—Angle modulation by converting amplitude modulation to angle modulation using two signal paths the outputs of which have a predetermined phase difference and at least one output being amplitude-modulated
- H03C3/406—Angle modulation by converting amplitude modulation to angle modulation using two signal paths the outputs of which have a predetermined phase difference and at least one output being amplitude-modulated using a feedback loop containing mixers or demodulators
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D7/00—Transference of modulation from one carrier to another, e.g. frequency-changing
- H03D7/16—Multiple-frequency-changing
- H03D7/165—Multiple-frequency-changing at least two frequency changers being located in different paths, e.g. in two paths with carriers in quadrature
- H03D7/166—Multiple-frequency-changing at least two frequency changers being located in different paths, e.g. in two paths with carriers in quadrature using two or more quadrature frequency translation stages
- H03D7/168—Multiple-frequency-changing at least two frequency changers being located in different paths, e.g. in two paths with carriers in quadrature using two or more quadrature frequency translation stages using a feedback loop containing mixers or demodulators
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/30—Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters
- H03F1/303—Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters using a switching device
- H03F1/304—Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters using a switching device and using digital means
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45479—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
- H03F3/45928—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit
- H03F3/45968—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit by offset reduction
- H03F3/45973—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit by offset reduction by using a feedback circuit
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/0014—Carrier regulation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/0014—Carrier regulation
- H04L2027/0016—Stabilisation of local oscillators
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/0014—Carrier regulation
- H04L2027/0018—Arrangements at the transmitter end
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
- Transmitters (AREA)
Abstract
一种正交发射机的校准方法,将第一校准信号插入到正交发射机的同相发射支路中,将第二校准信号插入到正交发射机的正交发射支路中。第一和第二校准信号在发射机执行上变频之前进行插入,且其是由第一和第二数字信号所产生的。检测器检测上变频的信号。数字化检测后的上变频信号。当至少修改所述第一和第二数字信号各自的最高有效位比特时,通过交替地确定第一和第二校准信号,使同相和正交发射支路得到校准,根据所述修改至少最高有效位比特保持校准位的值与数字化后的检测的上变频信号的最小值相对应。
Description
技术领域
本发明涉及正交发射机或收发机中的同相和正交支路的校准,该发射机或收发机基于零中频或低中频的结构。该发射机或收发机是基于称为IEEE 802.11a或IEEE802.11b的标准设计的,可以是蜂窝电话,也可以是其它任何适合的无线频率设备。
背景技术
基于零中频(Intermediate Frequency)或低中频的发射机或收发机的结构在本领域是公知的。该发射机具有同相和正交的发射支路,以及上变频基带信号到无线频率信号的上变频器,典型的是一对正交混频器。所述的零中频或低中频接收机通常是通过芯片上的集成电路所实现的。由于在接收机的芯片上不同的元件采取的不对称的布局,比如传送滤波器或其他元件偏离中心位置的结构,会产生不匹配。这样的不匹配会在上变频之前于发射支路中产生直流偏移,因而在上变频信号中的不不希望的本振(LO)成分。所述不希望的本振(LO)成分,也就是LO——馈通,可能是一种这样的恶劣特性,导致依靠元件和IC-处理扩展,也不能满足用户的需要。
发明概述
本发明的目的旨是提供一种有效的和最佳的校准正交发射机方法。
根据本发明,提供一种校准正交发射机的方法,所述方法包括:
插入第一校准信号到所述正交发射机的同相传输支路中;
插入第二校准信号到所述正交发射机的正交发射支路,所述第一和第二校准信号在所述发射机执行上变频之前进行插入,并且其分别是由第一和第二数字信号所产生的;
检测上变频的信号;
数字化所述检测的上变频信号;和
当至少修改所述第一和第二数字信号各自的最高有效位比特时,通过交替地确定第一和第二校准信号,使同相和正交发射支路得到校准(19),根据所述修改至少最高有效位比特保持校准位的值与数字化后的检测的上变频信号的最小值相对应。
本发明基于首先和快速地去除重大错误的理解,例如在同相和正交发射支路主要方面的DC偏移错误,因此避免不必要的重复的校正循环。
优选和先进的方案为交互发射支路校正方案,如应用于产生校准信号的数字信号的最高有效位,也可以连续地应用于数字信号的次有效位。
为了检测是否能得到更好的校准结果,尝试使用检测的校正信号的邻近值,并且将这样检测的最好结果作为最终校正信号。
在低中频发射机结构的情况中,信号音频校正信号输入至发射机,在检测器前安排一个滤波器用以滤波输出上变频音频信号和抑制本振信号。
附图简要说明
图1是本发明的正交发射机结构图。
图2是RF峰值检测器电路图。
图3是发射机的部分结构图,说明了使用滤波器和RF峰值检测器的检测。
图4是图解本发明的第一流程图。
图5是图解本发明的第二流程图。
图6是图解本发明的第三流程图。
在所有图中相同的部分使用相同的附图标记。
实施例的详述
图1是本发明正交发射机1的结构图。发射机1包含基带电路或芯片2,通过数/模转换器(DAC)3和4各自的基带发射信号TX1和TXQ进入同相发射支路和正交发射支路。同相支路包含一个低通发射滤波器7、放大器8、插入器(injector)或加入器9以及混频器10。正交支路包含低通发射滤器11、放大器12、插入器或加入器13以及混频器14。混频器10和14的输出信号混合并提供给功率放大器15。本振电路或合成器16包括一个正交发射支路的90°相位转换器,提供本振信号给上变频基带发射信号。在零中频发射结构的情况下,不存在发射基带信号时执行发射校正信号。在低中频发射机结构的情况下,一起执行发射校正信号同基带语音信号。发射机可以包括在一个进一步具有接收机的收发机中。在给出的例子中,设置两个正交混频器10和14以提供上变频基带信号。其它合适的正交发射机的结构也是适用的,包括显示多重上变频阶段的发射机结构。插入器9和13适宜耦合在模数转换器3和4上。可选的是,插入器9和13可以被配置在同相和正交发射支路的更上游,在混频器10和14之前。
出于校准的目的,发射机1还包括一个RF检测器17,在混频器10和14的输出处检测RF信号;一个模数转换器18使检测上变频信号数字化;一个状态机19执行校准算法;以及数模转换器20和21,分别向插入器9和13提供校准信号。状态机19可以以综合逻辑实现。该综合逻辑是由硬件描述语言编码提供的综合工具所生成的门电平网络列表产生的。硬件描述语言编码包括校准算法。可选的是,状态机19可以至少在处理器上部分地执行,或者是作为可编程逻辑或其它合适的手段来执行校准算法。状态机19分别为数模转换器20和21提供的数字信号DS1和DS2中产生校准信号。使用综合逻辑的状态机19的实施方式对极高频实现十分有用,例如,2.4GHZ或甚至5.0GHZ或以上的频率。应用处理器的状态机19的实施方式也可以使用在实质上较低的频率发射机。例如,RF检测器17的输出电压范围是0-2V。数模转换器20和21。例如5比特变频器,提供输出电流的范围为-20μA到+20μA,也就是正的或负的输出。可选的是,数模转换器输出电流的范围为0μA到+40μA,也就是说,只是正的输出电流。也可以接受其它字长或输出电流。通过的校准信号大体上是DC偏移补偿信号,但是由于校准的反馈环作用,其同时也补偿其它的不匹配。
图2是检测上变频信号的RF峰值检测器30的电路图。RF峰值检测器耦合在本地振荡器16的储能电路上,储能电路包括感应器31、32和电容器33。RF峰值检测器30包括AC耦合的晶体管34和35的平衡对的第一阶段,通过电容36和37到储能电路。平衡对耦合到另一个平衡对晶体管38和39上,在其尾部晶体管40向电容器41提供一个双校准信号,这样就为RF检测器30提供了平滑的双校准输出信号。使用关系式CV=If进行计算,C为电容,V为电压,I为电流,f是一个高频率,例如2.4GHZ,电容的值是可选择的,从而I为一个非常低的电流值。
图3是发射机使用滤波器22和RF峰值检测器17进行检测的部分结构图。滤波器22过滤信号以进行检测,并且抑制本地振荡信号。在本实施方案中,发射机具有低中频结构。
在零中频和低中频发射机的结构中,校准最终达到最小的检测器输出信号。在校准处理中,判别三个主要功能,确定偏移标识,确定偏移补偿信号的数量以及检测邻近的偏移值以获得较好的结果。
图4是本发明的第一流程图,示出了确定偏移标识。例如在同相发射支路(Offset-I)上,在模块50中,任何一个偏移信号的标识,数字信号DS1和DS2被设置为负的标识值。Offset-I还给出校准起始值。可选的是,标识的设定也可以首先在正交发射支路中进行。此外,读取检测器的输出,并且在其数字化之后存储到门逻辑的存储单元中。所述的存储单元典型的是由一个耦合触发器构成的。随后,在模块51中,Offset-I被设置为正的标识值和校准起始值,检测输出被再次读取。在模块52中,检测最后读取的峰值检测输出是否大于在先存储的峰值检测输出。如果是,在模块53,Offset-I的标识被重新设置成一个负的标识值。对Offset-Q同样重复以上处理过程,或者首先从Offset-Q开始,然后是Offset-I。
图5是本发明的第二流程图,示出了确定偏移补偿信号的数量。在模块60处存储当前读出的检测输出。而后,在模块61,转化Offset-I的最高有效位比特(MSB),在模块62,检测输出被再次读出。在块63,检测最后读取的峰值检测输出是否大于在先存储的峰值检测输出。如果是,在模块64,Offset-I的最高有效位比特根据其原始值被重置,也就是转换之前的值。对Offset-Q同样重复以上处理过程。该处理可替代为从Offset-Q开始,而后Offset-I。优选的方式为,以上处理在Offset-I和Offset-Q的次有效位上连续地重复,比特MSB-1直到LSB(最低有效位比特),从而,每个比特在发射机的I-支路和Q-支路之间交替。
根据以上描述,因而本发明通常的特征在于每个校准步骤在发射机的I-信道和Q-信道之间进行交替。这种方法非常具有时间效率,因为其避免了不必要的重复校准步骤。进一步,查找-比较机制使得其应用比特切换来找寻所其适宜的。该执行过程是紧凑且有保证的,整个查找范围覆盖了偏移补偿所需要的范围。
次最佳方案可以为在至少所描述的比特转换机制对MSB进行应用的时候,应用设置数字信号DS1和DS2,使得去除较大的偏移错误。举例说明该次最佳方案:
a.首先是所有I-信道的比特,然后是所有Q-信道的比特。
b.交替I-信道和Q-信道的MSB,然后I-信道所有的进-步比特,Q-信道所有的进一步比特。
c.交替I-信道和Q-信道中MSB和MSB-1,然后I-信道所有的进一步比特,Q-信道所有的进一步比特。
在没有交替请求的位置,仍然需要校准的重复循环。
图6是本发明的第三流程图,检测邻近的偏移值以获得较好的结果。在模块70,存储当前的检测输出。在模块71,Offset-I设置为Offset-I减一。在模块72,再次读取检测输出。在模块73,检测最后读取的检测输出是否大于在先存储的检测输出。如果是,在模块74,Offset-I设置为Offset-I减二。而后,在模块76,检测最后读取的检测输出是否大于在先存储的检测输出。如果是,在模块77,Offset-I被设置为其原始的值,也就是其在邻近检测之前的值。对Offset-Q同样重复以上处理过程。
根据前述的观点,本领域的普通技术人员可以显而易见地在本发明以下的从属权利要求中所定义的以及不限制在本发明所提供实例的精髓和范围内作出各种修改。单词“包括”并不排斥存在的权利要求中所列举的另外的单元或步骤。
Claims (11)
1.一种校准正交发射机的方法,该方法包括:
将第一校准信号插入到所述正交发射机的同相发射支路中;
将第二校准信号插入到所述正交发射机的正交发射支路中,所述第一和第二校准信号在所述发射机中执行上变频之前进行插入,并且其通过各自的第一和第二数字信号产生;
检测上变频的信号;
数字化所述检测后的上变频信号;和
当至少修改所述第一和第二数字信号的各自的最高有效位和至少一个其他的位的值时,通过交替地确定所述第一和第二校准信号,使所述同相和正交发射支路得到校准,在所述修改所述至少最高有效位时,保持与所述数字化后的检测到的上变频信号的最小值相对应的校准位的值。
2.如权利要求1所述的方法,其中通过对所述第一和第二数字信号中次有效位设置重复所述交替地确定所述第一和第二校准信号,进一步校准所述同相和正交发射支路,从而同时按照有效位连续地变更所述次有效位的设置,连续地保持与所述数字化后的检测到的上变频信号的最小值相对应的校准位的值。
3.权利要求1所述的方法,其中通过所述交替确定之后首先确定I-信道的所有的进一步比特,然后确定Q-信道的所有的进一步比特,进一步校准所述同相和正交发射支路。
4.权利要求1所述的方法,其中通过分别设置所述第一和第二数字信号为起始值和相应的第一和第二标识值,首先确定所述第一和第二数字信号各自的标识,并且保持所述标识值,针对该值所述数字化后的检测到的上变频信号是最小的。
5.如权利要求1所述的方法,其中通过检测所述第一和第二数字信号的邻近值,进一步校准所述同相和正交发射支路,看其是否比初始找到的最佳校准更好,从而抑制所述初始确定的第一和第二数字信号的第一和第二数字的值,和所述的第一和第二数字信号的邻近数字值,所述数字化后的检测到的上变频信号对于所述数字值是最小的。
6.一个发射机,包括:
一个同相发射支路,其具有第一混频装置(10)和用来在所述第一混频装置(10)的输入端插入第一校准信号的第一插入装置(9);
一个正交发射支路,其具有第二混频装置(14)和用来在所述第二混频装置(14)的输入端插入第二校准信号的第二插入装置(13),所述第一和第二混频装置(10,14)被配置成使基带发送信号上变频为上变频信号,以及所述第一和第二校准信号分别由第一和第二数字信号生成;
用来检测上变频信号的检测装置(17);
用来数字化所述检测后的上变频信号的数字化装置(18);和
当至少修改所述第一和第二数字信号各自的最高有效位时,用来通过交替地确定所述第一和第二校准信号,使同相和正交发射支路得到校准的状态机装置(19),当所述修改所述至少最高有效位时,保持与所述数字化后的检测到的上变频信号的最小值相对应的校准位的值。
7.如权利要求6所述的发射机,进一步包括第一数模转换装置(20)和第二数模转换装置(21),所述第一和第二数模转换装置(20,21)被耦合到所述状态机装置(19)和所述第一和第二插入装置(9,13)之间,并且所述第一和第二数模转换装置(20,21)被配置为产生所述第一和第二校准信号。
8.如权利要求6所述的发射机,其中所述检测装置(17)是一个射频检测器,该检测器AC耦合在所述同相和正交发射支路上,并且产生平滑的全波整流过的检测器输出信号。
9.如权利要求6所述的发射机,所述的发射机为零中频发射机,且所述的校准在没有所述基带发射信号时执行。
10.如权利要求6所述的发射机,所述发射机为低中频发射机,进一步包括一个滤波器(40),该滤波器接收所述上变频信号并且向所述检测装置(17)提供滤波后的信号,所述的校准在所述基带信号为单频音信号时执行,所述滤波器被配置为通过所述单频音信号的上变频复制信号,并且抑制提供给所述第一和第二混频装置(10,14)的本地振荡信号。
11.一个具有发射机的收发机,所述的发射机包括:
一个同相发射支路,其具有第一混频装置(10)和用来在所述第一混频装置(10)的输入端插入第一校准信号的第一插入装置(9);
一个正交发射支路,其具有第二混频装置(14)和用来在所述第二混频装置(14)的输入端插入第二校准信号的第二插入装置(13),所述第一和第二混频装置(10,14)被配置成使基带发送信号上变频为上变频信号,以及所述第一和第二校准信号分别由第一和第二数字信号生成;
用来检测上变频信号的检测装置(17);
用来数字化所述检测后的上变频信号的数字化装置(18);和
当至少修改所述第一和第二数字信号各自的最高有效位比特时,用来通过交替地确定所述第一和第二校准信号,使所述同相和正交发射支路得到校准的状态机装置(19),在所述修改所述至少最高有效位时,保持与所述数字化后的检测到的上变频信号的最小值相对应的校准位的值。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US09/792,148 | 2001-02-21 | ||
US09/792,148 US6704551B2 (en) | 2001-02-21 | 2001-02-21 | Calibration of in-phase and quadrature transmit branches of a transmitter |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1457555A CN1457555A (zh) | 2003-11-19 |
CN1225843C true CN1225843C (zh) | 2005-11-02 |
Family
ID=25155946
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB028003349A Expired - Fee Related CN1225843C (zh) | 2001-02-21 | 2002-02-08 | 发射机中的同相和正交发送支路的校准 |
Country Status (6)
Country | Link |
---|---|
US (1) | US6704551B2 (zh) |
EP (1) | EP1364468A2 (zh) |
JP (1) | JP2004519888A (zh) |
KR (1) | KR20030003258A (zh) |
CN (1) | CN1225843C (zh) |
WO (1) | WO2002067441A2 (zh) |
Families Citing this family (33)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE10036889C1 (de) * | 2000-07-28 | 2002-04-18 | Infineon Technologies Ag | Verfahren und Einrichtung zur Bestimmung eines in einem differentiellen Sendesignalabschnitt eines Funkgerätes auftretenden Offsetwerts |
KR100446540B1 (ko) * | 2001-04-16 | 2004-09-01 | 삼성전자주식회사 | 데이터 통신용 송신기 |
KR100429329B1 (ko) * | 2002-01-25 | 2004-04-29 | 인티그런트 테크놀로지즈(주) | 부정합 보상에 의해 스퓨리어스 신호가 제거된 믹서 회로 |
US7460614B2 (en) * | 2003-06-25 | 2008-12-02 | Interdigital Technology Corporation | Method and system for adjusting the amplitude and phase characteristics of real and imaginary signal components of complex signals processed by an analog radio transmitter |
EP1615335B1 (en) * | 2004-07-08 | 2007-10-31 | Alcatel Lucent | Coupling arrangement for RF-based differential signal transmission |
WO2006064435A1 (en) * | 2004-12-16 | 2006-06-22 | Philips Intellectual Property & Standards Gmbh | Calibrating amplitude and phase imbalance and dc offset of an analog i /q modulator in a high-frequency transmitter |
KR100756041B1 (ko) * | 2005-06-27 | 2007-09-07 | 삼성전자주식회사 | 믹서를 이용한 도허티 증폭장치 및 송신기 |
US7203614B2 (en) * | 2005-07-29 | 2007-04-10 | Mediatek Inc. | Method and calibration system for IQ DC offset and imbalance calibration by utilizing analytic formulas to quickly determined desired compensation values |
US7657236B2 (en) * | 2005-08-16 | 2010-02-02 | Broadcom Corporation | Transmitter having reduced local oscillator (LO) leakage by determining direct LO coupling and baseband DC offset |
US7893787B2 (en) * | 2005-08-19 | 2011-02-22 | Nec Corporation | DC offset cancellation circuit for modulator using 1-bit signal conversion |
US7440732B2 (en) * | 2005-08-26 | 2008-10-21 | Broadcom Corporation | Apparatus and method of local oscillator leakage cancellation |
EP1952530A1 (en) * | 2005-11-18 | 2008-08-06 | Koninklijke Philips Electronics N.V. | Polar modulation apparatus and method with common-mode control |
KR100705504B1 (ko) * | 2005-12-09 | 2007-04-09 | 한국전자통신연구원 | 직교 주파수 분할 다중화 시스템에서 기지국 스마트 안테나무선 송신 장치의 캘리브레이션 장치 및 방법 |
US7835467B2 (en) * | 2006-01-05 | 2010-11-16 | Qualcomm, Incorporated | DC offset correction for high gain complex filter |
JP4758781B2 (ja) * | 2006-01-31 | 2011-08-31 | 富士通株式会社 | Dcオフセット補正装置及びその方法 |
US8478222B2 (en) * | 2007-01-05 | 2013-07-02 | Qualcomm Incorporated | I/Q calibration for walking-IF architectures |
US7941106B2 (en) | 2007-05-10 | 2011-05-10 | Skyworks Solutions, Inc. | Systems and methods for controlling local oscillator feed-through |
US7953379B2 (en) * | 2008-02-29 | 2011-05-31 | Stmicroelectronics, S.R.L. | Method and system for calibrating quadrature modulators |
US7925228B2 (en) * | 2008-02-29 | 2011-04-12 | Stmicroelectronics, S.R.L. | Method and system for calibrating quadrature modulators |
TWI358910B (en) * | 2008-03-25 | 2012-02-21 | Mstar Semiconductor Inc | Circuit and method of calibrating direct current o |
US8315578B2 (en) * | 2008-07-15 | 2012-11-20 | Research In Motion Limited | Mobile wireless communications device with separate in-phase and quadrature power amplification |
EP2148486A1 (fr) * | 2008-07-25 | 2010-01-27 | STMicroelectronics N.V. | Procédé et système de traitement des imperfections d'une chaîne de transmission radiofréquence et appareil de communication incorporant une telle chaîne de transmission. |
KR20110024236A (ko) * | 2009-09-01 | 2011-03-09 | 삼성전자주식회사 | 위상 보정 방법, 위상 보정 회로, 및 이를 포함하는 신호 처리 장치 |
CN101815056B (zh) * | 2010-03-05 | 2012-09-05 | 华为技术有限公司 | 无线通信接收机中基带信号的iq不平衡校准方法及设备 |
US8711905B2 (en) * | 2010-05-27 | 2014-04-29 | Intel Corporation | Calibration of quadrature imbalances using wideband signals |
US9118285B2 (en) | 2011-03-18 | 2015-08-25 | St-Ericsson Sa | Compensation of a transmitter distortion |
US9112748B2 (en) * | 2012-02-13 | 2015-08-18 | Qualcomm Incorporated | Reduction of small spurs in transmitters |
TWI466506B (zh) | 2012-02-22 | 2014-12-21 | Realtek Semiconductor Corp | 用以補償傳送器/接收器中同相訊號與正交訊號不匹配的方法 |
US9100078B2 (en) * | 2012-04-10 | 2015-08-04 | Mediatek Inc. | RF receiver and digitally-assisted calibration method applicable thereto |
US8913694B2 (en) * | 2012-12-05 | 2014-12-16 | Mstar Semiconductor, Inc. | Fast LO leakage calibration of direct up-conversion transmitters using three measurements |
DE102016009197B3 (de) * | 2016-04-26 | 2017-07-27 | Diehl Metering Systems Gmbh | Verfahren und Einrichtung zu bidirektionaler Kommunikation zwischen Messgeräten und Datensammler |
US11012104B2 (en) | 2017-03-03 | 2021-05-18 | Analog Devices, Inc. | Apparatus and methods for calibrating radio frequency transmitters to compensate for common mode local oscillator leakage |
US10135472B1 (en) | 2017-08-29 | 2018-11-20 | Analog Devices Global | Apparatus and methods for compensating radio frequency transmitters for local oscillator leakage |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0758791A (ja) * | 1993-08-10 | 1995-03-03 | Nec Corp | キャリアリーク低減回路 |
JPH0818612A (ja) * | 1994-06-27 | 1996-01-19 | Mitsubishi Electric Corp | 直交変調装置 |
GB9521769D0 (en) * | 1995-10-24 | 1996-01-03 | Philips Electronics Nv | Transmitter |
US6058291A (en) * | 1997-12-03 | 2000-05-02 | 3Com Corporation | Methods and apparatus for carrier suppression in a radio modulator |
US6265949B1 (en) * | 1999-12-22 | 2001-07-24 | Lg Information & Communications, Ltd. | Phase compensation apparatus and method for a digital modulator |
US6421398B1 (en) * | 2000-01-28 | 2002-07-16 | Alcatel Canada Inc. | Modulation system having on-line IQ calibration |
US6421397B1 (en) * | 2000-01-28 | 2002-07-16 | Alcatel Canada Inc. | Modulation system having on-line IQ calibration |
US6625424B1 (en) * | 2000-03-21 | 2003-09-23 | Koninklijke Philips Electronics N.V. | Autocalibration of a transceiver through nulling of a DC-voltage in a receiver and injecting of DC-signals in a transmitter |
US6771709B2 (en) * | 2001-10-16 | 2004-08-03 | Her Majesty The Queen In Right Of Canada, As Represented By The Minister Of Industry | System and method for direct transmitter self-calibration |
-
2001
- 2001-02-21 US US09/792,148 patent/US6704551B2/en not_active Expired - Fee Related
-
2002
- 2002-02-08 KR KR1020027013964A patent/KR20030003258A/ko not_active Application Discontinuation
- 2002-02-08 JP JP2002566852A patent/JP2004519888A/ja not_active Withdrawn
- 2002-02-08 WO PCT/IB2002/000402 patent/WO2002067441A2/en not_active Application Discontinuation
- 2002-02-08 EP EP02716272A patent/EP1364468A2/en not_active Withdrawn
- 2002-02-08 CN CNB028003349A patent/CN1225843C/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2004519888A (ja) | 2004-07-02 |
CN1457555A (zh) | 2003-11-19 |
WO2002067441A2 (en) | 2002-08-29 |
EP1364468A2 (en) | 2003-11-26 |
KR20030003258A (ko) | 2003-01-09 |
WO2002067441A3 (en) | 2003-06-05 |
US6704551B2 (en) | 2004-03-09 |
US20020115416A1 (en) | 2002-08-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1225843C (zh) | 发射机中的同相和正交发送支路的校准 | |
KR100373791B1 (ko) | 다운컨버팅디지타이저,다운컨버팅및디지털화방법 | |
CN101061639A (zh) | 包含控制匹配级的设备 | |
EP2905902B1 (en) | Arbitrary Phase Trajectory Frequency Synthesizer | |
Weldon et al. | A 1.75-GHz highly integrated narrow-band CMOS transmitter with harmonic-rejection mixers | |
CN106209093B (zh) | 一种全数字小数分频锁相环结构 | |
US7127217B2 (en) | On-chip calibration signal generation for tunable filters for RF communications and associated methods | |
US6448911B1 (en) | Circuits and methods for linearizing capacitor calibration and systems using the same | |
JP4691035B2 (ja) | フェーズロックループ帯域幅校正回路及びその方法 | |
CN1123124C (zh) | 数字通信装置及混频器 | |
US20110059704A1 (en) | Transmitter and semiconductor integrated circuit available for it | |
TW201006120A (en) | Dynamic calibration techniques for digitally controlled oscillator | |
US6317064B1 (en) | DC offset correction adaptable to multiple requirements | |
US20120249195A1 (en) | Clock generating apparatus and frequency calibrating method of the clock generating apparatus | |
US7629906B2 (en) | Circuit and method for calibrating direct current offset | |
US20090088094A1 (en) | Transmitter capable of reducing local oscillation leakage and in-phase/quadrature-phase (i/q) mismatch and adjusting methods thereof | |
CN101909025B (zh) | 实现本振抑制校准的方法、装置及系统 | |
CN1992688A (zh) | 一种无线收发器系统中i/q幅度不平衡调整方法 | |
KR20000071434A (ko) | 데이터 라디오의 필터-버퍼 베이스밴드 경로에서 dc오프셋의 연속적인 근사 보정장치 및 방법 | |
CN1433592A (zh) | 高速时分复用分组数据传输中的解调方法和设备 | |
US7095801B1 (en) | Phase adjustable polyphase filters | |
Rofougaran et al. | A 900 MHz CMOS frequency-hopped spread-spectrum RF transmitter IC | |
JP2010016591A (ja) | 半導体集積回路 | |
CN1707962A (zh) | 直接变频德尔塔-西格玛接收机 | |
CN113691264B (zh) | 一种针对qam调制的片上集成实时校准网络 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C19 | Lapse of patent right due to non-payment of the annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |