CN1173023A - 升压电路和驱动该电路的方法 - Google Patents

升压电路和驱动该电路的方法 Download PDF

Info

Publication number
CN1173023A
CN1173023A CN97105546A CN97105546A CN1173023A CN 1173023 A CN1173023 A CN 1173023A CN 97105546 A CN97105546 A CN 97105546A CN 97105546 A CN97105546 A CN 97105546A CN 1173023 A CN1173023 A CN 1173023A
Authority
CN
China
Prior art keywords
current potential
electrode
capacitor
circuit
control signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN97105546A
Other languages
English (en)
Inventor
松下裕一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Oki Electric Industry Co Ltd
Original Assignee
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oki Electric Industry Co Ltd filed Critical Oki Electric Industry Co Ltd
Publication of CN1173023A publication Critical patent/CN1173023A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/06Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider
    • H02M3/07Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps
    • H02M3/073Charge pumps of the Schenkel-type

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Dc-Dc Converters (AREA)
  • Read Only Memory (AREA)
  • Dram (AREA)
  • Direct Current Feeding And Distribution (AREA)

Abstract

一种升压电路,它包含:第一电容器、第二电容器、开关电路、预充电电路、逻辑电路、检测电路和控制电路。

Description

升压电路和驱动该电路的方法
本发明涉及一种用来产生电位高于电源电位的升压电路和驱动该电路的方法。
字线的电位(例如动态随机存取存储器(DRAM)中字线的电位)需要被升高到高于电源电位的电位上。为了实现之一目的,将升压电路组合在DRAM内。因为当在升压运行暂停以后而恢复升压电路工作时可能不会立即产生足够该的电位,所以要求对升压电路进行改进。
本发明的目的是提供一种能够进行升压操作的升压电路以及驱动该升压电路的方法。
本发明的另一个目的是提供一种能够立即产生足够的升压电平的升压电路和驱动该升压电路的方法。
本发明典型的升压电路包含具有第一和第二电极的第一电容器;具有第一和第二电极的第二电容器;用来将第一和第二电容器的每一第一电极上出现的经升压的电位传送到升压电位输出节点的开关电路;对第一和第二电容器的每一第一电极进行预充电的预充电电路;逻辑电路,在接收到具有第一状态的控制信号后,分别用来将第一电容器的第二电极的电位设置成第一电位,将第二电容器的第二电极的电位设置成比第一电位高的第二电位,以及在接收到具有第二状态的控制信号后,分别将第一电容器的第二电极的电位设置成第二电位,将第二电容器的第二电极的电位设置成第一电位;检测器电路,当升压电位输出节点的电位低于给定电位时,输出具有第一状态的检测信号,当升压电位输出节点的电位高于给定电位时,输出具有第二状态的检测信号;以及控制信号发生器电路,用来响应于接收到具有第一状态的检测信号后的振荡信号,交替地输出具有第一状态和第二状态的控制信号,以及无论接收到具有第二状态的检测信号使的振荡信号如何,输出具有第一状态的控制信号和具有第二状态的控制信号。
图1(A)是按照本发明第一个实施例的升压电路图;
图1(B)是图1(A)中一部分升压电路的图;
图2是按照本发明第一个实施例的升压电路的工作时序图;
图3是按照本发明第一个实施例的升压电路工作的另一个时序图;
图4是按照本发明第二个实施例的升压电路图;
图5是按照本发明第二个实施例的升压电路工作时序图;
图6是按照本发明第三个实施例的升压电路图;
图7是按照本发明第三个实施例的升压电路工作时序图;
图8(A)是一例传感器电路图;
图8(B)是另一例传感器电路的图;
图9是控制信号发生器电路的真值表。
下面结合附图详细描述升压电路和驱动该电路的方法。每一附图仅为示意图,以便理解该升压电路。每一附图中相同的元件采用相同的标号表示。相同元件的描述从略。
第一实施例(图1至图3):
图1至图3描述的是按照本发明第一个实施例的升压电路和驱动该电路的方法。特别是,图1描述的是第一个实施例的升压电路20的结构,图2描述的是升压电路20进行的升压运行的波形,图3描述的是当升压电路20停止升压运行时升压电路20的升压运行的波形。
下面参照图1(A)描述升压电路20的结构。
升压电路20包含第一和第二升压电容器C1和C2,它们分别由N沟道的MOS晶体管(下文中简称为NMOS)、用作第一至第四开关元件的第一至第四NMOS晶体管T1至T4、逻辑电路21、传感器电路13和控制信号发生器电路23组成。晶体管T1的漏极和升压电容器C1的第一电极(NMOS的栅极)分别与节点N3相连。晶体管T2的漏极与升压电容器C2的第一电极(NMOS的栅极)分别与节点N4相连。电源电位VCC(例如5V)施加到晶体管T1的源极和晶体管T2的源极上。晶体管T1的栅极与节点N4相连,晶体管T2的栅极与节点N3相连。晶体管T3和T4是用来将升压电位提供到升压输出端VOUT的晶体管。因此,晶体管T3连接在升压输出端VOUT和节点N3之间,而晶体管T4连接在升压输出端VOUT和节点N4之间。另外,晶体管T3的栅极连接到节点N3,晶体管T4的栅极连接到节点N4。因此,尽管晶体管T3和T4将节点N3和N4的电位传送到升压输出端VOUT,但升压输出端VOUT的电位不会施加到节点N3和N4。
传感器电路13由如图8(A)所示的电路组成。传感器电路13当升压输出端VOUT的电位低于给定值时输出一低电位(下文中称为LOW),而当高于该给定值时输出一高电位(下文中称为HIGH)。图8(A)中的传感器可以由不是图8(A)所示的电路组成,例如由满足等效于图8(B)所示电路的功能的电路组成。
逻辑电路21包括用作第一门的第一二输入端NOR(或非)元件21a、用作第二门的第二二输入端NOR元件21b和用作第三门的反相器21c。第一二输入端NOR元件21a的输出与节点N1连接,节点N1与升压电容器C1的第二电极相连,而第二二输入端NOR元件21b的输出与节点N2相连,节点N2与升压电容器C2的第二电极相连。第一和第二二输入端NOR元件21a和21b的每一输出端与第一和第二二输入端NOR元件21a和21b的每一第一输入端相连。因此,第一和第二二输入端NOR元件21a和21b分别构成触发器。
从控制信号发生电路23发出的控制信号Sc提供到第一二输入端NOR元件21a的第二输入端,而同一信号Sc也通过反相器21c提供到第二二输入端NOR元件21b的第二输入端。当控制信号Sc为HIGH时,第一二输入端NOR元件21a的输出变成LOW。即,当控制信号Sc为HIGH时,逻辑电路21将节点N1的电位设置在第一电位(低电位)。当第一二输入端NOR元件21a的输出变成LOW时,第二二输入端NOR元件21b的第一输入端变成LOW。当控制信号Sc为HIGH时,第二二输入端NOR元件21b的第二输入端为LOW。因此,第二二输入端NOR元件21b的输出变成HIGH。即,当控制信号Sc为HIGH时,逻辑电路21将节点N2的电位设置在第二电位(高电位)。当控制信号Sc为LOW时,逻辑电路21允许节点N1和N2的每一电位处在与前述状态相反的状态上。控制信号发生器23包含用来接收传感器信号Ss的反相器,以及具有接收反相器的输出的第一输入端和接收从振荡电路发出的振荡信号OSC的第二输入端的二输入端NAND(与非)元件。控制信号发生器电路23的真值表示于图9中。该图中标号“0”表示每一信号的每一电位为LOW,而标号“1”表示每一信号的每一电位为HIGH。如同9所示,控制信号发生电路23输出振荡信号OSC,该振荡信号当传感器信号Ss为LOW时,交替为HIGH和LOW并从振荡电路作为控制信号Sc发送到逻辑电路21。控制信号发生器电路23输出HIGH到逻辑电路21,作为控制信号,而无论当传感器信号Ss为HIGH时从振荡电路发出的振荡信号OSC如何。因此,在图1(A)所示的升压电路20中,当升压运行停止时(当传感器信号Ss为HIGH时),节点N2的电位固定在HIGH。因此,与第二升压电容器C2相连的节点N4的电位保持在升压状态。
控制信号发生器电路23的结构并非局限于图1(A)中所示的那样。例如,控制信号发生器电路23可以由接收振荡电路发出的振荡信号的和接收图1(B)所示的传感器信号Ss的二输入端NOR元件23做成。本例中的真值表与图9中所示真值表不同。因为当升压运行停止时(当传感器信号Ss为HIGH时)节点N1的电位固定在HIGH,所以一开始与第一升压电容器C1相连的电位保持在升压状态。
下面描述图1(A)所示升压电路20的运行。
首先参照图2说明升压运行。
假设升压输出端VOUT的电位低于给定值,并且传感器电路13输出低电位(地电位)的传感器信号Ss。这时假设从振荡电路发出的振荡信号OSC从LOW变成HIGH(VCC电位)。因此,(在图2所示振荡信号OSC的时刻t1),节点N1的电位变低,节点N3的电位从升高的电位(电位高于电源电位VCC的VBOOST电位)下降。
这时,当节点N1的电位变成LOW时,节点N2的电位变成HIGH。(在时刻t2处),因为节点N4的电位已经由晶体管T2预充电到VCC,(因为晶体管T2的栅极与节点N3相连而该节点在前一周期中被升压,)所以,晶体管T2处在充分ON(导通)状态(下文中简称为ON)。因此,(节点N4的电位被确保预充电到VCC,)节点N4的电位升高到比电源电位VCC足够高的电位上,即升高到基本上为两倍的电位(即2VCC)上。当节点N4的电位升高时,晶体管T4充分处在ON,从而将充分高于电源电位VCC的电位提供到升压输出端VOUT。当节点N4的电位升高时,晶体管T1充分处于ON。因此,节点N3的电位被确保预充电到电源电位VCC的电平上。
接着,当振荡信号OSC从HIGH充电到LOW时(在时刻t3处),节点N2的电位变成LOW。当节点N2的电位变成LOW时,节点N4的电位下降。因为当节点N4的电位下降时晶体管T4处在OFF状态(下文中简称为OFF),所以节点N4与升压输出端VOUT电绝缘。另外,因为晶体管T1也是OFF,所以节点N3与电源电位VCC电绝缘。(完成由晶体管T1对节点N3的预充电操作)。
另一方面,当振荡信号OSC从HIGH充电到LOW时(时刻t3处),节点N1的电位变成HIGH。(在时刻t4处)当节点N1的电位变成HIGH时,节点N3的电位升高。因为节点N3的电位已经由晶体管T1预充电到VCC,(因为晶体管T1的栅极与节点N4相连而该节点在前一周期中升压),所以,晶体管T1充分处在ON。因此,节点N3的电位被确保预充电到VCC电位上,节点N3的电位升高到充分高于电源电位VCC的电位(即大体为2VCC电位)上。当节点N3的电位升高时,晶体管T3为ON,从而充分高于电源电位VCC的电位(VBOOST)被提供到升压输出端VOUT。当节点N3的电位升高时,晶体管T2充分处于ON。因此,节点N4的电位被确保预充电到VCC电位上。
下面参照图3描述响应于传感器信号Ss而使升压运行停止或恢复的运行。
当升压输出端VOUT的电位超过某一给定值时,传感器电路13输出高电位的传感器信号Ss,从而通知控制信号发生电路23升压输出端VOUT的电位充分高。
当传感器信号Ss从L作为第一信号充电到H作为第二信号时(在时刻t11处),控制信号发生电路23将固定在HIGH上的控制信号Ss输出到逻辑电路21。(参见图9所示的真值表)当控制信号Ss变成HIGH时,节点N1的电位固定在LOW上(时刻t12),于是节点N2的电位比节点N1稍晚一点固定在HIGH上。(时刻t13)当节点N1的电位变成LOW时,节点N3的电位下降。因为节点N2的电位是HIGH而节点N4的电位在前一周期中被预充电,所以节点N4的电位升高到VBOOST电位上。因为节点N4的电位充分高于电源电位VCC,晶体管T1充分处于ON。因此,节点N3的电位保持在被预充电到的VCC电位上。
本发明的特征是当传感器信号Ss变成HIGH即当升压运行停止时,节点N2(节点N1)的电位保持在HIGH,从而节点N4(节点N3)的电位保持在升压电位(VBOOST)上。当节点N4(节点N3)的电位保持在VBOOST电位上时,具有VBOOST电位所要施加的栅极的晶体管T1(晶体管T2)充分处在ON上,并且要预充电的节点N3(节点N4)的电位保持在VCC电位上。结果,当升压运行恢复时已经预充电的节点N3(节点N4)的电位升高到足够的升压电位(VBOOST电位)上。如果预充电的电位低于VCC电位,那么升压电位必然更低。
随后,当升压输出端VOUT的电位低于给定值时,传感器电路13输出低电位的传感器信号Ss,从而通知控制信号发生电路23,升压输出端VOUT的电位降低了。(时刻t14)当传感器信号Ss的电位变到LOW时,振荡信号OSC输出到逻辑电路21作为如同9所示的控制信号。因此,响应于振荡信号OSC的电位,节点N1和N2的电位交替地变到LOW和HIGH。如上所述,按照本发明,当响应于传感器信号升压运行停止时,因为升压节点(节点N3和N4)的电位中的一个电位始终处在升压状态,所以升压节点的其他电位可以充分预充电。结果,可以提供一种能够始终提供稳定升压电位的升压电路。
第二个实施例(图4和图5)
下面参照图4和图5描述按照本发明第二个实施例的升压电路和驱动该电路的方法。
图4描述的是按照本发明第二个实施例的升压电路30的结构,而图5是从原理上说明当升压电路30停止其升压运行时的运行的图。
升压电路20和升压电路30之间的差别在于有一个控制信号发生电路31。控制信号发生电路31包括一个锁存电路,该电路当传感器信号Ss为第一信号(低电位)时将振荡信号OSC输出到逻辑电路21,或者当传感器信号Ss为第二信号(高电位)锁存振荡信号OSC的状态并将锁存的振荡信号OSC输出到逻辑电路21。
具体说来,控制信号发生电路31包含一反相器31a,转换门31b,钟控反相器31c和反相器31d。反相器31a的输出与逻辑电路21的第一二输入端NOR元件21a的输入和节点N5相连,而节点N5连接到反相器21c的输入端。第一反相器31a的输入端连接到节点N6,而节点N6与转换门31b的输出端相连。振荡信号OSC提供到转换门31b的输入端。传感器信号Ss提供到转换门31b的PMOS晶体管的栅极,而第二反相器31d的输出端连接到NMOS晶体管的栅极上。传感器信号Ss还提供到反相器31d的输入端。钟控反相器31c的输出与节点N6相连,而其输入端连接到节点N5上。钟控反相器31c的PMOS晶体管的栅极与反相器31d的输出端相连,而传感器信号Ss提供到NMOS晶体管的栅极。
下面描述升压电路30的运行。由于升压电路30的升压运行与升压电路20的升压运行是相同的,所以这里略去其描述,但参照图5描述升压运行的停止和恢复。
当传感器信号Ss从LOW变到HIGH时(时刻t1处),转换门31b为OFF,而钟控反相器31c为ON。因此控制信号发生电路31锁存振荡信号OSC的当前电位。结果,即使振荡信号OSC的电位随后被改变,升压电路30每一节点的电位也保持在当前状态。例如,如果高电位的振荡信号OSC被锁存,那么节点N1的电位就固定在LOW上,节点N2的电位也固定在LOW。
按照本发明,当升压运行停止时,可以保持在升压运行停止之前那一时刻的状态上。因此,按照本发明,在升压或预充电运行期间不会因为某些麻烦而使升压电路复位或停止。
随后,当传感器信号Ss的电位从HIGH变到LOW时(时刻t2处),转换门31b处在ON,而钟控反相器31c处在OFF,从而释放锁存运行。因此,控制信号发生电路31将对应于振荡信号OSC电位的电位输出到逻辑电路21,从而升压电路30再次进行升压运行。
按照本发明,因为振荡信号OSC是当采用传感器信号Ss而停止升压运行时来锁存的,所以可以防止升压节点(节点N3和N4)的发生在升压电路复位时的预充电电位的降低。
第三个实施例(图6和图7)
不能否认当升压运行停止长时间时升压节点(节点N3和N4)的电位降低的情况。特别是,当经受预充电运行的升压节点(N3和N4)中任一个电位降低时,其电位必然在升压运行恢复时降低,从而足够高于电源电位的电位难于提供到升压输出端VOUT。另外,不可否认本质上不能正常完成预充电运行的可能性。
第三个实施例提供了一种解决了这一问题的升压电路。图6描述的是第三个实施例的升压电路40。除了图4所示的升压电路30以外,升压电路40包括预充电补偿电路41和延迟电路43。所以下文中主要描述预充电补偿电路41和延迟电路43。
预充电补偿电路41包含作为第五至第八个开关元件的NMOS晶体管T5至T8,用作第三和第四升压电容器的MOS电容器C3和C4,第二控制信号发生电路51和第二逻辑电路53。
晶体管T5包括与节点N3相连的漏极、与预充电电源VCC相连的源极和与升压电容器C3的第一电极相连的栅极。晶体管T7包含与节点N4相连的漏极,与预充电电源VCC相连的源极和与升压电容器C4的第一电极相连的栅极。晶体管T6是一个用来防止节点N7的电位下降到低于(VCC-VT)的晶体管,并且它作为二极管连接在电源VCC和节点N7之间。晶体管T8是一个用来防止节点N8的电位下降到低于(VCC-VT)的晶体管,并且它作为二极管连接在电源VCC和节点N8之间。
第二控制信号发生电路51产生响应于传感器信号Ss从第二信号(高电位)到第一信号(低电位)的变化而具有给定时间宽度的第二控制信号Sc2。即,第二控制信号发生电路51响应于传感器信号Ss从第二信号(高电位)到第一信号(低电位)的变化产生一个短脉冲。更详细地说,第二控制信号发生电路51包含NAND元件51a和第一至第四反相器51b至51e。第一至第四反相器51b至51e是相互串联连接的。NAND元件51a接收第一反相器51b的输出和第四反相器51e的输出,从而输出第二控制信号Sc2。
第二逻辑电路53包含一具有输出端与节点N9相连的二输入端NOR元件53a,节点N9与升压电容器C3的第二电极相连,第一输入端用来接收反相器21c的输出,第二输入端用来接收第二控制信号Sc2;第二逻辑电路53还包含一具有输出端与节点N10相连的二输入端NOR元件53b,节点N10与升压电容器C4的第二电极相连,第一输入端用来接收反相器21c的输出,第二输入端用来接收第二控制信号Sc2。
延迟电路43连接在控制信号发生电路31和逻辑电路21之间,用来使从控制信号发生电路31输出的控制信号Sc延迟一给定时间。延迟时间的设置考虑了由预充电补偿电路41进行预充电中所包含的时间。尽管图中未绘出延迟电路43的具体结构,但延迟电路43可以具有任何一种进行延迟操作的结构。
下面参照图6和图7描述升压电路40的运行。由于升压电路的运行与第一和第二实施例中的升压电路20和30的运行是相同的,所以其描述从略,当升压运行的停止和恢复的操作如下所述。
当传感器信号Ss从LOW变化到HIGH(时刻t1处)时,转换门31b为OFF,而钟控反相器31c为ON,从而振荡信号OSC的电位被锁存。因此,即使振荡信号OSC随后会变化,升压电路每一节点的电位也保持在当前值上。假设在时刻t1时节点N3的电位升高(升高到VBOSST电位),晶体管T2为ON,从而节点N4的电位通过晶体管T2被预充电到VCC。然而,如果该状态持续很长的时间,则节点N3的电位下降(时刻t2),并且最终降低到低于VCC电位,从而节点N4的电位下降到(VCC-Vt)的电位。(在时刻t2)当传感器信号Ss从HIGH变化到LOW(时刻t3),并且恢复升压运行时,由于节点N4的电位没有充分预充电到VCC电位,不可能获得足够的升压电平。
在这种情况下,按照第三个实施例提供预充电补偿电路41和延迟电路43。下面描述第三个实施例的运行。
假设节点N3和N4的电位在升压运行停止期间下降到(VCC-Vt)电位。如果传感器信号Ss在该状态下从HIGH变化到LOW,第二控制信号发生电路51输出一个短脉冲。二输入端NOR元件53b将一个短脉冲输出到节点N10,用于响应于一个短脉冲和节点N5的电位所必须的预充电。(在时刻t3处)结果,节点N8的电位由升压电容器C4来升高。晶体管T7在接收到升压节点N8的电位后充分处于ON,从而将节点N4的电位预充电到VCC电位。随后,由延迟电路43延迟的控制信号Sc被提供到逻辑电路21,从而以与第一和第二实施例相同的方式进行节点N4的升压运行。因为在该升压运行中节点N4的电位被充分预充电到VCC电位上,所以可以获得充分高于VCC电位的升压电位,作为节点N4的电位。随后,由控制信号Sc(振荡信号OSC)重复进行升压运行。
如上所述,按照第三个实施例,即使升压运行停止了很长时间,升压运行也可以在有利的条件下恢复,从而当恢复升压运行时,由于可以进行给定的预充电运行,预充电电平降低。

Claims (13)

1.一种升压电路,其特征在于,它包含:
具有第一和第二电极的第一电容器;
具有第一和第二电极的第二电容器;
开关电路,用来将第一和第二电容器的每一个第一电极上出现的经升高的电位转移到升压输出节点;
预充电电路,用来对第一和第二电容器的每一个第一电极进行预充电;
逻辑电路,在接收到具有第一状态的控制信号时,分别用来将第一电容器的第二电极的电位设定成第一电位,而将第二电容器的第二电极的电位设定成比第一电位高的第二电位;在接收到具有第二状态的控制信号时,分别用来将第一电容器的第二电极的电位设定成第二电位,而将第二电容器的第二电极的电位设定成第一电位;
检测电路,当升压电位输出节点的电位低于给定值时,输出具有第一状态的检测信号,而当升压电位输出节点的电位高于给定值时,输出具有第二状态的检测信号;
控制信号发生电路,用来在接收到具有第一状态的检测信号后响应于振荡信号交替地输出具有第一和第二状态的控制信号,而在接收到具有第二状态的检测信号后无论振荡信号如何,输出具有第一状态的控制信号或具有第二状态的控制信号。
2.如权利要求1所述的升压电路,其特征在于,所述预充电电路包含第一和第二开关元件,所述第一开关元件受第一电容器的第一电极的电位控制,用来将预充电电位提供到第二电容器的第一电极,而所述第二开关元件受第二电容器的第一电极的电位控制,用来将预充电电位提供到第一电容器的第一电极。
3.如权利要求1所述的升压电路,其特征在于,所述开关电路包含第三和第四开关元件,所述第三开关元件受第一电容器的第一电极的电位控制,用来将第一电极和所述升压输出节点电连接起来,所述第四开关元件受第二电容器的第一电极的电位控制,用来将第一电极和所述升压输出节点电连接起来。
4.如权利要求1所述的升压电路,其特征在于,所述控制信号发生电路包含一被输入检测信号的反相器,和用来在接收到反相器的输出和振荡信号后输出控制信号的二输入端NAND电路。
5.如权利要求1所述的升压电路,其特征在于,所述控制信号发生电路包含一二输入端NOR电路,用来在接收到检测信号和振荡信号后输出所述控制信号。
6.如权利要求1所述的升压电路,其特征在于,所述控制信号发生电路包含一锁存电路,用来在接收到具有第二状态的检测信号后锁存控制信号的状态。
7.一种升压电路,其特征在于,它包含:
具有第一和第二电极的第一电容器;
具有第一和第二电极的第二电容器;
开关电路,用来将第一和第二电容器的每一个第一电极上出现的经升高的电位转移到升压输出节点;
第一逻辑电路,在接收到具有第一状态的第一控制信号后,分别用来将第一电容器的第二电极的电位设定成第一电位,而将第二电容器的第二电极的电位设定成比第一电位高的第二电位;在接收到具有第二状态的第一控制信号后,分别用来将第一电容器的第二电极的电位设定成第二电位,而将第二电容器的第二电极的电位设定成第一电位;
检测电路,当升压电位输出节点的电位低于给定值时,输出具有第一状态的检测信号,而当升压电位输出节点的电位高于给定值时,输出具有第二状态的检测信号;
第一控制信号发生电路,用来在接收到具有第一状态的检测信号后响应于振荡信号交替地输出具有第一和第二状态的第一控制信号,而在接收到具有第二状态的检测信号后无论振荡信号如何,输出具有第一状态的第一控制信号或具有第二状态的第一控制信号;
预充电电路,用来对第一电容器的第二电极或第二电容器的第二电极进行预充电,所述第一和第二电容器中的每一个具有响应于检测信号从第二状态到第一状态的变化而被提供第一电位的第一电极。
8.如权利要求7所述的升压电路,其特征在于,它还包含:
延迟电路,它连接在第一控制信号发生电路和第一逻辑电路之间,用来使第一控制信号延迟一给定时间;
其中预充电电路包括:
第二控制信号发生电路,用来响应于检测信号从第二状态到第一状态的变化,输出具有给定时间宽度的第二控制信号;
第二逻辑电路,用来响应于延迟的第一控制信号和第二控制信号,输出一个短脉冲;以及
预充电补偿部分,用来对第一电容器的第二电极或第二电容器的第二电极进行预充电,所述第一和第二电容器中的每一个具有响应于所述一个短脉冲而被提供所述第一电位的第一电极。
9.如权利要求7所述的升压电路,其特征在于,所述开关电路包含第三和第四开关元件,所述第三开关元件受第一电容器的第一电极的电位控制,用来将第一电极和所述升压输出节点电连接起来,所述第四开关元件受第二电容器的第一电极的电位控制,用来将第一电极和所述升压输出节点电连接起来。
10.如权利要求7所述的升压电路,其特征在于,所述第一控制信号发生电路包含一被输入检测信号的反相器,和用来在接收到反相器的输出和振荡信号后输出第一控制信号的二输入端NAND电路。
11.如权利要求7所述的升压电路,其特征在于,所述第一控制信号发生电路包含一二输入端NOR电路,用来在接收到检测信号和振荡信号后输出所述第一控制信号。
12.如权利要求7所述的升压电路,其特征在于,所述第一控制信号发生电路包含一锁存电路,用来在接收到具有第二状态的检测信号后锁存第一控制信号的状态。
13.一种驱动第一升压电路的方法,所述第一和第二升压电容器分别具有第一和第二电极,其特征在于,所述方法包含下述步骤:
(a)将第一升压电容器的第一电极的电位设置在第一电位上,并且同时将第二升压电容器的第一电极的电位设置在比所述第一电位高的第二电位上,从而将所述第二升压电容器的第二电极的电位设置在比第二电位高的电位上;
(b)将所述第一升压电容器的第一电极的电位设置在所述第二电位上,并且同时将所述第二升压电容器的第一电极的电位设置在所述第一电位上,从而将所述第一升压电容器的第二电极的电位设置在第三电位上;
(c)交替地重复步骤(a)和(b);以及
(d)使所述升压电路的运行停止在所述第一升压电容器的第一电极或所述第二升压电容器的第一电极的电位固定在所述第二电位的状态上。
CN97105546A 1996-05-28 1997-05-28 升压电路和驱动该电路的方法 Pending CN1173023A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP133122/96 1996-05-28
JP8133122A JPH09320267A (ja) 1996-05-28 1996-05-28 昇圧回路の駆動方法および昇圧回路

Publications (1)

Publication Number Publication Date
CN1173023A true CN1173023A (zh) 1998-02-11

Family

ID=15097312

Family Applications (1)

Application Number Title Priority Date Filing Date
CN97105546A Pending CN1173023A (zh) 1996-05-28 1997-05-28 升压电路和驱动该电路的方法

Country Status (6)

Country Link
US (1) US5781426A (zh)
EP (1) EP0810720A3 (zh)
JP (1) JPH09320267A (zh)
KR (1) KR100347355B1 (zh)
CN (1) CN1173023A (zh)
TW (1) TW378324B (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100399686C (zh) * 2001-07-24 2008-07-02 尔必达存储器株式会社 一种能够在常规方式和低耗电流方式之间转换的升压电路
CN103326578A (zh) * 2012-03-19 2013-09-25 旺宏电子股份有限公司 升压器系统
US9214859B2 (en) 2012-04-30 2015-12-15 Macronix International Co., Ltd. Charge pump system
US9536575B2 (en) 2015-01-14 2017-01-03 Macronix International Co., Ltd. Power source for memory circuitry
US9881654B2 (en) 2015-01-14 2018-01-30 Macronix International Co., Ltd. Power source for memory circuitry

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11308855A (ja) * 1998-04-20 1999-11-05 Nec Corp 昇圧回路
JP3698550B2 (ja) * 1998-07-02 2005-09-21 富士通株式会社 ブースト回路及びこれを用いた半導体装置
EP1151365B1 (en) * 1998-11-18 2004-05-12 Macronix International Co., Ltd. Rapid on chip voltage generation for low power integrated circuits
US7184284B2 (en) * 2004-03-30 2007-02-27 Micron Technology, Inc. Closed-loop high voltage booster
CN102624232B (zh) * 2012-04-20 2014-06-25 矽力杰半导体技术(杭州)有限公司 一种用于dc-dc升压变换器的预充电电路及预充电方法

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4110639A (en) * 1976-12-09 1978-08-29 Texas Instruments Incorporated Address buffer circuit for high speed semiconductor memory
US5055840A (en) * 1990-01-16 1991-10-08 Carroll Touch Incorporated Infrared touch input device and light emitted activation circuit
JPH0812754B2 (ja) * 1990-08-20 1996-02-07 富士通株式会社 昇圧回路
KR920006991A (ko) * 1990-09-25 1992-04-28 김광호 반도체메모리 장치의 고전압발생회로
JP3020345B2 (ja) * 1992-05-19 2000-03-15 株式会社 沖マイクロデザイン 半導体記憶回路
JP2755047B2 (ja) * 1992-06-24 1998-05-20 日本電気株式会社 昇圧電位発生回路
JP3096545B2 (ja) * 1992-11-12 2000-10-10 松下電器産業株式会社 レベル検知回路及びこれを使用した昇圧電源発生回路
DE69314164T2 (de) * 1992-11-18 1998-01-15 Oki Electric Ind Co Ltd Leistungsversorgungs-spannungerhöher
KR950008673B1 (ko) * 1992-12-05 1995-08-04 삼성전자주식회사 반도체집적회로의 워드라인 승압회로 및 그 제어회로
JP2709783B2 (ja) * 1992-12-17 1998-02-04 三菱電機株式会社 昇圧回路
JPH0745074A (ja) * 1993-07-29 1995-02-14 Mitsubishi Electric Corp 半導体記憶装置
JPH07122066A (ja) * 1993-10-28 1995-05-12 Sony Corp ブースト回路
US5661419A (en) * 1996-05-23 1997-08-26 Sun Microsystems, Inc. Dynamic phase-frequency detector circuit

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100399686C (zh) * 2001-07-24 2008-07-02 尔必达存储器株式会社 一种能够在常规方式和低耗电流方式之间转换的升压电路
CN103326578A (zh) * 2012-03-19 2013-09-25 旺宏电子股份有限公司 升压器系统
CN103326578B (zh) * 2012-03-19 2016-03-02 旺宏电子股份有限公司 升压器系统
US9214859B2 (en) 2012-04-30 2015-12-15 Macronix International Co., Ltd. Charge pump system
US9536575B2 (en) 2015-01-14 2017-01-03 Macronix International Co., Ltd. Power source for memory circuitry
US9881654B2 (en) 2015-01-14 2018-01-30 Macronix International Co., Ltd. Power source for memory circuitry

Also Published As

Publication number Publication date
KR100347355B1 (ko) 2002-10-25
EP0810720A3 (en) 1999-10-20
KR970076800A (ko) 1997-12-12
TW378324B (en) 2000-01-01
EP0810720A2 (en) 1997-12-03
US5781426A (en) 1998-07-14
JPH09320267A (ja) 1997-12-12

Similar Documents

Publication Publication Date Title
KR970005408B1 (ko) 부스트 전압 발생 회로
CN1661894A (zh) 电源电路
KR101225399B1 (ko) 강압형 스위칭 조절기
KR100725380B1 (ko) 반도체 메모리 장치의 전압 발생 회로, 이를 포함하는반도체 메모리 장치 및 반도체 메모리 장치의 전압 발생방법
CN1100388C (zh) 输入/输出电压检测型衬底电压发生电路
CN1914574A (zh) 高效率和低成本的电荷泵电路
US20080079480A1 (en) Electronic device including boosting circuit
US20020005751A1 (en) Charge-pump circuit and control method thereof
US6707335B2 (en) Control method of charge-pump circuit
CN1173023A (zh) 升压电路和驱动该电路的方法
CN1781237A (zh) 升压/降压直流-直流变流器
US8018270B2 (en) Charge pump circuit
CN101316466B (zh) 定电流驱动电路
CN101340144B (zh) 升压电路和升压方法
CN1716740A (zh) 升降压电路
US6373322B2 (en) Charge pump circuit with bypass transistor
KR20050008541A (ko) 전원장치
CN102946190A (zh) 一种正负电压产生电路
CN1045838C (zh) 用于半导体存储器器件工作状态的升压电路
CN101842969A (zh) 电源电路和具备该电源电路的显示装置
CN1093336C (zh) 信号传输方法、信号传输电路及使用它的半导体集成电路
US6838928B2 (en) Boosting circuit configured with plurality of boosting circuit units in series
CN1053774C (zh) 同步信号检测装置
US20020153939A1 (en) Boosting circuit with high voltage generated at high speed
CN1989582A (zh) 带有电荷转移的升压开关驱动器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C01 Deemed withdrawal of patent application (patent law 1993)
WD01 Invention patent application deemed withdrawn after publication