CN1156082C - 用于时间延迟量和阻抗补偿缓冲器电路的方法和装置 - Google Patents

用于时间延迟量和阻抗补偿缓冲器电路的方法和装置 Download PDF

Info

Publication number
CN1156082C
CN1156082C CNB988034204A CN98803420A CN1156082C CN 1156082 C CN1156082 C CN 1156082C CN B988034204 A CNB988034204 A CN B988034204A CN 98803420 A CN98803420 A CN 98803420A CN 1156082 C CN1156082 C CN 1156082C
Authority
CN
China
Prior art keywords
circuit
output
impedance
time delay
compensation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB988034204A
Other languages
English (en)
Other versions
CN1250557A (zh
Inventor
A
A·依克巴哈
��Τ����˹
B·克莱韦兰德
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Corp
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of CN1250557A publication Critical patent/CN1250557A/zh
Application granted granted Critical
Publication of CN1156082C publication Critical patent/CN1156082C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/16Modifications for eliminating interference voltages or currents
    • H03K17/161Modifications for eliminating interference voltages or currents in field-effect transistor switches
    • H03K17/162Modifications for eliminating interference voltages or currents in field-effect transistor switches without feedback from the output circuit to the control circuit
    • H03K17/163Soft switching
    • H03K17/164Soft switching using parallel switching arrangements

Landscapes

  • Logic Circuits (AREA)
  • Pulse Circuits (AREA)

Abstract

在集成电路中用来调节缓冲器拖时率的一种方法及其装置。在一个实施例中,集成电路缓冲器包括一个前置驱动电路(403),它包括一个连接到驱动电路(405)的拖时率补偿电路,驱动电路(405)又包括一个阻抗补偿电路。拖时率补偿电路包括并联连接到电源的p-沟道晶体管(429a...429c)和并联连接到地的n-沟道晶体管(431a...431c),用来为包括在前置驱动电路中的反相器电路(443a...443c)的虚拟轨(rail)提供可变电阻。采用拖时率控制信号(N-SLEW)对拖时率补偿电路进行数字控制。阻抗补偿电路包括从缓冲器的一个输出节点(419)上并联连接到电源的p-沟道晶体管(421a...421c)和并联连接到地的n-沟道晶体管(423a...423c)。从前置驱动电路的各个轨到电源和地的电阻是用拖时率控制信号来控制的,以便调节由缓冲器驱动的数据信号的拖时率。这些轨是由驱动电路的反相器共用的,以便减少缓冲器使用的器件数量,从而减少电路占用的面积和供缓冲器使用的功率。

Description

用于时间延迟量和阻抗补偿缓冲器电路的方法和装置
技术领域
本发明一般涉及到集成电路技术,特别是涉及到集成电路缓冲器。
背景技术
为了获得高性能的新型集成电路,经常需要采用诸如输入/输出缓冲器这样的高速缓冲器电路。输入/输出缓冲器的一般用途是用于总线与集成电路的接口。连接到总线上的输入/输出缓冲器往往需要驱动外部的负载,而这种负载比其他集成电路驱动器的内部负载要大得多。
随着集成电路技术的持续发展,集成电路的工作频率也相应地提高了。电路设计人员所面临的一个主要难题是如何设计出能够符合新型CPU核心速度的速度性能的总线。持续提高总线速度使其符合CPU核心速度之所以有困难是因为连接到总线上的输入/输出缓冲器需要时常在各种不同的操作状态下工作。例如,缓冲器的性能会随着过程,电压和温度的改变而发生明显的变化。随着这些条件的变化,连接到总线上的输入/输出缓冲器的噪声和响应特性会受到影响。为了稳定地工作,集成电路设计人员往往需要限制诸如输入/输出缓冲器这样的缓冲器电路的工作速度,使其适应可能的条件变化。
采用阻抗补偿的输入/输出缓冲器是集成电路设计人员所使用的用来适应条件变化的一种现有技术解决方案。阻抗补偿的输入/输出缓冲器所提供的机制可以在很宽的工作条件下维持输入/输出缓冲器的最佳性能。阻抗补偿可以改变输入/输出缓冲器的输出阻抗,使其符合连接到输入/输出缓冲器的线路上的线路阻抗。这样就能相应地调节集成电路缓冲器的输出阻抗,从而随着过程、电压和温度条件的改变而降低噪声并且提高电路的性能。
缓冲器电路的时间延迟量是受到过程、电压和温度等条件变化影响的另一个主要特性。随着外部端接的总线在集成电路系统中越来越广泛的应用,缓冲器的时间延迟量特性在高速的应用中变成了更加重要的因素。实际上,过程、电压和温度的变化可能会造成时间延迟量的相应的变化以及缓冲器阻抗的变化。
显而易见,缓冲器电路的阻抗和时间延迟量与集成电路的各种用途是有关的,因而并不仅限于输入/输出缓冲器。例如,出现在集成电路电源设备中的电源回响或是同步切换噪声也可能造成缓冲器电路的时间延迟量变化,因而也是一种变化的条件。
这样就需要有一种方法和装置能够用来调节缓冲器电路的时间延迟量和阻抗,以便对集成电路中诸如过程、电压和温度等调节的变化进行补偿。这种方法和装置应该便于在集成电路中实现、占用的面积最小,并且在各种操作调节下发挥集成电路的最佳性能。
发明内容
本发明提出了用来补偿一种补偿式缓冲器电路的阻抗和时间延迟量的方法和装置。在一个实施例中,补偿式缓冲器电路包括一个前置驱动电路,它包括一个时间延迟量补偿电路。用前置驱动电路接收一个数据信号,并且用时间延迟量补偿电路接收一个时间延迟量控制信号,从而控制时间延迟量补偿电路的一个可变电阻。上述的补偿式缓冲器电路还包括一个驱动电路,在其中包括一个阻抗补偿电路。将驱动电路连接到前置驱动电路,用来接收数据信号,并且用阻抗补偿电路接收一个阻抗控制信号。将驱动电路连接到一个输出节点上输出数据信号。从以下的详细说明,附图和权利要求书中可以更加清楚地了解到本发明的其他特征和优点。
附图说明
本发明是利用非限制性的实施例和附图来解释的。
图1是按照本发明技术方案的一种时间延迟量和阻抗补偿式输入/输出缓冲器的框图。
图2表示按照本发明技术方案的阻抗补偿电路的一个实施例的简化示意图。
图3是按照本发明技术方案的时间延迟量补偿电路一个实施例的简化框图。
图4是按照本发明技术方案的时间延迟量和阻抗补偿式缓冲器的一个实施例的示意图。
图5是按照本发明技术方案的时间延迟量和阻抗补偿式缓冲器的另一个实施例的示意图。
具体实施方式
本发明提出了用来调节缓冲器电路时间延迟量和阻抗的一种方法和装置,用来补偿随着诸如过程、电压和温度等条件而出现的变化。在以下的说明中,为了能够更加透彻地理解本发明而提供了大量的细节。然而,显而易见,本领域的技术人员并不一定要采用这些具体的细节来实现本发明。在其他的例子中,为了避免对本发明造成混淆,没有描述那些公知材料或方法的细节。
如上所述,阻抗匹配和时间延迟量控制是高速和高性能缓冲器的重要特征。由于诸如过程、电压和温度等条件的变化,缓冲器的阻抗和时间延迟量会发生明显的变化,从而影响到没有补偿的缓冲器的速度和性能。本发明提供了一种组合的时间延迟量和阻抗补偿的缓冲器,它可以接收时间延迟量和阻抗控制信号,对时间延迟量和阻抗进行调节,使其符合需要的时间延迟量和连接到缓冲器上的外部总线/线路的阻抗,它可以装在同一个芯片上,或者是放在芯片外面,例如采用不同的封装、电路板等等。
图1是按照本发明技术方案的一种补偿式缓冲电路101的框图。如图1所示,缓冲器电路101包括接收数据信号117的前置驱动电路103。驱动电路105接收来自前置驱动电路103的数据然后在插头119处输出该数据。
包括在前置驱动电路103中的是时间延迟量补偿电路107如图1所示,用时间延迟量补偿电路107接收时间延迟量控制信号111,用来控制插头119上的数据输出时间延迟量。同样如图1所示,驱动电路105包括阻抗补偿电路109。用阻抗补偿电路109接收阻抗控制信号113,用来控制插头119上的数据输出阻抗。
在本发明的一个实施例中,在连接到总线(未示出)上的一个输入/输出缓冲器的输出部分采用了补偿式缓冲电路101。如图1所示,用一个补偿单元115产生时间延迟量控制信号111和阻抗控制信号113。补偿单元115采用公知的技术来产生用于补偿过程、电压和温度变化的时间延迟量控制信号111和阻抗控制信号113,从而相应地调节缓冲器101的时间延迟量和阻抗。在另一个实施例中,时间延迟量控制信号111和阻抗控制信号113各自包括由补偿单元115按照公知技术产生的多个数字信号。在又一个实施例中,阻抗补偿电路109被用来通过前置驱动电路103接收阻抗控制信号113。
图2是阻抗补偿电路209一个实施例的简化示意图,按照本发明的技术方案,它可以用来代替图1的阻抗补偿电路109。如图2所示,阻抗补偿电路209包括并联连接在插头219和地之间的多个n-沟道晶体管223A-C。同样阻抗补偿电路209还包括并联连接在插头219和Vcc之间的多个p-沟道晶体管221A-C。p-沟道晶体管221A-C接收的阻抗控制信号是P-IMP信号213A-C,,用P-IMP<0>到P-IMP<N>表示。同样,n-沟道晶体管223A-C接收的阻抗控制信号是N-IMP信号213D-F,,用N-IMP<0>到N-IMP<N>表示。p-沟道晶体管221A-C和n-沟道晶体管223A-C按照阻抗控制信号223A-F的设定用公知的技术接收数据217。在一个实施例中,逻辑与门225A-F被连接到相应的p-沟道晶体管221A-C或是n-沟道晶体管223A-C用来确定是否在对应p-沟道晶体管221A-C或是n-沟道晶体管223A-C的栅极上接收到数据217。
在工作中,如果需要降低从插头219到地的阻抗,就可以用阻抗控制信号213D-F导通更多的n-沟道晶体管223A-C。与此相反,如果需要增大从插头219到地的阻抗,就可以用阻抗控制信号213D-F关断更多的n-沟道晶体管223A-C。同样,如果需要降低从插头219到Vcc的阻抗,就可以用阻抗控制信号213A-C导通更多的p-沟道晶体管221A-C。与此相反,如果需要增大从插头219到Vcc的阻抗,就可以用阻抗控制信号213A-C关断更多的p-沟道晶体管221A-C。按照阻抗控制信号213A-F的设定就可以相应地调节阻抗补偿电路209的输出阻抗。这样就能调节驱动电路105的输出阻抗,使其符合连接到插头219上的总线的线路阻抗。
显而易见,具有本发明的补偿电路209的驱动电路105构成了一个通过插头219连接到总线上的源极驱动器或是称作推-挽驱动器。按照本发明的描述,具有阻抗补偿电路209的驱动器105的特征在于驱动器105的源阻抗特性能够与连接到插头219上的总线的线路阻抗相匹配。
在一个实施例中,p-沟道晶体管221A-C和n-沟道晶体管223A-C的电阻不是相等的。具体地说,p-沟道晶体管221A-C的电阻和n-沟道晶体管223A-C的电阻可以用不同的加权值进行二进制加权,以便用公知的技术为插头219到Vcc或是到地的阻抗提供更宽的控制范围。
在另一个实施例中,可以让一或多个p-沟道晶体管221A-C和n-沟道晶体管223A-C永远是导通的。本实施例为插头219和Vcc以及地之间可能出现的电阻范围提供了更高的分辨率。在采用阻抗补偿电路209时,如果用公知的技术来保证对应的P-IMP或是N-IMP信号一直保持有效,就可以使一或多个p-沟道晶体管221A-C和n-沟道晶体管223A-C持续导通。
图3是按照本发明技术方案可以包括在前置驱动电路103中的一个时间延迟量补偿电路307一个实施例的简化示意图。如图3所示,时间延迟量补偿电路307被表示在虚线305的左边。用时间延迟量补偿电路307驱动一个负载,它包括一个用有效负载电容CLOAD327表示的驱动电路105(未示出)。显而易见,CLOAD327的作用是在诸如过程、电压和温度条件的变化下维持相对稳定,因为电容相对于过程、电压和温度的变化比较小。
在本发明的一个实施例中,时间延迟量补偿电路包括一个反相器,它包括连接在轨335和337之间的p-沟道晶体管333和n-沟道晶体管334。在图示的实施例中,轨335是虚拟的Vcc,而轨337是虚拟的地。p-沟道晶体管333和n-沟道晶体管334的栅极被连接成用来接收数据317,并且输出一个驱动CLOAD327的信号。
如图3所示,时间延迟量补偿电路307包括多个并联连接在Vcc和轨335之间的p-沟道晶体管329A-C。用P-SLEW<0>到P-SLEW<M>信号311A-C表示的时间延迟量控制信号P-SLEW被连接到每个p-沟道晶体管329A-C的栅极。显而易见,p-沟道晶体管329A-C可以按照P-SLEW<M>信号311A-C在轨335和Vcc之间形成可变的电阻。
时间延迟量补偿电路307还包括多个并联连接在轨337和地之间的n-沟道晶体管331A-C。图中用N-SLEW<0>到N-SLEW<M>信号311D-F表示的时间延迟量控制信号N-SLEW被连接到每个n-沟道晶体管331A-C的栅极。显而易见,n-沟道晶体管331A-C可以按照N-SLEW<M>信号311D-F在轨337和地之间形成可变的电阻。
在本发明的一个实施例中,时间延迟量控制信号P-SLEW和N-SLEW各自包括多个数字信号,每个数字信号控制一个对应的p-沟道或是n-沟道晶体管的栅极。在操作中,如果需要降低从轨335到Vcc的电阻,就可以用P-SLEW信号311A-C导通更多的p-沟道晶体管329A-C。如果需要增大从轨335到Vcc的电阻,就可以用P-SLEW信号311A-C关断更多的p-沟道晶体管329A-C。同样,如果需要降低来自轨337的电阻,就可以用N-SLEW信号311D-F导通更多的n-沟道晶体管331A-C。如果需要增大来自轨337的电阻,则可以用N-SLEW信号311D-F关断更多的n-沟道晶体管331A-C。
随着被导通或是关断的p-沟道晶体管329A-C和n-沟道晶体管331A-C数量的变化,从CLOAD327到电源和/或地的电阻会相应地改变。这样就能调节电阻-电容(RC)时间常数,从而确定反相器333输出信号的上升和下降时间。因而也就可以相应地调节此处所述的缓冲器的时间延迟量,用来补偿诸如过程、电压和温度等条件的变化。
在一个实施例中,p-沟道晶体管333的有关电阻比p-沟道晶体管329A-C的电阻要小。同样,n-沟道晶体管334的有关电阻比n-沟道晶体管331A-C的电阻要小。因此,与从CLOAD327分别通过p-沟道晶体管329A-C和n-沟道晶体管331A-C到Vcc或是地的总的组合电阻相比,诸如过程、电压和温度等条件的变化在p-沟道晶体管333或n-沟道晶体管334中所引起的变化是比较微不足道的。另外,也可以用本发明的方案来补偿电阻本身的这种变化。
图4是按照本发明技术方案的一种时间延迟量和阻抗补偿式缓冲器401的一个实施例的示意图。在一个实施例中,缓冲器401被用作连接到外部端接总线(未示出)上的一个输入/输出缓冲器的输出部分。如图4所述,缓冲器401包括前置驱动电路403和驱动电路405。在图示的实施例中,前置驱动电路403包括多个连接在轨435和437之间的反相器433A-C。与图3所示的实施例相似,轨435是虚拟的电源,而轨437是虚拟的地。显然可以看出,轨435和437是由多个反相器433A-C共用的。由于轨435和437是由反相器433A-C共用的,减少了缓冲器401中需要的器件总数,这样就能缩小占用的面积和缓冲器401所需要的功率。
缓冲器401中的时间延迟量补偿电路是用并联连接在轨435和Vcc之间的多个p-沟道晶体管429A-C和并联连接在轨437和地之间的多个n-沟道晶体管431构成的。用P-SLEW<0:M>411来控制多个p-沟道晶体管429A-C,并且用N-SLEW<0:M>411来控制多个n-沟道晶体管431A-C。
在图4的实施例中,输入/缓冲器401接收一个用OEN 443表示的输出有效信号。用OEN 443指示数据417有效的时刻。在OEN 443有效时对数据417采样,在OEN 443无效时忽略数据417。在图4所示的实施例中,有多个反相器433A-C分别接收数据417和OEN 443。
另外,如图4所示,对应的多个反相器433A-C还需要各自接收一个对应的N-IMP<0:N>439信号。多个反相器433A-C的p-沟道晶体管采用公知的技术通过逻辑445-C各自接收数据417,OEN 443和对应的N-IMP<0:N>439信号,仅有在OEN 443和对应的N-IMP<0:N>439信号都有效时才接收数据417。同样,多个反相器433A-C的n-沟道晶体管采用公知的技术通过逻辑447A-C仅有在OEN 443和对应的N-IMP<0:N>439信号都有效时才接收数据417。
如图4所示,多个反相器433A-C各自具有一个输出端连接到驱动电路405的阻抗补偿电路中对应的多个n-沟道晶体管423A-C之一。正如上文中参照图2所述的情况,驱动电路405的阻抗补偿电路包括并联连接在插头419和地之间的多个n-沟道晶体管423A-C。阻抗补偿电路还包括并联连接在插头419和Vcc之间的多个p-沟道晶体管421A-C。
如图4所示,多个p-沟道晶体管421A-C各自被连接成按照公知的技术通过逻辑449A-C来接收数据417,OEN 443和对应的一个P-IMP<0:N>413信号。在OEN 443和对应的一个P-IMP<0:N>413信号都有效时,多个p-沟道晶体管421A-C就各自接收数据417。
在本发明的另一个实施例中可以注意到用来控制p-沟道晶体管429A-C的同样的补偿控制信号也可以用来控制p-沟道晶体管421A-C,而用来控制n-沟道晶体管431A-C的补偿控制信号也可以用来控制n-沟道晶体管423A-C。在又一个实施例中,用来控制p-沟道晶体管429A-C的相同的补偿控制信号也可以用来控制n-沟道晶体管431A-C,而用来控制p-沟道晶体管421A-C的补偿控制信号也可以用来控制n-沟道晶体管423A-C。如果按照上述方式用相同的补偿控制信号来控制各种晶体管,就可以节省电路的面积和功率。
值得注意的是,图4中所示一个实施例的缓冲器401可以用来连接连接着插头419的外部端接总线。实际上,按照公知的现有技术,一条外部端接总线往往包括一个拉起到VTERM或是VDD(未示出)的端接电阻,这样就可以减少对需要连接到多个p-沟道晶体管421A-C的时间延迟量补偿信号的需求。也就是说,通过控制信号经由多个n-沟道晶体管423A-C下拉到地的上升和下降时间,就可以按照本发明的方式实现时间延迟量控制。另外,本发明的阻抗控制方式是通过多个n-沟道晶体管423A-C和多个p-沟道晶体管421A-C来实现的。
图5是时间延迟量和阻抗补偿式缓冲器501的另一实施例的示意图。在一个实施例中,缓冲器501被用于连接到并不是外部端接的一条总线(未示出)上的输入/输出缓冲器的输出部分。缓冲器501包括前置驱动电路503和驱动电路505。与参照图4描述的缓冲器401类似,缓冲器501的前置驱动电路503包括多个反相器533A-C,它们各自被连接到多个n-沟道晶体管523A-C当中对应的一个。n-沟道晶体管523A-C被并联地连接在插头519和地之间。与图4的缓冲器401不同,图5的前置驱动电路503包括另外的多个反相器533D-F,将它们各自的一个输出端连接到对应的多个p-沟道晶体管521A-C之一的栅极上。p-沟道晶体管521A-C被并联地连接在Vcc和插头519之间。
另外,如图5所示,多个反相器533A-C被连接在轨535和地之间。多个反相器533D-F被连接在Vcc和轨537之间。轨535被用来作为虚拟的Vcc,而轨537被用作虚拟的地。多个并联连接的p-沟道晶体管529A-C可以被用来改变轨535和Vcc之间的电阻,而多个并联连接的n-沟道晶体管531A-C可以被用来改变轨537和地之间的电阻。如图5所示,用P-SLEW<0:M>511来控制多个p-沟道晶体管529A-C,同时用N-SLEW<0:M>541来控制多个n-沟道晶体管531A-C。
同样如图5中所示,有多个反相器533D-F被用来按照公知的技术通过逻辑545D-F和547D-F接收数据517,用OEN 543表示的输出有效信号,以及一个对应的P-IMP<0:N>信号513。因此,仅有在OEN 543和对应的一个P-IMP<0:N>信号513同时有效时,反相器533D-F的p-沟道晶体管才会通过逻辑545D-F接收数据517。同样,仅有在OEN 543和对应的一个P-IMP<0:N>信号513同时有效时,反相器533D-F的n-沟道晶体管才会通过逻辑547D-F接收数据517。
因此,按照本发明的缓冲器501,在插头519上产生的输出信号从低逻辑电平上升到高逻辑电平的时间延迟量是通过控制被导通的并联连接的n-沟道晶体管531A-C的数量来控制的。与此相反,输出信号从高逻辑电平下降到低逻辑电平的时间延迟量是通过控制被导通的并联连接的p-沟道晶体管529A-C的数量来控制的。缓冲器501中从插头519到Vcc的输出阻抗是通过控制被导通的并联连接的p-沟道晶体管521A-C的数量来控制的,而缓冲器501中从插头519到地的输出阻抗是通过控制被导通的并联连接的n-沟道晶体管523A-C的数量来控制的。在一个实施例中,p-沟道晶体管521A-C和n-沟道晶体管523A-C是二进制加权的。在另一个实施例中,p-沟道晶体管521A-C和n-沟道晶体管523A-C的权重是相等的。
图4和5所示的实施例都采用了轨435,437,535和537,它们分别都是由前置驱动电路403和503中的多个反相器共用的。如上所述,前置驱动电路403和503分别被用来驱动在对应的驱动电路405和505中接到电源或是地的那些并联连接的晶体管的栅极。通过共用上述的轨,可以注意到本发明的缓冲器中使用的器件数量被减少了。从另一个实施例中可以看出,为了改善线性度,可以为每一个反相器433A-C或是533A-F设置重叠的轨435,437,535和537。由此付出的代价则是要增大电路的面积和功率。
在上文中描述了一种在集成电路中用来调节缓冲器时间延迟量和阻抗的方法和装置,可用于补偿诸如过程、电压和温度等条件的变化。采用本发明的补偿电路,诸如输入/输出缓冲器这样的集成电路缓冲器所具有的输出阻抗可以在很宽的范围内与连接到输入/输出缓冲器上的线路的线路阻抗相匹配,它可以装在同一个芯片上,或者是放在芯片外面。另外,本发明的缓冲器能够在一定的条件范围内调节缓冲器的时间延迟量。除此之外,本发明的缓冲器采用的器件数量比较少,这样就能减少本发明的输入/输出缓冲器所需要的电路面积和消耗的功率。
在上文的详细说明中是参照具体的解释性实施例来描述本发明的方法和装置的。然而,在不脱离本发明实质和范围的条件下显然还可以进行各种各样的修改和变更。因此,说明书和附图的作用仅仅是为了说明而不是限制。

Claims (14)

1.一种补偿的缓冲器电路,其特征是包括:
包括时间延迟量补偿电路的一个前置驱动电路,用前置驱动电路接收一个数据信号,用时间延迟量补偿电路接收一个时间延迟量控制信号,用来控制时间延迟量补偿电路的第一可变电阻的阻值,该第一可变电阻接在第一电位上,该时间延迟量控制信号控制时间延迟量补偿电路的第二可变电阻的阻值,该第二可变电阻接在第二电位上;以及包括阻抗补偿电路的一个驱动电路,将驱动电路连接到前置驱动电路上以接收前置驱动电路的输出,用阻抗补偿电路接收一个阻抗控制信号,在输出节点上驱动电路与阻抗控制电路的输出相连接。
2.按照权利要求1的补偿的缓冲器电路,其特征是补偿式缓冲器电路的输出阻抗按照阻抗控制信号而变化。
3.按照权利要求1的补偿的缓冲器电路,其特征是前置驱动电路的输出的时间延迟量按照时间延迟量控制信号而变化。
4.按照权利要求1的补偿的缓冲器电路,其特征是进一步包括一个补偿单元,该补偿单元被用来产生时间延迟量控制信号和阻抗控制信号。
5.按照权利要求1的补偿的缓冲器电路,其特征是阻抗补偿电路包括:
并联连接在输出节点和第一电位之间的第一组晶体管,这第一组晶体管按照阻抗控制信号来改变补偿的缓冲器电路在输出节点和第一电位之间的输出阻抗;以及
并联连接在输出节点和第二电位之间的第二组晶体管,这第二组晶体管按照前置驱动电路的输出改变补偿的缓冲器电路在输出节点和第二电位之间的输出阻抗。
6.按照权利要求5的补偿的缓冲器电路,其特征是前置驱动电路包括连接在第一和第二轨之间的第一组反相器电路,第一组反相器电路被用来各自接收数据信号,第一组反相器电路各自产生的输出被连接到对应的一个第二组晶体管的栅极上。
7.按照权利要求6的补偿的缓冲器电路,其特征是时间延迟量补偿电路包括:
并联连接在第一轨和第一电位之间的第三组晶体管;以及
并联连接在第二轨和第二电位之间的第四组晶体管;
其中的第三和第四组晶体管被连接到时间延迟量控制信号,让第三和第四组晶体管按照时间延迟量控制信号来改变前置驱动电路输出的时间延迟量。
8.按照权利要求1的补偿的缓冲器电路,其特征是补偿的缓冲器电路进一步被用来接收一个输出有效信号,驱动电路按照这一输出有效信号而输出阻抗控制电路的输出。
9.按照权利要求1的补偿的缓冲器电路,其特征是补偿的缓冲器电路是一个补偿的输入/输出缓冲器。
10.一种用来缓冲在集成电路的输入/输出节点上产生的数据信号的方法,其特征是包括以下步骤:
用一个前置驱动电路接收数据信号;
改变前置驱动电路的第一可变电阻的阻值,该第一可变电阻接在第一电位上,改变前置驱动电路的第二可变电阻的阻值,该第二可变电阻接在第二电位上,从而改变前置驱动电路和连接到前置驱动电路输出端的驱动电路之间的电阻-电容(RC)时间常数,用来控制前置驱动电路输出中的时间延迟量;
用驱动电路从前置驱动电路上接收输出,驱动电路输出驱动电路的输出;
改变驱动电路的输出阻抗,让驱动电路的输出阻抗与连接到输出节点上的线路的线路阻抗相匹配。
11.按照权利要求10的方法,其特征是还包括产生时间延迟量控制信号的附加步骤,其中改变RC时间常数的步骤是按照时间延迟量控制信号来执行的。
12.按照权利要求10的方法,其特征是还包括产生阻抗控制信号的附加步骤,其中改变输出阻抗的步骤是按照阻抗控制信号来执行的。
13.一种输入/输出缓冲器电路,包括:
用来接收数据信号和发送前置驱动装置的输出的前置驱动装置;
包括在前置驱动装置中的时间延迟量补偿装置,用于按照一个时间延迟量补偿信号来控制前置驱动装置输出的时间延迟量,该时间延迟量补偿信号控制时间延迟量补偿装置的第一可变电阻的阻值,该第一可变电阻接在第一电位上,该时间延迟量补偿信号控制第二可变电阻的阻值,该第二可变电阻接在第二电位上;
连接到前置驱动装置上用来接收和发送前置驱动装置的输出的驱动装置;以及
包括在驱动装置中的阻抗补偿装置,用来按照一个阻抗控制信号控制输入/输出缓冲器电路的输出阻抗。
14.按照权利要求13的输入/输出缓冲器电路,其特征是进一步包括连接到时间延迟量补偿装置上用来产生时间延迟量补偿信号的装置;以及
连接到阻抗补偿装置上用来产生阻抗控制信号的装置。
CNB988034204A 1997-03-24 1998-03-20 用于时间延迟量和阻抗补偿缓冲器电路的方法和装置 Expired - Fee Related CN1156082C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US08/824,066 US5898321A (en) 1997-03-24 1997-03-24 Method and apparatus for slew rate and impedance compensating buffer circuits
US08/824,066 1997-03-24

Publications (2)

Publication Number Publication Date
CN1250557A CN1250557A (zh) 2000-04-12
CN1156082C true CN1156082C (zh) 2004-06-30

Family

ID=25240520

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB988034204A Expired - Fee Related CN1156082C (zh) 1997-03-24 1998-03-20 用于时间延迟量和阻抗补偿缓冲器电路的方法和装置

Country Status (7)

Country Link
US (1) US5898321A (zh)
EP (1) EP0970564B1 (zh)
KR (1) KR100491382B1 (zh)
CN (1) CN1156082C (zh)
AU (1) AU6868998A (zh)
DE (1) DE69824281T2 (zh)
WO (1) WO1998043352A1 (zh)

Families Citing this family (89)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10215156A (ja) * 1997-01-29 1998-08-11 Nec Corp 遅延時間可変装置
US6289447B1 (en) * 1997-03-24 2001-09-11 Intel Corporation Topology dependent compensation to improve performance of self-compensated components including processors based on physical relationship with other system components
US6005890A (en) * 1997-08-07 1999-12-21 Pittway Corporation Automatically adjusting communication system
US6186895B1 (en) * 1997-10-07 2001-02-13 Mikohn Gaming Corporation Intelligent casino chip system and method or use thereof
KR100266747B1 (ko) * 1997-12-31 2000-09-15 윤종용 임피던스 조정 회로를 구비한 반도체 장치
US6028451A (en) * 1997-12-31 2000-02-22 Intel Corporation Method and apparatus for topology dependent slew rate control
KR100272671B1 (ko) * 1998-03-09 2000-11-15 윤종용 데이터 트랜시버 및 그것을 갖는 버스 인터페이스
US6225819B1 (en) * 1998-03-17 2001-05-01 Cypress Semiconductor Corp. Transmission line impedance matching output buffer
US6016066A (en) * 1998-03-19 2000-01-18 Intel Corporation Method and apparatus for glitch protection for input buffers in a source-synchronous environment
TW381218B (en) * 1998-04-20 2000-02-01 Via Tech Inc I/O buffer for improving ring back effect
JP3341681B2 (ja) * 1998-06-12 2002-11-05 日本電気株式会社 半導体集積論理回路
US6225824B1 (en) * 1999-03-08 2001-05-01 Texas Instruments Incorporated High speed output buffer for high/low voltage operation
US6288563B1 (en) * 1998-12-31 2001-09-11 Intel Corporation Slew rate control
US6133749A (en) * 1999-01-04 2000-10-17 International Business Machines Corporation Variable impedance output driver circuit using analog biases to match driver output impedance to load input impedance
US6360180B1 (en) * 1999-05-10 2002-03-19 Teradyne, Inc. Driver with transmission path loss compensation
US6425097B1 (en) * 1999-05-27 2002-07-23 Sun Microsystems, Inc. Method and apparatus for testing an impedance-controlled input/output (I/O) buffer in a highly efficient manner
US6278306B1 (en) * 1999-06-07 2001-08-21 Sun Microsystems, Inc. Method for an output driver with improved slew rate control
US6281729B1 (en) * 1999-06-07 2001-08-28 Sun Microsystems, Inc. Output driver with improved slew rate control
US6339351B1 (en) * 1999-06-07 2002-01-15 Sun Microsystems, Inc. Output driver with improved impedance control
US6366139B1 (en) * 1999-06-07 2002-04-02 Sun Microsystems, Inc. Method for an output driver with improved impedance control
US6366867B2 (en) * 1999-06-22 2002-04-02 Intel Corporation Method and apparatus for providing controllable compensation factors to a compensated driver circuit which may be used to perform testing of the structural integrity of the compensated driver circuit
US6606705B1 (en) 1999-09-15 2003-08-12 Intel Corporation Method and apparatus for configuring an I/O buffer having an initialized default signaling level to operate at a sampled external circuit signaling level
US6297677B1 (en) 1999-09-20 2001-10-02 Sun Microsystems, Inc. Method for a dynamic termination logic driver with improved slew rate control
US6316957B1 (en) 1999-09-20 2001-11-13 Sun Microsystems, Inc. Method for a dynamic termination logic driver with improved impedance control
US6294924B1 (en) * 1999-09-20 2001-09-25 Sun Microsystems, Inc. Dynamic termination logic driver with improved slew rate control
US6420913B1 (en) 1999-09-20 2002-07-16 Sun Microsystems, Inc. Dynamic termination logic driver with improved impedance control
US6300798B1 (en) * 1999-10-15 2001-10-09 Intel Corporation Method and apparatus for controlling compensated buffers
JP3463628B2 (ja) * 1999-10-18 2003-11-05 日本電気株式会社 スルーレート調整可能な出力回路を備えた半導体回路およびその調整方法ならびに自動調整装置
US6541996B1 (en) * 1999-12-21 2003-04-01 Ati International Srl Dynamic impedance compensation circuit and method
US6636069B1 (en) 2000-03-22 2003-10-21 Intel Corporation Method and apparatus for compensated slew rate control of line termination
US6549037B1 (en) * 2000-06-26 2003-04-15 Intel Corporation Apparatus and circuit having reduced leakage current and method therefor
US6624662B1 (en) * 2000-06-30 2003-09-23 Intel Corporation Buffer with compensating drive strength
US6753699B2 (en) 2000-11-13 2004-06-22 Standard Microsystems Corporation Integrated circuit and method of controlling output impedance
US6429685B1 (en) 2000-11-13 2002-08-06 Gain Technology Corporation Integrated circuit and method of controlling output impedance
US6420899B1 (en) 2000-12-29 2002-07-16 Intel Corporation Dynamic impedance matched driver for improved slew rate and glitch termination
KR100429870B1 (ko) * 2001-02-14 2004-05-03 삼성전자주식회사 Pvt 변화와 출력단자의 부하 커패시턴스의 변화에 의한슬루율 변화를 최소화할 수 있는 출력버퍼 회로
US6384621B1 (en) 2001-02-22 2002-05-07 Cypress Semiconductor Corp. Programmable transmission line impedance matching circuit
US6759868B2 (en) * 2001-02-27 2004-07-06 Agilent Technologies, Inc. Circuit and method for compensation if high-frequency signal loss on a transmission line
US6448807B1 (en) 2001-03-29 2002-09-10 Intel Corporation Dynamic impedance controlled driver for improved slew rate and glitch termination
JP2002304434A (ja) * 2001-04-06 2002-10-18 Nec Corp Emiシミュレーション用半導体集積回路電源モデルの作成方法、装置及びプログラム
JP2002367376A (ja) * 2001-06-12 2002-12-20 Mitsubishi Electric Corp 半導体装置
US6633178B2 (en) 2001-09-28 2003-10-14 Intel Corporation Apparatus and method for power efficient line driver
US6737749B2 (en) 2001-12-20 2004-05-18 Sun Microsystems, Inc. Resistive vias for controlling impedance and terminating I/O signals at the package level
JP2003215172A (ja) * 2002-01-23 2003-07-30 Seiko Epson Corp 充放電電流検出回路および可変抵抗器
US7123046B2 (en) * 2002-02-13 2006-10-17 Micron Technology, Inc Apparatus for adaptively adjusting a data receiver
US6642742B1 (en) * 2002-03-21 2003-11-04 Advanced Micro Devices, Inc. Method and apparatus for controlling output impedance
US7356555B2 (en) * 2002-03-29 2008-04-08 Intel Corporation In-protocol impedance compensation control
US7289572B2 (en) * 2002-10-07 2007-10-30 International Business Machines Corporation Method and system for scalable pre-driver to driver interface
US7092472B2 (en) * 2003-09-16 2006-08-15 Rambus Inc. Data-level clock recovery
US7126378B2 (en) 2003-12-17 2006-10-24 Rambus, Inc. High speed signaling system with adaptive transmit pre-emphasis
US7397848B2 (en) 2003-04-09 2008-07-08 Rambus Inc. Partial response receiver
US7205786B2 (en) * 2003-04-25 2007-04-17 Stmicroelectronics Pvt. Ltd. Programmable output buffer
US7005903B2 (en) * 2003-12-02 2006-02-28 Intel Corporation Output buffer with adjustment of signal transitions
US7202702B2 (en) * 2003-12-10 2007-04-10 Hewlett-Packard Development Company, L.P. Output buffer slew rate control using clock signal
US7233164B2 (en) * 2003-12-17 2007-06-19 Rambus Inc. Offset cancellation in a multi-level signaling system
US7061301B2 (en) * 2003-12-19 2006-06-13 Power Integrations, Inc. Method and apparatus switching a semiconductor switch with a multi-state drive circuit
US7218169B2 (en) * 2003-12-23 2007-05-15 Agere Syatems Inc. Reference compensation circuit
US7236013B2 (en) * 2003-12-26 2007-06-26 Stmicroelectronics Pvt. Ltd. Configurable output buffer and method to provide differential drive
US7009894B2 (en) * 2004-02-19 2006-03-07 Intel Corporation Dynamically activated memory controller data termination
KR100533383B1 (ko) * 2004-03-12 2005-12-06 주식회사 하이닉스반도체 출력 드라이버 회로
US7888962B1 (en) 2004-07-07 2011-02-15 Cypress Semiconductor Corporation Impedance matching circuit
DE102004061738B4 (de) * 2004-12-22 2007-06-28 Infineon Technologies Ag Treiberschaltung für Binärsignale
US20060284658A1 (en) * 2005-06-20 2006-12-21 Wright Bradley J Rise and fall balancing circuit for tri-state inverters
US7734866B2 (en) * 2005-08-04 2010-06-08 Rambus Inc. Memory with address-differentiated refresh rate to accommodate low-retention storage rows
US7523430B1 (en) * 2005-09-09 2009-04-21 Altera Corporation Programmable logic device design tool with simultaneous switching noise awareness
US8036846B1 (en) 2005-10-20 2011-10-11 Cypress Semiconductor Corporation Variable impedance sense architecture and method
US20070271060A1 (en) * 2006-05-22 2007-11-22 Terry Fletcher Buffer compensation activation
US7423450B2 (en) * 2006-08-22 2008-09-09 Altera Corporation Techniques for providing calibrated on-chip termination impedance
US7902875B2 (en) 2006-11-03 2011-03-08 Micron Technology, Inc. Output slew rate control
US7719424B2 (en) * 2007-01-19 2010-05-18 Igt Table monitoring identification system, wager tagging and felt coordinate mapping
KR100892643B1 (ko) * 2007-06-28 2009-04-09 주식회사 하이닉스반도체 데이터 출력 드라이버 회로
US7876123B2 (en) * 2007-10-09 2011-01-25 Lsi Corporation High speed multiple memory interface I/O cell
JP5584401B2 (ja) * 2008-08-23 2014-09-03 ピーエスフォー ルクスコ エスエイアールエル 半導体装置及びこれを備えるデータ処理システム
US7772901B2 (en) * 2009-01-08 2010-08-10 Himax Technologies Limited Slew rate control circuit
CN102422537B (zh) 2009-05-11 2014-11-26 Pi公司 用于增强模式和耗尽模式宽带隙半导体jfet的栅驱动器
TWI452833B (zh) * 2009-12-30 2014-09-11 Ind Tech Res Inst 輸出元件、信號迴轉率的校正與控制方法以及信號振幅的控制方法
EP2354613A1 (de) 2010-02-09 2011-08-10 egeplast Werner Strumann GmbH & Co. KG Verfahren zur Herstellung eines Rohrverbunds
DE102010050026B4 (de) 2010-11-02 2021-05-06 Ic-Haus Gmbh Magnetisch abtastende Positionsmessvorrichtung
US9236856B2 (en) 2010-12-09 2016-01-12 Taiwan Semiconductor Manufactuing Company, Ltd. Apparatus for controlling slew rate
CN104065251B (zh) * 2013-03-18 2017-03-15 意法半导体研发(上海)有限公司 具有受控栅极放电电流的驱动器电路
US9160313B2 (en) 2013-11-14 2015-10-13 National Instruments Corporation Compensated temperature variable resistor
CN103617321B (zh) * 2013-11-27 2016-06-08 中国人民解放军国防科学技术大学 降低不同端角下缓冲器链延时变化的方法
US10539585B2 (en) 2014-10-09 2020-01-21 Continental Automotive Systems, Inc. Arrangement and method for connecting an electrical component to a leadframe
KR102226370B1 (ko) * 2015-01-13 2021-03-15 삼성전자주식회사 집적 회로 및 집적 회로를 포함하는 스토리지 장치
US10144292B2 (en) * 2016-10-25 2018-12-04 Nio Usa, Inc. Sanity monitor for power module
JP6925605B2 (ja) * 2017-01-12 2021-08-25 株式会社Joled 駆動回路
US20180254004A1 (en) * 2017-03-06 2018-09-06 Novatek Microelectronics Corp. Integrated circuit for driving display panel and fan-out compensation method thereof
KR102558562B1 (ko) * 2018-07-27 2023-07-24 매그나칩 반도체 유한회사 Emi를 감소시킬 수 있는 제어 버퍼 및 이를 포함하는 소스 드라이버
JP2023146812A (ja) * 2022-03-29 2023-10-12 ラピステクノロジー株式会社 出力回路

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4719369A (en) * 1985-08-14 1988-01-12 Hitachi, Ltd. Output circuit having transistor monitor for matching output impedance to load impedance
US5063308A (en) * 1988-12-21 1991-11-05 Intel Corporation Output driver with static and transient parts
US4975598A (en) * 1988-12-21 1990-12-04 Intel Corporation Temperature, voltage, and process compensated output driver
US5231311A (en) * 1989-02-28 1993-07-27 Vlsi Technology, Inc. Digital output buffer and method with slew rate control and reduced crowbar current
US5013940A (en) * 1989-11-03 1991-05-07 Cypress Semiconductor Corporation Multi stage slew control for an IC output circuit
US5216289A (en) * 1991-10-24 1993-06-01 Intel Corporation Asynchronous reset scheme for ultra-low noise port tri-state output driver circuit
JPH05206829A (ja) * 1992-01-27 1993-08-13 Nec Ic Microcomput Syst Ltd 半導体集積回路装置
EP0690510B1 (en) * 1994-06-28 1998-05-06 Nippon Telegraph And Telephone Corporation Low voltage SOI (silicon on insulator) logic circuit
US5602494A (en) * 1995-03-09 1997-02-11 Honeywell Inc. Bi-directional programmable I/O cell
US5528166A (en) * 1995-03-14 1996-06-18 Intel Corporation Pulse controlled impedance compensated output buffer
US5568081A (en) * 1995-06-07 1996-10-22 Cypress Semiconductor, Corporation Variable slew control for output buffers
US5729158A (en) * 1995-07-07 1998-03-17 Sun Microsystems, Inc. Parametric tuning of an integrated circuit after fabrication

Also Published As

Publication number Publication date
AU6868998A (en) 1998-10-20
CN1250557A (zh) 2000-04-12
KR20010005635A (ko) 2001-01-15
EP0970564A1 (en) 2000-01-12
EP0970564B1 (en) 2004-06-02
EP0970564A4 (en) 2000-11-02
KR100491382B1 (ko) 2005-05-25
US5898321A (en) 1999-04-27
DE69824281D1 (de) 2004-07-08
WO1998043352A1 (en) 1998-10-01
DE69824281T2 (de) 2005-07-28

Similar Documents

Publication Publication Date Title
CN1156082C (zh) 用于时间延迟量和阻抗补偿缓冲器电路的方法和装置
KR100212585B1 (ko) 도선을 거쳐 데이터가 전달되는 동안 전력 손실을 감소시키는 회로 및 방법
US5017807A (en) Output buffer having capacitive drive shunt for reduced noise
US5291071A (en) High speed, low power output circuit with temperature compensated noise control
US6100713A (en) Termination circuits and methods for memory buses and devices
US5568068A (en) Buffer circuit for regulating driving current
US7224186B2 (en) Semiconductor circuit device
JP2674504B2 (ja) Da変換器用電流スイッチ回路
CN1293488A (zh) 使用栅极电压控制的单端输入电压电平转换器
KR960013853B1 (ko) 제어가능한 상승 및 하강 시간을 가진 집적 회로
US6331787B1 (en) Termination circuits and methods therefor
JP2002198791A (ja) 電源電圧以外の電圧を使用する集積回路用の出力ドライバ
US20090091358A1 (en) Compensated output buffer for improving slew control rate
US4958086A (en) Low di/dt output buffer with improved speed
KR100316037B1 (ko) 출력버퍼회로
KR20010023574A (ko) 데이터 전송 장치
CN1260890C (zh) 用于变换信号振幅的振幅变换电路
EP0481737B1 (en) Output buffer for semiconductor integrated circuit
US7768311B2 (en) Suppressing ringing in high speed CMOS output buffers driving transmission line load
US6323675B1 (en) Termination circuits and methods therefor
KR920007097B1 (ko) 제어된 사다리꼴 회전율을 갖는 버스 전송기
US6331786B1 (en) Termination circuits and methods therefor
CN1848686A (zh) 用于变换信号振幅的振幅变换电路
US6323676B1 (en) Termination circuits and methods therefor
US7203243B2 (en) Line driver with reduced power consumption

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20040630

Termination date: 20110320