CN115458527A - 次级感测放大器与半导体存储装置 - Google Patents
次级感测放大器与半导体存储装置 Download PDFInfo
- Publication number
- CN115458527A CN115458527A CN202110702813.5A CN202110702813A CN115458527A CN 115458527 A CN115458527 A CN 115458527A CN 202110702813 A CN202110702813 A CN 202110702813A CN 115458527 A CN115458527 A CN 115458527A
- Authority
- CN
- China
- Prior art keywords
- pair
- complementary transistors
- sense amplifier
- transistor
- secondary sense
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Semiconductor Memories (AREA)
- Dram (AREA)
- Static Random-Access Memory (AREA)
Abstract
本发明公开一种次级感测放大器与半导体存储装置,其中该次级感测放大器包括半导体基板、第一对互补晶体管、第二对互补晶体管以及至少一接地晶体管。第一和第二对互补晶体管以及接地晶体管形成于所述半导体基板上。第一对互补晶体管以次级感测放大器的一中心线为对称轴而呈线对称地配置,且第一对互补晶体管的栅极耦合至一节点。第二对互补晶体管也相对于前述中心线呈线对称地配置,其中第二对互补晶体管的电流方向是相同的。第一对互补晶体管的源极和漏极分别耦合至第二对互补晶体管的栅极和源极。接地晶体管则与第二对互补晶体管串联。
Description
技术领域
本发明涉及一种存储器装置布局,且特别是涉及一种次级感测放大器与半导体存储装置。
背景技术
动态随机存取存储器(Dynamic Random Access Memory,DRAM)是一种随机存取的半导体存储器。一般来说,DRAM配置有多个存储单元阵列、次级X解码器和感测放大器电路。为了提升操作速度,感测放大器电路可以包括感测放大器和次级感测放大器。
由于次级感测放大器具有较为复杂的连线,因此面积比其他电路大,并且因此对芯片尺寸的小型化发展造成冲击。此外,由于芯片成本的关系,次级感测放大器的面积越大,整体成本越高。
发明内容
本发明提供一种次级感测放大器,具有较小的布局以降低成本。
本发明另提供一种半导体存储装置,以获得高品质的次级感测放大器特性。
本发明的次级感测放大器,包括半导体基板、第一对互补晶体管、第二对互补晶体管以及至少一接地晶体管。第一对互补晶体管形成于所述半导体基板上,所述第一对互补晶体管以次级感测放大器的一中心线为对称轴而呈线对称地配置,并且所述第一对互补晶体管的栅极耦合至一节点。第二对互补晶体管形成于所述半导体基板上,所述第二对互补晶体管以次级感测放大器的中心线为对称轴而呈线对称地配置,其中所述第一对互补晶体管的源极耦合至所述第二对互补晶体管的栅极,且所述第一对互补晶体管的漏极耦合至所述第二对互补晶体管的源极。接地晶体管形成于所述半导体基板上,所述接地晶体管与所述第二对互补晶体管串联。所述第二对互补晶体管中的一个晶体管的电流方向与另一个晶体管的电流方向相同。
在本发明的一实施例中,上述第一对互补晶体管中的一个晶体管的电流方向与另一个晶体管的电流方向相同。
在本发明的一实施例中,上述至少一接地晶体管是第三对互补晶体管,且所述第三对互补晶体管以所述次级感测放大器的所述中心线为所述对称轴而呈线对称地配置。
在本发明的一实施例中,上述次级感测放大器还可包括第一扩散区与第二扩散区。第一扩散区位于所述半导体基板内,其中第一对互补晶体管的一个晶体管与第二对互补晶体管的一个晶体管设置在所述第一扩散区内。第二扩散区位于所述半导体基板内,其中第一对互补晶体管的另一个晶体管与第二对互补晶体管的另一个晶体管设置在所述第二扩散区内。
在本发明的一实施例中,上述第一扩散区和上述第二扩散区分离。
在本发明的一实施例中,上述第一对互补晶体管与上述第二对互补晶体管设置在垂直于所述中心线的方向上的第三对互补晶体管之间。
在本发明的一实施例中,上述第三对互补晶体管中的一个晶体管的电流方向与另一个晶体管的电流方向相同。
在本发明的一实施例中,上述次级感测放大器还可包括第三扩散区,位于所述半导体基板内,其中第二对互补晶体管与第三对互补晶体管设置在所述第三扩散区内。
在本发明的一实施例中,上述第二对互补晶体管与上述第三对互补晶体管设置在垂直于所述中心线的方向上的第一对互补晶体管之间。
在本发明的一实施例中,上述至少一接地晶体管是单一晶体管。
在本发明的一实施例中,上述次级感测放大器还可包括第四扩散区,位于所述半导体基板内,其中所述第二对互补晶体管与所述单一晶体管设置在所述第四扩散区内。
在本发明的一实施例中,上述第二对互补晶体管与上述单一晶体管设置在垂直于所述中心线的方向上的第一对互补晶体管之间。
在本发明的一实施例中,上述次级感测放大器还可包括用于内连线的数个接触窗与数条布线。
在本发明的一实施例中,用于连接第一对互补晶体管中的一个晶体管的源极至第二对互补晶体管中的一个晶体管的栅极的所述接触窗的数量等同于用于连接第一对互补晶体管中的另一个晶体管的源极至第二对互补晶体管中的另一个晶体管的栅极的所述接触窗的数量。
在本发明的一实施例中,用于连接第一对互补晶体管中的一个晶体管的漏极至第二对互补晶体管中的一个晶体管的源极的所述接触窗的数量等同于用于连接第一对互补晶体管中的另一个晶体管的漏极至第二对互补晶体管中的另一个晶体管的源极的所述接触窗的数量。
在本发明的一实施例中,用于连接第一对互补晶体管中的一个晶体管的源极至第二对互补晶体管中的一个晶体管的栅极的所述布线的电阻等同于用于连接第一对互补晶体管中的另一个晶体管的源极至第二对互补晶体管中的另一个晶体管的栅极的所述布线的电阻。
在本发明的一实施例中,用于连接第一对互补晶体管中的一个晶体管的漏极至第二对互补晶体管中的一个晶体管的源极的所述布线的电阻等同于用于连接第一对互补晶体管中的另一个晶体管的漏极至第二对互补晶体管中的另一个晶体管的源极的所述布线的电阻。
本发明的半导体存储装置,包括数个存储单元阵列、第一感测放大器与第二感测放大器、感测放大器驱动器以及次级感测放大器。次级感测放大器为上述实施例中的次级感测放大器。每个存储单元阵列具有相对的一对第一侧边与一对第二侧边。第一感测放大器与第二感测放大器沿第一方向设置于接近所述存储单元阵列的第一侧边,其中所述第一方向平行于第一侧边。感测放大器驱动器设置于第一感测放大器与第二感测放大器之间,其中所述感测放大器驱动器具有平行于第二方向的宽度,第二方向垂直于所述第一方向。上述次级感测放大器设置在第一感测放大器与第二感测放大器之间的所述感测放大器驱动器旁,其中所述次级感测放大器具有与感测放大器驱动器的宽度相同的宽度,且所述次级感测放大器的中心线平行于所述第二方向。
在本发明的另一实施例中,上述半导体存储装置还可包括次级X解码器沿所述第二方向设置于接近存储单元阵列的第二侧边。
在本发明的另一实施例中,上述感测放大器驱动器的所述宽度是根据设计规则(design rule)定义的最小空间。
基于上述,由于本发明提供了一种具有相同电流方向的互补晶体管的次级感测放大器,因此可以避免读取延迟或失效(malfunction),并且获得高品质的次级感测放大器。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合所附的附图作详细说明如下。
附图说明
图1A是本发明的第一实施例的一种次级感测放大器的俯视图;
图1B是图1A的次级感测放大器及其上层连线的俯视图;
图1C是图1B的次级感测放大器及其上层连线的俯视图;
图1D是图1B的次级感测放大器上方的上层连线的俯视图;
图2是图1C的次级感测放大器的电路图;
图3A是本发明的第二实施例的一种次级感测放大器的俯视图;
图3B是图3A的次级感测放大器及其上层连线的俯视图;
图3C是图3B的次级感测放大器及其上层连线的俯视图;
图3D是图3B的次级感测放大器上方的上层连线的俯视图;
图4A是本发明的第三实施例的一种次级感测放大器的俯视图;
图4B是图4A的次级感测放大器及其上层连线的俯视图;
图4C是图4B的次级感测放大器及其上层连线的俯视图;
图4D是图4B的次级感测放大器上方的上层连线的俯视图;
图5是图4C的次级感测放大器的电路图;
图6是本发明第四实施例的一种半导体存储器元件的方块图。
符号说明
10、30、40、608:次级放大感测器
100:半导体基板
102a、102b、602(SA1):第一对互补晶体管
104a、104b、604(SA2):第二对互补晶体管
106a、106b:第三对互补晶体管
1081-3:栅极接触窗
1101-6:场接触窗
112:第一扩散区
114:第二扩散区
1161-18:导线
1M1-18:第一金属层
2M1-10:第二金属层
3M1-6:第三金属层
300:第三扩散区
400:单一晶体管
402:第四扩散区
60:半导体存储装置
600:存储单元阵列
600a:第一侧边
600b:第二侧边
606:感测放大器驱动器
610:次级X轴解码器
C1、C2:接触窗
CL:中心线
D1:漏极
G1、G2:栅极
H:宽度
I1a、I1b、I2a、I2b、I3a、I3b、I4:电流方向
N1:节点
R1-R8、R51、R52:连线电阻
S1、S2:源极
具体实施方式
以下实施例中所附的附图是为了能更完整地描述本发明的实施例,然而本发明仍可使用许多不同的形式来实施,不应被解释为限于以下描述的实施例。在不超出本发明的范围的情况下,可以利用其他实施例,并且进行结构上、逻辑上和电路上的改变。为了清楚起见,各个区域或膜层的相对厚度、距离及位置可能缩小或放大。另外,在附图中使用相似或相同的元件符号表示相似或相同的部位或特征的存在。
图1A是根据本发明的第一实施例的一种次级感测放大器的俯视图。
请参照图1A,所述次级感测放大器10包括半导体基板100、第一对互补晶体管102a与102b、第二对互补晶体管104a与104b以及至少一接地晶体管,其中所述至少一接地晶体管例如第三对互补晶体管106a与106b。第一对互补晶体管102a与102b形成于半导体基板100上并以次级感测放大器10的中心线CL为对称轴而呈线对称地配置,并且所述第一对互补晶体管102a与102b的两个栅极G1都通过一栅极接触窗1081耦合至一节点N1,其中所述节点N1可与中心线CL对齐。上述第一对互补晶体管中的一个晶体管102a的电流方向I1a与另一个晶体管102b的电流方向I1b相同。
第二对互补晶体管104a与104b形成于所述半导体基板100上,并以次级感测放大器10的中心线CL为对称轴而呈线对称地配置,并且所述第二对互补晶体管中的一个晶体管104a的电流方向I2a与另一个晶体管104b的电流方向I2b相同。在第一实施例中,所述第一对互补晶体管102a与102b的漏极D1耦合至所述第二对互补晶体管104a与104b的源极S2。第一对互补晶体管中的一个晶体管102a的源极S1通过上层连线(如栅极接触窗1082、场接触窗1101以及后续描述的连线)耦合至第二对互补晶体管中的另一个晶体管104b的栅极G2。第一对互补晶体管中的另一个晶体管102b的源极S1通过上层连线(如栅极接触窗1083、场接触窗1102以及后续描述的连线)耦合至第二对互补晶体管中的一个晶体管104a的栅极G2。在本实施例中,所述互补晶体管如102a与102b、104a与104b或106a与106b都被设计为具有相同的时序(timing)与电流承受能力(current capability)来运作。
第三对互补晶体管106a与106b(亦即接地晶体管)形成于所述半导体基板100上,并通过上层连线(未示出)与第二对互补晶体管104a与104b串联,并且所述第三对互补晶体管106a与106b也以次级感测放大器10的中心线CL为对称轴而呈线对称地配置。因此,所有晶体管包含102a、102b、104a、104b、106a与106b都可形成在宽度H的范围内,宽度H是由感测放大器驱动器(未示出)的宽度的设计规则(design rule)定义的最小空间。
请继续参照图1A,次级感测放大器10还可包括位于半导体基板100内的第一扩散区112与第二扩散区114,且第一扩散区112是和第二扩散区114分离的。第一对互补晶体管的一个晶体管102a与第二对互补晶体管的一个晶体管104a设置在所述第一扩散区112内。第一对互补晶体管的另一个晶体管102b与第二对互补晶体管的另一个晶体管104b设置在所述第二扩散区114内。第一扩散区112与第二扩散区114可为阱区,且因此第一对互补晶体管的一个晶体管102a的源极S1以及第二对互补晶体管的一个晶体管104a的源极S2都形成于第二扩散区114内;依此类推。第一对互补晶体管102a与102b以及第二对互补晶体管104a与104b则是设置在垂直于中心线CL的方向上的第三对互补晶体管106a与106b之间。
图1B是图1A的次级感测放大器及其上层连线的俯视图,且图1C是图1B的次级感测放大器及其上层连线的俯视图。这两个图是为了阐明本发明的第一实施例的次级感测放大器的内连线而绘制。
请参照图1B,在图1A的结构上方的上层连线例如有导线1161-15、第一金属层1M1-15以及用来连接导线1161-15、第一金属层1M1-15与上层的金属(例如图1C的2M1-10)的接触窗C1。导线1161-15例如是由钨(W)制成的。
请参照图1C,在图1B的结构上方的上层连线例如有第二金属层2M1-10、第三金属层3M1-6以及用来连接2M1-10与3M1-6的接触窗C2。因此,在一实施例中,互补晶体管102a的源极S1与互补晶体管104b的栅极G2之间的内连线包括场接触窗1101、导线1163、一个接触窗C1、第一金属层1M3、第二金属层2M3、第一金属层1M12、另一个接触窗C1、导线11612与栅极接触窗1082。
图2是图1C的次级感测放大器的电路图。
请参照图2,为了获得高品质的次级感测放大器10,需求一种具有一致的电阻和电流方向的互补晶体管的品质布局(quality layout)。例如,希望使连线电阻R1和R2、R3和R4、R5和R6、R7和R8具有相同的数值,因此接触窗的数量和/或位置以及布线的类型和宽度可以设计成相同的。例如,在图1C中,第二金属层2M5和2M6(即布线)具有相同的类型和宽度,并且用于将互补晶体管104a连接到互补晶体管106a的接触窗C1和场接触窗1103-6的数量和/或位置与那些用于将互补晶体管104b连接到互补晶体管106b的相同,因此连线电阻R5和R6的数值相同。此外,布线的电阻可以在宽度和长度上进行调整,以使其相同。
为了明确电路图与布局之间的连线电阻R1-R8的相对位置,请参照图1D。图1D是图1B的次级感测放大器上方的上层连线的俯视图。举例来说,连线电阻R4是形成在第二金属层2M3,第二金属层2M3是用来连接互补晶体管102b的源极S1与互补晶体管104a的栅极G2;依此类推。
图3A是根据本发明的第二实施例的一种次级感测放大器的俯视图,其中使用第一实施例的元件符号来表示相同或类似的构件。相同的构件的说明可参照上述的相关内容,于此不再赘述。
请继续参照图3A,所述次级感测放大器30同样包括半导体基板100、第一对互补晶体管102a与102b、第二对互补晶体管104a与104b以及第三对互补晶体管106a与106b(亦即接地晶体管)。然而,第二对互补晶体管104a与104b以及第三对互补晶体管106a与106b是设置在垂直于中心线CL的方向上的第一对互补晶体管102a与102b之间。因此,第二对互补晶体管中的一个晶体管104a的电流方向I2a与另一个晶体管104b的电流方向I2b相同,且第三对互补晶体管中的一个晶体管106a的电流方向I3a与第三对互补晶体管中的另一个晶体管106b的电流方向I3b相同。所述第一对互补晶体管102a与102b的两个栅极G1都通过栅极接触窗1081与后续描述的连线耦合至一节点(未示出)。此外,次级感测放大器30还包括一第三扩散区300位于所述半导体基板100内,且第二对互补晶体管104a与104b以及第三对互补晶体管106a与106b是设置在所述第三扩散区300内。第二扩散区300可为阱区,且因此第二对互补晶体管的一个晶体管104a的源极/漏极以及第三对互补晶体管的一个晶体管106a的源极/漏极都可形成于第三扩散区300内;依此类推。在第二实施例中,所述互补晶体管如102a与102b、104a与104b或106a与106b也都被设计为具有相同的时序与电流承受能力来运作。
图3B是图3A的次级感测放大器及其上层连线的俯视图,且图3C是图3B的次级感测放大器及其上层连线的俯视图。这两个图是为了阐明本发明的第二实施例的次级感测放大器的内连线而绘制,且使用第一实施例的元件符号来表示相同或类似的构件。
请参照图3B,在图3A的结构上方的上层连线例如有导线1161-18、第一金属层1M1-18以及用来连接导线1161-18、第一金属层1M1-18与上层的金属(例如图3C的2M1-8)的接触窗C1。导线1161-18例如是由钨(W)制成的。
请参照图3C,在图3B的结构上方的上层连线例如有第二金属层2M1-8、第三金属层3M1-6以及用来连接2M1-8与3M1-6的接触窗C2。因此,第一对互补晶体管102a与102b的两个栅极G1之间的内连线包括一个栅极接触窗1081、导线1169、一个接触窗C1、第一金属层1M9、第二金属层2M8、第一金属层1M18、另一个接触窗C1、导线11618与另一个栅极接触窗1081。
图3C的次级感测放大器的电路图与图2所示的相同,且为了明确电路图与布局之间的连线电阻R1-R8的相对位置,请参照图3D。
图3D是图3B的次级感测放大器上方的上层连线的俯视图。举例来说,连线电阻R4是形成在第二金属层2M4,且第二金属层2M4是用来连接互补晶体管102b的源极S1与互补晶体管104a的栅极G2;依此类推。如同第一实施例,接触窗的数量和/或位置以及布线的类型和宽度可以设计成相同的,以使连线电阻R1和R2、R3和R4、R5和R6、R7和R8具有相同的数值。
图4A是根据本发明的第三实施例的一种次级感测放大器的俯视图,其中使用第二实施例的元件符号来表示相同或类似的构件。相同的构件的说明可参照上述的相关内容,于此不再赘述。
请参照图4A,所述次级感测放大器40包括半导体基板100、第一对互补晶体管102a与102b、第二对互补晶体管104a与104b以及作为接地晶体管的单一晶体管400。第二对互补晶体管104a与104b与单一晶体管400设置在垂直于中心线CL的方向上的第一对互补晶体管102a与102b之间。次级感测放大器40还可包括一第四扩散区402位于所述半导体基板100内,其中第二对互补晶体管104a与104b与单一晶体管400设置在所述第四扩散区402内。第四扩散区402可为阱区。由于次级感测放大器40的布局与次级感测放大器30类似,所以第二对互补晶体管中的一个晶体管104a的电流方向I2a也与第二对互补晶体管中的另一个晶体管104b的电流方向I2b相同,且单一晶体管400的电流方向I4与电流方向I2a相同。
在第三实施例中,所述互补晶体管如102a与102b或104a与104b也都被设计为具有相同的时序与电流承受能力来运作。
图4B是图4A的次级感测放大器及其上层连线的俯视图,且图4C是图4B的次级感测放大器及其上层连线的俯视图。这两个图是为了阐明本发明的第三实施例的次级感测放大器的内连线而绘制,且使用第二实施例的元件符号来表示相同或类似的构件。第三实施例与第二实施例的差异在于第四扩散区402的范围以及接地晶体管是单一晶体管400。
图4C的次级感测放大器的电路图如图5所示,且为了明确电路图与布局之间的连线电阻R1~R6的相对位置,请参照图4D。
图4D是图4B的次级感测放大器上方的上层连线的俯视图。举例来说,连线电阻R6是形成在第二金属层2M5,第二金属层2M5是用来连接单一晶体管400的漏极D4到第三金属层3M1;依此类推。如同第一实施例,接触窗的数量和/或位置以及布线的类型和宽度可以设计成相同的,以使连线电阻R1和R2、R3和R4、R51和R52具有相同的数值。
图6是根据本发明第四实施例的一种半导体存储器元件的方块图。
请参照图6,所述半导体存储装置60包括数个存储单元阵列600,且每个存储单元阵列600具有彼此相对的一对第一侧边600a与一对第二侧边600b。半导体存储装置60还包括第一感测放大器(SA1)602与第二感测放大器(SA2)604、感测放大器驱动器606以及次级感测放大器608,其中次级感测放大器608可以是上述实施例中的一种次级感测放大器。第一感测放大器602与第二感测放大器604沿第一方向设置于接近所述存储单元阵列600的第一侧边600a,其中所述第一方向平行于第一侧边600a。感测放大器驱动器606设置于第一感测放大器602与第二感测放大器604之间,其中所述感测放大器驱动器606具有平行于第二方向的宽度H,第二方向垂直于所述第一方向,其中感测放大器驱动器606的宽度H例如是根据设计规则(design rule)定义的最小空间。所述次级感测放大器608设置在第一感测放大器602与第二感测放大器604之间的感测放大器驱动器606旁,其中次级感测放大器608具有与感测放大器驱动器606的宽度H相同的宽度,且所述次级感测放大器608的中心线平行于所述第二方向。在一实施例中,半导体存储装置60还可包括次级X解码器(sub X-decoder)610,沿所述第二方向设置于接近存储单元阵列600的第二侧边600b。
综上所述,本发明的次级感测放大器具有与感测放大器驱动器的宽度相同的宽度,因此芯片成本可因为次级感测放大器的小面积而降低。此外,本发明的次级感测放大器包括具有相同电流方向的互补晶体管,即使在通道和侧壁形状上存在制造差异,也可以保持晶体管的操作速率(operating speed)。因此,可以避免读取操作上的延迟或失效。
虽然结合以上实施例公开了本发明,然而其并非用以限定本发明,任何所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内,可作些许的更动与润饰,故本发明的保护范围应当以附上的权利要求所界定的为准。
Claims (20)
1.一种次级感测放大器,包括:
半导体基板;
第一对互补晶体管,形成于所述半导体基板上,所述第一对互补晶体管以所述次级感测放大器的中心线为对称轴而呈线对称地配置,并且所述第一对互补晶体管的栅极耦合至节点;
第二对互补晶体管,形成于所述半导体基板上,所述第二对互补晶体管以所述次级感测放大器的所述中心线为所述对称轴而呈线对称地配置,其中所述第一对互补晶体管的源极耦合至所述第二对互补晶体管的栅极,且所述第一对互补晶体管的漏极耦合至所述第二对互补晶体管的源极;以及
至少一接地晶体管,形成于所述半导体基板上,所述接地晶体管与所述第二对互补晶体管串联,其中
所述第二对互补晶体管中的一个晶体管的电流方向与另一个晶体管的电流方向相同。
2.如权利要求1所述的次级感测放大器,其中所述第一对互补晶体管中的一个晶体管的电流方向与另一个晶体管的电流方向相同。
3.如权利要求1所述的次级感测放大器,其中所述至少一接地晶体管是第三对互补晶体管,且所述第三对互补晶体管以所述次级感测放大器的所述中心线为所述对称轴而呈线对称地配置。
4.如权利要求3所述的次级感测放大器,还包括:
第一扩散区,位于所述半导体基板内,其中所述第一对互补晶体管的一个晶体管与所述第二对互补晶体管的一个晶体管设置在所述第一扩散区内;以及
第二扩散区,位于所述半导体基板内,其中所述第一对互补晶体管的另一个晶体管与所述第二对互补晶体管的另一个晶体管设置在所述第二扩散区内。
5.如权利要求4所述的次级感测放大器,其中所述第一扩散区和所述第二扩散区分离。
6.如权利要求4所述的次级感测放大器,其中所述第一对互补晶体管与所述第二对互补晶体管设置在垂直于所述中心线的方向上的所述第三对互补晶体管之间。
7.如权利要求3所述的次级感测放大器,其中所述第三对互补晶体管中的一个晶体管的电流方向与另一个晶体管的电流方向相同。
8.如权利要求7所述的次级感测放大器,还包括第三扩散区,位于所述半导体基板内,其中所述第二对互补晶体管与所述第三对互补晶体管设置在所述第三扩散区内。
9.如权利要求7所述的次级感测放大器,其中所述第二对互补晶体管与所述第三对互补晶体管设置在垂直于所述中心线的方向上的所述第一对互补晶体管之间。
10.如权利要求1所述的次级感测放大器,其中所述至少一接地晶体管是单一晶体管。
11.如权利要求10所述的次级感测放大器,还包括第四扩散区,位于所述半导体基板内,其中所述第二对互补晶体管与所述单一晶体管设置在所述第四扩散区内。
12.如权利要求10所述的次级感测放大器,其中所述第二对互补晶体管与所述单一晶体管设置在垂直于所述中心线的方向上的所述第一对互补晶体管之间。
13.如权利要求1所述的次级感测放大器,还包括用于内连线的多个接触窗与多个布线。
14.如权利要求13所述的次级感测放大器,其中用于连接所述第一对互补晶体管中的一个晶体管的所述源极至所述第二对互补晶体管中的一个晶体管的所述栅极的所述多个接触窗的数量等同于用于连接所述第一对互补晶体管中的另一个晶体管的所述源极至所述第二对互补晶体管中的另一个晶体管的所述栅极的所述多个接触窗的数量。
15.如权利要求13所述的次级感测放大器,其中用于连接所述第一对互补晶体管中的一个晶体管的所述漏极至所述第二对互补晶体管中的一个晶体管的所述源极的所述多个接触窗的数量等同于用于连接所述第一对互补晶体管中的另一个晶体管的所述漏极至所述第二对互补晶体管中的另一个晶体管的所述源极的所述多个接触窗的数量。
16.如权利要求13所述的次级感测放大器,其中用于连接所述第一对互补晶体管中的一个晶体管的所述源极至所述第二对互补晶体管中的一个晶体管所述的栅极的所述多个布线的电阻等同于用于连接所述第一对互补晶体管中的另一个晶体管的所述源极至所述第二对互补晶体管中的另一个晶体管的所述栅极的所述多个布线的电阻。
17.如权利要求13所述的次级感测放大器,其中用于连接所述第一对互补晶体管中的一个晶体管的所述漏极至所述第二对互补晶体管中的一个晶体管的所述源极的所述多个布线的电阻等同于用于连接所述第一对互补晶体管中的另一个晶体管的所述漏极至所述第二对互补晶体管中的另一个晶体管的所述源极的所述多个布线的电阻。
18.一种半导体存储装置,包括:
多个存储单元阵列,每个所述存储单元阵列具有相对的一对第一侧边与一对第二侧边;
第一感测放大器与第二感测放大器,沿第一方向设置于接近所述存储单元阵列的所述第一侧边,其中所述第一方向平行于所述第一侧边;
感测放大器驱动器,设置于所述第一感测放大器与所述第二感测放大器之间,其中所述感测放大器驱动器具有平行于第二方向的宽度,所述第二方向垂直于所述第一方向;以及
如权利要求1~17中任一所述的次级感测放大器,设置在所述第一感测放大器与所述第二感测放大器之间的所述感测放大器驱动器旁,其中所述次级感测放大器具有与所述感测放大器驱动器的所述宽度相同的宽度,且所述次级感测放大器的中心线平行于所述第二方向。
19.如权利要求18所述的半导体存储装置,还包括次级X解码器沿所述第二方向设置于接近所述存储单元阵列的所述第二侧边。
20.如权利要求18所述的半导体存储装置,其中所述感测放大器驱动器的所述宽度是根据设计规则定义的最小空间。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW110120949 | 2021-06-09 | ||
TW110120949A TWI780754B (zh) | 2021-06-09 | 2021-06-09 | 次級感測放大器與半導體記憶裝置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN115458527A true CN115458527A (zh) | 2022-12-09 |
Family
ID=84294533
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110702813.5A Pending CN115458527A (zh) | 2021-06-09 | 2021-06-24 | 次级感测放大器与半导体存储装置 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN115458527A (zh) |
TW (1) | TWI780754B (zh) |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5666108B2 (ja) * | 2009-07-30 | 2015-02-12 | ピーエスフォー ルクスコ エスエイアールエルPS4 Luxco S.a.r.l. | 半導体装置及びこれを備えるシステム |
WO2011068694A2 (en) * | 2009-12-04 | 2011-06-09 | Rambus Inc. | Dram sense amplifier that supports low memory-cell capacitance |
JP5539916B2 (ja) * | 2011-03-04 | 2014-07-02 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
KR102111076B1 (ko) * | 2013-06-27 | 2020-05-15 | 삼성전자주식회사 | 반도체 메모리 장치 및 그것의 감지 증폭기 제어 방법 |
TWI686815B (zh) * | 2018-12-18 | 2020-03-01 | 華邦電子股份有限公司 | 高效資料移動的方法以及揮發性記憶體裝置 |
-
2021
- 2021-06-09 TW TW110120949A patent/TWI780754B/zh active
- 2021-06-24 CN CN202110702813.5A patent/CN115458527A/zh active Pending
Also Published As
Publication number | Publication date |
---|---|
TW202248885A (zh) | 2022-12-16 |
TWI780754B (zh) | 2022-10-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7838384B2 (en) | Structure for symmetrical capacitor | |
JP2002016227A (ja) | 半導体装置 | |
US9425209B1 (en) | Multilayer 3-D structure with mirror image landing regions | |
KR20050067003A (ko) | 반도체 기억장치 | |
KR102332369B1 (ko) | 4cpp sram 셀 및 어레이 | |
TWI692770B (zh) | 包含三元內容可定址記憶體陣列的電子電路、電子裝置及其方法 | |
JP2004013920A (ja) | 半導体記憶装置 | |
JPH06204854A (ja) | 直列線形アンティフューズアレイおよびその製造方法 | |
US11121081B2 (en) | Antifuse element | |
US5539246A (en) | Microelectronic integrated circuit including hexagonal semiconductor "gate " device | |
JPS63228666A (ja) | 半導体集積回路装置 | |
US20140254292A1 (en) | Overlapping interconnect signal lines for reducing capacitive coupling effects | |
CN113948524A (zh) | 半导体结构 | |
CN115458527A (zh) | 次级感测放大器与半导体存储装置 | |
CN110390119B (zh) | 感测放大器的布局图 | |
JP6120739B2 (ja) | 半導体装置 | |
US11581033B2 (en) | Sub-sense amplifier layout scheme to reduce area | |
TW201714249A (zh) | 具有鏡像落著區之多層三維結構 | |
JPS63142656A (ja) | セミカスタム半導体集積回路 | |
US5656850A (en) | Microelectronic integrated circuit including hexagonal semiconductor "and"g | |
KR100291009B1 (ko) | 반도체메모리장치용주변회로 | |
US4984058A (en) | Semiconductor integrated circuit device | |
US11978738B2 (en) | Digital blocks with electrically insulated and orthogonal polysilicon layers | |
US6005264A (en) | Microelectronic integrated circuit including hexagonal CMOS "NAND" gate device | |
WO2023097662A1 (zh) | 存储器及电子设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |