CN114999555B - 熔丝故障修复电路 - Google Patents

熔丝故障修复电路 Download PDF

Info

Publication number
CN114999555B
CN114999555B CN202110224959.3A CN202110224959A CN114999555B CN 114999555 B CN114999555 B CN 114999555B CN 202110224959 A CN202110224959 A CN 202110224959A CN 114999555 B CN114999555 B CN 114999555B
Authority
CN
China
Prior art keywords
fuse
signal
redundant
unit
array
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110224959.3A
Other languages
English (en)
Other versions
CN114999555A (zh
Inventor
王科竣
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Changxin Memory Technologies Inc
Original Assignee
Changxin Memory Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Changxin Memory Technologies Inc filed Critical Changxin Memory Technologies Inc
Priority to CN202110224959.3A priority Critical patent/CN114999555B/zh
Priority to PCT/CN2021/105069 priority patent/WO2022183649A1/zh
Priority to US17/498,083 priority patent/US11587641B2/en
Publication of CN114999555A publication Critical patent/CN114999555A/zh
Application granted granted Critical
Publication of CN114999555B publication Critical patent/CN114999555B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C17/00Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
    • G11C17/14Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
    • G11C17/16Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM using electrically-fusible links
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/70Masking faults in memories by using spares or by reconfiguring
    • G11C29/78Masking faults in memories by using spares or by reconfiguring using programmable devices
    • G11C29/785Masking faults in memories by using spares or by reconfiguring using programmable devices with redundancy programming schemes
    • G11C29/787Masking faults in memories by using spares or by reconfiguring using programmable devices with redundancy programming schemes using a fuse hierarchy

Landscapes

  • For Increasing The Reliability Of Semiconductor Memories (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

本申请提供一种熔丝故障修复电路,包括熔丝阵列、信号存储模块和扫描修复模块。熔丝阵列包括冗余熔丝阵列和非冗余熔丝阵列,熔丝阵列无故障时冗余熔丝阵列无信号输出,非冗余熔丝阵列输出S个第一逻辑信号。信号存储模块中每个存储单元用于存储一个连接的熔丝单元发送的第一逻辑信号。扫描修复模块用于扫描信号存储模块中的存储单元,并在扫描到故障存储单元时,确定故障存储单元连接的第一熔丝单元发生故障,将第一熔丝单元替换为与第一熔丝单元对应的第一冗余熔丝单元。其中第一冗余熔丝单元属于冗余熔丝阵列,第一冗余熔丝单元对应的第一逻辑信号为正常信号。本申请可以对故障的熔丝阵列进行修复,以提高电子熔丝半导体存储器的利用率。

Description

熔丝故障修复电路
技术领域
本申请涉及半导体集成电路技术,尤其涉及一种熔丝故障修复电路。
背景技术
一次可编程(One Time Programmable,OTP)是半导体存储器中的一种存储器类型,电子熔丝是OTP的一种,电子熔丝例如又可以是反熔丝(Anti-fuse)。在半导体存储器的使用中,尤其是在微调半导体存储器的电路参数和修复半导体存储器的某些制造问题等情况下,电子熔丝已经被广泛采用。电子熔丝存储与其他存储技术相比,它的读取操作是一种无法自定义的自动操作,即,电子熔丝存储器在设计完成后,读出顺序也将固定。
电子熔丝的制作和使用容易被工艺影响,但随着半导体工艺的发展,要求半导体存储器的体积不断缩小,进而引发电子熔丝的故障率不断提升。如果电子熔丝发生故障,则包含该电子熔丝的半导体存储器也会因为故障不能使用,造成极大的浪费。
因此,如何在电子熔丝发生故障时保障半导体存储器仍然可以使用,是亟待解决的问题。
发明内容
本申请提供一种熔丝故障修复电路,用以解决电子熔丝发生故障时如何保障半导体存储器仍然可以使用。
一方面,本申请提供一种熔丝故障修复电路,包括:
熔丝阵列,所述熔丝阵列的输入端用于连接电源端,所述熔丝阵列的输出端用于输出S个第一逻辑信号,其中,所述熔丝阵列包括M个熔丝单元,每个所述熔丝单元对应输出一个第一逻辑信号,S和M均为大于零的整数,且S小于M;所述M个熔丝单元包括冗余熔丝阵列和非冗余熔丝阵列,所述熔丝阵列无故障时所述冗余熔丝阵列无信号输出,所述非冗余熔丝阵列输出S个所述第一逻辑信号;
信号存储模块,包括至少M个存储单元,每个所述存储单元用于存储一个连接的熔丝单元发送的第一逻辑信号;
扫描修复模块,与所述信号存储模块信号连接,用于扫描所述信号存储模块中的存储单元,并在扫描到故障存储单元时,确定所述故障存储单元连接的第一熔丝单元发生故障,将所述第一熔丝单元替换为与所述第一熔丝单元对应的第一冗余熔丝单元,所述故障存储单元中存储的第一逻辑信号为故障信号,所述第一冗余熔丝单元属于所述冗余熔丝阵列,所述第一冗余熔丝单元对应的第一逻辑信号为正常信号。
其中一个实施例中,所述存储单元具有状态标记,所述状态标记用于标记所述存储单元中存储的第一逻辑信号为正常信号或者故障信号;
所述扫描修复模块具体用于扫描所述信号存储模块中的存储单元的状态标记,根据所述存储单元的状态标记确定所述存储单元是否为所述故障存储单元。
其中一个实施例中,所述至少M个存储单元中包括冗余存储单元和非冗余存储单元;
所述信号存储模块还包括信号检测电路,所述信号检测电路的输入端连接所述熔丝阵列的输出端,所述信号检测电路的输出端连接所述至少M个存储单元;
当所述第一逻辑信号为冗余信号时,将所述第一逻辑信号存储至所述冗余存储单元;
当所述第一逻辑信号为非冗余信号时,将所述第一逻辑信号存储至所述非冗余存储单元。
其中一个实施例中,还包括:
冗余信号检测单元,与所述冗余存储单元的输出端连接;
当所述冗余存储单元存储有信号时,所述冗余信号检测单元输出故障修复信号。
其中一个实施例中,所述熔丝阵列由N1行L1列熔丝单元排列组成,所述至少M个存储单元形成一个N2行L2列的存储阵列,N2大于或等于N1,L2大于或等于L1;
每行存储单元分别用于存储所述熔丝阵列中一行熔丝单元输出的第一逻辑信号。
其中一个实施例中,所述信号存储模块中的第一存储单元还用于接收时钟驱动脉冲;
当所述时钟驱动脉冲为第一脉冲时,所述第一存储单元截断同行中的相邻存储单元的信号存入,同行的存储单元按照顺序存入数据,所述相邻存储单元为下一个即将存入信号的单元。
其中一个实施例中,所述扫描修复模块在确定所述第一熔丝单元所在的行和列后,根据所述第一熔丝单元所在行和列确定所述第一冗余熔丝单元所在行和列,其中,所述第一熔丝单元所在列和所述第一冗余熔丝单元所在列为对称列,所述第一熔丝单元所在的行和所述第一冗余熔丝单元所在的行相同,其中,所述对称列表示任意两列的列数之和等于其他任意两列的列数之和。
其中一个实施例中,每个所述第一逻辑信号携带有一个地址编码,每个所述存储单元设置有一个地址编码;
所述信号存储模块检测到所述第一逻辑信号携带的地址编码与所述存储单元的地址编码匹配时,将所述第一逻辑信号存入所述存储单元。
其中一个实施例中,所述熔丝单元包括:
熔丝,一端用于连接所述电源端;
晶体管,所述晶体管的源极与所述熔丝的输出端连接,所述晶体管的漏极与所述信号存储模块的输入端连接,所述晶体管的栅极用于接收与所述熔丝单元对应的地址编码;
所述晶体管用于接收所述熔丝的输出信号,并将所述熔丝的输出信号和所述熔丝单元对应的地址编码结合后输出所述第一逻辑信号。
其中一个实施例中,还包括:
反相器,所述反相器的输入端与所述晶体管的漏极连接,所述反相器的输出端与所述信号存储模块连接,所述反相器用于对所述第一逻辑信号进行信号处理后输入至所述信号存储模块。
其中一个实施例中,所述扫描修复模块还用于接收扫描编码,并根据所述扫描编码扫描存储单元;
其中,所述扫描编码中包含存储单元的地址编码。
另一方面,本申请提供一种电性熔丝存储器,包括如第一方面所述的熔丝故障修复电路。
本申请提供的熔丝故障修复电路包括熔丝阵列、信号存储模块和扫描修复模块,所述信号存储模块用于处理并存储所述熔丝阵列中每个熔丝单元对应输出的逻辑信号,该扫描修复模块可以扫描所述信号存储模块中的存储单元,当该扫描修复模块扫描到故障存储单元时,确定出与该故障存储单元对应的第一熔丝单元,其中,该故障存储单元中存储的第一逻辑信号为故障信号。进一步的,该扫描修复模块用冗余熔丝阵列中的第一冗余熔丝单元替换非冗余熔丝阵列中的第一熔丝单元,或者说用冗余熔丝阵列中的第一冗余熔丝单元的输出替换该第一熔丝单元的输出。需要说明的是,该非冗余熔丝阵列指的是在熔丝阵列所在的存储器无故障时会使用到的熔丝阵列,而冗余熔丝阵列指的是熔丝阵列所在的存储器无故障时不会使用到的熔丝阵列。本申请提供的熔丝故障修复电路利用冗余熔丝阵列中正常的熔丝去替换非冗余熔丝阵列中发生故障的熔丝单元,使得该熔丝阵列所在的存储器即便在发生故障时也可以使用正常的熔丝阵列,从而使得电子熔丝发生故障时如何保障半导体存储器仍然可以使用,解决了现有技术中因电子熔丝故障导致的半导体存储器大量浪费的问题。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本公开的实施例,并与说明书一起用于解释本公开的原理。
图1为本申请一些实施例提供的熔丝故障修复电路的示意图;
图2为本申请另一些实施例提供的熔丝故障修复电路的示意图;
图3为本申请一些实施例提供的信号存储模块的示意图;
图4为本申请一些实施例提供的一种电性熔丝存储器的示意图。
附图标记说明:
熔丝故障修复电路 10
熔丝阵列 100
熔丝单元 110
熔丝 111
晶体管 112
反相器 113
冗余熔丝阵列 120
非冗余熔丝阵列 130
第一熔丝单元 140
第一冗余熔丝单元 150
信号存储模块 200
存储单元 210
故障存储单元 211
冗余存储单元 220
非冗余存储单元 230
信号检测电路 240
扫描修复模块 300
扫描逻辑 310
修复逻辑 320
冗余信号检测单元 400
电性熔丝存储器 20
具体实施方式
这里将详细地对示例性实施例进行说明,其示例表示在附图中。下面的描述涉及附图时,除非另有表示,不同附图中的相同数字表示相同或相似的要素。以下示例性实施例中所描述的实施方式并不代表与本公开相一致的所有实施方式。相反,它们仅是与如所附权利要求书中所详述的、本公开的一些方面相一致的装置和方法的例子。
一次可编程(One Time Programmable,OTP)是半导体存储器中的一种存储器类型,电子熔丝是OTP的一种,电子熔丝例如可以是反熔丝(Anti-fuse)。随着半导体工艺的发展,要求半导体存储器的体积不断缩小,但电子熔丝的制作和使用容易被工艺影响。因此半导体存储器的体积越小,电子熔丝的故障率越高。而如果电子熔丝发生故障,则包含该电子熔丝的半导体存储器也会因为故障无法使用,这就造成了极大的浪费。
电子熔丝类半导体存储器中包括反熔丝阵列,该反熔丝阵列又包括非冗余熔丝阵列和冗余熔丝阵列。在电子熔丝类半导体存储器无故障使用时,该冗余熔丝阵列处于备用状态,不被使用,而该非冗余熔丝阵列处于使用状态,如果该非冗余熔丝阵列出现故障,则会直接导致该电子熔丝类半导体存储器出现故障而被废弃。
因此,本申请提供一种熔丝故障修复电路10,该熔丝故障修复电路10可以扫描出反熔丝阵列中非冗余熔丝阵列中出现故障的熔丝单元,再利用冗余熔丝阵列中的熔丝单元替换出现故障的熔丝单元。这样一来就实现了非冗余熔丝阵列的修复,避免了因为非冗余熔丝阵列故障而废弃整个半导体存储器的情况。
以下详细对本申请提供的该熔丝故障修复电路10的结构和运行原理进行阐述。
请参见图1,本实施例提供的该熔丝故障修复电路10包括熔丝阵列100、信号存储模块200和扫描修复模块300。
该熔丝阵列100的输入端用于连接电源端,该熔丝阵列100的输出端用于输出S个第一逻辑信号。其中,该熔丝阵列100包括M个熔丝单元110、每个该熔丝单元110对应输出一个该第一逻辑信号,S和M均为大于零的整数,且S小于M。该M个熔丝单元110包括冗余熔丝阵列120和非冗余熔丝阵列130,该熔丝阵列100无故障时该冗余熔丝阵列120无信号输出,该非冗余熔丝阵列130输出S个该第一逻辑信号。
如图2所示为M的值为256时该熔丝阵列100的示意图,在图2中,256个该熔丝单元100呈16列、16行的方式排列分布。如图2以fn_m来标记每个熔丝单元110,其中n用于表示列数的标记,m用于表示行数的标记,例如f0_0代表第1列第1行的该熔丝单元100,f0_15代表第1列第16行的该熔丝单元100,f15_0代表第16列第1行的该熔丝单元100,f15_15代表第16列第16行的该熔丝单元100。
如图2所示,假设该256个该熔丝单元100中非冗余熔丝阵列130占有16行8列个熔丝单元110,该非冗余熔丝阵列130对应的熔丝单元标识为f0_0、f0_1、f0_2……f0_15,f1_0、f1_1、f1_2……f1_15,f2_0、f2_1、f2_2……f2_15,f3_0、f3_1、f3_2……f3_15,f4_0、f4_1、f4_2……f4_15,f5_0、f5_1、f5_2……f5_15,f6_0、f6_1、f6_2……f6_15,f7_0、f7_1、f7_2……f7_15。
对应的,该256个熔丝单元100中冗余熔丝阵列120占有剩余的16行8列个熔丝单元110,该冗余熔丝阵列120对应的熔丝单元标识为f8_0、f8_1、f8_2……f8_15,f9_0、f9_1、f9_2……f9_15,f10_0、f10_1、f10_2……f10_15,f11_0、f11_1、f11_2……f11_15,f12_0、f12_1、f12_2……f12_15,f13_0、f13_1、f13_2……f13_15,f14_0、f14_1、f14_2……f14_15,f15_0、f15_1、f15_2……f15_15。
该信号存储模块200包括至少M个存储单元210,每个该存储单元210用于存储一个连接的该熔丝单元110发送的第一逻辑信号。当该熔丝阵列100发出S个第一逻辑信号时,该信号存储模块200对应得存储该S个第一逻辑信号。
在一些实施例中,该熔丝阵列100由N1行L1列熔丝单元110排列组成,该至少M个存储单元210形成一个N2行L2列的存储阵列。其中,N1、L1、N2和L2均为大于零的整数,且N2大于或等于N1,L2大于或等于L1。在对该熔丝阵列100输出的第一逻辑信号进行存储时,每行该存储单元210分别用于存储该熔丝阵列中一行熔丝单元110输出的第一逻辑信号。
具体的,请参考图2,每行该存储单元210接收对应的时钟序列broadcast<m>,并基于该时钟序列broadcast<m>将接收到的第一逻辑信号依次向后传播,其中m用于表示行数的标记。图1中示出了非冗余熔丝阵列中第1行和第16行的熔丝单元110输出第一逻辑信号时的存储示意图。在图1中,第1行的熔丝单元110输出的第一逻辑信号在存入第1行该存储单元210时,该第1行该存储单元210接收时钟序列broadcast<0>,并基于broadcast<0>将接收到的第一逻辑信号依次向后传播。第16行的熔丝单元110输出的第一逻辑信号在存入第16行该存储单元210时,该第16行该存储单元210接收时钟序列broadcast<15>,并基于broadcast<15>将接收到的第一逻辑信号依次向后传播。
更进一步的,在每行该存储单元210接收对应的时钟序列broadcast<m>,并基于该时钟序列broadcast<m>进行第一逻辑信号的传播和存储时,还需要根据每个第一逻辑信号携带的地址编码进行对应存储。具体的,每个该第一逻辑信号携带有一个地址编码,每个该存储单元210设置有一个地址编码,该信号存储模块200检测到该第一逻辑信号携带的地址编码与该存储单元210的地址编码匹配时,将该第一逻辑信号存入该存储单元210。
如图1所示,每列该熔丝单元110都有对应的地址编码WL<n>,其中n用于表示列数的标记。第1列的熔丝单元110的地址编码为WL<0>,第2列的熔丝单元110的地址编码为WL<1>,以此类推。而WL<n>具体为四位数的编码(图1中未具体示出,图1中用WL<n>进行标识只是为了简要说明每个熔丝单元110都具有对应的地址编码),即每个该熔丝单元110都有一个对应的地址编码WL<n>。对应的,如图1所示,每个该存储单元210都有一个对应的地址编码WL[3:0],该地址编码WL[3:0]为四位数编码,该地址编码WL[3:0]与WL<n>一一对应。例如该地址编码WL[3:0]为WL[0000]时表示读取标识为f0_0的熔丝单元110输出的第一逻辑信号,该地址编码WL[3:0]为WL[0111]时表示读取标识为f7_0的熔丝单元110输出的第一逻辑信号。
可选的,该熔丝单元110包括熔丝111、晶体管112和反相器113。该熔丝111的一端用于连接该电源端(图1中所示的VANT),该晶体管112的源极与该熔丝111的输出端连接,该晶体管112的漏极与该信号存储模块200的输入端连接,该晶体管112的栅极用于接收与该熔丝单元110对应的地址编码。该晶体管112用于接收该熔丝111的输出信号,并将该熔丝111的输出信号和该熔丝单元110对应的地址编码结合后输出该第一逻辑信号。因此,该信号存储模块200可以根据该第一逻辑信号确定出对应的熔丝单元110的地址编码,再根据该存储单元210和该熔丝单元110的地址编码匹配结果来存储该熔丝单元110输出的该第一逻辑信号。该反相器113的输入端与该晶体管112的漏极连接,该反相器113的输出端与该信号存储模块200连接,该反相器113用于对该第一逻辑信号进行信号处理后输入至该信号存储模块200。即,该晶体管112输出的信号经过该反相器113进行信号的反相处理后才生成该第一逻辑信号,该第一逻辑信号再由该信号存储模块200进行存储。
该扫描修复模块300与该信号存储模块200信号连接。在该信号存储模块200存储完该熔丝阵列100输出的S个第一逻辑信号后,该扫描修复模块300用于扫描该信号存储模块200中的存储单元210,并在扫描到故障存储单元211时,确定该故障存储单元211连接的第一熔丝单元140发生故障。其中,该故障存储单元211中存储的第一逻辑信号为故障信号。该故障信号例如具有0、1之类的标识,以该故障信号具有的标识为1为例,当该扫描修复模块300检测到到某个存储单元210中的第一逻辑信号具有的标识为1时,确定该某个存储单元210为该故障存储单元211。
可选的,如图2所示,该存储单元210具有状态标记Rn_m,其中n代表列的标识,m代表行的标识,该状态标记用于标记该存储单元中存储的第一逻辑信号为正常信号或者故障信号。该扫描修复模块200具体用于扫描该信号存储模块200中的存储单元210的状态标记,根据该存储单元210的状态标记确定该存储单元是否为该故障存储单元211。假设该存储单元210的状态标记为“0”代表正常,即Rn_m=0代表正常,该存储单元210的状态标记为“1”代表故障,即Rn_m=1代表故障,则当该扫描修复模块300扫描到某个该存储单元210的状态标记为“1”时,即Rn_m=1时,确定该某个该存储单元210为该故障存储单元211。
可选的,该扫描修复模块300还用于接收扫描编码,并根据该扫描编码扫描该存储单元210,其中,该扫描编码中包含该存储单元210的地址编码。即,该扫描修复模块300不必要对该信号存储模块200中的全部存储单元210进行扫描,而只需要根据该扫描编码扫描对应的存储单元210,,这样就减少了该扫描修复模块300的工作负荷。
当该扫描修复模块300确定了该故障存储单元211后,该扫描修复模块300将与该故障存储单元211对应的该第一熔丝单元140替换为与该第一熔丝单元140对应的第一冗余熔丝单元150。其中,该第一冗余熔丝单元150属于该冗余熔丝阵列,该第一冗余熔丝单元150对应的第一逻辑信号为正常信号。即,该扫描修复模块300确定该故障存储单元211后,利用该熔丝阵列100中的冗余熔丝阵列120中的任意一个或特定的熔丝单元替换非冗余熔丝阵列130中出现故障的熔丝单元,从而完成该熔丝阵列100的非冗余熔丝阵列130的修复。
可选的,该扫描修复模块300包括扫描逻辑310和修复逻辑320,该扫描逻辑310用于扫描该信号存储模块200中的存储单元210,当该扫描逻辑310扫描到该故障信号时,确定包含该故障信号的存储单元210为该故障存储单元211,并发出修复信号至该修复逻辑320。该修复逻辑320在接收到该修复信号后,从该冗余熔丝阵列确定出与该第一熔丝单元140对应的该第一冗余熔丝单元150,并移位该第一冗余熔丝单元150至该第一熔丝单元140的位置,完成该冗余熔丝阵列的修复。其中,该修复逻辑320可以设定指示以基于该扫描逻辑310发出的修复信号来确定该第一熔丝单元140所在的位置。
可选的,该扫描修复模块300在确定该第一熔丝单元140所在的行和列后,根据该第一熔丝单元140所在行和列确定该第一冗余熔丝单元150所在行和列。其中,该第一熔丝单元140所在列和该第一冗余熔丝单元150所在为对称列,该第一熔丝单元140所在的行和该第一冗余熔丝单元150所在的行相同。例如图1所示,如果该第一熔丝单元140的标识为f0_0,即该第一熔丝单元140所在的列数为1,则该第一冗余熔丝单元150的标识为f15_0,此时该第一冗余熔丝单元150所在的列数为16。如果该第一熔丝单元140的标识为f2_0,即该第一熔丝单元140所在的列数为3,则该第一冗余熔丝单元150的标识为f13_0,此时该第一冗余熔丝单元150所在的列数为14。如果该第一熔丝单元140的标识为f3_1,即该第一熔丝单元140所在的列数为4,则该第一冗余熔丝单元150的标识为f12_0,此时该第一冗余熔丝单元150所在的列数为13。
综上,本实施例提供的该熔丝故障修复电路10利用该扫描修复模块300扫描该信号存储模块200中的存储单元210,并在扫描到该故障存储单元211时将该第一熔丝单元140替换为与该第一熔丝单元140对应的第一冗余熔丝单元150,由此完成故障的非冗余熔丝阵列130的修复。因此,本实施例提供的该熔丝故障修复电路10可以在电子熔丝发生故障时保障半导体存储器仍然可以正常使用,避免了电子熔丝类半导体存储器的大量浪费。
如图2和图3所示,在一些实施例中,该M个存储单元210中包括冗余存储单元220和非冗余存储单元230。该信号存储模块200还包括信号检测电路240,该信号检测电路240的输入端连接该熔丝阵列100的输出端,该信号检测电路240的输出端连接至少M个该存储单元210。当该信号检测电路240检测到该第一逻辑信号为冗余信号时,该信号存储模块200将该第一逻辑信号存储至该冗余存储单元220。当该信号检测电路240检测到该第一逻辑信号为非冗余信号时,该信号存储模块200将该第一逻辑信号存储至该非冗余存储单元230。
如图3所示,该信号检测电路240接收该时钟序列broadcast<m>和WL<n>,其中broadcast<m>用于驱动信号传播,WL<n>为该第一逻辑信号的标识。可选的,当WL<n>=0时,表示该第一逻辑信号属于非冗余信号,则该信号存储模块200将该第一逻辑信号存入至该非冗余存储单元230。当WL<n>=1时,表示该第一逻辑信号属于冗余信号,则该信号存储模块200将该第一逻辑信号存入至该冗余存储单元220。
需要说明的是,当该非冗余熔丝阵列130无故障的时候,不会发生冗余熔丝单元替换故障的非冗余熔丝单元的情况,此时该熔丝阵列100输出的该第一逻辑信号均属于非冗余信号。对应的,该信号存储模块200在进行该第一逻辑信号的存储时,该冗余存储单元220没有信号存入。而当该非冗余熔丝阵列130有故障的时候,该第一冗余熔丝单元150替换该第一熔丝单元140,此时该熔丝阵列100输出的该第一逻辑信号中有属于冗余信号的逻辑信号。对应的,该信号存储模块200在进行该第一逻辑信号的存储时,该冗余存储单元220中有信号存入。
可选的,该熔丝故障修复电路10对应设置有冗余信号检测单元400,该冗余信号检测单元400与该冗余存储单元220的输出端连接。当该冗余存储单元220存储有信号时,该冗余信号检测单元400输出故障修复信号,当该冗余信号检测单元400检测到该故障修复信号时,证明该熔丝阵列100中的该非冗余熔丝阵列130发生故障,且已经被该冗余熔丝阵列120替换修复。
该故障修复信号是如图3所示的L1,该冗余信号检测单元400只要检测到L1=1,则证明该冗余存储单元220存储有该第一逻辑信号,即证明该非冗余熔丝阵列130发生故障,且已经被该冗余熔丝阵列120替换修复。
在一些实施例中,该信号存储模块200中的该第一存储单元210还用于接收时钟驱动脉冲,当该时钟驱动脉冲为第一脉冲时,该第一存储单元210截断同行中的相邻存储单元210的信号存入。其中,该信号存储模块200在存入该第一逻辑信号时,同行的存储单元210按照顺序存入数据,该相邻存储单元210为下一个即将存入信号的单元。
如图2所示,该冗余存储单元220和该非冗余存储单元230分别接收有驱动时钟WL[2:0]&CLK,如果将该第一脉冲设定为除[111]以外的其他编码,则当WL[2:0]不等于[111]时,例如WL[2:0]=[000],则该驱动时钟WL[2:0]&CLK驱动该存储单元210继续向后传播该第一逻辑信号,当WL[2:0]等于[111]时,则该存储单元210停止继续向后传播该第一逻辑信号。
综上,在本实施例中,该信号存储模块200按照该冗余存储单元220和该非冗余存储单元230的存储形式对该第一逻辑信号进行鉴别存储,即当该第一逻辑信号是由该非冗余熔丝阵列130输出的,则将该第一逻辑信号存入至该非冗余存储单元230。而当该非冗余熔丝阵列130出现故障,并由该冗余熔丝阵列120进行替换修复时,用于替换修复的该第一冗余熔丝单元150输出的该第一逻辑信号存入至该冗余存储单元220。本实施例又设置有冗余信号检测单元400,当该冗余信号检测单元400检测到该冗余存储单元220中存储有信号时输出该故障修复信号。该故障修复信号可以显示在用户界面上,由此工作人员获知该熔丝阵列100已经完成一次自动修复,有利于工作人员对熔丝阵列的状态进行监控。
请参见图4,本申请的一个实施例提供一种电性熔丝存储器20,该电性熔丝存储器20包括如上任一个实施例提供的该熔丝故障修复电路10。该电性熔丝存储器20还可以包括其他配置的元件,本申请不做限定。
本领域技术人员在考虑说明书及实践这里公开的申请后,将容易想到本申请的其它实施方案。本申请旨在涵盖本申请的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本申请的一般性原理并包括本申请未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本申请的真正范围和精神由下面的权利要求书指出。
应当理解的是,本申请并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本申请的范围仅由所附的权利要求书来限制。

Claims (13)

1.一种熔丝故障修复电路,其特征在于,包括:
熔丝阵列,所述熔丝阵列的输入端用于连接电源端,所述熔丝阵列的输出端用于输出S个第一逻辑信号,其中,所述熔丝阵列包括M个熔丝单元,每个所述熔丝单元对应输出一个第一逻辑信号,S和M均为大于零的整数,且S小于M;所述M个熔丝单元包括冗余熔丝阵列和非冗余熔丝阵列,所述熔丝阵列无故障时所述冗余熔丝阵列无信号输出,所述非冗余熔丝阵列输出S个所述第一逻辑信号;
信号存储模块,包括至少M个存储单元,每个所述存储单元用于存储一个连接的熔丝单元发送的第一逻辑信号;
扫描修复模块,与所述信号存储模块信号连接,用于扫描所述信号存储模块中的存储单元,并在扫描到故障存储单元时,确定所述故障存储单元连接的第一熔丝单元发生故障,将所述第一熔丝单元替换为与所述第一熔丝单元对应的第一冗余熔丝单元,所述故障存储单元中存储的第一逻辑信号为故障信号,所述第一冗余熔丝单元属于所述冗余熔丝阵列,所述第一冗余熔丝单元对应的第一逻辑信号为正常信号;
其中,所述熔丝阵列由N1行L1列熔丝单元排列组成,所述至少M个存储单元形成一个N2行L2列的存储阵列,N1、L1、N2和L2均为大于零的整数,且N2大于或等于N1,L2大于或等于L1;
每行存储单元分别用于存储所述熔丝阵列中一行熔丝单元输出的第一逻辑信号;
所述信号存储模块中的第一存储单元还用于接收时钟驱动脉冲;当所述时钟驱动脉冲为第一脉冲时,所述第一存储单元截断同行中的相邻存储单元的信号存入,同行的存储单元按照顺序存入数据,所述相邻存储单元为下一个即将存入信号的单元。
2.根据权利要求1所述的熔丝故障修复电路,其特征在于,所述存储单元具有状态标记,所述状态标记用于标记所述存储单元中存储的第一逻辑信号为正常信号或者故障信号;
所述扫描修复模块具体用于扫描所述信号存储模块中的存储单元的状态标记,根据所述存储单元的状态标记确定所述存储单元是否为所述故障存储单元。
3.根据权利要求1所述的熔丝故障修复电路,其特征在于,所述至少M个存储单元中包括冗余存储单元和非冗余存储单元;
所述信号存储模块还包括信号检测电路,所述信号检测电路的输入端连接所述熔丝阵列的输出端,所述信号检测电路的输出端连接所述至少M个存储单元;
当所述第一逻辑信号为冗余信号时,将所述第一逻辑信号存储至所述冗余存储单元;
当所述第一逻辑信号为非冗余信号时,将所述第一逻辑信号存储至所述非冗余存储单元。
4.根据权利要求3所述的熔丝故障修复电路,其特征在于,还包括:
冗余信号检测单元,与所述冗余存储单元的输出端连接;
当所述冗余存储单元存储有信号时,所述冗余信号检测单元输出故障修复信号。
5.一种熔丝故障修复电路,其特征在于,包括:
熔丝阵列,所述熔丝阵列的输入端用于连接电源端,所述熔丝阵列的输出端用于输出S个第一逻辑信号,其中,所述熔丝阵列包括M个熔丝单元,每个所述熔丝单元对应输出一个第一逻辑信号,S和M均为大于零的整数,且S小于M;所述M个熔丝单元包括冗余熔丝阵列和非冗余熔丝阵列,所述熔丝阵列无故障时所述冗余熔丝阵列无信号输出,所述非冗余熔丝阵列输出S个所述第一逻辑信号;
信号存储模块,包括至少M个存储单元,每个所述存储单元用于存储一个连接的熔丝单元发送的第一逻辑信号;
扫描修复模块,与所述信号存储模块信号连接,用于扫描所述信号存储模块中的存储单元,并在扫描到故障存储单元时,确定所述故障存储单元连接的第一熔丝单元发生故障,将所述第一熔丝单元替换为与所述第一熔丝单元对应的第一冗余熔丝单元,所述故障存储单元中存储的第一逻辑信号为故障信号,所述第一冗余熔丝单元属于所述冗余熔丝阵列,所述第一冗余熔丝单元对应的第一逻辑信号为正常信号;
其中,所述熔丝阵列由N1行L1列熔丝单元排列组成,所述至少M个存储单元形成一个N2行L2列的存储阵列,N1、L1、N2和L2均为大于零的整数,且N2大于或等于N1,L2大于或等于L1;
每行存储单元分别用于存储所述熔丝阵列中一行熔丝单元输出的第一逻辑信号;
所述扫描修复模块在确定所述第一熔丝单元所在的行和列后,根据所述第一熔丝单元所在行和列确定所述第一冗余熔丝单元所在行和列,其中,所述第一熔丝单元所在列和所述第一冗余熔丝单元所在列为对称列,所述第一熔丝单元所在的行和所述第一冗余熔丝单元所在的行相同,其中,所述对称列表示任意两列的列数之和等于其他任意两列的列数之和。
6.根据权利要求5所述的熔丝故障修复电路,其特征在于,所述存储单元具有状态标记,所述状态标记用于标记所述存储单元中存储的第一逻辑信号为正常信号或者故障信号;
所述扫描修复模块具体用于扫描所述信号存储模块中的存储单元的状态标记,根据所述存储单元的状态标记确定所述存储单元是否为所述故障存储单元。
7.根据权利要求5所述的熔丝故障修复电路,其特征在于,所述至少M个存储单元中包括冗余存储单元和非冗余存储单元;
所述信号存储模块还包括信号检测电路,所述信号检测电路的输入端连接所述熔丝阵列的输出端,所述信号检测电路的输出端连接所述至少M个存储单元;
当所述第一逻辑信号为冗余信号时,将所述第一逻辑信号存储至所述冗余存储单元;
当所述第一逻辑信号为非冗余信号时,将所述第一逻辑信号存储至所述非冗余存储单元。
8.根据权利要求7所述的熔丝故障修复电路,其特征在于,还包括:
冗余信号检测单元,与所述冗余存储单元的输出端连接;
当所述冗余存储单元存储有信号时,所述冗余信号检测单元输出故障修复信号。
9.根据权利要求1-8任一项所述的熔丝故障修复电路,其特征在于,每个所述第一逻辑信号携带有一个地址编码,每个所述存储单元设置有一个地址编码;
所述信号存储模块检测到所述第一逻辑信号携带的地址编码与所述存储单元的地址编码匹配时,将所述第一逻辑信号存入所述存储单元。
10.根据权利要求9所述的熔丝故障修复电路,其特征在于,所述熔丝单元包括:
熔丝,一端用于连接所述电源端;
晶体管,所述晶体管的源极与所述熔丝的输出端连接,所述晶体管的漏极与所述信号存储模块的输入端连接,所述晶体管的栅极用于接收与所述熔丝单元对应的地址编码;
所述晶体管用于接收所述熔丝的输出信号,并将所述熔丝的输出信号和所述熔丝单元对应的地址编码结合后输出所述第一逻辑信号。
11.根据权利要求10所述的熔丝故障修复电路,其特征在于,还包括:
反相器,所述反相器的输入端与所述晶体管的漏极连接,所述反相器的输出端与所述信号存储模块连接,所述反相器用于对所述第一逻辑信号进行信号处理后输入至所述信号存储模块。
12.根据权利要求9所述的熔丝故障修复电路,其特征在于,所述扫描修复模块还用于接收扫描编码,并根据所述扫描编码扫描存储单元;
其中,所述扫描编码中包含存储单元的地址编码。
13.一种电性熔丝存储器,其特征在于,包括如权利要求1-12任一项所述的熔丝故障修复电路。
CN202110224959.3A 2021-03-01 2021-03-01 熔丝故障修复电路 Active CN114999555B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202110224959.3A CN114999555B (zh) 2021-03-01 2021-03-01 熔丝故障修复电路
PCT/CN2021/105069 WO2022183649A1 (zh) 2021-03-01 2021-07-07 熔丝故障修复电路
US17/498,083 US11587641B2 (en) 2021-03-01 2021-10-11 Fuse fault repair circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110224959.3A CN114999555B (zh) 2021-03-01 2021-03-01 熔丝故障修复电路

Publications (2)

Publication Number Publication Date
CN114999555A CN114999555A (zh) 2022-09-02
CN114999555B true CN114999555B (zh) 2024-05-03

Family

ID=83018622

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110224959.3A Active CN114999555B (zh) 2021-03-01 2021-03-01 熔丝故障修复电路

Country Status (2)

Country Link
CN (1) CN114999555B (zh)
WO (1) WO2022183649A1 (zh)

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5313424A (en) * 1992-03-17 1994-05-17 International Business Machines Corporation Module level electronic redundancy
US5596535A (en) * 1993-06-28 1997-01-21 Texas Instruments Incorporated Semiconductor storage device
KR980011514A (ko) * 1996-07-30 1998-04-30 김광호 반도체 메모리 장치의 리페어 어드레스 감지회로
CN1717749A (zh) * 2002-12-20 2006-01-04 飞思卡尔半导体公司 使用预分配冗余(par)体系结构的存储器阵列的自修复
KR20070101912A (ko) * 2006-04-12 2007-10-18 주식회사 하이닉스반도체 반도체 메모리 장치의 리페어 회로
KR20100001161A (ko) * 2008-06-26 2010-01-06 삼성전자주식회사 반도체 메모리 장치
CN102272854A (zh) * 2009-12-16 2011-12-07 英特尔公司 反熔丝可编程存储器阵列
CN108877870A (zh) * 2017-05-12 2018-11-23 爱思开海力士有限公司 用于修复操作的修复电路以及包括修复电路的存储器件
CN109524050A (zh) * 2018-11-13 2019-03-26 中国电子科技集团公司第四十七研究所 一种反熔丝存储器自检测和自修复方法
CN109658973A (zh) * 2017-10-11 2019-04-19 爱思开海力士有限公司 半导体器件及其操作方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7093171B2 (en) * 2002-04-03 2006-08-15 International Business Machines Corporation Flexible row redundancy system
US7405989B2 (en) * 2005-03-07 2008-07-29 Taiwan Semiconductor Manufacturing Co., Ltd. Electrical fuses with redundancy
US7721163B2 (en) * 2007-04-23 2010-05-18 Micron Technology, Inc. JTAG controlled self-repair after packaging
KR20150001133A (ko) * 2013-06-26 2015-01-06 삼성전자주식회사 반도체 메모리 장치 및 그것의 리페어 방법
KR20150018106A (ko) * 2013-08-09 2015-02-23 에스케이하이닉스 주식회사 리페어 회로를 포함한 반도체 메모리 장치
KR20170008553A (ko) * 2015-07-14 2017-01-24 에스케이하이닉스 주식회사 반도체 장치 및 그 리페어 방법
KR20170016640A (ko) * 2015-08-04 2017-02-14 에스케이하이닉스 주식회사 반도체 장치 및 그 리페어 방법
US10522235B2 (en) * 2017-08-25 2019-12-31 Micron Technology, Inc. Repair fuse latches using static random access memory array

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5313424A (en) * 1992-03-17 1994-05-17 International Business Machines Corporation Module level electronic redundancy
US5596535A (en) * 1993-06-28 1997-01-21 Texas Instruments Incorporated Semiconductor storage device
KR980011514A (ko) * 1996-07-30 1998-04-30 김광호 반도체 메모리 장치의 리페어 어드레스 감지회로
CN1717749A (zh) * 2002-12-20 2006-01-04 飞思卡尔半导体公司 使用预分配冗余(par)体系结构的存储器阵列的自修复
KR20070101912A (ko) * 2006-04-12 2007-10-18 주식회사 하이닉스반도체 반도체 메모리 장치의 리페어 회로
KR20100001161A (ko) * 2008-06-26 2010-01-06 삼성전자주식회사 반도체 메모리 장치
CN102272854A (zh) * 2009-12-16 2011-12-07 英特尔公司 反熔丝可编程存储器阵列
CN108877870A (zh) * 2017-05-12 2018-11-23 爱思开海力士有限公司 用于修复操作的修复电路以及包括修复电路的存储器件
CN109658973A (zh) * 2017-10-11 2019-04-19 爱思开海力士有限公司 半导体器件及其操作方法
CN109524050A (zh) * 2018-11-13 2019-03-26 中国电子科技集团公司第四十七研究所 一种反熔丝存储器自检测和自修复方法

Also Published As

Publication number Publication date
CN114999555A (zh) 2022-09-02
WO2022183649A1 (zh) 2022-09-09

Similar Documents

Publication Publication Date Title
CN1612265B (zh) 半导体存储设备
KR950000275B1 (ko) 반도체 메모리 장치의 컬럼 리던던시
US6940765B2 (en) Repair apparatus and method for semiconductor memory device to be selectively programmed for wafer-level test or post package test
JP2530610B2 (ja) 半導体記憶装置
WO2002089147A3 (en) Circuit and method for memory test and repair
US8730743B2 (en) Repair method and integrated circuit using the same
CN1988045A (zh) 半导体设备、半导体存储设备、控制信号产生方法和替换方法
US7373562B2 (en) Memory circuit comprising redundant memory areas
JP2007004955A (ja) 不揮発性半導体記憶装置
CN102339649A (zh) 集成电路嵌入式存储器的修复系统、装置及方法
US6496426B2 (en) Redundancy circuit of semiconductor memory device
US20020141254A1 (en) Memory device having programmable column segmentation to increase flexibility in bit repair
CN114999555B (zh) 熔丝故障修复电路
JP2011210316A (ja) 半導体装置及びヒューズ回路の状態判定方法
KR100379556B1 (ko) 반도체 메모리의 컬럼 리페어 장치
KR100944325B1 (ko) 리페어 퓨즈 장치
JPH11134895A (ja) 半導体記憶装置
US20050243636A1 (en) Electronic memory apparatus, and method for deactivating redundant bit lines or word lines
US7272057B2 (en) Memory apparatus
US11587641B2 (en) Fuse fault repair circuit
US9570194B1 (en) Device for detecting fuse test mode using a fuse and method therefor
US6886117B2 (en) Field repairable embedded memory in system-on-a-chip
JP2003077291A (ja) 半導体集積回路装置
JP2005116151A (ja) 半導体記憶装置
US6906969B2 (en) Hybrid fuses for redundancy

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant