CN114512516A - 显示装置 - Google Patents

显示装置 Download PDF

Info

Publication number
CN114512516A
CN114512516A CN202111352903.2A CN202111352903A CN114512516A CN 114512516 A CN114512516 A CN 114512516A CN 202111352903 A CN202111352903 A CN 202111352903A CN 114512516 A CN114512516 A CN 114512516A
Authority
CN
China
Prior art keywords
layer
display device
organic layer
pixel
disposed
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111352903.2A
Other languages
English (en)
Inventor
柳泽昌
森田哲生
原田贤治
田畠弘志
高桥英幸
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Display Inc
Original Assignee
Japan Display Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Japan Display Inc filed Critical Japan Display Inc
Publication of CN114512516A publication Critical patent/CN114512516A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/88Dummy elements, i.e. elements having non-functional features
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/122Pixel-defining structures or layers, e.g. banks
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • H10K59/1315Interconnections, e.g. wiring lines or terminals comprising structures specially adapted for lowering the resistance
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/353Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels characterised by the geometrical arrangement of the RGB subpixels

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

一实施方式的显示装置具备:基材;第一绝缘层,配置于所述基材之上;第一像素电极,在位于显示区域的像素中配置于所述第一绝缘层之上;第二像素电极,在位于所述显示区域的外侧的周边区域的虚设像素中配置于所述第一绝缘层之上;第二绝缘层,配置于所述第一绝缘层之上,具有与所述第一像素电极重叠的开口部;第一有机层,配置于所述像素,通过所述开口部而与所述第一像素电极相接;第二有机层,配置于所述虚设像素;隔壁,在所述第一有机层与所述第二有机层之间配置于所述第二绝缘层之上;以及共用电极,覆盖所述第一有机层、所述第二有机层以及所述隔壁。所述第一有机层的端部与所述隔壁的侧面相接。

Description

显示装置
相关申请的交叉引用
本申请基于2020年11月17日提交的日本专利申请号2020-191068并要求其优先权,在此通过参照引用其全部内容。
技术领域
本发明的实施方式涉及显示装置。
背景技术
近年来,作为显示元件应用了有机发光二极管(OLED)的显示装置正被实用化。该显示元件具备像素电极、共用电极、和配置于这些像素电极以及共用电极之间的有机层。
在对显示区域中反复配置的电极、布线等要素进行图案化时,有时这些要素中的位于最外周的要素的形状未按照设计。例如在通过蚀刻对各像素的像素电极进行图案化的情况下,最外周的像素电极会被过度地侵蚀。若产生这种形状不良情况,则显示装置的显示品质降低。
发明内容
根据实施方式,显示装置具备:基材;第一绝缘层,配置于所述基材之上;第一像素电极,在位于显示区域的像素中配置于所述第一绝缘层之上;第二像素电极,在位于所述显示区域的外侧的周边区域的虚设像素中配置于所述第一绝缘层之上;第二绝缘层,配置于所述第一绝缘层之上,具有与所述第一像素电极重叠的开口部;第一有机层,配置于所述像素,通过所述开口部而与所述第一像素电极相接;第二有机层,配置于所述虚设像素;隔壁,在所述第一有机层与所述第二有机层之间配置于所述第二绝缘层之上;以及共用电极,覆盖所述第一有机层、所述第二有机层以及所述隔壁。所述第一有机层的端部与所述隔壁的侧面相接。
根据这种构成,能够提供可改善显示品质的显示装置。
附图说明
图1是表示第一实施方式的显示装置的一构成例的图。
图2是表示子像素以及虚设子像素的布局的一个例子的图。
图3是沿着图2的III-III线的显示装置的概略的剖面图。
图4是表示可应用于有机层的层构成的一个例子的剖面图。
图5是放大示出有机层的端部的附近的概略的剖面图。
图6是图3所示的像素电极以及有机层的概略的俯视图。
图7是图3所示的隔壁、共用电极以及导电层的概略的俯视图。
图8是比较例的显示装置的概略的剖面图。
图9是表示第二实施方式的显示装置的一个例子的概略的剖面图。
图10是表示第二实施方式的显示装置的其他例的概略的剖面图。
图11是表示第二实施方式的显示装置的另一其他例的概略的剖面图。
图12是第三实施方式的显示装置的概略的剖面图。
图13是图12所示的隔壁、供电线、共用电极以及导电层的概略的俯视图。
具体实施方式
以下,一边参照附图一边对本发明的实施方式进行说明。
另外,公开只是一个例子,对于本领域技术人员来说能够保持发明主旨而容易想到的适当变更当然包含在本发明的范围中。另外,附图为了使说明更明确,有与实际的方式相比示意性地表示各部的宽度、厚度、形状等的情况,但只是一个例子,并非限定本发明的解释。另外,在本说明书与各图中,有时对发挥与关于已出现的图叙述过的功能相同或者类似的功能的构成要素标注相同的参照附图标记,适当省略重复的详细说明。
另外,在附图中,根据需要,为了容易理解而记载相互正交的X轴、Y轴以及Z轴。将沿着X轴的方向称作X方向或者第一方向,将沿着Y轴的方向称作Y方向或者第二方向,将沿着Z轴的方向称作Z方向或者第三方向。将由X轴以及Y轴规定的面称作X-Y平面,将由X轴以及Z轴规定的面称作X-Z平面。将观察X-Y平面称作俯视。
本实施方式的显示装置DSP是具备有机发光二极管(OLED)作为显示元件的有机电致发光显示装置,搭载于电视、个人计算机、车载设备、便携终端、便携电话等。
[第一实施方式]
图1是表示第一实施方式的显示装置DSP的一构成例的图。显示装置DSP在绝缘性的基材10之上具有显示图像的显示区域DA与显示区域DA的外侧的周边区域SA。基材10可以是玻璃,也可以是具有可挠性的树脂膜。
显示区域DA具备沿第一方向X以及第二方向Y以矩阵状排列的多个像素PX。像素PX具备多个子像素SP。在一个例子中,像素PX具备红色的子像素SP1、绿色的子像素SP2以及蓝色的子像素SP3。另外,像素PX也可以具备除了上述3色的子像素之外还加上白色等其他颜色的子像素的四个以上的子像素。
子像素SP具备像素电路1和由像素电路1驱动控制的显示元件20。像素电路1具备像素开关2、驱动晶体管3以及电容器4。像素开关2以及驱动晶体管3例如是由薄膜晶体管构成的开关元件。
在像素开关2中,栅极电极连接于扫描线GL,源极电极连接于信号线SL,漏极电极连接于构成电容器4的一个电极以及驱动晶体管3的栅极电极。在驱动晶体管3中,源极电极连接于构成电容器4的另一个电极以及电源线PL,漏极电极连接于显示元件20的阳极。另外,像素电路1的构成不限于图示的例子。
显示元件20是作为发光元件的有机发光二极管(OLED)。例如子像素SP1具备出射与红波长对应的光的显示元件,子像素SP2具备出射与绿波长对应的光的显示元件,子像素SP3具备出射与蓝波长对应的光的显示元件。关于显示元件20的构成,之后进行叙述。
周边区域SA具备不显示图像的多个虚设像素DP。例如多个虚设像素DP包围显示区域DA。即,虚设像素DP位于最外周的像素PX与基材10的各边之间。
虚设像素DP具备多个虚设子像素DS。在一个例子中,虚设像素DP具备:具有与子像素SP1类似的构造的虚设子像素DS1;具有与子像素SP2类似的构造的虚设子像素DS2;以及具有与子像素SP3类似的构造的虚设子像素DS3。
图2是表示子像素SP1、SP2、SP3以及虚设子像素DS1、DS2、DS3的布局的一个例子的图。这里,着眼于图1中由单点划线的框包围的四个像素PX与其周围的5个虚设像素DP。
在各个像素PX中,子像素SP1以及子像素SP2沿第二方向Y排列,子像素SP1以及子像素SP3沿第一方向X排列,子像素SP2以及子像素SP3沿第一方向X排列。子像素SP1形成为沿第一方向X延伸的大致长方形状,子像素SP2以及子像素SP3形成为沿第二方向Y延伸的大致长方形状。子像素SP2的面积比子像素SP1的面积大,子像素SP3的面积比子像素SP2的面积大。另外,子像素SP1的面积也可以与子像素SP2的面积相同。
若着眼于配置于显示区域DA的多个像素PX,则子像素SP1以及子像素SP3在第一方向X上交替地排列。子像素SP2以及子像素SP3也在第一方向X上交替地排列。另外,子像素SP1以及子像素SP2在第二方向Y上交替地排列。子像素SP3在第二方向Y上不隔着子像素SP1、SP2地排列。
虚设子像素DS1具有与子像素SP1相同的形状,虚设子像素DS2具有与子像素SP2相同的形状,虚设子像素DS3具有与子像素SP3相同的形状。虚设像素DP中的虚设子像素DS1、DS2、DS3的配置方式与像素PX中的子像素SP1、SP2、SP3的配置方式相同。另外,虚设子像素DS1、DS2、DS3的形状、配置方式也可以与子像素SP1、SP2、SP3的形状、配置方式不同。
另外,图2所示的子像素SP1、SP2、SP3以及虚设子像素DS1、DS2、DS3的外形相当于显示元件的像素电极、或者显示元件的发光区域的外形,但被简化表示,未必反映实际的形状。
图3是沿着图2的III-III线的显示装置DSP的概略的剖面图。显示装置DSP具备配置于基材10之上的绝缘层11(第一绝缘层)与配置于绝缘层11之上的绝缘层12(第二绝缘层)。图1所示的像素电路1等配置于基材10之上,由绝缘层11覆盖,但这里省略图示。绝缘层11、12例如是有机绝缘层。绝缘层11有被称作显示元件20的基底层的情况。绝缘层12以划分显示元件20或者子像素SP的方式被形成,有被称作肋、隔壁等的情况。
如图3所示的子像素SP3那样,各子像素SP的显示元件20具备像素电极PE1(第一像素电极)、有机层OR1(第一有机层)以及共用电极CE。像素电极PE1是按照每个子像素SP或者每个显示元件20配置的电极,有被称作下部电极或者阳极等的情况。共用电极CE是对于多个子像素SP或者多个显示元件20共用地配置的电极,有被称作对置电极、上部电极或者阴极等的情况。
像素电极PE1配置于绝缘层11之上,其周缘部由绝缘层12覆盖。像素电极PE1与图1所示的驱动晶体管3电连接。像素电极PE1例如是由铟锡氧化物(ITO)、铟锌氧化物(IZO)等透明导电材料形成的透明电极。另外,像素电极PE1也可以是由银、铝等金属材料形成的金属电极。另外,像素电极PE1也可以是透明电极以及金属电极的层叠体。例如像素电极PE1也可以构成为依次层叠透明电极、金属电极以及透明电极而成的层叠体,也可以构成为3层以上的层叠体。
绝缘层12具有在各子像素SP中与像素电极PE1重叠的开口部OP。有机层OR1配置于绝缘层12之上,通过开口部OP而与像素电极PE1相接。
图4是表示可应用于有机层OR1的层构成的一个例子的剖面图。例如有机层OR1包含从像素电极PE1朝向共用电极CE依次层叠的功能层F1(第一功能层)、发光层EL以及功能层F2(第二功能层)。功能层F1、F2例如是空穴注入层、空穴输送层、空穴阻挡层、电子注入层、电子输送层、电子阻挡层,但也可以是其他功能层。功能层F1、F2各自并不局限于单层体,也可以是层叠有多个功能层的层叠体。另外,也可以省略功能层F1、F2中的至少一个。
如图3以及图4所示,共用电极CE覆盖有机层OR1。共用电极CE例如是由ITO、IZO等透明导电材料形成的透明电极。另外,共用电极CE可以有由透明的保护膜(包含无机绝缘膜以及有机绝缘膜的至少一个)覆盖的情况。
在像素电极PE1的电位比共用电极CE的电位相对高的情况下,像素电极PE1相当于阳极,共用电极CE相当于阴极。另外,在共用电极CE的电位比像素电极PE1的电位相对高的情况下,共用电极CE相当于阳极,像素电极PE1相当于阴极。
作为一个例子,在像素电极PE1相当于阳极的情况下,功能层F1包含空穴注入层以及空穴输送层的至少一个,功能层F2包含电子输送层以及电子注入层的至少一个。
如图3所示的虚设子像素DS1、DS3那样,虚设子像素DS包含像素电极PE2(第二像素电极)与有机层OR2(第二有机层)。像素电极PE2与像素电极PE1相同地配置于绝缘层11之上,由绝缘层12覆盖。像素电极PE2通过与像素电极PE1相同的工序由与像素电极PE1相同的材料形成。有机层OR2与有机层OR1相同地配置于绝缘层12之上,由共用电极CE覆盖。有机层OR2具有与有机层OR1相同的构造,在一个例子中,包含发光层EL以及功能层F1、F2。
在图3的例子中,绝缘层12在虚设子像素DS中不具有开口部。由此,各虚设子像素DS的像素电极PE2与有机层OR2隔着绝缘层12而对置。在这种构成的虚设子像素DS中,即使假设在像素电极PE2与共用电极CE之间形成有电位差的情况下,有机层OR2也不发光。
虚设子像素DS也可以具备与子像素SP相同的像素电路1。该像素电路1可以连接于像素电极PE2,也可以不连接于像素电极PE2。在虚设子像素DS具备像素电路1的情况下,能够利用该像素电路1从显示装置DSP的制造工序等中产生的静电放电中保护子像素SP的像素电路1。
在相邻的两个子像素SP各自所配置的有机层OR1之间、在子像素SP所配置的有机层OR1与和该子像素SP相邻的虚设子像素DS所配置的有机层OR2之间、在相邻的两个虚设子像素DS各自所配置的有机层OR2之间,配置有隔壁PT。在图3的例子中,在虚设子像素DS3的右方也配置有隔壁PT。隔壁PT例如是有机绝缘层。
在以下的说明中,有时将图3所示的四个隔壁PT从左方起依次称作隔壁PT1(第一隔壁)、隔壁PT2(第二隔壁)、隔壁PT3(第三隔壁)以及隔壁PT4(第四隔壁)。隔壁PT1、PT2、PT3、PT4配置于绝缘层12之上。
各隔壁PT具有正锥形状。这里,正锥形状指的是如图3中隔壁PT1所示,上部的宽度W1比下部的宽度W2小的形状。隔壁PT的侧面可以是相对于第三方向Z倾斜的平面,也可以是曲面。另外,隔壁PT也可以由从下部朝向上部阶段性地减小宽度的多个部分构成。
子像素SP3的有机层OR1位于隔壁PT1与隔壁PT2之间。虚设子像素DS1的有机层OR2位于隔壁PT2与隔壁PT3之间。虚设子像素DS3的有机层OR2位于隔壁PT3与隔壁PT4之间。
共用电极CE连续地覆盖有机层OR1、OR2以及隔壁PT1、PT2、PT3、PT4。共用电极CE例如通过蒸镀整体地形成于包含子像素SP以及虚设子像素DS的区域。在以下的说明中,有时将共用电极CE中的覆盖有机层OR1的部分称作第一部分P1,将覆盖有机层OR2的部分称作第二部分P2,将覆盖隔壁PT的上部的部分称作第三部分P3,将比位于最靠端部的隔壁PT(隔壁PT4)靠外侧的部分称作第四部分P4。在本实施方式中,第一部分P1、第二部分P2、第三部分P3以及第四部分P4相连。
显示装置DSP还具备配置于绝缘层11、12之间的导电层CL1(第一导电层)、及配置于基材10与绝缘层11之间的导电层CL2(第二导电层)。在周边区域SA中,绝缘层12具有接触孔CH1(第一接触孔),绝缘层11具有接触孔CH2(第二接触孔)。例如导电层CL1通过与像素电极PE1、PE2相同的工序,由与像素电极PE1、PE2相同的材料形成。
共用电极CE的第四部分P4通过接触孔CH1而与导电层CL1相接。导电层CL1通过接触孔CH2而与导电层CL2相接。导电层CL2被供给共用电压。该共用电压经由导电层CL1而供给到共用电极CE的整体。
在图3的例子中,在隔壁PT4与接触孔CH1之间配置有有机层OR3(第三有机层)。有机层OR3配置于绝缘层12之上,由第四部分P4覆盖。例如有机层OR1、OR2中的上述的发光层EL按照子像素SP、虚设子像素DS的每个颜色单独形成。另一方面,上述的功能层F1、F2所含的层的至少一部分对于包含子像素SP以及虚设子像素DS的区域而言整体上同时形成。例如有机层OR3是像这样对于各子像素SP以及各虚设子像素DS同时形成的层(共用层)被隔壁PT4断开而成的部分。在这种情况下,有机层OR3也可以不包含发光层EL。
子像素SP3的有机层OR1具有隔壁PT1侧的第一端部E1与隔壁PT2侧的第二端部E2。第一端部E1以及第二端部E2位于绝缘层12之上。
图5是放大示出第二端部E2的附近的概略的剖面图。隔壁PT2具有上表面SF1与侧面SF2。第二端部E2与侧面SF2相接。
在图5的例子中,发光层EL以及功能层F1、F2的端部分别与侧面SF2相接。共用电极CE连续地覆盖功能层F2、侧面SF2以及上表面SF1。共用电极CE不与发光层EL以及功能层F1相接。
另外,构成有机层OR1的层的至少一部分也可以以从第二端部E2分离的状态配置于上表面SF1。例如在与隔壁PT2重叠的范围内成膜出发光层EL以及功能层F1、F2的情况下,可在上表面SF1与共用电极CE之间配置发光层EL以及功能层F1、F2的一部分。如果侧面SF2的倾斜陡峭,则该一部分从在隔壁PT2的附近成膜的发光层EL以及功能层F1、F2断开。
第一端部E1与隔壁PT1的关系与第二端部E2与隔壁PT2的关系相同。即,第一端部E1与隔壁PT1的侧面相接。另外,图3所示的虚设子像素DS1的有机层OR2的两端部也与隔壁PT2、PT3的侧面分别相接,虚设子像素DS3的有机层OR2的两端部也与隔壁PT3、PT4的侧面分别相接。
图6是像素电极PE1、PE2以及有机层OR1、OR2、OR3的概略的俯视图。像素电极PE1相对于子像素SP1、SP2、SP3中的各个子像素,相互分离地配置。这些像素电极PE1与上述的开口部OP重叠。像素电极PE2相对于虚设子像素DS1、DS2、DS3中的各个虚设子像素,相互分离地配置。
有机层OR1在子像素SP1、SP2、SP3的各个中与像素电极PE1重叠。在图6的例子中,对于沿第二方向Y排列的多个子像素SP3,配置有连续的有机层OR1。
有机层OR2在虚设子像素DS1、DS2、DS3的各个中与像素电极PE2重叠。在图6的例子中,对于沿第二方向Y排列的多个虚设子像素DS3,配置有连续的有机层OR2。与子像素SP3在第二方向Y上相邻的虚设子像素DS3的有机层OR2与该子像素SP3的有机层OR1相连。
有机层OR3具有沿第一方向X延伸的部分与沿第二方向Y延伸的部分。例如有机层OR3在周边区域SA形成为环状。虚设子像素DS1、DS2、DS3位于显示区域DA与有机层OR3之间。
图7是隔壁PT、共用电极CE以及导电层CL1、CL2的概略的俯视图。隔壁PT包含沿第一方向X延伸的隔壁PTx与沿第二方向Y延伸的隔壁PTy。图3所示的隔壁PT1、PT2、PT3、PT4都是隔壁PTy。
隔壁PTx、PTy配置于相邻的两个子像素SP之间、相邻的两个虚设子像素DS之间以及相邻的子像素SP与虚设子像素DS之间,整体形成为格子状。另外,也可以不在沿第二方向Y排列的两个子像素SP3之间、沿第二方向Y排列的两个虚设子像素DS3之间以及沿第二方向Y排列的子像素SP3与虚设子像素DS3之间配置隔壁PTx。
例如导电层CL1、CL2在周边区域SA形成为环状。虚设子像素DS1、DS2、DS3位于显示区域DA与导电层CL1、CL2之间。
在图7的例子中,多个接触孔CH1、CH2形成于虚设子像素DS1、DS2、DS3的周围。接触孔CH1位于比接触孔CH2靠显示区域DA侧。作为其他例,接触孔CH1也可以具有将图7中沿第一方向X排列的多个接触孔CH1、沿第二方向Y排列的多个接触孔CH1连接为一个而成的纵长形状。同样,接触孔CH2也可以具有将图7中沿第一方向X排列的多个接触孔CH2、沿第二方向Y排列的多个接触孔CH2连接为一个而成的纵长形状。
如图7中虚线所示,共用电极CE配置于包含子像素SP1、SP2、SP3以及虚设子像素DS1、DS2、DS3的区域。共用电极CE的端边位于接触孔CH1、CH2之间。
图3中示出了子像素SP3以及虚设子像素DS1、DS3的沿着第一方向X的剖面构造,但子像素SP1、SP2的沿着第一方向X的剖面构造也与子像素SP3相同,虚设子像素DS2的沿着第一方向X的剖面构造也与虚设子像素DS1相同。另外,子像素SP1、SP2、SP3的沿着第二方向Y的剖面构造也与图3中的子像素SP3的剖面构造相同,虚设子像素DS1、DS2、DS3的沿着第二方向Y的剖面构造也与图3中的虚设子像素DS1、DS3的剖面构造相同。
在显示区域DA中配置于各子像素SP的要素中的例如像素电极PE1通过蚀刻而被图案化。如此在通过蚀刻而同时形成多个要素时,这些要素中的最外周部分有被过度侵蚀的情况。因此,在比显示区域DA中的最外周的像素电极PE1靠外侧处不存在与像素电极PE1相同的导电层的情况下,在包含该最外周的像素电极PE1的像素PX中不能得到按照设计的构成,显示品质可能降低。
与此相对,在本实施方式中,在显示区域DA中的最外周的像素PX的外侧配置有包含像素电极PE2的虚设像素DP。因此,在最外周的像素PX的像素电极PE1中难以产生过度的侵蚀,结果能够改善显示装置DSP的显示品质。
而且,在本实施方式中,在子像素SP、虚设子像素SP的边界配置有隔壁PT,有机层OR1的端部与隔壁PT的侧面相接。以下说明该构成所带来的效果之一。
图8是本实施方式的比较例的显示装置的概略的剖面图,与图5相同地示出了有机层OR1的端部E的附近。该比较例在未配置有隔壁PT这一点上与图5的构造不同。第二端部E2位于绝缘层12之上,由共用电极CE覆盖。
在该比较例中,在端部E,发光层EL以及功能层F1与共用电极CE相接。因此,与通过功能层F1、发光层EL以及功能层F2的原本的电流的路径不同,形成将功能层F1以及发光层EL与共用电极CE之间直接相连的泄漏路径LP。若形成泄漏路径LP,则可能产生显示品质的降低、消耗电力的增加。
特别是,在使用单一的掩模来形成有机层OR1的各层的情况下,各层的材料也逐渐堆积在掩模的开口的边缘,因此越是之后形成的层,尺寸越是一点点变小。因此,如图8所示,端部E倾斜,有机层OR1的各层与共用电极CE的接触面积增加,容易形成泄漏路径LP。
与此相对,如本实施方式那样有机层OR1的端部与隔壁PT的侧面相接的话,则发光层EL、功能层F1难以从功能层F2露出。因此,可抑制泄漏路径,显示装置DSP的显示品质提高,并且消耗电力也减少。
除此之外,也能够根据本实施方式获得各种优选的效果。
[第二实施方式]
对第二实施方式进行说明。没有特别提及的构成与第一实施方式相同。
图9是表示本实施方式的显示装置DSP的一个例子的概略的剖面图。图10是表示本实施方式的显示装置DSP的其他一个例子的概略的剖面图。在这些图中,共用电极CE具备第一层L1、第二层L2。第一层L1以及第二层L2例如由ITO、IZO等透明导电材料形成。
第一层L1覆盖有机层OR1、OR2、OR3、隔壁PT1、PT2、PT3、PT4以及接触孔CH1的周围的绝缘层12。第二层L2覆盖第一层L1。在本实施方式中,共用电极CE的第一部分P1、第二部分P2、第三部分P3以及第四部分P4分别包含第一层L1与第二层L2。
在图9的例子中,第一部分P1、第二部分P2、第三部分P3以及第四部分P4中的第一层L1连续地相连。而且,第一部分P1、第二部分P2、第三部分P3以及第四部分P4中的第二层L2连续地相连。
在图10的例子中,第一部分P1中的第一层L1与第三部分P3中的第一层L1分离,第二部分P2中的第一层L1与第三部分P3中的第一层L1分离,第四部分P4中的第一层L1与第三部分P3中的第一层L1分离。另一方面,第一部分P1、第二部分P2、第三部分P3以及第四部分P4中的第二层L2连续地相连。
在共用电极CE薄的情况下,如图10中的第一层L1那样,由于由隔壁PT、开口部OP形成的台阶,有共用电极CE断裂的可能性。另一方面,由于制造装置的限制,有时不能使一层透明导电层足够厚。与此相对,若如本实施方式那样利用双层构成共用电极CE,则即使在如图10的例子那样一个层断裂的情况下,只要另一个层相连,就能够保持共用电极CE整体的导通。
图11是表示本实施方式的显示装置DSP的另一其他例子的概略的剖面图。在该图的例子中,第一层L1形成于显示区域DA,未形成于周边区域SA。第二层L2形成于显示区域DA以及周边区域SA这两方。
因此,第一部分P1以及隔壁PT1之上的第三部分P3虽然包含第一层L1以及第二层L2这两方,但第二部分P2、第四部分P4以及隔壁PT2、PT3、PT4之上的第三部分P3包含第二层L2,不包含第一层L1。在该构成中,第一部分P1的厚度比第二部分P2的厚度大。
在虚设子像素DS不设置开口部OP的情况下,在周边区域SA中台阶变少,共用电极CE难以断裂。因此,即使是如图11的例子那样使共用电极CE在显示区域DA中多层化、在周边区域SA中不多层化的构成,也能够获得提高共用电极CE的导通性的足够的效果。
[第三实施方式]
对第三实施方式进行说明。没有特别提及的构成与第一实施方式相同。
图12是本实施方式的显示装置DSP的概略的剖面图。在本实施方式中,在隔壁PT之上配置有供电线FL。供电线FL由金属材料形成。在以下的说明中,有时将图3所示的四个供电线FL从左方起依次称作供电线FL1(第一供电线)、供电线FL2(第二供电线)、供电线FL3(第三供电线)以及供电线FLs。
供电线FL1配置于隔壁PT1之上。供电线FL2配置于隔壁PT2之上。供电线FL3配置于隔壁PT3之上。供电线FLs配置于隔壁PT4之上。供电线FLs的宽度比供电线FL1、FL2、FL3宽,且与接触孔CH1重叠。
在图12的例子中,共用电极CE由隔壁PT1、PT2、PT3、PT4断开。即,共用电极CE的第一部分P1、第二部分P2、第三部分P3以及第四部分P4断开。
供电线FL1与分别位于隔壁PT1的两侧的两个第一部分P1相接。供电线FL2与分别位于隔壁PT2的两侧的第一部分P1与第二部分P2相接。供电线FL3与分别位于隔壁PT3的两侧的两个第二部分P2相接。供电线FLs与分别位于隔壁PT4的两侧的第二部分P2与第四部分P4相接。第三部分P3分别位于隔壁PT1与供电线FL1之间、隔壁PT2与供电线FL2之间、隔壁PT3与供电线FL3之间、隔壁PT4与供电线FLs之间。
图13是隔壁PT、供电线FL、共用电极CE以及导电层CL1、CL2的概略的俯视图。隔壁PT、共用电极CE以及导电层CL1、CL2的形状与图7的例子相同。
供电线FL包含沿第一方向X延伸的供电线FLx与沿第二方向Y延伸的供电线FLy。供电线FLx配置于隔壁PTx之上,供电线FLy配置于隔壁PTy之上。图3所示的供电线FL1、FL2、FL3都是供电线FLy。供电线FLs在周边区域SA形成为环状。供电线FLx、FLy的端部连接于供电线FLs。
如此,在本实施方式中,在包含子像素SP以及虚设子像素DS的区域配置有金属制的供电线FL。由此,能够使共用电极CE低电阻化。另外,即使在如图12的例子那样共用电极CE在隔壁PT的位置断开的情况下,只要将供电线FL在该断开的部位连接,就能够良好地对于各子像素SP的显示元件20供给共用电压。
在以上的各实施方式中,像素PX以及虚设像素DP的布局、构成并不限定于图1以及图2所示。例如在各像素PX中,也可以是相同形状的子像素SP(SP1、SP2、SP3)沿第一方向X排列。同样,在虚设像素DP中,也可以是相同形状的虚设子像素DS(DS1、DS2、DS3)沿第一方向X排列。在图1以及图2中,虚设像素DP在显示区域DA的周围仅配置1周,但也可以配置2周以上。
在图9、图10以及图11中例示了由双层构成共用电极CE的情况,但共用电极CE也可以由3层以上构成。在能够将单层的共用电极CE形成得较厚的情况下,也可以不使共用电极CE多层化而是形成得较厚。
在图3、图9、图10以及图11所示的构造中,也可以配置有图12以及图13所示的供电线FL。
配置于虚设子像素DS的第二部分P2也可以不与第三部分P3、供电线FL连接。在这种情况下,第二部分P2也可以浮置。
在图10所示的构造中,各第三部分P3也可以不包含第一层L1。另外,在图11所示的构造中,隔壁PT1之上的第三部分P3也可以不包含第一层L1。另外,在图12所示的构造中,也可以不在各隔壁PT与各供电线FL之间配置第三部分P3。
以上,本领域技术人员基于作为本发明的实施方式说明的显示装置可适当设计变更地实施的所有显示装置也是只要包含本发明的主旨就属于本发明的范围。
在本发明的思想范畴内,如果是本领域技术人员则能够想到各种变形例,关于这些变形例,也应理解为属于本发明的范围。例如本领域技术人员对于上述的实施方式适当进行的构成要素的追加、删除、或设计变更、或者进行的工序的追加、省略或条件变更,也是只要具备本发明的主旨就包含在本发明的范围内。
另外,关于在上述的实施方式中叙述的方式所带来的其他作用效果,对于根据本说明书的记载而明确的内容、或者本领域技术人员可适当想到的内容,当然被认为由本发明所带来。

Claims (20)

1.一种显示装置,具备:
基材;
第一绝缘层,配置于所述基材之上;
第一像素电极,在位于显示区域的像素中配置于所述第一绝缘层之上;
第二像素电极,在位于所述显示区域的外侧的周边区域的虚设像素中配置于所述第一绝缘层之上;
第二绝缘层,配置于所述第一绝缘层之上,具有与所述第一像素电极重叠的开口部;
第一有机层,配置于所述像素,通过所述开口部而与所述第一像素电极相接;
第二有机层,配置于所述虚设像素;
隔壁,在所述第一有机层与所述第二有机层之间配置于所述第二绝缘层之上;以及
共用电极,覆盖所述第一有机层、所述第二有机层以及所述隔壁,
所述第一有机层的端部与所述隔壁的侧面相接。
2.根据权利要求1所述的显示装置,
所述隔壁具有上部的宽度比下部的宽度小的形状。
3.根据权利要求1所述的显示装置,
所述共用电极包含覆盖所述第一有机层的第一部分、覆盖所述第二有机层的第二部分、及覆盖所述隔壁的第三部分,
所述第三部分与所述第一部分以及所述第二部分相连。
4.根据权利要求3所述的显示装置,
所述共用电极具备第一层与第二层,该第一层覆盖所述第一有机层以及所述隔壁,该第二层覆盖所述第一层。
5.根据权利要求4所述的显示装置,
所述第一部分中的所述第一层与所述第三部分中的所述第一层分离,
所述第一部分中的所述第二层与所述第三部分中的所述第二层相连。
6.根据权利要求4所述的显示装置,
所述第二部分包含所述第二层,不包含所述第一层。
7.根据权利要求3所述的显示装置,
所述第一部分的厚度大于所述第二部分的厚度。
8.根据权利要求1所述的显示装置,
还具备配置在所述隔壁之上的供电线,
所述共用电极包含覆盖所述第一有机层的第一部分和覆盖所述第二有机层的第二部分,
所述供电线与所述第一部分以及所述第二部分相接。
9.根据权利要求8所述的显示装置,
所述共用电极还具备覆盖所述隔壁的第三部分,
所述第三部分位于所述隔壁与所述供电线之间,且与所述第一部分以及所述第二部分分离。
10.根据权利要求1所述的显示装置,
所述第二像素电极与所述第二有机层隔着所述第二绝缘层而对置。
11.一种显示装置,具备:
基材;
第一绝缘层,配置于所述基材之上;
第一像素电极,在位于显示区域的像素中配置于所述第一绝缘层之上;
第二像素电极,在位于所述显示区域的外侧的周边区域的虚设像素中配置于所述第一绝缘层之上;
第二绝缘层,配置于所述第一绝缘层之上,具有与所述第一像素电极重叠的开口部;
第一有机层,配置于所述像素,通过所述开口部而与所述第一像素电极相接;
第二有机层,配置于所述虚设像素;
隔壁,在所述第一有机层与所述第二有机层之间配置于所述第二绝缘层之上;
共用电极,覆盖所述第一有机层、所述第二有机层以及所述隔壁;以及
第一导电层,位于所述第一绝缘层与所述第二绝缘层之间,
所述第一有机层的端部与所述隔壁的侧面相接,
所述第二绝缘层在所述周边区域具有第一接触孔,
所述共用电极在所述周边区域具有第四部分,
所述第四部分通过所述第一接触孔而与所述第一导电层相接。
12.根据权利要求11所述的显示装置,
还具备第三有机层,该第三有机层配置于所述第二绝缘层之上,且由所述第四部分覆盖。
13.根据权利要求12所述的显示装置,
所述第三有机层在所述周边区域形成为环状。
14.根据权利要求12所述的显示装置,
所述虚设像素位于所述显示区域与所述第三有机层之间。
15.根据权利要求11所述的显示装置,
所述第一导电层在所述周边区域形成为环状。
16.根据权利要求11所述的显示装置,
所述虚设像素在俯视时位于所述显示区域与所述第一导电层之间。
17.根据权利要求11所述的显示装置,
还具备位于所述基材与所述第一绝缘层之间的第二导电层,
所述第一绝缘层在所述周边区域具有第二接触孔,
所述第一导电层通过所述第二接触孔而与所述第二导电层相接。
18.根据权利要求17所述的显示装置,
所述第二导电层在所述周边区域形成为环状。
19.根据权利要求17所述的显示装置,
所述虚设像素在俯视时位于所述显示区域与所述第二导电层之间。
20.根据权利要求17所述的显示装置,
所述共用电极的端边在俯视时位于所述第一接触孔与所述第二接触孔之间。
CN202111352903.2A 2020-11-17 2021-11-16 显示装置 Pending CN114512516A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2020-191068 2020-11-17
JP2020191068A JP2022080093A (ja) 2020-11-17 2020-11-17 表示装置

Publications (1)

Publication Number Publication Date
CN114512516A true CN114512516A (zh) 2022-05-17

Family

ID=81548294

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111352903.2A Pending CN114512516A (zh) 2020-11-17 2021-11-16 显示装置

Country Status (3)

Country Link
US (1) US20220157900A1 (zh)
JP (1) JP2022080093A (zh)
CN (1) CN114512516A (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2024004895A (ja) * 2022-06-29 2024-01-17 株式会社ジャパンディスプレイ 表示装置およびその製造方法

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1429051A (zh) * 2001-12-18 2003-07-09 精工爱普生株式会社 显示装置以及电子仪器
JP2005100750A (ja) * 2003-09-24 2005-04-14 Seiko Epson Corp 有機エレクトロルミネッセンス装置及び電子機器
CN102741905A (zh) * 2010-09-29 2012-10-17 松下电器产业株式会社 El显示面板、el显示装置及el显示面板的制造方法
US20160372497A1 (en) * 2015-06-19 2016-12-22 Lg Display Co., Ltd. Thin film transistor substrate and display device using the same
US20170207416A1 (en) * 2016-01-15 2017-07-20 Samsung Display Co., Ltd. Organic light-emitting display apparatus and method of manufacturing the same
CN107797350A (zh) * 2016-08-29 2018-03-13 株式会社日本显示器 显示装置
US20190027547A1 (en) * 2017-07-19 2019-01-24 Samsung Display Co., Ltd. Display device
US20190157627A1 (en) * 2017-11-23 2019-05-23 Samsung Display Co., Ltd. Display device and method of manufacturing the same
US20190189701A1 (en) * 2017-12-18 2019-06-20 Lg Display Co., Ltd. Electroluminescent display device
CN110212001A (zh) * 2018-06-22 2019-09-06 友达光电股份有限公司 显示面板及其制造方法
CN110649135A (zh) * 2018-06-27 2020-01-03 三星显示有限公司 发光显示设备及其制造方法
CN110690254A (zh) * 2018-07-06 2020-01-14 三星显示有限公司 显示装置

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1429051A (zh) * 2001-12-18 2003-07-09 精工爱普生株式会社 显示装置以及电子仪器
JP2005100750A (ja) * 2003-09-24 2005-04-14 Seiko Epson Corp 有機エレクトロルミネッセンス装置及び電子機器
CN102741905A (zh) * 2010-09-29 2012-10-17 松下电器产业株式会社 El显示面板、el显示装置及el显示面板的制造方法
US20160372497A1 (en) * 2015-06-19 2016-12-22 Lg Display Co., Ltd. Thin film transistor substrate and display device using the same
US20170207416A1 (en) * 2016-01-15 2017-07-20 Samsung Display Co., Ltd. Organic light-emitting display apparatus and method of manufacturing the same
CN107797350A (zh) * 2016-08-29 2018-03-13 株式会社日本显示器 显示装置
US20190027547A1 (en) * 2017-07-19 2019-01-24 Samsung Display Co., Ltd. Display device
US20190157627A1 (en) * 2017-11-23 2019-05-23 Samsung Display Co., Ltd. Display device and method of manufacturing the same
US20190189701A1 (en) * 2017-12-18 2019-06-20 Lg Display Co., Ltd. Electroluminescent display device
CN110212001A (zh) * 2018-06-22 2019-09-06 友达光电股份有限公司 显示面板及其制造方法
CN110649135A (zh) * 2018-06-27 2020-01-03 三星显示有限公司 发光显示设备及其制造方法
CN110690254A (zh) * 2018-07-06 2020-01-14 三星显示有限公司 显示装置

Also Published As

Publication number Publication date
JP2022080093A (ja) 2022-05-27
US20220157900A1 (en) 2022-05-19

Similar Documents

Publication Publication Date Title
US20240040872A1 (en) Display device
CN114551519A (zh) 显示装置
WO2022163123A1 (ja) 表示装置
CN114765208A (zh) 显示装置
CN114512516A (zh) 显示装置
TWI804018B (zh) 顯示裝置
US20220199937A1 (en) Display device
CN115440771A (zh) 显示装置
CN117280870A (zh) 显示装置
CN114512517A (zh) 显示装置
US20220238840A1 (en) Display device
WO2022172560A1 (ja) 表示装置
US20220238835A1 (en) Display device
WO2022176395A1 (ja) 表示装置
WO2022181038A1 (ja) 表示装置
WO2022176736A1 (ja) 表示装置
WO2022163310A1 (ja) 表示装置
WO2022168513A1 (ja) 表示装置及び表示装置の製造方法
CN116264798A (zh) 显示装置及其制造方法
JP2022133759A (ja) 表示装置
CN116600590A (zh) 显示装置
JP2023120847A (ja) 表示装置
JP2022170114A (ja) 表示装置
CN116940166A (zh) 显示装置及其制造方法
TW202343778A (zh) 顯示裝置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination