CN114093884A - 半导体器件及其制作方法 - Google Patents

半导体器件及其制作方法 Download PDF

Info

Publication number
CN114093884A
CN114093884A CN202111269165.5A CN202111269165A CN114093884A CN 114093884 A CN114093884 A CN 114093884A CN 202111269165 A CN202111269165 A CN 202111269165A CN 114093884 A CN114093884 A CN 114093884A
Authority
CN
China
Prior art keywords
material layer
area
layer
forming
platform area
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111269165.5A
Other languages
English (en)
Inventor
汤召辉
张磊
周玉婷
乔思
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yangtze Memory Technologies Co Ltd
Original Assignee
Yangtze Memory Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yangtze Memory Technologies Co Ltd filed Critical Yangtze Memory Technologies Co Ltd
Priority to CN202111269165.5A priority Critical patent/CN114093884A/zh
Publication of CN114093884A publication Critical patent/CN114093884A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76819Smoothing of the dielectric
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/50EEPROM devices comprising charge-trapping gate insulators characterised by the boundary region between the core and peripheral circuit regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02126Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC
    • H01L21/0214Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material containing Si, O, and at least one of H, N, C, F, or other non-metal elements, e.g. SiOC, SiOC:H or SiONC the material being a silicon oxynitride, e.g. SiON or SiON:H
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02172Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
    • H01L21/02175Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal
    • H01L21/02178Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal the material containing aluminium, e.g. Al2O3
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02172Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
    • H01L21/02175Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal
    • H01L21/02186Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal the material containing titanium, e.g. TiO2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76816Aspects relating to the layout of the pattern or to the size of vias or trenches
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5226Via connections in a multilevel interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • H01L23/5283Cross-sectional geometry
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • H01L29/4011Multistep manufacturing processes for data storage electrodes
    • H01L29/40114Multistep manufacturing processes for data storage electrodes the electrodes comprising a conductor-insulator-conductor-insulator-semiconductor structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • H01L29/4011Multistep manufacturing processes for data storage electrodes
    • H01L29/40117Multistep manufacturing processes for data storage electrodes the electrodes comprising a charge-trapping insulator
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42324Gate electrodes for transistors with a floating gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/4234Gate electrodes for transistors with charge trapping gate insulator
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66545Unipolar field-effect transistors with an insulated gate, i.e. MISFET using a dummy, i.e. replacement gate in a process wherein at least a part of the final gate is self aligned to the dummy gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66825Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a floating gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66833Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a charge trapping gate insulator, e.g. MNOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/788Field effect transistors with field effect produced by an insulated gate with floating gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/792Field effect transistors with field effect produced by an insulated gate with charge trapping gate insulator, e.g. MNOS-memory transistors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/20Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/20Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B41/23Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B41/27Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/50Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the boundary region between the core region and the peripheral circuit region
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B43/23EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B43/27EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • H10B41/35Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/30EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
    • H10B43/35EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region with cell select transistors, e.g. NAND

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Geometry (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Mechanical Treatment Of Semiconductor (AREA)
  • Semiconductor Memories (AREA)

Abstract

本公开实施例公开了一种半导体器件的制作方法,包括以下步骤:提供半导体结构,半导体结构包括由第一材料层和第二材料层交替堆叠的堆叠结构,堆叠结构包括平台区和与平台区相邻的台阶区,平台区和台阶区的顶部为第二材料层;形成覆盖平台区上表面和台阶区表面的第三材料层;形成填充台阶区且覆盖平台区的第四材料层;去除平台区上的第三材料层和第四材料层,且保留位于平台区上靠近台阶区的边缘的第三材料层和第四材料层;进行第一次平坦化,第一次平坦化去除凸起的第四材料层,且停留在平台区上表面的第二材料层和第三材料层。该制作方法增大了接触孔的连接窗口,有效避免了平台区边缘处的过磨。

Description

半导体器件及其制作方法
本公开是针对申请日为2020年11月03日,申请号为202011208819.9,发明名称为半导体器件及其制作方法的专利的分案申请。
技术领域
本公开实施例涉及一种半导体器件的制作方法,该制作方法增大了接触孔的连接窗口,有效避免了平台区边缘处的过磨。
背景技术
半导体集成电路自诞生以来,经历了从小规模、中规模到大规模和超大规模集成的发展阶段,并日益成为现代科学技术中最为活跃的技术领域之一。
存储器是一种广泛使用的半导体器件。为了克服传统的二维存储器在存储容量方面的限制,现代工艺往往采用堆叠存储芯片的方式来实现更高的集成度。例如,可以将不同功能的芯片或结构,通过堆叠或孔互连等微机械加工技术,在垂直方向上形成立体集成、信号连通的三维(3D)立体器件。三维存储器就是利用这一技术将存储器单元三维地布置在衬底之上,进而实现提高存储器的性能和存储密度的目的。
发明内容
本公开实施例所要解决的技术问题是提供一种半导体器件的制作方法,该制作方法增大了接触孔的连接窗口,有效避免了平台区边缘处的过磨。
本公开实施例所要解决的技术问题是提供一种半导体器件的制作方法,该制作方法增大了接触孔的连接窗口,有效避免了平台区边缘处的过磨。
本公开实施例为解决上述技术问题而采用的技术方案是提供一种半导体器件的制作方法,包括以下步骤:提供半导体结构,所述半导体结构包括由第一材料层和第二材料层交替堆叠的堆叠结构,所述堆叠结构包括平台区和与所述平台区相邻的台阶区,所述平台区和所述台阶区的顶部为第二材料层;形成覆盖所述平台区上表面和所述台阶区表面的第三材料层;形成填充所述台阶区且覆盖所述平台区的第四材料层;去除所述平台区上的第三材料层和第四材料层,且保留位于所述平台区上靠近所述台阶区的边缘的第三材料层和第四材料层;进行第一次平坦化,所述第一次平坦化去除凸起的第四材料层,且停留在所述平台区上表面的第二材料层和第三材料层。
在本公开的一实施例中,还包括:去除所述平台区上表面的第三材料层;去除所述平台区顶部的第二材料层以露出第一材料层;以及进行第二次平坦化,所述第二次平坦化去除所述台阶区上的第四材料层的部分厚度,且停留在所述平台区顶部的第一材料层。
在本公开的一实施例中,所述第二次平坦化同时去除所述平台区顶部的部分第一材料层。
在本公开的一实施例中,形成覆盖所述平台区上表面和所述台阶区表面的第三材料层的方法包括:形成覆盖所述平台区上表面和所述台阶区表面及侧壁的第三材料层;以及去除覆盖在所述台阶区侧壁的第三材料层。
在本公开的一实施例中,所述第一次平坦化同时去除所述平台区上表面远离所述台阶区的边缘的第三材料层及所述平台区上靠近所述台阶区的边缘的第三材料层的一部分。
在本公开的一实施例中,所述第一材料层包括介质层,所述第二材料层包括伪栅极层。
在本公开的一实施例中,所述第三材料层的材料包括氮氧化硅、氧化铝、氮化钛中的一种或多种。
在本公开的一实施例中,所述第四材料层的材料包括氧化硅。
在本公开的一实施例中,使用化学机械抛光进行所述第一次平坦化,且所述第四材料层相对于所述第三材料层的抛光选择比大于10。
在本公开的一实施例中,使用干法刻蚀去除所述平台区上表面的第三材料层,且所述第三材料层相对于所述第一材料层和/或所述第二材料层的刻蚀选择比大于10。
本公开的另一方面提供一种半导体器件,包括:由第一材料层和第二材料层交替堆叠的堆叠结构,所述堆叠结构包括平台区和与所述平台区相邻的台阶区,所述平台区的顶部为第一材料层,所述台阶区的顶部为第二材料层;覆盖所述台阶区表面的第三材料层;以及填充所述台阶区的第四材料层;其中,所述平台区的上表面与所述第四材料层的上表面齐平。
在本公开的一实施例中,还包括位于所述堆叠结构下的衬底。
在本公开的一实施例中,所述第一材料层包括介质层,所述第二材料层包括伪栅极层。
在本公开的一实施例中,所述第三材料层的材料包括氮氧化硅、氧化铝、氮化钛中的一种或多种。
在本公开的一实施例中,所述第四材料层的材料包括氧化硅。
本公开明由于采用以上技术方案,使之与现有技术相比,具有如下显著优点:
本公开的半导体器件的制作方法通过形成覆盖半导体结构平台区上表面和台阶区表面的第三材料层,增大了接触孔的连接窗口,有效避免了平台区边缘处的过磨。
附图说明
为让本公开的上述目的、特征和优点能更明显易懂,以下结合附图对本公开的具体实施方式作详细说明,其中:
图1和图2是一种半导体器件的制作方法的示意图;
图3和图4是一种半导体器件的示意图;
图5是本公开一实施例的一种半导体器件的制作方法的流程图;
图6至图15是本公开一实施例的一种半导体器件的制作方法的工艺步骤示意图;
图16是本公开一实施例的一种半导体器件的示意图。
具体实施方式
为了更清楚地说明本公开的实施例的技术方案,下面将对实施例描述中所需要使用的附图作简单的介绍。显而易见地,下面描述中的附图仅仅是本公开的一些示例或实施例,对于本领域的普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图将本公开应用于其他类似情景。除非从语言环境中显而易见或另做说明,图中相同标号代表相同结构或操作。
在下面的描述中阐述了很多具体细节以便于充分理解本公开,但是本公开还可以采用其它不同于在此描述的其它方式来实施,因此本公开不受下面公开的具体实施例的限制。
如本公开和权利要求书中所示,除非上下文明确提示例外情形,“一”、“一个”、“一种”和/或“该”等词并非特指单数,也可包括复数。一般说来,术语“包括”与“包含”仅提示包括已明确标识的步骤和元素,而这些步骤和元素不构成一个排它性的罗列,方法或者设备也可能包含其他的步骤或元素。
除非另外具体说明,否则在这些实施例中阐述的部件和步骤的相对布置、数字表达式和数值不限制本公开的范围。同时,应当明白,为了便于描述,附图中所示出的各个部分的尺寸并不是按照实际的比例关系绘制的。对于相关领域普通技术人员已知的技术、方法和设备可能不作详细讨论,但在适当情况下,所述技术、方法和设备应当被视为授权说明书的一部分。在这里示出和讨论的所有示例中,任何具体值应被解释为仅仅是示例性的,而不是作为限制。因此,示例性实施例的其它示例可以具有不同的值。应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步讨论。
在详述本公开实施例时,为便于说明,表示器件结构的剖面图会不依一般比例作局部放大,而且所述示意图只是示例,其在此不应限制本公开保护的范围。此外,在实际制作中应包含长度、宽度及深度的三维空间尺寸。
在本公开的描述中,需要理解的是,方位词如“前、后、上、下、左、右”、“横向、竖向、垂直、水平”和“顶、底”等所指示的方位或位置关系通常是基于附图所示的方位或位置关系,仅是为了便于描述本公开和简化描述,在未作相反说明的情况下,这些方位词并不指示和暗示所指的装置或元件必须具有特定的方位或者以特定的方位构造和操作,因此不能理解为对本公开保护范围的限制;方位词“内、外”是指相对于各部件本身的轮廓的内外。
为了方便描述,此处可能使用诸如“之下”、“下方”、“低于”、“下面”、“上方”、“上”等等的空间关系词语来描述附图中所示的一个元件或特征与其他元件或特征的关系。将理解到,这些空间关系词语意图包含使用中或操作中的器件的、除了附图中描绘的方向之外的其他方向。例如,如果翻转附图中的器件,则被描述为在其他元件或特征“下方”或“之下”或“下面”的元件的方向将改为在所述其他元件或特征的“上方”。因而,示例性的词语“下方”和“下面”能够包含上和下两个方向。器件也可能具有其他朝向(旋转90度或处于其他方向),因此应相应地解释此处使用的空间关系描述词。此外,还将理解,当一层被称为在两层“之间”时,它可以是所述两层之间仅有的层,或者也可以存在一个或多个介于其间的层。
在本公开的上下文中,所描述的第一特征在第二特征之“上”的结构可以包括第一和第二特征形成为直接接触的实施例,也可以包括另外的特征形成在第一和第二特征之间的实施例,这样第一和第二特征可能不是直接接触。
应当理解,当一个部件被称为“在另一个部件上”、“连接到另一个部件”、“耦合于另一个部件”或“接触另一个部件”时,它可以直接在该另一个部件之上、连接于或耦合于、或接触该另一个部件,或者可以存在插入部件。相比之下,当一个部件被称为“直接在另一个部件上”、“直接连接于”、“直接耦合于”或“直接接触”另一个部件时,不存在插入部件。
此外,需要说明的是,使用“第一”、“第二”等词语来限定零部件,仅仅是为了便于对相应零部件进行区别,如没有另行声明,上述词语并没有特殊含义,因此不能理解为对本公开保护范围的限制。此外,尽管本公开中所使用的术语是从公知公用的术语中选择的,但是本公开说明书中所提及的一些术语可能是申请人按他或她的判断来选择的,其详细含义在本文的描述的相关部分中说明。此外,要求不仅仅通过所使用的实际术语,而是还要通过每个术语所蕴含的意义来理解本公开。
在半导体器件(例如3D NAND)的制作过程中,为了保证接触孔可以与核心区每层栅线相连,常常需要形成一种台阶结构,并引入阵列平坦化(Array Planarization,APL)工艺。随着3D NAND层数的增加,填充台阶的氧化物增厚,阵列平坦化的研磨时间增加,加之前层工艺变化,因而会带来一系列过磨或少磨的问题。
图1和图2是一种半导体器件的制作方法的示意图。参考图1和图2所示,对于多层(例如128层)的半导体结构,一种方法是在阵列平坦化时以氮化硅(SIN)硬掩模作为停止层。但是,由于在化学机械抛光(Chemical Mechanical Polishing,CMP)工艺中半导体结构平台区(Giant Block region)边缘处等位置的蚀刻负载(ETCH loading)差异,氮化硅硬掩模阻挡效果不佳,往往会造成氧化物和氮化硅的损伤。而且,由于受到缓冲氧化物层(Buffer OX)层化学机械抛光的“倒角”高度的限制,氮化硅硬掩模的厚度并非可以无限增加。
图3和图4是一种半导体器件的示意图。参考图3和图4所示,这种方法形成的半导体结构在平台区边缘处发生了明显的过磨。此外,这种半导体结构接触孔的连接窗口较小。这样,在接触孔刻蚀步骤中,上层阶梯/台阶容易被过刻蚀(Over Etch),出现刻蚀穿通(Punch Through),导致无法满足工艺要求,降低了产品良率。
针对以上的问题,本公开的以下实施例提出一种半导体器件的制作方法,该制作方法增大了接触孔的连接窗口,有效避免了平台区边缘处的过磨。
本公开的半导体器件的制作方法,包括以下步骤:提供半导体结构,半导体结构包括由第一材料层和第二材料层交替堆叠的堆叠结构,堆叠结构包括平台区和与平台区相邻的台阶区,平台区和台阶区的顶部为第二材料层;形成覆盖平台区上表面和台阶区表面的第三材料层;形成填充台阶区且覆盖平台区的第四材料层;去除平台区上的第三材料层和第四材料层,且保留位于平台区上靠近台阶区的边缘的第三材料层和第四材料层;进行第一次平坦化,第一次平坦化去除凸起的第四材料层,且停留在平台区上表面的第二材料层和第三材料层。
图5是本公开一实施例的一种半导体器件的制作方法的流程图。图6至图15是本公开一实施例的一种半导体器件的制作方法的工艺步骤示意图。下面结合图5至图15对该制作方法进行说明。
可以理解的是,下面所进行的描述仅仅示例性的,本领域技术人员可以在不脱离本公开的精神的情况下,进行各种变化。
步骤S10,提供半导体结构。
参考图7所示,提供半导体结构200,半导体结构200包括由第一材料层110和第二材料层120交替堆叠的堆叠结构,堆叠结构包括平台区(Giant Block region,GB)和与平台区相邻的台阶区(Stair-step region),平台区和台阶区的顶部为第二材料层120。其中,平台区可以起到存储的作用,台阶区可以起到电连接的作用。
在本公开的一实施例中,第一材料层110包括介质层,第二材料层120包括伪栅极层。
第一材料层110的材料例如可以是氧化硅、氧化铝、氧化铪、氧化钽等。第二材料层120的材料例如可以是氮化硅和氮氧化硅(SiOxNx)。
形成第一材料层110和第二材料层120的沉积方法可以包括化学气相沉积(CVD、PECVD、LPCVD、HDPCVD)、原子层沉积(ALD),或物理气相沉积方法如分子束外延(MBE)、热氧化、蒸发、溅射等各种方法。
在本公开的一实施例中,在形成SiOx-SiOxNx-SiOx堆栈(ONO stack)的多层堆叠结构之后,还可以对其中的第二材料层120(伪栅极层)进行替换来得到栅极层。替换的方法包括但不限于湿法刻蚀。替换材料可以为金属钨、钴、镍、钛等导电材料,也可以是多晶硅、掺杂硅或上述任意组合。
在一些示例中,第一材料层110和第二材料层120具有不同的刻蚀选择性。例如,其可以是氮化硅和氧化硅的组合、氧化硅与未掺杂的多晶硅或非晶硅的组合、氧化硅或氮化硅与非晶碳的组合等。举例来讲,形成氮化硅或氮氧化硅的第二材料层120(伪栅极层)后,可以在后续的工艺步骤中将其替换为金属钨,但本公开并非以此为限。
继续参考图7所示,在一些实施例中,半导体结构200还包括位于堆叠结构下的衬底101。
应当理解,衬底101的材料可以是硅(Si)、锗(Ge)、锗化硅(SiGe)、绝缘体上硅(SOI,Silicon on Insulator)或绝缘体上锗(GOI,Germanium on Insulator)等。衬底101还可以包括其他元素或化合物,如GaAs、InP或SiC等。衬底101也可以是叠层结构,例如Si/SiGe等,或者包括其他外延结构,例如绝缘体上锗硅(SGOI)等,本公开并非以此为限。
参考图6所示,对于半导体结构100,其同样包括由第一材料层110和第二材料层120交替堆叠的堆叠结构,堆叠结构包括平台区和与平台区相邻的台阶区。与图7所示的半导体结构200的不同之处在于,半导体结构100的平台区和台阶区的顶部为第一材料层110。
在一些实施例中,可以对图6所示的半导体结构100进行干法刻蚀,以去除其平台区和台阶区的顶部的第一材料层110,且露出下方的第二材料层120,从而得到图7所示的半导体结构200,但本公开并非以此为限。
步骤S20,形成覆盖平台区上表面和台阶区表面的第三材料层。
参考图9所示,形成覆盖平台区上表面和台阶区表面的第三材料层130。
示例性的,可以在图7所示的半导体结构200的平台区上表面和台阶区表面沉积形成第三材料层130。
在本公开的一实施例中,第三材料层130的材料包括氮氧化硅、氧化铝、氮化钛中的一种或多种。
优选的,第三材料层130的材料为氮氧化硅(SiOxNy,例如SiON)。
形成第三材料层130的沉积方法可以包括化学气相沉积(CVD、PECVD、LPCVD、HDPCVD)、原子层沉积(ALD),或物理气相沉积方法如分子束外延(MBE)、热氧化、蒸发、溅射等各种方法。
参考图8和图9所示,在本公开的一实施例中,形成覆盖平台区上表面和台阶区表面的第三材料层130的方法包括:形成覆盖平台区上表面和台阶区表面及侧壁的第三材料层130(半导体结构300),然后去除覆盖在台阶区侧壁的第三材料层130,形成半导体结构400。
优选的,可以使用干刻工艺,通过控制气体方向,来定向去除半导体结构300中覆盖在台阶区侧壁的第三材料层130。
步骤S30,形成填充台阶区且覆盖平台区的第四材料层。
参考图10所示,形成填充台阶区且覆盖平台区的第四材料层140。例如,可以在平台区和台阶区上沉积第四材料层140,使得位于台阶区上的第四材料层140的高度超过平台区表面,形成半导体结构500。
在本公开的一实施例中,第四材料层140的材料包括氧化硅。
示例性的,可以利用CVD、PECVD或LPCVD等方法进行正硅酸乙酯(TEOS)源氧化硅的沉积。
步骤S40,去除平台区上的第三材料层和第四材料层,且保留位于平台区上靠近台阶区的边缘的第三材料层和第四材料层。
参考图10和图11所示,去除半导体结构500的平台区上的第三材料层130和第四材料层140,且保留位于平台区上靠近台阶区的边缘的第三材料层130和第四材料层140,形成半导体结构600。
在图11所示的一个示例中,不仅保留了平台区上靠近台阶区的边缘的第三材料层130和第四材料层140,而且还保留了平台区上远离台阶区的边缘的一部分第三材料层130。在另一些示例中,还可以仅保留平台区上靠近台阶区的边缘的第三材料层130和第四材料层140,本公开并非以此为限。
去除第三材料层130和第四材料层140的方法包括但不限于干法刻蚀,干法刻蚀主要利用反应气体与等离子体对被刻蚀材料进行刻蚀。
示例性的,可以在第四材料层140的上表面涂覆光刻胶(PR,Photoresist),然后利用光刻工艺对其进行图案化以形成掩模图案。之后,以掩模图案为掩模对其下方的第三材料层130和第四材料层140进行刻蚀。
步骤S50,进行第一次平坦化,第一次平坦化去除凸起的第四材料层,且停留在平台区上表面的第二材料层和第三材料层。
参考图12所示,进行第一次平坦化,第一次平坦化可以去除凸起的第四材料层140,且停留在平台区上表面的第二材料层120和第三材料层130,形成半导体结构700。
在本公开的一实施例中,第一次平坦化同时去除平台区上表面远离台阶区的边缘的第三材料层130及平台区上靠近台阶区的边缘的第三材料层130的一部分。
第一次平坦化停留在平台区上表面的第二材料层120和第三材料层130,以保留平台区上表面的靠近台阶区的第三材料层130的至少一部分。
应当理解,在此步骤中,平坦化的主要目的是去除凸起的第四材料层140。平坦化的过程中还可以同时去除平台区上表面远离台阶区的边缘的第三材料层130及其下方的一部分第二材料层120。或者还可以同时去除平台区上靠近台阶区的边缘的第三材料层130的一部分。
在本公开的一实施例中,使用化学机械抛光进行第一次平坦化,且第四材料层140相对于第三材料层130的抛光选择比大于10。
化学机械抛光(Chemical Mechanical Polishing,CMP)工艺。化学机械抛光是一种化学作用和机械作用相结合的技术,可以获得平坦且无划痕和杂质玷污的表面。
经过此步骤,平台区上靠近台阶区的边缘的第三材料层130的至少一部分仍然被保留,有效避免了在平坦化过程中平台区边缘处发生过磨现象。
在本公开的一实施例中,在步骤S50之后还包括:去除平台区上表面的第三材料层;去除平台区顶部的第二材料层以露出第一材料层;以及进行第二次平坦化,第二次平坦化去除台阶区上的第四材料层的部分厚度,且停留在平台区顶部的第一材料层。
参考图12和图13所示,去除平台区上表面的第三材料层130,形成半导体结构800。
在本公开的一实施例中,可以使用干法刻蚀去除平台区上表面的第三材料层130,且第三材料层130相对于第一材料层110和/或第二材料层120的刻蚀选择比大于10。
参考图13和图14所示,去除平台区顶部的第二材料层120以露出第一材料层110,形成半导体结构900。
示例性的,可以使用湿法刻蚀去除平台区顶部的第二材料层120以露出其下方的第一材料层110。
经过以上步骤,在平台区靠近台阶区的边缘处形成了高度差较大的“倒角”。
参考图14和图15所示,进行第二次平坦化,第二次平坦化去除台阶区上的第四材料层140的部分厚度,且停留在平台区顶部的第一材料层110,形成半导体结构1000。
在本公开的一实施例中,第二次平坦化还可以同时去除平台区顶部的部分第一材料层110。
当第一材料层110和第四材料层140的材料均为氧化硅时,二者的抛光选择比较小。通过对平台区顶部的第一材料层110进行部分过磨从而可以修复之前形成的“倒角”,使得半导体结构1000的平台区的上表面与台阶区上的第四材料层140的上表面齐平。
图16是本公开一实施例的一种半导体器件的示意图。参考图16所示,在形成半导体结构1000之后,还可以进行接触孔的连接,使接触孔可以与平台区每层的第二材料层120(例如栅极层)相连。
本公开的半导体器件的制作方法由于在台阶区的每一个台阶上都保留了第三材料层130作为阻挡层,其与第二材料层120形成了双层阻挡的效果,有效地增大了接触孔的连接窗口,避免了在接触孔刻蚀步骤中出现的上层台阶被刻蚀穿通的现象,提高了产品良率。
应当注意,在此使用了图5所示的流程图来说明根据本公开的实施例的制作方法所执行的步骤/操作。应当理解的是,这些步骤/操作不一定按照顺序来精确地执行。相反,可以按照倒序或同时处理各种步骤/操作。同时,或将其他步骤/操作添加到这些过程中,或从这些过程移除某一步或数步步骤/操作。
本领域技术人员可以根据实际需要对该制作方法的具体操作步骤的优先顺序做出适当的调整,本公开并非以此为限。
本公开的以上实施例提出了一种半导体器件的制作方法,该制作方法增大了接触孔的连接窗口,有效避免了平台区边缘处的过磨。
本公开的另一方面提出一种半导体器件,该半导体器件的可靠性较高。
本公开的半导体器件包括:由第一材料层和第二材料层交替堆叠的堆叠结构,堆叠结构包括平台区和与平台区相邻的台阶区,平台区的顶部为第一材料层,台阶区的顶部为第二材料层;覆盖台阶区表面的第三材料层;以及填充台阶区的第四材料层;其中,平台区的上表面与第四材料层的上表面齐平。
参考图15所示,该半导体器件(例如半导体结构1000)包括由第一材料层110和第二材料层120交替堆叠的堆叠结构,堆叠结构包括平台区和与平台区相邻的台阶区,平台区的顶部为第一材料层110,台阶区的顶部为第二材料层120。该半导体器件(例如半导体结构1000)还包括覆盖台阶区表面的第三材料层130以及填充台阶区的第四材料层140。其中,平台区的上表面与第四材料层140的上表面齐平。
在本公开的一实施例中,该半导体器件(例如半导体结构1000)还包括位于堆叠结构下的衬底101。
在本公开的一实施例中,第一材料层110包括介质层,第二材料层120包括伪栅极层。
示例性的,第一材料层110的材料例如可以是氧化硅、氧化铝、氧化铪、氧化钽等。第二材料层120的材料例如可以是氮化硅和氮氧化硅(SiOxNx)。
在本公开的一实施例中,第三材料层130的材料包括氮氧化硅、氧化铝、氮化钛中的一种或多种。
在本公开的一实施例中,第四材料层140的材料包括氧化硅。
本公开的半导体器件在制作过程中由于在台阶区的每一个台阶上都保留了第三材料层130作为阻挡层,其与第二材料层120形成了双层阻挡的效果,有效地增大了接触孔的连接窗口,避免了在接触孔刻蚀步骤中出现的上层台阶被刻蚀穿通的现象,提高了产品良率。
应当注意,本公开的半导体器件可以通过例如图5所示的半导体器件的制作方法来实现,但本公开并不以此为限。
本实施例的半导体器件的其他实施细节可参考图5至图16所描述的实施例,在此不再展开。
本公开的以上实施例提出了一种半导体器件,该半导体器件的可靠性较高。
可以理解,尽管上述披露中通过各种示例讨论了一些目前认为有用的发明实施例,但应当理解的是,该类细节仅起到说明的目的,附加的权利要求并不仅限于披露的实施例,相反,权利要求旨在覆盖所有符合本公开实施例实质和范围的修正和等价的任意组合。
上文已对基本概念做了描述,显然,对于本领域技术人员来说,上述发明披露仅仅作为示例,而并不构成对本公开的限定。虽然此处并没有明确说明,本领域技术人员可能会对本公开进行各种修改、改进和修正。该类修改、改进和修正在本公开中被建议,所以该类修改、改进、修正仍属于本公开示范实施例的精神和范围。
同时,本公开使用了特定词语来描述本公开的实施例。如“一个实施例”、“一实施例”、和/或“一些实施例”意指与本公开至少一个实施例相关的某一特征、结构或特点。因此,应强调并注意的是,本说明书中在不同位置两次或多次提及的“一实施例”或“一个实施例”或“一替代性实施例”并不一定是指同一实施例。此外,本公开的一个或多个实施例中的某些特征、结构或特点可以进行适当的组合。
此外,除非权利要求中明确说明,本公开所述处理元素和序列的顺序、数字字母的使用、或其他名称的使用,并非用于限定本公开流程和方法的顺序。尽管上述披露中通过各种示例讨论了一些目前认为有用的发明实施例,但应当理解的是,该类细节仅起到说明的目的,附加的权利要求并不仅限于披露的实施例,相反,权利要求旨在覆盖所有符合本公开实施例实质和范围的修正和等价组合。例如,虽然以上所描述的系统组件可以通过硬件设备实现,但是也可以只通过软件的解决方案得以实现,如在现有的服务器或移动设备上安装所描述的系统。
同理,应当注意的是,为了简化本公开披露的表述,从而帮助对一个或多个申请实施例的理解,前文对本公开实施例的描述中,有时会将多种特征归并至一个实施例、附图或对其的描述中。但是,这种披露方法并不意味着本公开对象所需要的特征比权利要求中提及的特征多。实际上,实施例的特征要少于上述披露的单个实施例的全部特征。
一些实施例中使用了描述成分、属性数量的数字,应当理解的是,此类用于实施例描述的数字,在一些示例中使用了修饰词“大约”、“近似”或“大体上”来修饰。除非另外说明,“大约”、“近似”或“大体上”表明所述数字允许有±20%的变化。相应地,在一些实施例中,说明书和权利要求中使用的数值参数均为近似值,该近似值根据个别实施例所需特点可以发生改变。在一些实施例中,数值参数应考虑规定的有效数位并采用一般位数保留的方法。尽管本公开一些实施例中用于确认其范围广度的数值域和参数为近似值,在具体实施例中,此类数值的设定在可行范围内尽可能精确。
虽然本公开已参照当前的具体实施例来描述,但是本技术领域中的普通技术人员应当认识到,以上的实施例仅是用来说明本公开,在没有脱离本公开精神的情况下还可作出各种等效的变化或替换,因此,只要在本公开的实质精神范围内对上述实施例的变化、变型都将落在本公开的权利要求书的范围内。

Claims (20)

1.一种半导体结构,其特征在于,包括:
衬底;
堆叠结构,位于所述衬底上,由第一材料层和栅极层交替堆叠形成;所述堆叠结构包括平台区和台阶区;
第三材料层,覆盖在所述台阶区的上表面;
至少一个接触孔,位于所述台阶区;所述接触孔贯穿所述第三材料层并连接与所述第三材料层相邻的所述栅极层。
2.如权利要求1所述的半导体结构,其特征在于,所述半导体结构还包括:
第四材料层,位于所述第三材料层上,且覆盖所述台阶区。
3.如权利要求2所述的半导体结构,其特征在于,所述接触孔还贯穿所述第四材料层。
4.如权利要求1所述的半导体结构,其特征在于,所述接触孔内填充有导电材料;所述栅极层的材料为所述导电材料。
5.如权利要求1所述的半导体结构,其特征在于,所述台阶区包括:多个台阶;
所述多个台阶由靠近所述平台区到远离所述平台区的方向依次降低。
6.如权利要求1所述的半导体结构,其特征在于,所述第三材料层还覆盖所述台阶区外的部分衬底。
7.如权利要求1所述的半导体结构,其特征在于,所述第三材料层的材料为氮氧化硅。
8.如权利要求1所述的半导体结构,其特征在于,所述第三材料层为氧化铝或氮化钛。
9.如权利要求1所述的半导体结构,其特征在于,所述平台区的上表面为第一材料层。
10.一种半导体结构的制造方法,其特征在于,所述方法包括:
提供衬底;
在所述衬底上形成堆叠结构,所述堆叠结构由第一材料层和栅极层交替堆叠形成;所述堆叠结构包括平台区和台阶区;
在台阶区的上表面形成第三材料层;
在所述台阶区形成至少一个接触孔;所述接触孔贯穿所述第三材料层并连接与所述第三材料层相邻的所述栅极层。
11.如权利要求10所述的方法,其特征在于,所述方法还包括:
形成覆盖所述台阶区的第四材料层;所述第四材料层位于所述第三材料层上。
12.如权利要求11所述的方法,其特征在于,在台阶区的上表面形成第三材料层,以及形成覆盖所述台阶区的第四材料层,包括:
形成覆盖所述平台区上表面和所述台阶区表面的第三材料层;
形成填充所述台阶区且覆盖所述平台区的第四材料层;
去除所述平台区上的至少部分第三材料层和至少部分第四材料层,且保留位于所述平台区靠近所述台阶区的边缘的第三材料层和第四材料层。
13.如权利要求12所述的方法,其特征在于,所述形成覆盖所述平台区上表面和所述台阶区表面的第三材料层,包括:
形成覆盖所述平台区上表面和所述台阶区的表面及台阶区的侧壁的第三材料层;以及
去除覆盖在所述台阶区的侧壁的第三材料层。
14.如权利要求12所述的方法,其特征在于,所述方法还包括:
进行第一次平坦化,将所述第四材料层减薄至与所述平台区表面保留的第三材料层平齐。
15.如权利要求14所述的方法,其特征在于,所述方法还包括:
去除所述平台区表面保留的所述第三材料层;
进行第二次平坦化,去除所述台阶区上的第四材料层的部分厚度,使所述台阶区上的第四材料层的表面与所述平台区顶部的第一材料层表面位于相同平面。
16.如权利要求15所述的方法,其特征在于,所述第二次平坦化还用于去除所述平台区顶部的部分所述第一材料层。
17.如权利要求11所述的方法,其特征在于,所述在所述台阶区形成接触孔,包括:
贯穿所述台阶区的第四材料层和所述台阶区的第三材料层,形成所述接触孔。
18.如权利要求17所述的方法,其特征在于,所述方法还包括:
在所述接触孔中填充导电材料;其中,所述导电材料与所述栅极层的材料相同。
19.如权利要求10所述的方法,其特征在于,所述在所述衬底上形成堆叠结构,包括:
在所述衬底上交替形成第一材料层和第二材料层;
将所述第二材料层替换为所述栅极层。
20.如权利要求19所述的方法,其特征在于,所述将所述第二材料层替换为所述栅极层,包括:
通过所述接触孔刻蚀所述第二材料层;
通过所述接触孔在去除所述第二材料层后的空隙中填充导电材料,形成所述栅极层。
CN202111269165.5A 2020-11-03 2020-11-03 半导体器件及其制作方法 Pending CN114093884A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111269165.5A CN114093884A (zh) 2020-11-03 2020-11-03 半导体器件及其制作方法

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN202011208819.9A CN112331661B (zh) 2020-11-03 2020-11-03 半导体器件及其制作方法
CN202111269165.5A CN114093884A (zh) 2020-11-03 2020-11-03 半导体器件及其制作方法

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN202011208819.9A Division CN112331661B (zh) 2020-11-03 2020-11-03 半导体器件及其制作方法

Publications (1)

Publication Number Publication Date
CN114093884A true CN114093884A (zh) 2022-02-25

Family

ID=74322823

Family Applications (3)

Application Number Title Priority Date Filing Date
CN202111269165.5A Pending CN114093884A (zh) 2020-11-03 2020-11-03 半导体器件及其制作方法
CN202011208819.9A Active CN112331661B (zh) 2020-11-03 2020-11-03 半导体器件及其制作方法
CN202180006818.2A Pending CN116420437A (zh) 2020-11-03 2021-10-29 半导体器件及其制作方法

Family Applications After (2)

Application Number Title Priority Date Filing Date
CN202011208819.9A Active CN112331661B (zh) 2020-11-03 2020-11-03 半导体器件及其制作方法
CN202180006818.2A Pending CN116420437A (zh) 2020-11-03 2021-10-29 半导体器件及其制作方法

Country Status (3)

Country Link
US (1) US20230121962A1 (zh)
CN (3) CN114093884A (zh)
WO (1) WO2022095799A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114093884A (zh) * 2020-11-03 2022-02-25 长江存储科技有限责任公司 半导体器件及其制作方法

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102398665B1 (ko) * 2015-05-07 2022-05-16 삼성전자주식회사 비휘발성 메모리 장치 및 비휘발성 메모리 장치의 제조 방법
US9449987B1 (en) * 2015-08-21 2016-09-20 Sandisk Technologies Llc Three dimensional memory device with epitaxial semiconductor pedestal for peripheral transistors
KR102581038B1 (ko) * 2016-03-15 2023-09-22 에스케이하이닉스 주식회사 반도체 장치
KR20170119158A (ko) * 2016-04-18 2017-10-26 삼성전자주식회사 반도체 메모리 장치 및 반도체 장치
CN107808884A (zh) * 2016-08-24 2018-03-16 中芯国际集成电路制造(上海)有限公司 三维nand闪存器件的制造方法
KR20180107905A (ko) * 2017-03-23 2018-10-04 에스케이하이닉스 주식회사 반도체 장치 및 그 제조 방법
KR102421766B1 (ko) * 2017-07-07 2022-07-18 삼성전자주식회사 3차원 반도체 장치 및 그 제조 방법
CN107706183A (zh) * 2017-08-22 2018-02-16 长江存储科技有限责任公司 一种三维存储器件的制造方法及其器件结构
CN107564916B (zh) * 2017-08-31 2019-03-12 长江存储科技有限责任公司 一种3d nand存储器件的平坦化方法
CN107564913B (zh) * 2017-08-31 2020-03-31 长江存储科技有限责任公司 一种阶梯覆盖层的平坦化方法
CN107706187B (zh) * 2017-11-23 2019-03-19 长江存储科技有限责任公司 三维存储器及其形成方法
JP2019160922A (ja) * 2018-03-09 2019-09-19 東芝メモリ株式会社 半導体装置
CN109065547B (zh) * 2018-09-21 2020-11-03 长江存储科技有限责任公司 三维存储器的制作方法
CN109686741A (zh) * 2018-11-30 2019-04-26 长江存储科技有限责任公司 存储器件的制造方法及存储器件
CN109920791B (zh) * 2019-03-15 2021-05-04 长江存储科技有限责任公司 一种3d nand存储器件及其制造方法
CN110729296B (zh) * 2019-10-21 2022-03-22 长江存储科技有限责任公司 三维存储器及其形成方法
CN110867449B (zh) * 2019-11-12 2021-09-07 长江存储科技有限责任公司 三维存储器及其制备方法
CN111199976B (zh) * 2020-01-08 2023-10-17 长江存储科技有限责任公司 3d存储器件及其制造方法
CN111564445B (zh) * 2020-03-31 2021-11-16 长江存储科技有限责任公司 3d存储器件及其制造方法
CN113192967B (zh) * 2020-06-11 2023-04-28 长江存储科技有限责任公司 半导体结构及其制备方法
CN114093884A (zh) * 2020-11-03 2022-02-25 长江存储科技有限责任公司 半导体器件及其制作方法

Also Published As

Publication number Publication date
US20230121962A1 (en) 2023-04-20
CN112331661B (zh) 2021-10-26
WO2022095799A1 (zh) 2022-05-12
CN112331661A (zh) 2021-02-05
CN116420437A (zh) 2023-07-11

Similar Documents

Publication Publication Date Title
CN110313061B (zh) 三维存储器设备的接合开口结构及其形成方法
US7951667B2 (en) Method for fabricating semiconductor device
US7476613B2 (en) Method of forming an electrical contact in a semiconductor device using an improved self-aligned contact (SAC) process
US8709901B1 (en) Method of forming an isolation structure
US10770464B2 (en) Semiconductor device including bit line structure of dynamic random access memory (DRAM) and method for fabricating the same
US9640626B2 (en) Semiconductor device with buried gates and bit line contacting peripheral gate
TWI713108B (zh) 半導體裝置及其形成方法
CN110896046A (zh) 浅沟槽隔离结构、半导体器件及其制备方法
CN112838047A (zh) 半导体结构的制备方法及半导体结构
CN107808882B (zh) 半导体集成电路结构及其制作方法
CN112331661B (zh) 半导体器件及其制作方法
CN108695239B (zh) 具有接触插塞的半导体结构及其制作方法
US7867841B2 (en) Methods of forming semiconductor devices with extended active regions
US7094653B2 (en) Method for forming STI structures with controlled step height
CN110896047A (zh) 浅沟槽隔离结构和半导体器件的制备方法
CN112018121B (zh) 半导体器件及其制作方法
CN112435957A (zh) 半导体器件及其制作方法
CN112397519B (zh) 一种半导体器件及其制备方法
US11881428B2 (en) Semiconductor structure and manufacturing method thereof
US11791163B1 (en) Manufacturing method of semiconductor structure and semiconductor structure
US20240040766A1 (en) Method for fabricating semiconductor structure and semiconductor structure
CN111653571B (zh) 半导体结构的形成方法
CN110098192B (zh) 三维存储器及其制备方法
US20220384431A1 (en) Semiconductor device and method of forming the same
TWI771138B (zh) 具有電容器著陸墊之半導體結構的製備方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination