CN113570998B - 显示面板的控制电路和显示装置 - Google Patents

显示面板的控制电路和显示装置 Download PDF

Info

Publication number
CN113570998B
CN113570998B CN202110876023.9A CN202110876023A CN113570998B CN 113570998 B CN113570998 B CN 113570998B CN 202110876023 A CN202110876023 A CN 202110876023A CN 113570998 B CN113570998 B CN 113570998B
Authority
CN
China
Prior art keywords
electronic switch
level signal
level
signal
clock signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110876023.9A
Other languages
English (en)
Other versions
CN113570998A (zh
Inventor
沈婷婷
康报虹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Original Assignee
HKC Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd filed Critical HKC Co Ltd
Priority to CN202110876023.9A priority Critical patent/CN113570998B/zh
Publication of CN113570998A publication Critical patent/CN113570998A/zh
Application granted granted Critical
Publication of CN113570998B publication Critical patent/CN113570998B/zh
Priority to JP2022576403A priority patent/JP2023538714A/ja
Priority to PCT/CN2022/097860 priority patent/WO2023005443A1/zh
Priority to KR1020227042045A priority patent/KR102612204B1/ko
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Abstract

本申请适用于显示技术领域,提供了一种显示面板的控制电路和显示装置。本申请实施例的显示面板的控制电路用于接收第一时钟信号、第一电平信号和第二电平信号,根据所述第一电平信号和所述第二电平信号,对所述第一时钟信号进行移相得到第二时钟信号并输出至栅极驱动电路,实现对时钟信号的移相,以降低单个时钟信号的负载,并且可以减少显示面板中时钟发生器的数量,降低显示面板的生产成本。

Description

显示面板的控制电路和显示装置
技术领域
本申请属于显示技术领域,尤其涉及一种显示面板的控制电路和显示装置。
背景技术
随着显示技术的快速发展,显示面板在娱乐、教育、安防等各种领域得到广泛应用。GDL(Gate Driver Less,阵列基板行驱动)技术是指将栅极驱动电路(Gate driver IC)直接制作在阵列(Array)基板上,通过输出行驱动信号实现对栅极进行逐行扫描。GDL技术能够简化显示面板的制备工序,省去水平扫描线方向的芯片邦定(Bonding)工序,并降低生产成本,同时可以提高显示面板的集成度,使显示面板更轻薄化。
采用GDL技术的显示面板需要使用多个时钟信号来控制栅极驱动电路输出行驱动信号,随着显示面板的尺寸和分辨率不断提高,每个显示面板的栅极驱动电路数量也不断提高,导致单个时钟信号的负载过高,使显示面板的运行稳定性下降。
发明内容
有鉴于此,本申请实施例提供了一种显示面板的控制电路和显示装置,以解决随着显示面板的尺寸和分辨率不断提高,每个显示面板的栅极驱动电路数量也不断提高,导致单个时钟信号的负载过高,使显示面板的运行稳定性下降的问题。
本申请实施例的第一方面提供了一种显示面板的控制电路,所述控制电路用于接收第一时钟信号、第一电平信号和第二电平信号,根据所述第一电平信号和所述第二电平信号,对所述第一时钟信号进行移相得到第二时钟信号并输出至栅极驱动电路;其中,所述第二时钟信号包括第三电平信号和第四电平信号,所述第三电平信号和所述第四电平信号的电平高低不同;
所述控制电路包括第一开关单元和第二开关单元,所述第一开关单元与所述第二开关单元连接;
所述第一开关单元用于接收所述第一时钟信号、所述第一电平信号和所述第二电平信号,根据所述第一时钟信号、所述第一电平信号和所述第二电平信号,输出第三电平信号至所述栅极驱动电路;
所述第二开关单元用于接收所述第一时钟信号、所述第一电平信号和所述第二电平信号,根据所述第一时钟信号、所述第一电平信号和所述第二电平信号,输出第四电平信号至所述栅极驱动电路。
在一个实施例中,所述第一开关单元,还用于当所述第一时钟信号为低电平时,根据所述第一时钟信号、所述第一电平信号和所述第二电平信号,导通并输出第三电平信号至所述栅极驱动电路,所述第三电平信号为高电平;还用于当所述第一时钟信号为高电平时,根据所述第一时钟信号、所述第一电平信号和所述第二电平信号,关断并停止输出所述第三电平信号至所述栅极驱动电路。
在一个实施例中,所述第二开关单元,还用于当所述第一时钟信号为高电平时,根据所述第一时钟信号、所述第一电平信号和所述第二电平信号,导通并输出第四电平信号至所述栅极驱动电路,所述第四电平信号为低电平;还用于当所述第一时钟信号为低电平时,根据所述第一时钟信号、所述第一电平信号和所述第二电平信号,关断并停止输出所述第四电平信号至所述栅极驱动电路。
在一个实施例中,所述控制电路包括:
第三开关单元,用于接收所述第一时钟信号、所述第一电平信号和所述第二电平信号,当所述第一时钟信号为高电平时,根据所述第一时钟信号、所述第一电平信号和所述第二电平信号,导通并输出第五电平信号至所述栅极驱动电路,所述第五电平信号为高电平;还用于当所述第一时钟信号为低电平时,根据所述第一时钟信号、第一电平信号和第二电平信号,导通并输出第五电平信号至所述栅极驱动电路,所述第五电平信号为低电平。
在一个实施例中,所述控制电路包括:
第四开关单元,与第三开关单元连接,用于接收所述第一时钟信号、所述第一电平信号和所述第二电平信号,当所述第一时钟信号为高电平时,根据所述第一时钟信号、所述第一电平信号和所述第二电平信号,导通并输出第六电平信号至所述栅极驱动电路,所述第六电平信号为低电平;还用于当所述第一时钟信号为低电平时,根据所述第一时钟信号、所述第一电平信号和所述第二电平信号,关断并停止输出所述第六电平信号;
其中,所述第二时钟信号包括第五电平信号和所述第六电平信号。
本申请实施例的第二方面提供了一种显示面板的显示装置,包括显示面板;
以及控制单元,其中,所述控制单元包括上述第一方面所述的控制电路。
本申请实施例的第一方面提供一种显示面板的控制电路,用于接收第一时钟信号、第一电平信号和第二电平信号,根据所述第一电平信号和所述第二电平信号,对所述第一时钟信号进行移相得到第二时钟信号并输出至栅极驱动电路,实现对时钟信号的移相,以降低单个时钟信号的负载,并且可以减少显示面板中时钟发生器的数量,降低显示面板的生产成本。
可以理解的是,上述第二方面的有益效果可以参见上述第一方面中的相关描述,在此不再赘述。
附图说明
图1是本申请实施例提供的显示面板的控制电路的第一种结构示意图;
图2是本申请实施例提供的显示面板的控制电路的第二种结构示意图;
图3是本申请实施例提供的显示面板的控制电路的第三种结构示意图;
图4是本申请实施例提供的显示面板的控制电路的第四种结构示意图;
图5是本申请实施例提供的显示面板的控制电路的第五种结构示意图;
图6是本申请实施例提供的第一时钟信号、第二电子开关的栅极电平、第二电子开关的漏极电平、第四电子开关的栅极电平、第三电平信号、第四电平信号和第二时钟信号的时序示意图;
图7是本申请实施例提供的显示面板的控制电路的第六种结构示意图;
图8是本申请实施例提供的显示面板的控制电路的第七种结构示意图;
图9是本申请实施例提供的显示面板的控制电路的第八种结构示意图;
图10是本申请实施例提供的第一时钟信号、第十电子开关的栅极电平、第十电子开关的漏极电平、第十二电子开关的栅极电平、第五电平信号、第六电平信号和第二时钟信号的时序示意图;
图11是本申请实施例提供的显示装置的结构示意图。
具体实施方式
以下描述中,为了说明而不是为了限定,提出了诸如特定系统结构、技术之类的具体细节,以便透彻理解本申请实施例。然而,本领域的技术人员应当清楚,在没有这些具体细节的其它实施例中也可以实现本申请。在其它情况中,省略对众所周知的系统、装置、电路以及方法的详细说明,以免不必要的细节妨碍本申请的描述。
另外,在本申请说明书和所附权利要求书的描述中,术语“第一”、“第二”、“第三”等仅用于区分描述,而不能理解为指示或暗示相对重要性。
在本申请说明书中描述的参考“一个实施例”或“一些实施例”等意味着在本申请的一个或多个实施例中包括结合该实施例描述的特定特征、结构或特点。由此,在本说明书中的不同之处出现的语句“在一个实施例中”、“在一些实施例中”、“在其他一些实施例中”、“在另外一些实施例中”等不是必然都参考相同的实施例,而是意味着“一个或多个但不是所有的实施例”,除非是以其他方式另外特别强调。术语“包括”、“包含”、“具有”及它们的变形都意味着“包括但不限于”,除非是以其他方式另外特别强调。
本申请实施例提供一种显示面板的控制电路,可以应用于显示面板,显示面板可以是基于TFT-LCD(Thin Film Transistor Liquid Crystal Display,薄膜晶体管液晶显示器)技术的液晶显示面板、基于LCD(Liquid Crystal Display,液晶显示器)技术的液晶显示面板、基于OLED(Organic Light-Emitting Diode,有机发光二极管)技术的有机电激光显示面板、基于QLED(Quantum Dot Light Emitting Diodes,量子点发光二极管)技术的量子点发光二极管显示面板或曲面显示面板等。
如图1或图2所示,本申请实施例提供的显示面板的控制电路10,控制电路10用于接收第一时钟信号、第一电平信号和第二电平信号,根据第一电平信号和第二电平信号,对第一时钟信号进行移相得到第二时钟信号并输出至栅极驱动电路20;其中,第二时钟信号包括第三电平信号和第四电平信号,第三电平信号和第四电平信号的电平高低不同;
控制电路10包括第一开关单元11和第二开关单元12,第一开关单元11与第二开关单元12连接;
第一开关单元11用于接收第一时钟信号、第一电平信号和第二电平信号,根据第一时钟信号、第一电平信号和第二电平信号,输出第三电平信号至栅极驱动电路20;
第二开关单元12用于接收第一时钟信号、第一电平信号和第二电平信号,根据第一时钟信号、第一电平信号和第二电平信号,输出第四电平信号至栅极驱动电路20。
其中,图1仅示例性的示出了控制电路和栅极驱动电路的连接关系、控制电路的输入输出信号,以及栅极驱动电路的输入信号;图2在图1的基础上,示出了控制电路包括第一开关单元和第二开关单元,以及第一开关单元和第二开关单元的输入输出信号。
在应用中,控制电路可以包括多个晶体管、比较器、逻辑门、电阻、电容或电感等电子元器件;第一时钟信号、第一电平信号和第二电平信号可以是由时序控制器(TimerControl Register,TCON)或片上芯片(System on Chip,SOC)输入至控制电路的;控制电路可以根据第一电平信号和第二电平信号对第一时钟信号移相,移相得到的第二时钟信号和第一时钟信号的相位差的范围可以是0度至180度,第二时钟信号和第一时钟信号的相位差可以根据第一电平信号和第二电平信号的时序决定;第一时钟信号和第二时钟信号都可以用于输出至栅极驱动电路,以控制栅极驱动电路输出行驱动信号对显示面板的栅极进行逐行扫描;具体的,一个显示面板可以包括至少一个控制电路,控制电路的数量根据上述显示面板使用的时钟信号数量确定,每个控制电路和每个第一时钟信号一一对应,第n个控制电路接收第n个第一时钟信号,对第n个第一时钟信号进行移相得到第n个第一时钟信号对应的第n个第二时钟信号;每个控制电路移相得到的第二时钟信号输出至栅极驱动电路后,栅极驱动电路可以根据实际需要控制任意数量的行驱动信号输出以对显示面板的栅极进行逐行扫描,相比于使用n个第一时钟信号输入栅极驱动电路,通过控制电路生成与n个第一时钟信号一一对应的n个第二时钟信号后,可以使用n个第一时钟信号和n个第二时钟信号一共2n个时钟信号输入栅极驱动电路,由于单个时钟信号可以输入多个栅极驱动电路,当时钟信号的数量增加后,单个时钟信号可以减少输入栅极驱动电路的数量,从而可以降低单个时钟信号的负载,并可以减少用于生成时钟信号的时钟发生器的数量,降低显示面板的生产成本。其中,n为大于0的整数,控制电路的数量可以根据显示面板的实际需要进行设置。
图3示例性的示出了第一个控制电路101、第二个控制电路102至第n个控制电路103与栅极驱动电路20连接的结构示意图。
在应用中,控制电路可以包括多个开关单元,每个开关单元可以根据第一时钟信号的电平高低控制该开关单元是否输出电平信号,具体的,控制电路可以包括第一开关单元和第二开关单元,其中,第一开关单元用于根据第一时钟信号控制第三电平信号的输出,第二开关单元用于根据第一时钟信号控制第四电平信号的输出。例如,当第一时钟信号为高电平时,第一开关单元可以控制第三电平信号停止输出,第二开关单元可以控制第四电平信号开始输出;当第一时钟信号为低电平时,第一开关单元可以控制第三电平信号开始输出,第二开关单元可以控制第四电平信号停止输出。需要说明的是,在显示面板进入工作状态后,第三电平信号和第四电平信号的电平高低不同,具体的,当第三电平信号为高电平时,第四电平信号为低电平,或者,当第三电平信号为低电平时,第四电平信号为高电平,因此,通过整合第一开关单元输出的第三电平信号和第二开关单元输出的第四电平信号,可以得到连续不间断的第二时钟信号。
在一个实施例中,所述第一电平信号为高电平信号,所述第二电平信号为低电平信号。
在一个实施例中,第一开关单元11,还用于当所述第一时钟信号为低电平时,根据所述第一时钟信号、第一电平信号和第二电平信号,导通并输出第三电平信号至所述栅极驱动电路20,所述第三电平信号为高电平;还用于当所述第一时钟信号为高电平时,根据所述第一时钟信号、所述第一电平信号和所述第二电平信号,关断并停止输出所述第三电平信号至所述栅极驱动电路20;
第二开关单元12,还用于当所述第一时钟信号为高电平时,根据所述第一时钟信号、所述第一电平信号和所述第二电平信号,导通并输出第四电平信号至所述栅极驱动电路20,所述第四电平信号为低电平;还用于当所述第一时钟信号为低电平时,根据所述第一时钟信号、所述第一电平信号和所述第二电平信号,关断并停止输出所述第四电平信号至所述栅极驱动电路20。
在应用中,控制电路进入工作状态后,当第一时钟信号为低电平时,第一开关单元导通并输出第三电平信号至栅极驱动电路,此时第三电平信号为高电平,第二开关单元关断并停止输出第四电平信号至栅极驱动电路,此时第四电平信号不输出,因此,此时第二时钟信号为高电平;当第一时钟信号为高电平时,第一开关单元关断并停止输出所述第三电平信号至所述栅极驱动电路,此时第三电平信号不输出,第二开关单元导通并输出第四电平信号至所述栅极驱动电路,此时第四电平信号为低电平,因此,此时第二时钟信号为低电平,从而实现对第一时钟信号的移相,移相得到的第二时钟信号和第一时钟信号的相位差为90度。
如图4所示,在一个实施例中,基于图2所对应的实施例,所述第一开关单元11包括第一电子开关111、第二电子开关112、第三电子开关113、第四电子开关114、第五电子开关115和第一电容116;
所述第一电子开关111的漏极与所述第二电子开关112的栅极连接,所述第一电子开关111的栅极和源极用于接收所述第一时钟信号;
所述第二电子开关112的漏极与所述第四电子开关114的源极连接,所述第二电子开关112的源极用于接收所述第一电平信号;
所述第三电子开关113的漏极分别与所述第五电子开关115的源极和所述第四电子开关114的栅极连接,所述第三电子开关113的源极用于接收所述第一电平信号;
所述第一电容116的第一级分别与所述第一电子开关111的漏极和所述第二电子开关112的栅极连接,所述第五电子开关115的漏极用于接收所述第二电平信号;
所述第三电子开关113的栅极、所述第五电子开关115的漏极、所述第四电子开关114的漏极和所述第一电容116的第二极分别与所述第二开关单元电性连接。
在应用中,第一电子开关至第五电子开关可以是任意的具有电子开关功能的器件或电路,例如,三极管或金属氧化物半导体场效应晶体管(Metal Oxide SemiconductorField Effect Transistor,MOSFET),具体的,可以是薄膜场效应晶体管(Thin FilmTransistor,TFT);第一电容可以是陶瓷电容器、铝电解电容器、云母电容器、纸介电容器、钽铌电解电容器或薄膜电容器等不同类型的电容,第一电容的类型和电容值大小可以根据实际需要进行选择。
如图5所示,在一个实施例中,基于图4所对应的实施例,第二开关单元12包括第六电子开关121、第七电子开关122、第八电子开关123;
所述第六电子开关121的漏极分别与所述第三电子开关的栅极和所述第七电子开关122的源极连接,所述第六电子开关121的栅极和源极用于接收所述第一电平信号;
所述第七电子开关122的漏极分别与所述第五电子开关的漏极和所述第八电子开关123的源极连接,所述第七电子开关122的栅极用于接收所述第一时钟信号,所述第七电子开关122的漏极用于接收所述第二电平信号;
所述第八电子开关123的漏极分别与第五电子开关的漏极和第一电容的第二级连接,所述第八电子开关123的栅极用于接收所述第一时钟信号。
在应用中,第六电子开关至第八电子开关的元器件类型和上述第一电子开关至第五电子开关的元器件类型一致,在此不再赘述。
图6示例性的示出了第一时钟信号、第二电子开关的栅极电平、第二电子开关的漏极电平、第四电子开关的栅极电平、第三电平信号、第四电平信号和第二时钟信号的时序图。
在应用中,第一电平信号始终输出高电平信号,第二电平信号始终输出低电平信号,第一时钟信号为周期性的时钟信号,第一时钟信号的相邻的上升沿和下降沿的相位差为90度;在控制电路进入工作状态前,需要经过准备状态;第一时间段内控制电路进入第一准备状态,第一时钟信号接收低电平,因此第一时间段期间第一电子开关关断,第一电子开关的漏极电平为低电平,使第二电子开关的栅极电平为低电平,第二电子开关关断,则第二电子开关的漏极电平为低电平,因此,第四电子开关的源极电平为低电平;第六电子开关的栅极和源极都接收第一电平信号,使第六电子开关导通且漏极电平为高电平,则第三电子开关的栅极电平为高电平,使第三电子开关导通,且第三电子开关的源极接收第一电平信号,因此第三电子开关的漏极电平为高电平,使第四电子开关的栅极电平为高电平,第四电子开关导通,由于第四电子开关的源极电平为低电平,因此第四电子开关的漏极电平为低电平,第四电子开关的漏极电平即为第三电平信号,从而第三电平信号为低电平;由于第一时钟信号输入低电平,第一时间段第五电子开关、第七电子开关和第八电子开关关断,第八电子开关不输出第四电平信号;由于第三电平信号为低电平,第四电平信号不输出,因此,第二时钟信号为低电平。需要说明的是,在第一准备状态下,第三电平信号和第四电平信号的电压大小不同,具体的,第三电平信号可以是低电平,低电平具体可以是-3V、-5V、-6V或-8V等,第四电平信号的电压可以是0V;本申请实施例对低电平和高电平的具体电压值不作任何限制。
在应用中,第二时间段内控制电路进入第二准备状态,第一时钟信号从第一时间段的低电平改为输入高电平,因此第二时间段内,第一电子开关导通且漏极电平为高电平,使第二电子开关的栅极电平为高电平,第二电子开关导通,且第二电子开关的源极接收第一电平信号,因此第二电子开关的漏极电平为高电平;由于第七电子开关的栅极接收高电平的第一时钟信号使其导通,第六电子开关漏极输出的高电平可以经由第七电子开关、第二电平信号释放,使第三电子开关的栅极电平由高电平降至低电平,第三电子开关关断,还由于第五电子开关的栅极接收高电平的第一时钟信号使其导通,第五电子开关源极处的高电平经由第五电子开关、第二电平信号释放,结合第三电子开关关断,使第五电子开关的源极电平由高电平降至低电平,则第四电子开关的栅极电平由高电平降至低电平,第四电子开关关断,停止输出第三电平信号;由于第八电子开关的栅极接收高电平的第一时钟信号使第八电子开关导通,由于第八电子开关的源极接收第二电平信号并为低电平,则第八电子开关的漏极电平为低电平,从而第四电平信号为低电平;由于第三电平信号停止输出,第四电平信号为低电平,因此第二时钟信号为低电平。
在应用中,第三时间段为第二时钟信号输出高电平的时间段,控制电路进入第一工作状态,第一时钟信号从第二时间段的输入高电平改为输入低电平,因此第三时间段内第一电子开关关断,但是由于第二电子开关栅极处的电压为浮空状态,假设当前第二电子开关栅极处的电压为第一电压,第二电子开关的栅极电平仍然为高电平,第二电子开关导通,第二电子开关的漏极电平和第二时间段的第二电子开关的漏极电平一致为高电平,第三电子开关的导通状态和上述第一时间段的第三电子开关的导通状态一致,在此不再赘述,由于第一时钟信号输入低电平,第五电子开关的栅极电平为低电平,第五电子开关关断,则第四电子开关的栅极电平为高电平,由于第四电子开关的源极电平为高电平,从而第三电平信号为高电平;由于第一时钟信号输入低电平,第七电子开关和第八电子开关的栅极电平为低电平,第七电子开关关断,第八电子开关关断并停止输出第四电平信号;由于第三电平信号为高电平,第四电平信号停止输出,因此,第二时钟信号为高电平;此外,由于第三电平信号为高电平,且由于第二电子开关栅极处的电压为浮空状态,第一电容的耦合作用使第二电子开关栅极处的第一电压升高至第二电压,第一电压的电压值由第一时钟信号输入高电平时的电压值确定,第二电压的电压值由第一时钟信号输出高电平时的电压值和第一电容的耦合作用确定。
在应用中,第四时间段为第二时钟信号输出低电平的时间段,控制电路进入第二工作状态,第一时钟信号从第三时间段的输入低电平改为输入高电平,因此第三时间段内第一电子开关导通,第二电子开关栅极处的电压的浮空状态解除,第二电子开关栅极处的电压由第二电压恢复到第一电压,第二电子开关导通,第四时间段内的第二电子开关的漏极电平和第三时间段内的第二电子开关的漏极电平一致并为高电平;由于第七电子开关的栅极接收高电平的第一时钟信号,使第七电子开关导通,第六电子开关漏极输出的高电平可以经由第七电子开关、第二电平信号释放,使第三电子开关的栅极电平由高电平降至低电平,第三电子开关关断,还由于第五电子开关的栅极接收高电平的第一时钟信号使其导通,第五电子开关源极处的高电平经由第五电子开关、第二电平信号释放,结合第三电子开关关断,使第五电子开关的源极电平由高电平降至低电平,则第四电子开关的栅极电平由高电平降至低电平,第四电子开关关断,停止输出第三电平信号;由于第八电子开关的栅极接收高电平的第一时钟信号使其导通,第八电子开关的源极接收第二电平信号并为低电平,则第八电子开关的漏极电平为低电平,从而第四电平信号为低电平;由于第三电平信号停止输出,第四电平信号为低电平,因此第二时钟信号为低电平。
在应用中,控制电路在第一时间段和第二时间段的准备结束后,控制电路的工作状态随着第一时钟信号的电平变化而变化,具体的,第一时钟信号为低电平时,控制电路的工作状态和上述第三时间段的第一工作状态一致,第一时钟信号为高电平时,控制电路的工作状态和上述第四时间的第二工作状态一致,从而使控制电路输出的第二时钟信号和第一时钟信号的相位差为90度,实现对时钟信号的移相,以降低单个时钟信号的负载,并且可以减少显示面板中时钟发生器的数量,降低显示面板的生产成本。
如图7所示,在一个实施例中,基于图1所对应的实施例,控制电路10包括:
第三开关单元13,用于接收第一时钟信号、第一电平信号和第二电平信号,当第一时钟信号为高电平时,根据第一时钟信号、第一电平信号和第二电平信号,导通并输出第五电平信号至栅极驱动电路20,第五电平信号为高电平;还用于当第一时钟信号为低电平时,根据第一时钟信号、第一电平信号和第二电平信号,导通并输出第五电平信号至栅极驱动电路20,第五电平信号为低电平;
第四开关单元14,与第三开关单元13连接,用于接收第一时钟信号、第一电平信号和第二电平信号,当第一时钟信号为高电平时,根据第一时钟信号、第一电平信号和第二电平信号,导通并输出第六电平信号至栅极驱动电路20,第六电平信号为低电平;还用于当第一时钟信号为低电平时,根据第一时钟信号、第一电平信号和第二电平信号,关断并停止输出第六电平信号。
其中,第二时钟信号包括第五电平信号和第六电平信号。
在应用中,控制电路进入工作状态后,当第一时钟信号为低电平时,第三开关单元导通并输出第五电平信号至栅极驱动电路,此时第五电平信号为高电平,第四开关单元关断并停止输出第六电平信号至栅极驱动电路,此时第六电平信号不输出,因此,此时第二时钟信号为高电平;当第一时钟信号为高电平时,第三开关单元导通并输出所述第五电平信号至所述栅极驱动电路,此时第五电平信号为低电平,第四开关单元导通并输出第六电平信号至所述栅极驱动电路,此时第六电平信号为低电平,因此,此时第二时钟信号为低电平,从而实现对第一时钟信号的移相,移相得到的第二时钟信号和第一时钟信号的相位差为90度。
如图8所示,在一个实施例中,基于图7所对应的实施例,第三开关单元13包括第九电子开关131、第十电子开关132、第十一电子开关133、第十二电子开关134、第十三电子开关135、第二电容136和第三电容137;
第九电子开关131的漏极分别与第十电子开关132的栅极、第十三电子开关135的源极和第二电容136的第一极连接,第九电子开关131的源极用于接收第一电平信号;
第十电子开关132的漏极与第二电容136的第二极和第十二电子开关134的源极连接,第十电子开关132的源极用于接收第一电平信号;
第十一电子开关133的栅极和源极用于接收第一时钟信号;
第十二电子开关134的栅极分别与第三电容137的第一极和第十一电子开关133的漏极连接;
第十三电子开关135的栅极用于接收第一时钟信号;
第九电子开关131的栅极、第十二电子开关134的漏极、第十三电子开关135的漏极和第三电容137的第二极分别与第四开关单元电性连接。
在应用中,第九电子开关至第十三电子开关的元器件类型和上述第一电子开关至第五电子开关的元器件类型一致,以及,第二电容和第三电容的类型和上述第一电容的类型一致,在此不再赘述,第二电容和第三电容的电容值大小可以根据实际需要进行设置。
如图9所示,在一个实施例中,基于图8所对应的实施例,第四开关单元14包括第十四电子开关141、第十五电子开关142和第十六电子开关143;
第十四电子开关141的漏极与第九电子开关的栅极和第十五电子开关142的源极连接,第十四电子开关141的栅极和源极用于接收第一电平信号;
第十五电子开关142的漏极分别与第十三电子开关的漏极和第十六电子开关143的源极连接,第十五电子开关142的栅极用于接收第一时钟信号,第十五电子开关142的漏极用于接收第二电平信号;
第十六电子开关143的漏极分别与第十二电子开关的漏极和第三电容的第二极连接,第十六电子开关143的栅极用于接收第一时钟信号。
在应用中,第十四电子开关至第十六电子开关的元器件类型和上述第一电子开关至第五电子开关的元器件类型一致,在此不再赘述。
图10示例性的示出了第一时钟信号、第十电子开关的栅极电平、第十电子开关的漏极电平、第十二电子开关的栅极电平、第五电平信号、第六电平信号和第二时钟信号的时序图。
在应用中,第一电平信号始终输出高电平信号,第二电平信号始终输出低电平信号,第一时钟信号为周期性的时钟信号,第一时钟信号的相邻的上升沿和下降沿的相位差为90度;由于第十四电子开关的栅极和源极始终接收第一电平信号,因此第十四电子开关的漏极电平始终为高电平;在控制电路进入工作状态前,需要经过准备状态;第五时间段内控制电路进入第一准备状态,第一时钟信号输入低电平,第十一电子开关、第十三电子开关、第十五电子开关和第十六电子开关关断;第十四电子开关的漏极的高电平输出至第九电子开关的栅极,使第九电子开关导通,且第九电子开关的源极接收第一电平信号,因此第九电子开关的漏极电平为高电平,使第十电子开关的栅极电平为高电平,第十电子开关导通,第十电子开关的漏极电平为高电平;由于第十一电子开关关断,则第十二电子开关的栅极电平为低电平,第十二电子开关关断,第十二电子开关的漏极电平即为第五电平信号,从而第十二电子开关不输出第五电平信号;由于第十六电子开关关断,且第十六电子漏极电平即为第六电平信号,从而第十六电子开关不输出第六电平信号;由于第五电平信号和第六电平信号都不输出,因此,第二时钟信号为低电平。
在应用中,第六时间段内控制电路进入第二准备状态,第一时钟信号从第五时间段的输入低电平改为输入高电平,由于第十五电子开关的栅极接收高电平的第一时钟信号,第十五电子开关导通,第十四电子开关漏极输出的高电平可以经由第十五电子开关、第二电平信号释放,使第九电子开关的栅极电平由高电平降至低电平,第九电子开关关断,还由于第十三电子开关的栅极接收高电平的第一时钟信号,第十三电子开关导通,第十三电子开关源极处的高电平经由第十三电子开关、第二电平信号释放,结合第九电子开关关断,使第十电子开关的栅极电平由高电平降至低电平,第十电子开关关断,并且第十电子开关漏极处的电压会由于第二电容的耦合作用降低,因此,第十电子开关的漏极电平为低电平;由于第一时钟信号为高电平,第十一电子开关导通,第十二电子开关的栅极电平为高电平,第十二电子开关导通,第十二电子开关的漏极电平为低电平,从而第五电平信号为低电平;由于第一时钟信号为高电平,第十六电子开关导通,第十六电子开关的源极接收第二电平信号,因此,第十六电子开关的漏极电平为低电平,从而第六电平信号为低电平;由于第五电平信号和第六电平信号都为低电平,因此第二时钟信号为低电平。
在应用中,第七时间段为第二时钟信号输出高电平的时间段,控制电路进入第一工作状态,第一时钟信号从第六时间段的输入高电平改为输入低电平,因此第十五电子开关关断,第九电子开关导通,当前第十电子开关的栅极电平为高电平,第十电子开关导通,由于第十电子开关的源极接收第一电平信号,则第十电子开关的漏极电平为高电平,由于第三电容的耦合作用,第十电子开关栅极处的电压会进一步升高,第十电子开关导通更充分;由于第一时钟信号输入低电平,第十一电子开关关断,但是第十二电子开关的栅极处的电压为浮空状态,假设当前第十二电子开关栅极处的电压为第三电压,第十二电子开关的栅极电平仍然为高电平,第十二电子开关导通,第十二电子开关的漏极电平为高电平,从而第五电平信号为高电平;由于第一时钟信号输入低电平,第十三电子开关、第十五电子开关和第十六电子开关关断,由于第十六电子开关关断,从而停止输出第六电平信号;由于第五电平信号为高电平,第六电平信号停止输出,第二时钟信号为高电平;此外,由于第五电平信号为高电平,且由于第十二电子开关栅极处的电压为浮空状态,当前第十二电子开关栅极处的电压为第三电压,第三电容的耦合作用使第十二电子开关栅极处的电压升高至第四电压,第十二电子开关导通更充分,第三电压的电压值由第一时钟信号输出高电平时的电压值确定,第四电压的电压值由第一时钟信号输出高电平时的电压值、第一电平信号的电压值和第三电容的耦合作用确定。
在应用中,第八时间段为第二时钟信号输出低电平的时间段,控制电路处于第二工作状态,控制电路的第二工作状态和上述控制电路的第一准备状态一致,在此不再赘述,区别在于,由于第一时钟信号输入高电平,第十一电子开关导通,第十二电子开关的栅极处的电压为浮空状态解除,第十二电子开关栅极处的电压由第四电压恢复至第三电压。
在应用中,控制电路在第五时间段和第六时间段的准备结束后,控制电路的电路状态随着第一时钟信号的电平变化而变化,具体的,第一时钟信号为低电平时,控制电路的工作状态和上述第七时间段的第一工作状态一致,第一时钟信号为高电平时,控制电路的工作状态和上述第四时间的第二工作状态一致,从而使控制电路输出的第二时钟信号和第一时钟信号的相位差为90度,相对于由第一开关单元和第二开关单元组成的控制电路,由第三开关单元和第四开关单元组成的控制电路可以在第一工作状态内使第三开关单元打开更充分,保证移相得到的时钟信号输出的稳定性。
本申请实施例提供的显示面板的控制电路,用于接收第一时钟信号、第一电平信号和第二电平信号,根据所述第一电平信号和所述第二电平信号,对所述第一时钟信号进行移相得到第二时钟信号并输出至栅极驱动电路,实现对时钟信号的移相,以降低单个时钟信号的负载,并且可以减少显示面板中时钟发生器的数量,降低显示面板的生产成本。
如图11所示,本申请实施例还提供一种显示装置1,显示装置1包括显示面板2以及控制单元3,其中,控制单元3包括上述各个控制电路。
控制单元包括存储器、处理器以及存储在存储器中并可在处理器上运行的计算机程序,处理器执行计算机程序时实现上述各个显示面板的控制电路实施例中的功能。
在应用中,处理器可以是时序控制器(Timer Control Register,TCON)或片上芯片(System on Chip,SOC),也可以是中央处理单元(Central Processing Unit,CPU),该处理器还可以是其他通用处理器、数字信号处理器(Digital Signal Processor,DSP)、专用集成电路(Application Specific Integrated Circuit,ASIC)、现成可编程门阵列(Field-Programmable Gate Array,FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件等。通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等。
在应用中,存储器在一些实施例中可以是终端设备的内部存储单元,例如终端设备的硬盘或内存。存储器在另一些实施例中也可以是终端设备的外部存储设备,例如终端设备上配备的插接式硬盘,智能存储卡(Smart Media Card,SMC),安全数字(SecureDigital,SD)卡,闪存卡(Flash Card)等。进一步地,存储器还可以既包括终端设备的内部存储单元也包括外部存储设备。存储器用于存储操作系统、应用程序、引导装载程序(BootLoader)、数据以及其他程序等,例如计算机程序的程序代码等。存储器还可以用于暂时地存储已经输出或者将要输出的数据。
以上所述实施例仅用以说明本申请的技术方案,而非对其限制;尽管参照前述实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的精神和范围,均应包含在本申请的保护范围之内。

Claims (10)

1.一种显示面板的控制电路,其特征在于,所述控制电路用于接收第一时钟信号、第一电平信号和第二电平信号,根据所述第一电平信号和所述第二电平信号,对所述第一时钟信号进行移相得到第二时钟信号并输出至栅极驱动电路;其中,所述第二时钟信号包括第三电平信号和第四电平信号,所述第三电平信号和所述第四电平信号的电平高低不同;
所述控制电路包括第一开关单元和第二开关单元,所述第一开关单元与所述第二开关单元连接;
所述第一开关单元用于接收所述第一时钟信号、所述第一电平信号和所述第二电平信号,根据所述第一时钟信号、所述第一电平信号和所述第二电平信号,输出第三电平信号至所述栅极驱动电路;
所述第二开关单元用于接收所述第一时钟信号、所述第一电平信号和所述第二电平信号,根据所述第一时钟信号、所述第一电平信号和所述第二电平信号,输出第四电平信号至所述栅极驱动电路。
2.如权利要求1所述的显示面板的控制电路,其特征在于,所述第一开关单元,还用于当所述第一时钟信号为低电平时,根据所述第一时钟信号、所述第一电平信号和所述第二电平信号,导通并输出第三电平信号至所述栅极驱动电路,所述第三电平信号为高电平;还用于当所述第一时钟信号为高电平时,根据所述第一时钟信号、所述第一电平信号和所述第二电平信号,关断并停止输出所述第三电平信号至所述栅极驱动电路。
3.如权利要求1所述的显示面板的控制电路,其特征在于,所述第二开关单元,还用于当所述第一时钟信号为高电平时,根据所述第一时钟信号、所述第一电平信号和所述第二电平信号,导通并输出第四电平信号至所述栅极驱动电路,所述第四电平信号为低电平;还用于当所述第一时钟信号为低电平时,根据所述第一时钟信号、所述第一电平信号和所述第二电平信号,关断并停止输出所述第四电平信号至所述栅极驱动电路。
4.如权利要求2或3所述的显示面板的控制电路,其特征在于,所述第一开关单元包括第一电子开关、第二电子开关、第三电子开关、第四电子开关、第五电子开关和第一电容;
所述第一电子开关的漏极与所述第二电子开关的栅极连接,所述第一电子开关的栅极和源极用于接收所述第一时钟信号;
所述第二电子开关的漏极与所述第四电子开关的源极连接,所述第二电子开关的源极用于接收所述第一电平信号;
所述第三电子开关的漏极分别与所述第五电子开关的源极和所述第四电子开关的栅极连接,所述第三电子开关的源极用于接收所述第一电平信号;
所述第一电容的第一级分别与所述第一电子开关的漏极和所述第二电子开关的栅极连接,所述第五电子开关的漏极用于接收所述第二电平信号;
所述第三电子开关的栅极、所述第五电子开关的漏极、所述第四电子开关的漏极和所述第一电容的第二极分别与所述第二开关单元电性连接。
5.如权利要求2或3所述的显示面板的控制电路,其特征在于,所述第二开关单元包括第六电子开关、第七电子开关、第八电子开关;
所述第六电子开关的漏极分别与第三电子开关的栅极和所述第七电子开关的源极连接,所述第六电子开关的栅极和源极用于接收所述第一电平信号;
所述第七电子开关的漏极分别与第五电子开关的漏极和所述第八电子开关的源极连接,所述第七电子开关的栅极用于接收所述第一时钟信号,所述第七电子开关的漏极用于接收所述第二电平信号;
所述第八电子开关的漏极分别与所述第五电子开关的漏极和第一电容的第二级连接,所述第八电子开关的栅极用于接收所述第一时钟信号。
6.如权利要求1所述的显示面板的控制电路,其特征在于,所述控制电路包括:
第三开关单元,用于接收所述第一时钟信号、所述第一电平信号和所述第二电平信号,当所述第一时钟信号为高电平时,根据所述第一时钟信号、所述第一电平信号和所述第二电平信号,导通并输出第五电平信号至所述栅极驱动电路,所述第五电平信号为高电平;还用于当所述第一时钟信号为低电平时,根据所述第一时钟信号、第一电平信号和第二电平信号,导通并输出第五电平信号至所述栅极驱动电路,所述第五电平信号为低电平。
7.如权利要求1所述的显示面板的控制电路,其特征在于,所述控制电路包括:第四开关单元,与第三开关单元连接,用于接收所述第一时钟信号、所述第一电平信号和所述第二电平信号,当所述第一时钟信号为高电平时,根据所述第一时钟信号、所述第一电平信号和所述第二电平信号,导通并输出第六电平信号至所述栅极驱动电路,所述第六电平信号为低电平;还用于当所述第一时钟信号为低电平时,根据所述第一时钟信号、所述第一电平信号和所述第二电平信号,关断并停止输出所述第六电平信号;
其中,所述第二时钟信号包括第五电平信号和所述第六电平信号。
8.如权利要求6或7所述的显示面板的控制电路,其特征在于,所述第三开关单元包括第九电子开关、第十电子开关、第十一电子开关、第十二电子开关、第十三电子开关、第二电容和第三电容;
所述第九电子开关的漏极分别与所述第十电子开关的栅极、所述第十三电子开关的源极和所述第二电容的第一极连接,所述第九电子开关的源极用于接收所述第一电平信号;
所述第十电子开关的漏极与所述第二电容的第二极和所述第十二电子开关的源极连接,所述第十电子开关的源极用于接收所述第一电平信号;
所述第十一电子开关的栅极和源极用于接收所述第一时钟信号;
所述第十二电子开关的栅极分别与所述第三电容的第一极和所述第十一电子开关的漏极连接;
所述第十三电子开关的栅极用于接收所述第一时钟信号;
所述第九电子开关的栅极、所述第十二电子开关的漏极、所述第十三电子开关的漏极和所述第三电容的第二极分别与第四开关单元电性连接。
9.如权利要求6或7所述的显示面板的控制电路,其特征在于,第四开关单元包括第十四电子开关、第十五电子开关和第十六电子开关;
所述第十四电子开关的漏极与第九电子开关的栅极和所述第十五电子开关的源极连接,所述第十四电子开关的栅极和源极用于接收所述第一电平信号;
所述第十五电子开关的漏极分别与第十三电子开关的漏极和第十六电子开关的源极连接,所述第十五电子开关的栅极用于接收所述第一时钟信号,所述第十五电子开关的漏极用于接收所述第二电平信号;
所述第十六电子开关的漏极分别与第十二电子开关的漏极和第三电容的第二极连接,所述第十六电子开关的栅极用于接收所述第一时钟信号。
10.一种显示装置,其特征在于,包括:
显示面板;
以及控制单元,其中,所述控制单元包括如权利要求1至9任一项所述的控制电路。
CN202110876023.9A 2021-07-30 2021-07-30 显示面板的控制电路和显示装置 Active CN113570998B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN202110876023.9A CN113570998B (zh) 2021-07-30 2021-07-30 显示面板的控制电路和显示装置
JP2022576403A JP2023538714A (ja) 2021-07-30 2022-06-09 表示パネルの制御回路及び表示装置
PCT/CN2022/097860 WO2023005443A1 (zh) 2021-07-30 2022-06-09 显示面板的控制电路和显示装置
KR1020227042045A KR102612204B1 (ko) 2021-07-30 2022-06-09 디스플레이 패널 제어 회로 및 디스플레이 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110876023.9A CN113570998B (zh) 2021-07-30 2021-07-30 显示面板的控制电路和显示装置

Publications (2)

Publication Number Publication Date
CN113570998A CN113570998A (zh) 2021-10-29
CN113570998B true CN113570998B (zh) 2022-05-10

Family

ID=78169773

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110876023.9A Active CN113570998B (zh) 2021-07-30 2021-07-30 显示面板的控制电路和显示装置

Country Status (4)

Country Link
JP (1) JP2023538714A (zh)
KR (1) KR102612204B1 (zh)
CN (1) CN113570998B (zh)
WO (1) WO2023005443A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113570998B (zh) * 2021-07-30 2022-05-10 惠科股份有限公司 显示面板的控制电路和显示装置
CN114203124B (zh) * 2021-11-30 2023-03-17 重庆惠科金渝光电科技有限公司 栅极驱动方法、栅极驱动电路及显示器

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101232051B1 (ko) * 2006-06-29 2013-02-12 엘지디스플레이 주식회사 게이트 펄스 변조신호 발생회로
KR101547565B1 (ko) * 2008-10-08 2015-09-07 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR20110077868A (ko) * 2009-12-30 2011-07-07 엘지디스플레이 주식회사 액정 표시장치의 구동장치
US8604858B2 (en) * 2011-02-22 2013-12-10 Lg Display Co., Ltd. Gate driving circuit
KR102025858B1 (ko) * 2012-10-17 2019-09-27 삼성디스플레이 주식회사 표시 장치
CN103475341B (zh) * 2013-09-16 2016-06-08 北京京东方光电科技有限公司 时钟信号生成方法及生成电路、栅极驱动电路
US8829944B1 (en) * 2013-09-30 2014-09-09 Lattice Semiconductor Corporation Dynamic power supply switching for clocking signals
KR102148475B1 (ko) * 2013-12-13 2020-10-14 엘지디스플레이 주식회사 표시장치용 구동회로 및 이의 구동방법
CN104810004A (zh) * 2015-05-25 2015-07-29 合肥京东方光电科技有限公司 时钟信号生成电路、栅极驱动电路、显示面板及显示装置
CN104851402B (zh) * 2015-05-27 2017-03-15 深圳市华星光电技术有限公司 一种多相位时钟产生电路及液晶显示面板
KR102381627B1 (ko) * 2015-09-18 2022-03-31 엘지디스플레이 주식회사 표시 장치
KR102522115B1 (ko) * 2016-09-28 2023-04-14 주식회사 엘엑스세미콘 게이트구동회로, 레벨시프터 및 표시장치
CN106710561B (zh) * 2017-03-08 2019-09-17 京东方科技集团股份有限公司 一种移位寄存器、栅线集成驱动电路及显示装置
CN107393491B (zh) * 2017-07-18 2018-08-14 深圳市华星光电半导体显示技术有限公司 时钟信号输出电路及液晶显示装置
CN109427277B (zh) * 2017-08-31 2020-11-03 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
KR102654591B1 (ko) * 2018-08-03 2024-04-05 삼성디스플레이 주식회사 클럭 및 전압 발생 회로 및 그것을 포함하는 표시 장치
KR20210081008A (ko) * 2019-12-23 2021-07-01 엘지디스플레이 주식회사 레벨 쉬프터와 그를 포함한 표시장치
KR102649600B1 (ko) * 2020-01-17 2024-03-22 삼성디스플레이 주식회사 클럭 생성기 및 이를 포함하는 표시 장치
CN113570998B (zh) * 2021-07-30 2022-05-10 惠科股份有限公司 显示面板的控制电路和显示装置

Also Published As

Publication number Publication date
KR102612204B1 (ko) 2023-12-11
WO2023005443A1 (zh) 2023-02-02
KR20230019251A (ko) 2023-02-07
JP2023538714A (ja) 2023-09-11
CN113570998A (zh) 2021-10-29

Similar Documents

Publication Publication Date Title
US10417985B2 (en) Double-side gate driver on array circuit, liquid crystal display panel, and driving method
US9865211B2 (en) Shift register unit, gate driving circuit and display device
US9946349B2 (en) Shift register, driving method, gate driving circuit and display device
US8692757B2 (en) Liquid crystal display
US9898958B2 (en) Shift register unit, shift register, gate driver circuit and display apparatus
CN113570998B (zh) 显示面板的控制电路和显示装置
JP6419324B2 (ja) 酸化物半導体薄膜トランジスタにおけるスキャン駆動回路
KR20200004395A (ko) 시프트 레지스터 유닛, 게이트 구동 회로 및 디스플레이 디바이스
CN108320708B (zh) 一种移位寄存器及其驱动方法、栅极驱动电路、显示装置
US10831305B2 (en) Gate driving circuit and driving method of the same, array substrate and display apparatus
CN104282287A (zh) 一种goa单元及驱动方法、goa电路和显示装置
CN108492763B (zh) 一种移位寄存器、驱动电路及驱动方法、显示装置
US10580375B2 (en) Gate drive circuit
US11545104B2 (en) GOA device for reducing leakage, and display panel thereof
US11307707B2 (en) Scan shift circuit, touch shift circuit, driving method and related apparatus
US10872677B2 (en) Shift register unit, gate drive circuit and driving method thereof
US10255843B2 (en) Scan driving circuit and flat display device thereof
CN104700801A (zh) Pmos栅极驱动电路
US20070159439A1 (en) Liquid crystal display
CN109389926B (zh) 移位寄存器、栅极驱动电路、阵列基板
CN108847174B (zh) 移位寄存器电路及其驱动方法、栅极驱动电路、显示面板
US20210074234A1 (en) Shift Register Unit and Driving Method, Gate Driving Circuit, and Display Device
CN108154860B (zh) 一种栅极驱动电路及显示装置
CN108364601B (zh) 一种移位寄存器、栅极驱动电路及显示装置
CN215183106U (zh) 移位寄存器、栅极驱动电路、显示面板及装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant