CN113496898A - 封装基板及其制作方法 - Google Patents

封装基板及其制作方法 Download PDF

Info

Publication number
CN113496898A
CN113496898A CN202010251543.6A CN202010251543A CN113496898A CN 113496898 A CN113496898 A CN 113496898A CN 202010251543 A CN202010251543 A CN 202010251543A CN 113496898 A CN113496898 A CN 113496898A
Authority
CN
China
Prior art keywords
width
dielectric layer
glass fibers
woven
weaving
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010251543.6A
Other languages
English (en)
Inventor
梅萌
史刚
王培春
李广峰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Montage Technology Kunshan Co Ltd
Original Assignee
Montage Technology Kunshan Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Montage Technology Kunshan Co Ltd filed Critical Montage Technology Kunshan Co Ltd
Priority to CN202010251543.6A priority Critical patent/CN113496898A/zh
Priority to PCT/CN2020/090698 priority patent/WO2021196359A1/zh
Priority to US17/258,900 priority patent/US11825607B2/en
Publication of CN113496898A publication Critical patent/CN113496898A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/0313Organic insulating material
    • H05K1/0353Organic insulating material consisting of two or more materials, e.g. two or more polymers, polymer + filler, + reinforcement
    • H05K1/0366Organic insulating material consisting of two or more materials, e.g. two or more polymers, polymer + filler, + reinforcement reinforced, e.g. by fibres, fabrics
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/0011Working of insulating substrates or insulating layers
    • H05K3/0044Mechanical working of the substrate, e.g. drilling or punching
    • DTEXTILES; PAPER
    • D03WEAVING
    • D03DWOVEN FABRICS; METHODS OF WEAVING; LOOMS
    • D03D13/00Woven fabrics characterised by the special disposition of the warp or weft threads, e.g. with curved weft threads, with discontinuous warp threads, with diagonal warp or weft
    • DTEXTILES; PAPER
    • D03WEAVING
    • D03DWOVEN FABRICS; METHODS OF WEAVING; LOOMS
    • D03D15/00Woven fabrics characterised by the material, structure or properties of the fibres, filaments, yarns, threads or other warp or weft elements used
    • D03D15/20Woven fabrics characterised by the material, structure or properties of the fibres, filaments, yarns, threads or other warp or weft elements used characterised by the material of the fibres or filaments constituting the yarns or threads
    • D03D15/242Woven fabrics characterised by the material, structure or properties of the fibres, filaments, yarns, threads or other warp or weft elements used characterised by the material of the fibres or filaments constituting the yarns or threads inorganic, e.g. basalt
    • D03D15/267Glass
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49866Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers characterised by the materials
    • H01L23/49894Materials of the insulating layers or coatings
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/0306Inorganic insulating substrates, e.g. ceramic, glass
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/038Textiles
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/0011Working of insulating substrates or insulating layers
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4626Manufacturing multilayer circuits by laminating two or more circuit boards characterised by the insulating layers or materials
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0237High frequency adaptations
    • H05K1/024Dielectric details, e.g. changing the dielectric material around a transmission line
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/02Fillers; Particles; Fibers; Reinforcement materials
    • H05K2201/0275Fibers and reinforcement materials
    • H05K2201/029Woven fibrous reinforcement or textile
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/02Apparatus or processes for manufacturing printed circuits in which the conductive material is applied to the surface of the insulating support and is thereafter removed from such areas of the surface which are not intended for current conducting or shielding
    • H05K3/06Apparatus or processes for manufacturing printed circuits in which the conductive material is applied to the surface of the insulating support and is thereafter removed from such areas of the surface which are not intended for current conducting or shielding the conductive material being removed chemically or electrolytically, e.g. by photo-etch process

Abstract

本申请公开了一种封装基板及其制作方法,该方法包括:采用至少由第一宽度的玻璃纤维编织形成的第一介质层和至少由第二宽度的玻璃纤维编织形成的第二介质层形成封装基板,其中,所述第二宽度不同于所述第一宽度,所述第一介质层中的玻璃纤维与所述第二介质层中的玻璃纤维的编织方向成90°。

Description

封装基板及其制作方法
技术领域
本发明一般封装技术领域,特别涉及一种封装基板及其制作方法。
背景技术
对于采用PPG(Pre-preg)材质的封装基板,其介质层是以玻璃纤维编织为基础,再以环氧树脂包裹而成。介质层的介电常数是玻璃纤维和环氧树脂整合在一起的等效介电常数。随着封装基板的信号传输线越来越窄,信号传输线的宽度已经不能覆盖两簇以上的玻璃纤维的宽度,从而导致封装基板的信号传输线沿着玻璃纤维编织方向呈0°或者90°时候,信号传输线上下两侧的介质层的等效介电常数会有很大的差别,从而导致信号传输线的信号完整性问题,这就是传输线编织效应。
然而,随着系统架构越来越复杂,信号速率越来越高,高速信号传输线的信号完整性就显得更重要。因此,需要提供一种改进的封装基板及其制作方法。
发明内容
本发明的目的在于提供一种封装基板及其制作方法,以解决现有技术中编织效应的问题。
本申请公开了一种封装基板的制作方法,包括:
采用至少由第一宽度的玻璃纤维编织形成的第一介质层和至少由第二宽度的玻璃纤维编织形成的第二介质层形成封装基板;
其中,所述第二宽度不同于所述第一宽度,所述第一介质层中的玻璃纤维与所述第二介质层中的玻璃纤维的编织方向成90°。
在一个优选例中,所述第一介质层采用以下步骤形成:
采用第一经纱和第一纬纱编织形成第一编织完成的玻璃纤维,其中,所述第一经纱与所述第二经纱是所述第一宽度的玻璃纤维;
在所述第一编织完成的玻璃纤维两侧包裹环氧树脂形成所述第一介质层。
在一个优选例中,所述第二介质层采用以下步骤形成:
采用第二经纱和第二纬纱编织形成第二编织完成的玻璃纤维,其中,所述第二经纱与所述第一纬纱是所述第二宽度的玻璃纤维;
在所述第二编织完成的玻璃纤维两侧包裹环氧树脂形成所述第二介质层。
在一个优选例中,所述第一介质层采用以下步骤形成:
采用第一经纱和第一纬纱编织形成第一编织完成的玻璃纤维,其中,所述第一经纱是所述第一宽度的玻璃纤维,所述第一纬纱是第三宽度的玻璃纤维,或所述第一纬纱是所述第一宽度的玻璃纤维,所述第一经纱是第三宽度的玻璃纤维,其中,所述第三宽度不同于所述第一宽度和所述第二宽度;
在所述第一编织完成的玻璃纤维两侧包裹环氧树脂形成所述第一介质层。
在一个优选例中,所述第二介质层采用以下步骤形成:
采用第二经纱和第二纬纱编织形成第二编织完成的玻璃纤维,其中,所述第二经纱是所述第二宽度的玻璃纤维,所述第二纬纱是第四宽度的玻璃纤维,或所述第二纬纱是所述第二宽度的玻璃纤维,所述第二经纱是第四宽度的玻璃纤维,其中,所述第四宽度不同于所述第一宽度、所述第二宽度和所述第三宽度;
在所述第二编织完成的玻璃纤维两侧包裹环氧树脂形成所述第二介质层。
在一个优选例中,所述第二宽度大于所述第一宽度。
在一个优选例中,在形成所述封装基板的步骤之前还包括:在所述第一介质层和所述第二介质层上标记相应玻璃纤维的编织方向。
在一个优选例中,在形成所述封装基板的步骤之前还包括:在所述第一介质层或所述第二介质层上形成信号传输线,所述信号传输线位于所述第一介质层和所述第二介质层之间。
在一个优选例中,所述信号传输线为铜导线,在所述第一介质层或所述第二介质层上采用蚀刻工艺形成铜导线。本申请还公开了一种封装基板,包括:
第一介质层,所述第一介质层至少由第一宽度的玻璃纤维编织形成;
第二介质层,所述第二介质层至少由第二宽度的玻璃纤维编织形成;
信号传输线,所述信号传输线位于所述第一介质层与所述第二介质层之间;
其中,所述第二宽度不同于所述第一宽度,所述第一介质层中的玻璃纤维与所述第二介质层中的玻璃纤维的编织方向成90°。
在一个优选例中,所述第一介质层包括沿经度方向编织的第一经纱和沿纬度方向编织的第一纬纱,所述第二介质层包括沿经度方向编织的第二纬纱和沿纬度方向编织的第二经纱,所述第二经纱和/或第二纬纱的宽度与所述第一经纱和/或所述第一纬纱的宽度不同。
本申请还公开了一种印刷电路板包括,采用如前文描述的封装基板的制作方法形成的封装基板。
相对于现有技术,本申请至少具有以下有益效果:
本申请中相邻两个介质层采用不同宽度的玻璃纤维,并使得玻璃纤维的编织方向旋转90°,能够增加封装基板中玻璃纤维覆盖的区域,提高信号传输线的完整性,并使得封装基板的热分布更加均匀,翘曲度减小。
附图说明
参考以下附图描述本申请的非限制性和非穷举性实施例,其中除非另有说明,否则相同的附图标记在各个附图中指代相同的部分。
图1示出了本申请一实施例中制作方法的流程的示意图。
图2示出了本申请一实施例中第一介质层的示意图。
图3示出了本申请一实施例中第二介质层的示意图。
具体实施方式
现在将描述本申请的各个方面和示例。以下描述提供了用于彻底理解和实现这些示例的描述的具体细节。然而,本领域技术人员将理解,可以在没有许多这些细节的情况下实践本申请。
另外,可能未详细示出或描述一些众所周知的结构或功能,以便简明扼要并避免不必要地模糊相关描述。
在下面给出的描述中使用的术语旨在以其最广泛的合理方式解释,即使它与本申请的某些特定示例的详细描述一起使用。以下甚至可以强调某些术语,然而,任何旨在以任何受限制的方式解释的术语将在本详细描述部分中明确且具体地定义。
本申请一实施例中公开了一种封装基板的制作方法,图1示出了封装基板的制作方法的流程图,该方法包括:
步骤S101中,至少由第一宽度的玻璃纤维编织形成第一介质层。
步骤S103中,至少由第二宽度的玻璃纤维编织形成第二介质层,其中,所述第二宽度不同于所述第一宽度,所述第一介质层中的玻璃纤维与所述第二介质层中的玻璃纤维的编织方向成90°。
步骤S105中,采用所述第一介质层和所述第二介质层形成封装基板。
图2示出了本实施例中第一介质层100的示意图,所述第一介质层100包括第一编织完成的玻璃纤维和环氧树脂(未示出)。其中,第一编织完成的玻璃纤维包括第一经纱110和第一纬纱120,第一经纱110和第一纬纱120均为玻璃纤维材料。在一个优选实施例中,所述第一介质层100采用以下步骤形成:
采用第一经纱110和第一纬纱120编织形成第一编织完成的玻璃纤维,其中,所述第一经纱110可以是第一宽度L1的玻璃纤维,所述第一纬纱120可以是第三宽度L3的玻璃纤维。在一些示例中,所述第一宽度L1与所述第三宽度L3相等,即所述第一经纱与第一纬纱宽度相等。
之后,在所述第一编织完成的玻璃纤维两侧包裹环氧树脂形成所述第一介质层100。
在另一实施例中,所述第一宽度L1不同于所述第三宽度L3,即所述第一经纱与第一纬纱具有不同的宽度。
应当理解,所述第一纬纱120可以是所述第一宽度L1的玻璃纤维,所述第一经纱110可以是第三宽度L3的玻璃纤维。
图3示出了本实施例中第二介质层200的示意图,所述第二介质层200包括第二编织完成的玻璃纤维和环氧树脂(未示出)。其中,第二编织完成的玻璃纤维包括第二经纱210和第二纬纱220,第二经纱210和第二纬纱220均为玻璃纤维材料。在一个优选例中,所述第二介质层200采用以下步骤形成:
采用第二经纱210和第二纬纱220编织形成第二编织完成的玻璃纤维,所述第二经纱210可以是第二宽度L2的玻璃纤维,所述第二纬纱220可以是第四宽度L4的玻璃纤维。并且,所述第二宽度L2与所述第一宽度L1与不同。例如,所述第二宽度L2可以大于或小于所述第一宽度L1。
在一些示例中,所述第二宽度L2和所述第四宽度L4相等,即所述第二经纱210与第二纬纱220宽度相等。
之后,在所述第二编织完成的玻璃纤维两侧包裹环氧树脂形成所述第二介质层200。
在另一实施例中,所述第四宽度L4不同于所述第二宽度L2,即所述第二经纱210与所述第二纬纱220的宽度不相同。
应当理解,所述第二纬纱220可以是第四宽度L4,所述第二经纱210可以是第二宽度L2。并且,能够理解,在其他的实施例中,所述第四宽度L4可以不同于所述第一宽度L1、所述第二宽度L2和所述第三宽度L3。
进一步地,在一些实施例中,所述第二经纱和/或第二纬纱的宽度与所述第一经纱和/或所述第一纬纱的宽度不同,即所述第一经纱、第一纬纱、第二经纱和第二纬纱的宽度可以各不相同,也就是说,所述第一宽度L1、第二宽度L2、第三宽度L3、第四宽度L4可以各不相同。
本实施方式中,所述第二介质层的编织方向相对于所述第一介质层的编织方向旋转90°,具体的,参考图2和图3所示,第一经纱编织在经度方向上,第一纬纱编织在纬度方向上,而第二经纱编织在纬度方向上,第二纬纱编织在经度方向。在一个优选例中,在形成所述封装基板的步骤之前还包括:在所述第一介质层和所述第二介质层上标记相应玻璃纤维的编织方向。
在一个优选例中,在形成所述封装基板的步骤之前还包括:在所述第一介质层或所述第二介质层上形成信号传输线,并且所述信号传输线位于所述第一介质层和所述第二介质层之间。在一个优选例中,所述信号传输线为铜导线,在所述第一介质层或所述第二介质层上采用蚀刻工艺形成铜导线。应当注意,形成铜导线的蚀刻工艺为本领域技术人员所公知的,在此不做赘述。
在一个优选例中,层叠所述第一介质层100和所述第二介质层200形成所述封装基板。本实施例中,相邻两个介质层采用不同宽度的玻璃纤维,并使得第二介质层的玻璃纤维的编织方向相对于第一介质层的玻璃纤维的编织方向旋转90°,能够增加玻璃纤维覆盖区域,提高信号传输线的信号完整性,并使得封装基板的热分布更加均匀,翘曲度减小。
为了能够更好地理解本说明书的技术方案,下面结合一个具体的例子来进行说明,该例子中罗列的细节主要是为了便于理解,不作为对本申请保护范围的限制。
对于内层的高速信号传输线的上下两个相邻介质层选择同一序列的介质层材料,选择不同宽度类型的玻璃纤维(参考IPC标准)。这样两种同一序列不同宽度的玻璃纤维的介质介电常数、热传导系数和杨氏模量就会区别不大,便于封装的电性能设计、热性能设计和机械性能的设计。上下两个介质层的玻璃纤维宽度都要尽可能的小,同时上下两个介质层的玻璃纤维间的间距的差异也要尽可能的小。下表1中示出了IPC标准中部分类型的编织完成的玻璃纤维。
表1IPC标准的部分类型的编织完成的玻璃纤维
Figure BDA0002435662620000071
由表1可以看出有些编织完成的玻璃纤维的经纱和纬纱的宽度相等,例如表1中的1017、1027、106型,有些编织完成的玻璃纤维的经纱和纬纱宽度不等,例如,表1中的1037型,而且1017、1027、1037及106型相互之间的经纱或纬纱的宽度各不相同。在一实施例中,例如第一介质层选择1017型编织完成的玻璃纤维,第二介质层选择1037型编织完成的玻璃纤维。在另一实施例中,第一介质层选择106型编织完成的玻璃纤维,第二介质层选择1027型编织完成的玻璃纤维。
本申请的第二实施方式中还公开了一种封装基板,该封装基板包括:
第一介质层,所述第一介质层至少由第一宽度的玻璃纤维编织形成;
第二介质层,所述第二介质层至少由第二宽度的玻璃纤维编织形成,所述第一介质层层叠于所述第一介质层上;
信号传输线,所述信号传输线位于所述第一介质层与所述第二介质层之间;
其中,所述第二宽度不同于所述第一宽度,例如,所述第二宽度大于所述第一宽度。并且,所述第一介质层中的玻璃纤维与所述第二介质层中的玻璃纤维的编织方向成90°。
在一个优选例中,所述第一介质层包括沿经度方向编织的第一经纱和沿纬度方向编织的第一纬纱,所述第二介质层包括沿经度方向编织的第二纬纱和沿纬度方向编织的第二经纱,所述第二经纱和/或第二纬纱的宽度与所述第一经纱和/或所述第一纬纱的宽度不同。
本申请的另一实施方式还公开了一种印刷电路板(Printed circuit board),该印刷电路板包括,采用如前文描述的封装基板的制作方法形成的封装基板,所述封装基板上封装有集成电路器件或芯片,所述集成电路器件或芯片用于实现预定义的功能。
需要说明的是,在本专利的申请文件中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。本专利的申请文件中,如果提到根据某要素执行某行为,则是指至少根据该要素执行该行为的意思,其中包括了两种情况:仅根据该要素执行该行为、和根据该要素和其它要素执行该行为。多个、多次、多种等表达包括2个、2次、2种以及2个以上、2次以上、2种以上。
在本说明书提及的所有文献都被认为是整体性地包括在本申请的公开内容中,以便在必要时可以作为修改的依据。此外应理解,以上所述仅为本说明书的较佳实施例而已,并非用于限定本说明书的保护范围。凡在本说明书一个或多个实施例的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本说明书一个或多个实施例的保护范围之内。
在一些情况下,在权利要求书中记载的动作或步骤可以按照不同于实施例中的顺序来执行并且仍然可以实现期望的结果。另外,在附图中描绘的过程不一定要求示出的特定顺序或者连续顺序才能实现期望的结果。在某些实施方式中,多任务处理和并行处理也是可以的或者可能是有利的。

Claims (12)

1.一种封装基板的制作方法,包括:
采用至少由第一宽度的玻璃纤维编织形成的第一介质层和至少由第二宽度的玻璃纤维编织形成的第二介质层形成封装基板;
其中,所述第二宽度不同于所述第一宽度,所述第一介质层中的玻璃纤维与所述第二介质层中的玻璃纤维的编织方向成90°。
2.根据权利要求1所述的制作方法,其特征在于,所述第一介质层采用以下步骤形成:
采用第一经纱和第一纬纱编织形成第一编织完成的玻璃纤维,其中,所述第一经纱与所述第二经纱是所述第一宽度的玻璃纤维;
在所述第一编织完成的玻璃纤维两侧包裹环氧树脂形成所述第一介质层。
3.根据权利要求1所述的制作方法,其特征在于,所述第二介质层采用以下步骤形成:
采用第二经纱和第二纬纱编织形成第二编织完成的玻璃纤维,其中,所述第二经纱与所述第一纬纱是所述第二宽度的玻璃纤维;
在所述第二编织完成的玻璃纤维两侧包裹环氧树脂形成所述第二介质层。
4.根据权利要求1所述的制作方法,其特征在于,所述第一介质层采用以下步骤形成:
采用第一经纱和第一纬纱编织形成第一编织完成的玻璃纤维,其中,所述第一经纱是所述第一宽度的玻璃纤维,所述第一纬纱是第三宽度的玻璃纤维,或所述第一纬纱是所述第一宽度的玻璃纤维,所述第一经纱是第三宽度的玻璃纤维,其中,所述第三宽度不同于所述第一宽度和所述第二宽度;
在所述第一编织完成的玻璃纤维两侧包裹环氧树脂形成所述第一介质层。
5.根据权利要求4所述的制作方法,其特征在于,所述第二介质层采用以下步骤形成:
采用第二经纱和第二纬纱编织形成第二编织完成的玻璃纤维,其中,所述第二经纱是所述第二宽度的玻璃纤维,所述第二纬纱是第四宽度的玻璃纤维,或所述第二纬纱是所述第二宽度的玻璃纤维,所述第二经纱是第四宽度的玻璃纤维,其中,所述第四宽度不同于所述第一宽度、所述第二宽度和所述第三宽度;
在所述第二编织完成的玻璃纤维两侧包裹环氧树脂形成所述第二介质层。
6.根据权利要求1所述的制作方法,其特征在于,所述第二宽度大于所述第一宽度。
7.根据权利要求1所述的制作方法,其特征在于,在形成所述封装基板的步骤之前还包括:在所述第一介质层和所述第二介质层上标记相应玻璃纤维的编织方向。
8.根据权利要求1所述的制作方法,其特征在于,在形成所述封装基板的步骤之前还包括:在所述第一介质层或所述第二介质层上形成信号传输线,所述信号传输线位于所述第一介质层和所述第二介质层之间。
9.根据权利要求8所述的制作方法,其特征在于,所述信号传输线为铜导线,在所述第一介质层或所述第二介质层上采用蚀刻工艺形成铜导线。
10.一种封装基板,包括:
第一介质层,所述第一介质层至少由第一宽度的玻璃纤维编织形成;
第二介质层,所述第二介质层至少由第二宽度的玻璃纤维编织形成;
信号传输线,所述信号传输线位于所述第一介质层与所述第二介质层之间;
其中,所述第二宽度不同于所述第一宽度,所述第一介质层中的玻璃纤维与所述第二介质层中的玻璃纤维的编织方向成90°。
11.根据权利要求10所述的封装基板,其特征在于,所述第一介质层包括沿经度方向编织的第一经纱和沿纬度方向编织的第一纬纱,所述第二介质层包括沿经度方向编织的第二纬纱和沿纬度方向编织的第二经纱,所述第二经纱和/或第二纬纱的宽度与所述第一经纱和/或所述第一纬纱的宽度不同。
12.一种印刷电路板,包括,采用如权利要求1~8中任意一项所述的封装基板的制作方法形成的封装基板。
CN202010251543.6A 2020-04-01 2020-04-01 封装基板及其制作方法 Pending CN113496898A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202010251543.6A CN113496898A (zh) 2020-04-01 2020-04-01 封装基板及其制作方法
PCT/CN2020/090698 WO2021196359A1 (zh) 2020-04-01 2020-05-15 封装基板及其制作方法
US17/258,900 US11825607B2 (en) 2020-04-01 2020-05-15 Package substrate manufacturing method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010251543.6A CN113496898A (zh) 2020-04-01 2020-04-01 封装基板及其制作方法

Publications (1)

Publication Number Publication Date
CN113496898A true CN113496898A (zh) 2021-10-12

Family

ID=77926896

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010251543.6A Pending CN113496898A (zh) 2020-04-01 2020-04-01 封装基板及其制作方法

Country Status (3)

Country Link
US (1) US11825607B2 (zh)
CN (1) CN113496898A (zh)
WO (1) WO2021196359A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113496898A (zh) * 2020-04-01 2021-10-12 澜起电子科技(昆山)有限公司 封装基板及其制作方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101861052A (zh) * 2009-04-13 2010-10-13 英业达股份有限公司 电路板
JP2014090027A (ja) * 2012-10-29 2014-05-15 Fujitsu Ltd 回路基板、回路基板の製造方法、電子装置及びガラスクロス
CN109390315A (zh) * 2017-08-14 2019-02-26 三星电子株式会社 电路板和使用其的半导体封装

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3324916B2 (ja) * 1995-10-16 2002-09-17 日東紡績株式会社 ガラスクロス、プリプレグ、積層板及び多層プリント配線板
TW434360B (en) * 1998-02-18 2001-05-16 Toray Industries Carbon fiber matrix for reinforcement, laminate and detecting method
US9307636B2 (en) * 2011-07-20 2016-04-05 Panasonic Intellectual Property Management Co., Ltd. Printed wiring board
CN202347200U (zh) * 2011-12-16 2012-07-25 上海宏和电子材料有限公司 Ic封装用电子级玻璃纤维布
CN103755989B (zh) * 2014-01-14 2017-01-11 广东生益科技股份有限公司 电路基板及其制备方法
CN104953013A (zh) * 2015-07-16 2015-09-30 华天科技(昆山)电子有限公司 荧光玻纤板
KR102412612B1 (ko) * 2015-08-28 2022-06-23 삼성전자주식회사 패키지 기판 및 프리프레그
KR101933277B1 (ko) * 2016-08-30 2018-12-27 삼성에스디아이 주식회사 필름형 반도체 밀봉 부재, 이를 이용하여 제조된 반도체 패키지 및 그 제조방법
CN113496898A (zh) * 2020-04-01 2021-10-12 澜起电子科技(昆山)有限公司 封装基板及其制作方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101861052A (zh) * 2009-04-13 2010-10-13 英业达股份有限公司 电路板
JP2014090027A (ja) * 2012-10-29 2014-05-15 Fujitsu Ltd 回路基板、回路基板の製造方法、電子装置及びガラスクロス
CN109390315A (zh) * 2017-08-14 2019-02-26 三星电子株式会社 电路板和使用其的半导体封装

Also Published As

Publication number Publication date
US11825607B2 (en) 2023-11-21
WO2021196359A1 (zh) 2021-10-07
US20220141962A1 (en) 2022-05-05

Similar Documents

Publication Publication Date Title
EP3226666B1 (en) Differential signal line wiring method and pcb board
US9307636B2 (en) Printed wiring board
US20070190879A1 (en) Double glass cloth, and prepreg and substrate for printed wiring board using the glass cloth
JP2010212439A (ja) 回路基板
US6283166B1 (en) Woven glass fabrics and laminate for printed wiring boards
CN113496898A (zh) 封装基板及其制作方法
JP6508219B2 (ja) 配線基板およびその設計方法
JP4446754B2 (ja) ガラスクロス
JP2009073946A (ja) 絶縁基材、配線基板及び多層基板
JP2009259879A (ja) 配線基板および多層配線基板
JP6031943B2 (ja) 回路基板、回路基板の製造方法、電子装置及びガラスクロス
JP2009164174A (ja) プリント配線板およびプリント基板ユニット
JP7054359B2 (ja) ガラスクロス、プリプレグ、及びプリント配線板
US7829480B2 (en) PCB supporting woven fabric and a PCB having the same
KR102149793B1 (ko) 인쇄회로기판 및 인쇄회로기판의 휨 제어방법
JP7448329B2 (ja) ガラスクロス、プリプレグ、及びプリント配線板
US9049794B2 (en) Wiring substrate and method for manufacturing the wiring substrate
WO2013140812A1 (ja) ガラスクロス及びその製造方法、プリプレグ及びその製造方法、積層板、プリント配線板
US20140357147A1 (en) Core of printed circuit board and method of manufacturing the same
CN104582254A (zh) 基板原材料及其制造方法以及用基板原材料制造的电路板
JP7335991B2 (ja) ガラスクロス、プリプレグ、及びプリント配線板
JP6898066B2 (ja) 光回路基板シートおよびそれを備えた光電気混載基板シート
US20180242443A1 (en) Wiring board and method of manufacturing wiring board
US10982060B2 (en) Glass-free dielectric layers for printed circuit boards
KR20120129096A (ko) 물성 제어를 통한 기판의 휨 제어방법 및 이를 적용한 기판

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination