CN112951918B - 一种斜栅型氧化镓场效应晶体管及制备方法 - Google Patents

一种斜栅型氧化镓场效应晶体管及制备方法 Download PDF

Info

Publication number
CN112951918B
CN112951918B CN202110125791.0A CN202110125791A CN112951918B CN 112951918 B CN112951918 B CN 112951918B CN 202110125791 A CN202110125791 A CN 202110125791A CN 112951918 B CN112951918 B CN 112951918B
Authority
CN
China
Prior art keywords
gallium oxide
type
type gallium
gate
electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110125791.0A
Other languages
English (en)
Other versions
CN112951918A (zh
Inventor
吕元杰
刘宏宇
徐森峰
王元刚
付兴昌
梁士雄
郭红雨
冯志红
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CETC 13 Research Institute
Original Assignee
CETC 13 Research Institute
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CETC 13 Research Institute filed Critical CETC 13 Research Institute
Priority to CN202110125791.0A priority Critical patent/CN112951918B/zh
Publication of CN112951918A publication Critical patent/CN112951918A/zh
Application granted granted Critical
Publication of CN112951918B publication Critical patent/CN112951918B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66568Lateral single gate silicon transistors
    • H01L29/66613Lateral single gate silicon transistors with a gate recessing step, e.g. using local oxidation
    • H01L29/66621Lateral single gate silicon transistors with a gate recessing step, e.g. using local oxidation using etching to form a recess at the gate location
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • H01L29/1033Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
    • H01L29/1037Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure and non-planar channel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/24Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only semiconductor materials not provided for in groups H01L29/16, H01L29/18, H01L29/20, H01L29/22
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42356Disposition, e.g. buried gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Thin Film Transistor (AREA)

Abstract

本发明适用于半导体制造技术领域,提供了一种斜栅型氧化镓场效应晶体管及制备方法。所述斜栅型氧化镓场效应晶体管,包括衬底、形成在所述衬底上的n型氧化镓沟道层、分别形成在所述n型氧化镓沟道层两端的源电极和漏电极、以及设置在所述源电极和漏电极之间的栅电极;还包括:p型介质层,形成在所述n型氧化镓沟道层与所述栅电极之间,所述p型介质层的厚度由靠近所述源电极一侧向靠近所述漏电极一侧逐渐变薄。本发明提供的斜栅型氧化镓场效应晶体管不仅可以有效平滑沟道电场分布,有效抑制沟道尖峰电场强度,进而大幅改善器件击穿电压,而且可以保持低的沟道电阻,从而有效降低氧化镓MOSFET的导通电阻。

Description

一种斜栅型氧化镓场效应晶体管及制备方法
技术领域
本发明涉及半导体制造技术领域,具体涉及一种斜栅型氧化镓场效应晶体管及制备方法。
背景技术
以氧化镓为代表的超宽禁带电力电子器件近年来逐渐成为功率半导体器件的重要发展领域,并有望在某些特定领域取代传统Si基功率器件。超宽禁带氧化镓作为一种新的半导体材料,在击穿场强、巴利加(Baliga)优值和成本等方面的优势都很突出。国际上通常采用巴利加(Baliga)优值(~εμEb 3)来表征材料适合功率器件的程度。β-Ga2O3材料巴利加优值是GaN材料的4倍,是SiC材料的10倍,是Si材料的3444倍。β-Ga2O3功率器件与GaN和SiC器件相同耐压情况下,导通电阻更低,功耗更小,能够极大地降低器件工作时的电能损耗。
2016年,NICT采用Al2O3作为栅下介质,并结合栅场板结构,制备的Ga2O3MOSFET器件击穿电压达到750V。2019年,ETRI采用源场板结构,同时测试过程中通过氟化液隔绝器件空气击穿,器件击穿电压达到2320V。2020年,Buffalo大学采用聚合物钝化液隔绝器件,器件击穿电压达到8000V。
但是,目前已报道的Ga2O3场效应晶体管(FET)器件的击穿电压和导通特性都还远低于材料预期值。如何进一步在提高Ga2O3场效应晶体管的击穿电压的基础上降低导通电阻,成为目前亟需解决的问题。
发明内容
因此,本发明要解决的技术问题是提供一种斜栅型氧化镓场效应晶体管及制备方法,通过平滑沟道电场分布,有效的抑制了沟道尖峰电场强度,从而进一步提高了器件的击穿电压,降低了器件的导通电阻。
为了实现上述目的,本申请实施例一方面提供了一种斜栅型氧化镓场效应晶体管,包括衬底、形成在所述衬底上的n型氧化镓沟道层、分别形成在所述n型氧化镓沟道层两端的源电极和漏电极、以及设置在所述源电极和漏电极之间的栅电极;还包括:
p型介质层,形成在所述n型氧化镓沟道层与所述栅电极之间,所述p型介质层的厚度由靠近所述源电极一侧向靠近所述漏电极一侧逐渐减薄。
本申请实施例提供的斜栅型氧化镓场效应晶体管,通过在n型氧化镓沟道层与栅电极之间形成p型介质层,且p型介质层的厚度从靠近源电极一侧向靠近漏电极一侧逐渐减薄,实现了栅区域内部从源端到漏端的阈值电压逐渐变负,即栅区域阈值电压的绝对值从源电极一侧到漏电极一侧逐渐增大,从而有效平滑沟道电场分布,有效抑制沟道尖峰电场强度,进而大幅改善器件的击穿电压。
在一种可能的实现方式中,所述p型介质层的介质材料为NiOx/SnO2/CuOx/MnOx/FeOx/Cr2O3/CuMO2/ZnM2O4中的一种或多种。
在一种可能的实现方式中,所述p型介质层的纵向切面为三角形、梯形或倒台阶形。
在一种可能的实现方式中,所述p型介质层的上表面呈斜面或台阶面,所述p型介质层的厚度为10-500nm。
在一种可能的实现方式中,所述p型介质层的上表面呈斜面时,所述斜面与所述n型氧化镓沟道层的上表面的夹角大于10度小于80度。
另一方面,本发明实施例还提供了一种斜栅型氧化镓场效应晶体管的制备方法,包括:
在衬底上外延生长n型氧化镓沟道层;
在所述n型氧化镓沟道层的两端分别沉积源电极和漏电极;
在所述n型氧化镓沟道层上栅电极预设区域上生长p型介质,形成一厚度从靠近所述源电极一端到靠近所述漏电极一端逐渐变薄的p型介质层;
在所述p型介质层上沉积栅电极。
本申请实施例提供的斜栅型氧化镓场效应晶体管的制备方法,通过在n型氧化镓沟道层的预设位置上生长或溅射一层厚度由源电极向漏电极一侧逐渐变薄,上表面倾斜的p型栅介质层,然后在倾斜的p型栅介质层上生长栅电极。通过在栅电极下部设置倾斜的p型栅介质层,使栅电极下部区域的阈值电压不再是固定值,而是从源端到漏端阈值电压逐渐变负,即绝对值逐渐变大。这样可以有效平滑沟道电场分布,使得栅电极偏漏电极一侧的沟道中尖峰电场变弱,进而大幅改善器件击穿电压。
在一种可能的实现方式中,形成所述p型介质层的步骤包括:
在沉积所述源电极和漏电极的所述n型氧化镓沟道层上制备掩膜图形,露出栅电极对应的预设区域,形成待生长的p型介质层的样品;
将盛放所述样品的托盘与所述p型介质层的生长源或靶材呈预设角度放置,使得所述p型介质层在预设区域内的沉积或淀积速率从靠近所述源电极一侧的区域向靠近所述漏电极一侧的区域逐渐变小;
生长或溅射p型介质,形成厚度从靠近所述源电极一侧的区域向靠近所述漏电极一侧的区域逐渐变薄。
在一种可能的实现方式中,所述在所述n型氧化镓沟道层的两端分别沉积源电极和漏电极之前,还包括:
在所述n型氧化镓沟道层的两端通过离子注入,形成n+区域;
在所述n+区域上分别沉积源电极和漏电极。
在一种可能的实现方式中,所述p型介质层内的载流子浓度大于等于1×1016cm-3
在一种可能的实现方式中,所述栅电极的长度为大于等于50nm,小于等于10μm。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例提供的斜栅型氧化镓场效应晶体管的剖面结构示意图;
图2是本发明实施例提供的斜栅型氧化镓场效应晶体管的制备方法的工艺流程图;
图中:1-衬底,2-n型氧化镓沟道层,3-漏电极,4-源电极,5-p型介质层,6-栅电极,7-掩膜。
具体实施方式
以下描述中,为了说明而不是为了限定,提出了诸如特定系统结构、技术之类的具体细节,以便透彻理解本发明实施例。然而,本领域的技术人员应当清楚,在没有这些具体细节的其它实施例中也可以实现本发明。在其它情况中,省略对众所周知的系统、装置、电路以及方法的详细说明,以免不必要的细节妨碍本发明的描述。
为了说明本发明所述的技术方案,下面通过具体实施例来进行说明。
击穿电压和导通电阻是MOSFET电力电子器件的关键参数。对于传统的氧化镓MOSFET器件,栅区域内沟道电子浓度是均匀分布的,也就是说栅区域内阈值电压是固定值。当器件处于夹断状态(即栅偏压低于阈值电压),当增大漏端电压后,在栅电极偏漏电极一侧的沟道中会存在一个非常强的峰值电场。氧化镓MOSFET的击穿往往发生在栅电极下方偏漏电极区域,这是由于传统的直角栅电极偏漏电极区域存在一个强的尖峰电场,从而导致器件容易发生击穿。由于氧化镓目前只能实现n型掺杂,氧化镓MOSFET器件的阈值电压大都是负值,也就是说氧化镓MOSFET器件大都是耗尽型。
本发明实施例通过采用平滑沟道电场,且不会对n型氧化镓沟道层内引入缺陷或损伤,能够较大程度的改善器件击穿电压,且可有效的降低导通电阻。
作为本发明的一种实施例,参见图1中的斜栅型氧化镓场效应晶体管的剖面结构示意图,一种斜栅型氧化镓场效应晶体管,包括衬底1、形成在衬底1上的n型氧化镓沟道层2、分别形成在n型氧化镓沟道层2两端的源电极4和漏电极3、以及设置在源电极4和漏电极3之间的栅电极6。此外,斜栅型氧化镓场效应晶体管还包括:p型介质层5,形成在n型氧化镓沟道层2与栅电极6之间,其中p型介质层5的厚度由靠近源电极4一侧向靠近漏电极3一侧逐渐减薄。
本发明实施例提供的斜栅型氧化镓场效应晶体管,通过在n型氧化镓沟道层和栅电极之间设置p型介质层,且p型介质层的厚度从靠近源电极的一端向靠近漏电极的一端逐渐变薄,使p型介质层的上表面为一倾斜的斜面,可使栅下区域的阈值电压不再是固定值,实现栅区域下沟道电子从左到右,即从源端到漏端逐渐增加,进而实现栅下区域的阈值电压从左到右,即从源端到漏端阈值电压逐渐变负,即绝对值逐渐变大。这样可以有效平滑沟道电场分布,使得栅电极偏漏电极一侧的沟道中尖峰电场变弱,进而大幅改善器件击穿电压。
其中,在本发明实施例中,衬底1可以为高阻氧化镓衬底、半绝缘SiC衬底、氧化镁、蓝宝石衬底等。
n型氧化镓沟道层2中的掺杂元素可以为Si或Sn等元素。n型氧化镓沟道层2的厚度为10nm-1000nm。
源电极4和漏电极3通过电子束蒸发制备在n型氧化镓沟道层2中的对应位置上,源电极4和漏电极3可以采用Ti/Au合金或者Ti/Al/Ni/Au合金。
作为一种实施例,p型介质层5的介质材料可以但不限定为NiOx/SnO2/CuOx/MnOx/FeOx/Cr2O3/CuMO2/ZnM2O4中的一种或多种,可根据工艺需求,及成本等考虑选取不同的材料作为p型介质层的介质材料。
其中,p型介质层5的厚度从靠近源电极的一端向靠漏电极的一端逐渐变薄,p型介质层5可以为多种形状。可选的,p型介质层5的纵向切面为三角形、梯形或倒台阶形。p型介质层5的介质层厚度从源电极端到漏电极端逐渐变薄,使得栅区域阈值电压的绝对值从源电极一侧到漏电极一侧逐渐增大,从而有效平滑沟道电场分布。
p型介质层5的厚度为10-500nm。作为可选的方案,p型介质层5的上表面呈斜面或台阶面,从而使得栅电极7偏漏电极一侧的沟道中尖峰电场变弱,进而大幅改善器件击穿电压。当p型介质层5的上表面呈斜面时,p型介质层5的上表面与n型氧化镓沟道层2的上表面的夹角大于10度小于80度,通过调整p型介质层5的上表面与n型氧化镓沟道层2的上表面的夹角的大小,可以得到不同的沟道电场分布,从而实现栅区域下的沟道电子从源端到漏端逐渐增加,达到更好的耐击穿电压。
本发明提供的斜栅型氧化镓场效应晶体管,通过在现有场效应晶体管的基础上,在栅电极和n型氧化镓沟道层之间增加p型介质层,通过p型介质层使得栅区域阈值电压的绝对值从源电极一侧到漏电极一侧逐渐增大,从而有效平滑沟道电场分布,有效抑制沟道尖峰电场强度,进而大幅改善器件击穿电压。
作为本发明的另一种实施例,本发明还提供了一种斜栅型氧化镓场效应晶体管的制备方法,如图2所示的简易制作工艺流程图,具体步骤包括:
S101、在衬底1上外延生长n型氧化镓沟道层2。
在本发明实施例中,衬底1可以为高阻氧化镓衬底、半绝缘SiC衬底、氧化镁、蓝宝石衬底等。
n型氧化镓沟道层2可以采用外延法生长。
n型氧化镓沟道层2中的掺杂元素可以为Si或Sn等元素,掺杂浓度为1.0×1015cm-3-1.0×1020cm-3,n型氧化镓沟道层2的厚度为10nm-1000nm,n型氧化镓沟道层2的厚度优选200nm-800nm。
为了改善n型氧化镓沟道层2内的电场分布,从而进一步提高击穿电压,n型氧化镓沟道层2的掺杂浓度可以是从上到下或者从下到上梯度变化,掺杂浓度也可以是从上到下或者从下到上逐步渐变。n型氧化镓沟道层2也可以为n型低掺杂氧化镓沟道层。
在其他一些实施例中,在衬底1上外延生长n型氧化镓沟道层2之前,还可以在衬底上先生长一层未掺杂的氧化镓层作为缓冲层,在未掺杂的氧化镓层上在外延生长n型氧化镓沟道层2。
S102、在n型氧化镓沟道层2的两端分别沉积源电极4和漏电极3。
在本申请实施例中,在沉积源电极4和漏电极3之前,为了使源电极4和漏电极3实现良好的欧姆接触,可以在n型氧化镓沟道层2中源电极4和漏电极3下部的沟道层内的预设位置,先进行n型离子注入,在源电极4和漏电极3的预设区域分别形成n+区域,然后在沟道层两端的n+区域分别沉积源电极4和漏电极3,从而实现欧姆接触。
在本申请实施例中,源电极4和漏电极3通过电子束蒸发制备在n型氧化镓沟道层2中的对应位置上,源电极4和漏电极3可以采用Ti/Au合金或者Ti/Al/Ni/Au合金制作。
S103、在n型氧化镓沟道层2上栅电极6预设区域上生长p型介质,形成一厚度从靠近所述源电极4一端到靠近漏电极3一端逐渐变薄的p型介质层5。
在本申请实施例中,在沉积源电极4和漏电极3的n型氧化镓沟道层2上首先制备掩膜图形,掩膜7可以采用光刻胶,也可以采用介质做掩膜,如二氧化硅、氮化硅等,保护源电极4区和漏电极3区下部的沟道层。未被掩膜图形覆盖的区域,即为栅电极6对应的预设区域,此区域为后续进行p型介质生长的区域。栅源沟道和栅漏沟道区域采用光刻胶或介质掩膜7作为保护,使栅源和栅漏沟道区域可以保持低的沟道电阻,从而有效降低氧化镓MOSFET的导通电阻。
将盛放制作好掩膜图形的样品的托盘放入装有p型介质的设备中,且托盘与p型介质生长源或靶材呈预设角度放置,如图2中的示意图所示,夹角为10度到80度。通过将托盘与p型介质生长源呈角度放置,使p型介质层在预设区域内的沉积或淀积速率从靠近源电极一侧的区域向靠近漏电极一侧的区域逐渐变小。
放置好后,开始进行p型介质的生长或溅射,形成厚度由靠近源电极4的一端向靠近漏电极3的一端逐渐变薄的p型介质层5。p型介质层5的厚度由托盘与p型介质生长源的角度决定,通过调整托盘与p型介质生长源或靶材的角度,可得到不同厚度的p型介质层5,从而得到不同的击穿电压。
在本申请实施例中,p型介质层5的介质材料可以为但不限定为NiOx/SnO2/CuOx/MnOx/FeOx/Cr2O3/CuMO2/ZnM2O4中的一种或多种。p型介质层5可以采用溅射、PLD或ALD等方法生长,生长厚度为10至500nm,载流子浓度≥1×1016cm-3
S104、在p型介质层5上沉积栅电极6,然后去除掩膜图案。
在p型介质层5上采用电子束蒸发等方法沉积栅电极6,栅电极6的长度应大于等于50nm、小于等于10μm,栅电极6的金属可以使用Ni/Au,或Pt/Au等。
本发明实施例提供的斜栅型氧化镓场效应晶体管的制备方法,通过在n型氧化镓沟道层和栅电极之间,生长或溅射一层p型介质层,且p型介质层的厚度为从靠近源电极一侧到漏电极一侧逐渐变薄,从而使p型介质层的上表面为倾斜的斜面,从而改善了现在的直角栅电极偏漏电极区域存在的一个强的尖峰电场,从而导致器件容易发生击穿。通过生长或溅射倾斜的p型介质层及制备倾斜的栅电极,从而使栅下区域的阈值电压不再是固定值,而是从源端到漏端的阈值电压逐渐变负,即绝对值逐渐变大。这样可以有效平滑沟道电场分布,使得栅极偏漏电极一侧的沟道中尖峰电场变弱,进而大幅改善器件击穿电压。
应理解,上述实施例中各步骤的序号的大小并不意味着执行顺序的先后,各过程的执行顺序应以其功能和内在逻辑确定,而不应对本发明实施例的实施过程构成任何限定;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围,均应包含在本发明的保护范围之内。

Claims (3)

1.一种斜栅型氧化镓场效应晶体管的制备方法,其特征在于,包括:
在衬底上外延生长n型氧化镓沟道层;
在所述n型氧化镓沟道层的两端分别沉积源电极和漏电极;
在所述n型氧化镓沟道层上栅电极预设区域上生长p型介质,形成一厚度从靠近所述源电极一端到靠近所述漏电极一端逐渐变薄的p型介质层;
在所述p型介质层上沉积栅电极;其中,所述栅电极的长度为大于等于50nm,小于等于10μm;
其中,形成所述p型介质层的步骤包括:
在沉积所述源电极和漏电极的所述n型氧化镓沟道层上制备掩膜图形,露出栅电极对应的预设区域,形成待生长或溅射p型介质层的样品;将盛放所述样品的托盘与所述p型介质层的生长源或靶材呈预设角度放置,使得所述p型介质层在预设区域内的沉积或淀积速率从靠近所述源电极一侧的区域向靠近所述漏电极一侧的区域逐渐变小;生长或溅射p型介质,形成厚度从靠近所述源电极一侧的区域向靠近所述漏电极一侧的区域逐渐变薄。
2.如权利要求1所述的斜栅型氧化镓场效应晶体管的制备方法,其特征在于,所述在所述n型氧化镓沟道层的两端分别沉积源电极和漏电极之前,还包括:
在所述n型氧化镓沟道层的两端通过离子注入,形成n+区域;
在所述n+区域上分别沉积源电极和漏电极。
3.如权利要求1所述的斜栅型氧化镓场效应晶体管的制备方法,其特征在于,所述p型介质层内的载流子浓度大于等于1×1016cm-3
CN202110125791.0A 2021-01-29 2021-01-29 一种斜栅型氧化镓场效应晶体管及制备方法 Active CN112951918B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110125791.0A CN112951918B (zh) 2021-01-29 2021-01-29 一种斜栅型氧化镓场效应晶体管及制备方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110125791.0A CN112951918B (zh) 2021-01-29 2021-01-29 一种斜栅型氧化镓场效应晶体管及制备方法

Publications (2)

Publication Number Publication Date
CN112951918A CN112951918A (zh) 2021-06-11
CN112951918B true CN112951918B (zh) 2023-06-27

Family

ID=76239677

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110125791.0A Active CN112951918B (zh) 2021-01-29 2021-01-29 一种斜栅型氧化镓场效应晶体管及制备方法

Country Status (1)

Country Link
CN (1) CN112951918B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63122272A (ja) * 1986-11-12 1988-05-26 Toshiba Corp Mos型電界効果トランジスタ及びその製造方法
CN101061250A (zh) * 2004-11-08 2007-10-24 应用材料股份有限公司 具有可调节靶的物理气相沉积腔室
CN110112206A (zh) * 2019-05-20 2019-08-09 中山大学 一种氧化镓结型场效应晶体管

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9190510B2 (en) * 2012-09-30 2015-11-17 Sensor Electronic Technology, Inc. Semiconductor device with breakdown preventing layer
CN103022097B (zh) * 2012-12-28 2018-02-27 上海集成电路研发中心有限公司 一种槽栅功率器件及制造方法
CN105789314A (zh) * 2016-03-18 2016-07-20 电子科技大学 一种横向soi功率ldmos
CN112164724A (zh) * 2020-10-07 2021-01-01 西安电子科技大学 一种pn结栅控氧化镓场效应晶体管及制备方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63122272A (ja) * 1986-11-12 1988-05-26 Toshiba Corp Mos型電界効果トランジスタ及びその製造方法
CN101061250A (zh) * 2004-11-08 2007-10-24 应用材料股份有限公司 具有可调节靶的物理气相沉积腔室
CN110112206A (zh) * 2019-05-20 2019-08-09 中山大学 一种氧化镓结型场效应晶体管

Also Published As

Publication number Publication date
CN112951918A (zh) 2021-06-11

Similar Documents

Publication Publication Date Title
CN110190116B (zh) 一种高阈值电压常关型高电子迁移率晶体管及其制备方法
US7939391B2 (en) III-Nitride devices with recessed gates
US9343560B2 (en) Gallium nitride power devices
US8772842B2 (en) Semiconductor diodes with low reverse bias currents
WO2018133224A1 (zh) 一种斜面沟道的SiC MOSFET器件及其制备方法
CN108305834B (zh) 一种增强型氮化镓场效应器件的制备方法
CN110164769B (zh) 氧化镓场效应晶体管及其制备方法
CN109037326B (zh) 一种具有p型埋层结构的增强型hemt器件及其制备方法
CN110223920B (zh) 氧化镓场效应晶体管及其制备方法
CN101477951A (zh) 一种增强型AlGaN/GaN场效应管及其制作方法
CN114899227A (zh) 一种增强型氮化镓基晶体管及其制备方法
CN112951918B (zh) 一种斜栅型氧化镓场效应晶体管及制备方法
CN111180398B (zh) 一种氧化镓场效应晶体管及其制备方法
CN114743881A (zh) 氧化镓垂直场效应晶体管制备方法及场效应晶体管
CN209766426U (zh) 一种沉积多晶AlN的常关型HEMT器件
CN110676308B (zh) 肖特基二极管的制备方法
CN112951919B (zh) 一种斜栅型氧化镓场效应晶体管及制备方法
CN112951917B (zh) 一种氧化镓场效应晶体管及制备方法
US8421182B2 (en) Field effect transistor having MOS structure made of nitride compound semiconductor
CN110676307B (zh) 肖特基二极管的制备方法
KR20140131167A (ko) 질화물 반도체 소자 및 그 제조 방법
CN114121657B (zh) 一种氮化镓垂直结型场效应管的制备方法
CN114743883A (zh) 氧化镓垂直场效应晶体管制备方法及场效应晶体管
CN118156304A (zh) 引入p-NiO RESURF和场板结构的HEMT器件及其制备方法
CN118198122A (zh) 具有阶梯型帽层和MIS结构的p-GaN HEMT器件及其制备方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant