CN114743881A - 氧化镓垂直场效应晶体管制备方法及场效应晶体管 - Google Patents

氧化镓垂直场效应晶体管制备方法及场效应晶体管 Download PDF

Info

Publication number
CN114743881A
CN114743881A CN202210470222.4A CN202210470222A CN114743881A CN 114743881 A CN114743881 A CN 114743881A CN 202210470222 A CN202210470222 A CN 202210470222A CN 114743881 A CN114743881 A CN 114743881A
Authority
CN
China
Prior art keywords
layer
gallium oxide
field effect
effect transistor
growing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210470222.4A
Other languages
English (en)
Inventor
刘宏宇
吕元杰
王元刚
卜爱民
盛百城
冯志红
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CETC 13 Research Institute
Original Assignee
CETC 13 Research Institute
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CETC 13 Research Institute filed Critical CETC 13 Research Institute
Priority to CN202210470222.4A priority Critical patent/CN114743881A/zh
Publication of CN114743881A publication Critical patent/CN114743881A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66522Unipolar field-effect transistors with an insulated gate, i.e. MISFET with an active layer made of a group 13/15 material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66666Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7827Vertical transistors

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Thin Film Transistor (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

本发明适用于半导体技术领域,提供了一种氧化镓垂直场效应晶体管制备方法及场效应晶体管,上述方法包括:在氧化镓衬底的上生长氧化镓沟道层;对氧化镓沟道层进行离子注入掺杂形成源区;离子注入的深度小于氧化镓沟道层的厚度;在氧化镓沟道层上依次生长源电极层及掩膜层;对源电极层上及氧化镓沟道层上未被掩膜层覆盖的区域进行刻蚀,形成沟槽;其中,氧化镓沟道层的刻蚀深度小于氧化镓沟道层的厚度大于离子注入的深度;在沟槽及掩膜层上生长P型介质层;在P型介质层上生长栅电极层;去除掩膜层;在氧化镓衬底的下表面制备漏电极。本发明采用自对准剥离技术,通过P型介质层形成PN结,制备过程简单,降低了垂直场效应晶体管的制备难度。

Description

氧化镓垂直场效应晶体管制备方法及场效应晶体管
技术领域
本发明属于半导体技术领域,尤其涉及一种氧化镓垂直场效应晶体管制备方法及场效应晶体管。
背景技术
超宽禁带氧化镓作为一种新的半导体材料,在击穿场强、巴利加(Baliga)优值和成本等方面优势突出。β-Ga2O3材料巴利加优值是GaN(氮化镓)材料的4倍,是SiC(碳化硅)材料的10倍,是Si材料的3444倍。β-Ga2O3功率器件与GaN和SiC器件相同耐压情况下,导通电阻更低,功耗更小,能够极大地降低器件工作时的电能损耗。
现有技术中,Ga2O3场效应晶体管(FET)多为横向器件,而商用市场更偏向于采用纵向MOSFET功率器件。然而,由于Ga2O3难以实现有效的p型掺杂,Ga2O3纵向MOSFET制备十分困难。
发明内容
有鉴于此,本发明实施例提供了一种氧化镓垂直场效应晶体管制备方法及场效应晶体管,以解决现有技术中,纵向Ga2O3场效应晶体管器件制备困难的问题。
本发明实施例的第一方面提供了一种氧化镓垂直场效应晶体管制备方法,包括:
在氧化镓衬底的上表面生长氧化镓沟道层;
对氧化镓沟道层进行离子注入掺杂,形成源区;其中,离子注入的深度小于氧化镓沟道层的厚度;
在氧化镓沟道层上依次生长源电极层及掩膜层;
对源电极层上及氧化镓沟道层上未被掩膜层覆盖的区域进行刻蚀,形成沟槽;其中,氧化镓沟道层的刻蚀深度小于氧化镓沟道层的厚度,且大于离子注入的深度;
在沟槽及掩膜层上生长P型介质层;
在P型介质层上生长栅电极层;
去除掩膜层;
在氧化镓衬底的下表面制备漏电极。
可选的,在在沟槽及掩膜层上生长P型介质层之后,方法还包括:
在P型介质层上生长栅介质层;
在P型介质层上生长栅电极层,包括:
在栅介质层上生长栅电极层。
可选的,去除掩膜层,包括:
在沟槽内形成光刻胶层;
采用湿法腐蚀去除掩膜层;
去除光刻胶层。
可选的,在P型介质层上生长栅介质层包括:
采用ALD或PECVD法在P型介质层上生长栅介质层。
可选的,氧化镓衬底的掺杂浓度大于1.0×1018cm-3,氧化镓沟道层的掺杂浓度小于1.0×1018cm-3
可选的,源电极层自下而上依次包括:第一金属层和第二金属层;
第一金属层与氧化镓沟道层之间欧姆接触;
第二金属层与掩膜层接触。
可选的,第一金属层的形成材料为Ti,第二金属层的形成材料为Au。
可选的,沟槽为矩形或梯形。
可选的,P型介质层的形成材料为NiOx、SnO2、CuOx、MnOx、FeOx、CuMO2及ZnM2O4中的任意一种。
本发明实施例的第二方面提供了一种场效应晶体管,包括:
氧化镓衬底;
氧化镓沟道层,形成于氧化镓衬底的上表面,氧化镓沟道层远离氧化镓衬底的一侧设有多个沟槽;
P型介质层,形成于氧化镓沟道层上,且位于多个沟槽中;
栅电极层,形成于P型介质层上;
源电极层,形成于多个沟槽之间的凸台上;
漏电极层,形成于氧化镓衬底的下表面。
本发明实施例提供了一种氧化镓垂直场效应晶体管制备方法及场效应晶体管,上述方法包括:在氧化镓衬底的上生长氧化镓沟道层;对氧化镓沟道层进行离子注入掺杂,形成源区;其中,离子注入的深度小于氧化镓沟道层的厚度;在氧化镓沟道层上依次生长源电极层及掩膜层;对源电极层上及氧化镓沟道层上未被掩膜层覆盖的区域进行刻蚀,形成沟槽;其中,氧化镓沟道层的刻蚀深度小于氧化镓沟道层的厚度,且大于离子注入的深度;在沟槽及掩膜层上生长P型介质层;在P型介质层上生长栅电极层;去除掩膜层;在氧化镓衬底的下表面制备漏电极。本发明实施例采用自对准剥离技术,通过P型介质层形成PN结,制备过程简单,降低了垂直场效应晶体管的制备难度。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例提供的一种氧化镓垂直场效应晶体管制备方法的实现流程示意图;
图2是本发明实施例提供的一种氧化镓垂直场效应晶体管制备方法的工序截面图;
图3是本发明实施例提供的一种氧化镓垂直场效应晶体管制备方法的工序截面图;
图4是本发明实施例提供的一种氧化镓垂直场效应晶体管制备方法的工序截面图;
图5是本发明实施例提供的一种氧化镓垂直场效应晶体管制备方法的工序截面图;
图6是本发明实施例提供的一种氧化镓垂直场效应晶体管制备方法的工序截面图;
图7是本发明实施例提供的一种氧化镓垂直场效应晶体管制备方法的工序截面图;
图8是本发明实施例提供的一种氧化镓垂直场效应晶体管制备方法的工序截面图;
图9是本发明实施例提供的一种氧化镓垂直场效应晶体管制备方法的工序截面图;
图10是本发明实施例提供的又一种氧化镓垂直场效应晶体管制备方法的工序截面图;
图11是本发明实施例提供的又一种氧化镓垂直场效应晶体管制备方法的工序截面图;
图12是本发明实施例提供的又一种氧化镓垂直场效应晶体管制备方法的工序截面图;
图13是本发明实施例提供的又一种氧化镓垂直场效应晶体管制备方法的工序截面图;
图14是本发明实施例提供的又一种氧化镓垂直场效应晶体管制备方法的工序截面图;
图15是本发明实施例提供的氧化镓垂直场效应晶体管的互联电极pad的示意图。
具体实施方式
以下描述中,为了说明而不是为了限定,提出了诸如特定系统结构、技术之类的具体细节,以便透彻理解本发明实施例。然而,本领域的技术人员应当清楚,在没有这些具体细节的其它实施例中也可以实现本发明。在其它情况中,省略对众所周知的系统、装置、电路以及方法的详细说明,以免不必要的细节妨碍本发明的描述。
为了说明本发明的技术方案,下面通过具体实施例来进行说明。
参考图1,本发明实施例提供了一种氧化镓垂直场效应晶体管制备方法,包括:
S101:在氧化镓衬底201的上表面生长氧化镓沟道层202;
S102:对氧化镓沟道层202进行离子注入掺杂,形成源区2021;其中,离子注入的深度小于氧化镓沟道层202的厚度;
S103:在氧化镓沟道层202上依次生长源电极层203及掩膜层204;
S104:对源电极层203上及氧化镓沟道层202上未被掩膜层204覆盖的区域进行刻蚀,形成沟槽300;其中,氧化镓沟道层202的刻蚀深度小于氧化镓沟道层202的厚度,且大于离子注入的深度;
S105:在沟槽300及掩膜层204上生长P型介质层205;
S106:在P型介质层205上生长栅电极层206;
S107:去除掩膜层204;
S108:在氧化镓衬底201的下表面制备漏电极207。
氧化镓(β-Ga2O3)是一种新型直接带隙宽禁带半导体材料,具有禁带宽度大(4.9eV),击穿场强高(8MV/cm),在功率电子器件领域具有巨大的应用前景。本发明实施例提供了一种氧化镓垂直场效应晶体管制备方法,无需进行P型掺杂,P型介质层205与氧化镓形成PN结,同时采用自对准剥离技术实现器件制备,大幅降低了垂直场效应晶体管的制备难度。
同时,由于传统的栅电极下方具有一个尖峰电场,器件的击穿往往发生在这个区域,因此氧化镓场效应晶体管的击穿往往发生在栅电极下方。本发明实施例中,氧化镓场效应集体管的p型介质层与Ga2O3形成异质pn结,对沟道载流子起到耗尽作用,从而调节器件阈值电压,并降低器件峰值场强,有效提高了场效应晶体管的耐压值。
具体的,氧化镓垂直场效应晶体管制备方法如下:
1,参考图2,在氧化镓衬底201的上表面生长氧化镓沟道层202。
一些实施例中,氧化镓衬底201和氧化镓沟道层202掺杂Si或Sn。
本发明实施例中,氧化镓衬底201为高掺杂的N型β-Ga2O3层,氧化镓沟道层202为低掺杂的N型β-Ga2O3层,氧化镓衬底201的掺杂浓度大于氧化镓沟道层202的掺杂浓度。氧化镓衬底201和氧化镓沟道层202作为导电层,提供载流子。
一些实施例中,氧化镓衬底201的掺杂浓度可以大于1.0×1018cm-3;氧化镓沟道层202的掺杂浓度可以小于1.0×1018cm-3
一些实施例中,氧化镓衬底201和氧化镓沟道层202的掺杂浓度的取值范围可以为1.0×1015cm-3~1.0×1020cm-3。进一步的,二者的掺杂也可以为梯度变化。
一些实施例中,氧化镓衬底201和氧化镓沟道层202的厚度可以为10nm~1000μm。
2、参考图3,在对氧化镓沟道层202进行离子注入掺杂,并激活,形成源区2021;其中,离子注入的深度小于氧化镓沟道层202的厚度,保留氧化镓沟道层202的部分,同时部分离子注入,作为源区。
3、参考图4,在氧化镓沟道层202上依次生长源电极层203及掩膜层204。
其中,源电极层203和掩膜层204由金属形成,可采用电子束蒸法制备源电极层203及掩膜层204。
一些实施例中,源电极层203自下而上可以依次包括:第一金属层和第二金属层;
第一金属层与氧化镓沟道层202之间欧姆接触;
第二金属层与掩膜层204接触。
一些实施例中,第一金属层的形成材料可以为Ti,第二金属层的形成材料可以为Au。
本发明实施例中,源电极层203采用两层金属层形成,第一金属层采用Ti,便于与氧化镓沟道层202形成欧姆接触。第二金属层采用Au,便于与掩膜层204形成接触。
一些实施例中,掩膜层204的形成材料为Ni。
Ni作为金属掩膜,便于刻蚀。
4、参考图5,对源电极层203上及氧化镓沟道层202上未被掩膜层204覆盖的区域进行刻蚀,形成沟槽300。其中,刻蚀深度大于离子注入的深度,小于氧化镓沟道层202的深度,使得离子注入的部分暴露出来,且保留部分氧化镓沟道层202,从而可以在沟槽300中布置栅电极,且栅电极与源电极不接触。
其中,采用干法刻蚀形成沟槽300。
一些实施例中,沟槽300可以为矩形或梯形。
5、参考图6及图7,在沟槽300及掩膜层204上生长P型介质层205和栅电极层206。刻蚀完成后不去除掩膜层204,直接在沟槽300及掩膜层204上制备P型介质层205和栅电极层206。
一些实施例中,P型介质层205的形成材料可以为NiOx、SnO2、CuOx、MnOx、FeOx、CuMO2及ZnM2O4中的任意一种,厚度可以为10nm~1000nm。可采用溅射、PLD、ALD、Ni自氧化中的任意一种方法制备P型介质层205。
一些实施例中,栅电极层206的厚度可以为50nm~10μm。栅电极层206的形成材料可以为Pt或Au。
6、参考图8,去除掩膜层204。
采用湿法腐蚀,选取合适的溶液与掩膜层204反应,从而去除掩膜层204而不损坏源电极。采用自对准技术,掩膜层204上的P型介质层205和栅电极层206随着掩膜层204一起剥离,仅保留沟槽300中的P型介质层205和栅电极层206,形成栅电极。
7、参考图9,在氧化镓衬底201的下表面制备漏电极207。
可以采用电子束蒸法制备漏电极207。
其中,漏电极207可以由多层金属形成,例如可以为Ti和Au,或Ti、Al、Ni和Au,用于与氧化镓衬底201形成欧姆接触。
一些实施例中,在S105之后,上述方法还可以包括:
S109:在P型介质层205上生长栅介质层208;
S106可以包括:在栅介质层208上生长栅电极层206。
一些实施例中,S107可以包括:
S1071:在沟槽300内形成光刻胶层209;
S1072:采用湿法腐蚀去除掩膜层204;
S1073:去除光刻胶层209。
本发明实施例中的场效应晶体管还可以包括栅介质层。基于以上,在图6所示的工序后还可以包括:
1、参考图10,在P型介质层205上生长栅介质层208。
栅介质层208的形成材料可以为Al2O3、HfO2、SiO2中的任意一种,也可以为Al2O3和HfO2的复合介质。
一些实施例中,采用ALD或PECVD法在P型介质层205上生长栅介质层208。
2、参考图11,在栅介质层208上生长栅电极层206。
其中,栅电极层206的厚度及形成材料等均同上。
3、参考图12及图13,由于栅介质层208的存在,为去除掩膜层204,同时使源电极暴露出来,在沟槽300内形成光刻胶层209,进而采用湿法腐蚀去除掩膜层204,再去除光刻胶层209,暴露出栅电极。其中,光刻胶层209的上表面应当与源电极层203的下表面齐平,保证源电极两侧的栅介质层208可以被去除,同时溶液不会腐蚀源区材料。
4、参考图14,同图9的工序,在氧化镓衬底201的下表面制备漏电极207。
一些实施例中,上述方法还可以包括:
S109:连接各个源电极。
参考图15,本发明实施例中,可在器件的侧面设置互联电极pad,以连接各个源电极。
对应于上述实施例,本发明实施例提供了一种场效应晶体管,采用如上述发明实施例提供的方法制备而成。
参考图9,本发明实施例还提供了一种场效应晶体管,包括:
氧化镓衬底201;
氧化镓沟道层202,形成于氧化镓衬底201的上表面,氧化镓沟道层202远离氧化镓衬底201的一侧设有多个沟槽300;
P型介质层205,形成于氧化镓沟道层202上,且位于多个沟槽300中;
栅电极层206,形成于P型介质层205上;
源电极层203,形成于多个沟槽300之间的凸台上;
漏电极207层,形成于氧化镓衬底201的下表面。
一些实施例中,上述场效应晶体管还包括:
栅介质层208,形成于P型介质层205上;
其中,栅电极层206,形成于栅介质层208之上。
以上实施例仅用以说明本申请的技术方案,而非对其限制;尽管参照前述实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的精神和范围,均应包含在本申请的保护范围之内。

Claims (10)

1.一种氧化镓垂直场效应晶体管制备方法,其特征在于,包括:
在氧化镓衬底的上表面生长氧化镓沟道层;
对所述氧化镓沟道层进行离子注入掺杂,形成源区;其中,离子注入的深度小于所述氧化镓沟道层的厚度;
在所述氧化镓沟道层上依次生长源电极层及掩膜层;
对所述源电极层上及所述氧化镓沟道层上未被所述掩膜层覆盖的区域进行刻蚀,形成沟槽;其中,所述氧化镓沟道层的刻蚀深度小于所述氧化镓沟道层的厚度,且大于所述离子注入的深度;
在所述沟槽及所述掩膜层上生长P型介质层;
在所述P型介质层上生长栅电极层;
去除所述掩膜层;
在所述氧化镓衬底的下表面制备漏电极。
2.如权利要求1所述的氧化镓垂直场效应晶体管制备方法,其特征在于,在所述在所述沟槽及所述掩膜层上生长P型介质层之后,所述方法还包括:
在所述P型介质层上生长栅介质层;
所述在所述P型介质层上生长栅电极层,包括:
在所述栅介质层上生长栅电极层。
3.如权利要求2所述的氧化镓垂直场效应晶体管制备方法,其特征在于,所述去除所述掩膜层,包括:
在所述沟槽内形成光刻胶层;
采用湿法腐蚀去除所述掩膜层;
去除所述光刻胶层。
4.如权利要求2所述的氧化镓垂直场效应晶体管制备方法,其特征在于,所述在所述P型介质层上生长栅介质层包括:
采用ALD或PECVD法在所述P型介质层上生长栅介质层。
5.如权利要求1至4任一项所述的氧化镓垂直场效应晶体管制备方法,其特征在于,所述氧化镓衬底的掺杂浓度大于1.0×1018cm-3,所述氧化镓沟道层的掺杂浓度小于1.0×1018cm-3
6.如权利要求1至4任一项所述的氧化镓垂直场效应晶体管制备方法,其特征在于,所述源电极层自下而上依次包括:第一金属层和第二金属层;
所述第一金属层与所述氧化镓沟道层之间欧姆接触;
所述第二金属层与所述掩膜层接触。
7.如权利要求6所述的氧化镓垂直场效应晶体管制备方法,其特征在于,所述第一金属层的形成材料为Ti,所述第二金属层的形成材料为Au。
8.如权利要求1至4任一项所述的氧化镓垂直场效应晶体管制备方法,其特征在于,所述沟槽为矩形或梯形。
9.如权利要求1至4任一项所述的氧化镓垂直场效应晶体管制备方法,其特征在于,所述P型介质层的形成材料为NiOx、SnO2、CuOx、MnOx、FeOx、CuMO2及ZnM2O4中的任意一种。
10.一种场效应晶体管,其特征在于,包括:
氧化镓衬底;
氧化镓沟道层,形成于所述氧化镓衬底的上表面,所述氧化镓沟道层远离所述氧化镓衬底的一侧设有多个沟槽;
P型介质层,形成于所述氧化镓沟道层上,且位于所述多个沟槽中;
栅电极层,形成于所述P型介质层上;
源电极层,形成于所述多个沟槽之间的凸台上;
漏电极层,形成于所述氧化镓衬底的下表面。
CN202210470222.4A 2022-04-28 2022-04-28 氧化镓垂直场效应晶体管制备方法及场效应晶体管 Pending CN114743881A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210470222.4A CN114743881A (zh) 2022-04-28 2022-04-28 氧化镓垂直场效应晶体管制备方法及场效应晶体管

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210470222.4A CN114743881A (zh) 2022-04-28 2022-04-28 氧化镓垂直场效应晶体管制备方法及场效应晶体管

Publications (1)

Publication Number Publication Date
CN114743881A true CN114743881A (zh) 2022-07-12

Family

ID=82286262

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210470222.4A Pending CN114743881A (zh) 2022-04-28 2022-04-28 氧化镓垂直场效应晶体管制备方法及场效应晶体管

Country Status (1)

Country Link
CN (1) CN114743881A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116417520A (zh) * 2023-06-01 2023-07-11 湖北九峰山实验室 一种氧化镓场效应晶体管及其制备方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116417520A (zh) * 2023-06-01 2023-07-11 湖北九峰山实验室 一种氧化镓场效应晶体管及其制备方法
CN116417520B (zh) * 2023-06-01 2023-10-17 湖北九峰山实验室 一种氧化镓场效应晶体管及其制备方法

Similar Documents

Publication Publication Date Title
CN111312802B (zh) 低开启电压和低导通电阻的碳化硅二极管及制备方法
CN110148629A (zh) 一种沟槽型碳化硅mosfet器件及其制备方法
CN108122971B (zh) 一种rc-igbt器件及其制备方法
CN110473911B (zh) 一种SiC MOSFET器件及其制作方法
CN110164769B (zh) 氧化镓场效应晶体管及其制备方法
CN105103295A (zh) 具有垂直漂移区的横向GaN JFET
WO2020107754A1 (zh) 一种提高GaN增强型MOSFET阈值电压的外延层结构及器件制备
CN113013242A (zh) 基于n-GaN栅的p沟道GaN基异质结场效应晶体管
CN114899227A (zh) 一种增强型氮化镓基晶体管及其制备方法
CN110223920B (zh) 氧化镓场效应晶体管及其制备方法
CN114743881A (zh) 氧化镓垂直场效应晶体管制备方法及场效应晶体管
JP2012004197A (ja) 半導体装置及びその製造方法
CN102290434B (zh) 带栅下缓冲层结构的金属半导体场效应晶体管及制作方法
JP2006114795A (ja) 半導体装置
JP6648852B1 (ja) 炭化珪素半導体装置および炭化珪素半導体装置の製造方法
CN111739801A (zh) 一种SOI基p-GaN增强型GaN功率开关器件的制备方法
US9391179B2 (en) Vertical GaN JFET with low gate-drain capacitance and high gate-source capacitance
CN114551586B (zh) 集成栅控二极管的碳化硅分离栅mosfet元胞及制备方法
WO2019242101A1 (zh) 氧化镓垂直结构半导体电子器件及其制作方法
CN210575962U (zh) 一种SiC MOSFET器件
CN110676166B (zh) P-GaN帽层的FinFET增强型器件及制作方法
CN209766426U (zh) 一种沉积多晶AlN的常关型HEMT器件
CN116072698A (zh) 一种锥形栅mosfet器件结构及其制作方法
CN111599681A (zh) 垂直结构金刚石基金氧半场效晶体管及制备方法
CN114743883A (zh) 氧化镓垂直场效应晶体管制备方法及场效应晶体管

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination