CN112542092B - 显示面板和显示装置 - Google Patents

显示面板和显示装置 Download PDF

Info

Publication number
CN112542092B
CN112542092B CN202011421586.0A CN202011421586A CN112542092B CN 112542092 B CN112542092 B CN 112542092B CN 202011421586 A CN202011421586 A CN 202011421586A CN 112542092 B CN112542092 B CN 112542092B
Authority
CN
China
Prior art keywords
line segment
partition
conductive film
substrate
partition wall
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202011421586.0A
Other languages
English (en)
Other versions
CN112542092A (zh
Inventor
王守坤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hefei Visionox Technology Co Ltd
Original Assignee
Hefei Visionox Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hefei Visionox Technology Co Ltd filed Critical Hefei Visionox Technology Co Ltd
Priority to CN202011421586.0A priority Critical patent/CN112542092B/zh
Publication of CN112542092A publication Critical patent/CN112542092A/zh
Application granted granted Critical
Publication of CN112542092B publication Critical patent/CN112542092B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本申请公开了一种显示面板和显示装置,具有孔区、隔断区和显示区,显示面板包括衬底、像素电路层以及隔断组件,像素电路层包括位于显示区的第一走线组和第二走线组,其中,第二走线组包括多个第二走线,第二走线包括在自身延伸方向上位于孔区两侧的第一线段和第二线段;隔断组件在隔断区围绕孔区设置,隔断组件包括相互间隔且呈环形分布的隔断墙,隔断墙包括依次形成于衬底上的第一部分和第二部分,第二部分在衬底上的正投影的面积大于第一部分在衬底上的正投影的面积,隔断墙用于将至少一条第二走线的第一线段和第二线段电连接。上述显示面板中的隔断墙既可以保证封装的可靠性,又可以减小孔区边框、提高显示区的屏占比。

Description

显示面板和显示装置
技术领域
本申请属于显示设备技术领域,尤其涉及一种显示面板和显示装置。
背景技术
随着泛在屏时代的到来,人们对大尺寸、全面屏手机的需求也越来越强烈,但是实现真正的全面屏还需要较长的时间,现有技术中采用AA(Active Area)区开孔技术来增大屏占比,但是在现有技术中,被开孔隔断的数据线、扫描线、初始化信号走线或电源线等需要绕过开孔,从而使得位于开孔周围的绕线会占用开孔周围区域,不利于实现开孔周边区域的窄边框,从而影响显示区的屏幕占比。
发明内容
本申请实施例提供了一种显示面板和显示装置,该显示面板中的隔断墙既可以保证封装的可靠性,又可以减小孔区边框,提高显示区的屏占比。
本申请实施例一方面提供了一种显示面板,具有孔区、隔断区和显示区,隔断区至少部分围绕孔区设置,隔断区位于孔区和显示区之间,显示面板包括衬底、像素电路层以及隔断组件,其中,像素电路层形成于衬底上,像素电路层包括位于显示区的多个像素电路、与像素电路连接的第一走线组和第二走线组,第一走线组包括多个第一走线,第二走线组包括多个第二走线,第二走线包括在自身延伸方向上位于孔区两侧的第一线段和第二线段;隔断组件在隔断区围绕孔区设置,隔断组件包括至少一个呈环形分布的隔断墙,隔断墙包括形成于衬底上的第一部分和形成于第一部分背离衬底一侧的第二部分,第二部分在衬底上的正投影的面积大于第一部分背离所述衬底的一侧表面在衬底上的正投影的面积,隔断墙用于将至少一条第二走线的第一线段和第二线段电连接。
可选地,隔断墙包括沿垂直于衬底的方向排列的多个导电膜层,导电膜层之间相互绝缘。
可选地,至少部分导电膜层为封闭环形结构,且每个导电膜层与一条第二走线的第一线段和第二线段分别电连接,和/或,至少部分导电膜层包括同层设置且相互绝缘的两个部分,其中一个部分与一条第二走线的第一线段和第二线段分别电连接、另一个部分与另一条第二走线的第一线段和第二线段分别电连接。
可选地,隔断墙的第一部分和第二部分中的至少一者还包括位于导电膜层之间的绝缘层,每层绝缘层两侧的导电膜层在绝缘层上的正投影无交叠。
可选地,导电膜层与第一线段和第二线段之间分别通过转接线连接,每个转接线的一端与第一线段或第二线段通过过孔连接、另一端与导电薄膜通过过孔连接。
可选地,隔断墙包括一层导电膜层以及位于导电膜层至少一侧的至少一层绝缘层;或者,隔断墙包括相互电连接的多层导电膜层。
可选地,隔断组件包括相互嵌套且间隔设置的多个隔断墙,相邻的隔断墙之间相互绝缘。
可选地,隔断墙为具有中心过孔的圆环形结构、方环形结构或者不规则环状结构,与孔区相邻的隔断墙的中心过孔沿靠近衬底的一侧向远离衬底的一侧中心过孔的孔径依次增大。
可选地,第二走线为数据线、扫描线、初始化信号走线、电源线中的至少一种。
本申请还提供了一种显示装置,包括上述技术方案中提供的任意一种显示面板。
与现有技术相比,本申请实施例提供的显示面板中,在孔区和显示区之间形成有至少部分围绕孔区的隔断区,隔断区形成有隔断组件,隔断组件包括至少一个隔断墙,隔断墙包括第一部分和第二部分,第一部分设置于衬底上、第二部分设置于第一部分背离衬底的一侧,第二部分在衬底上的正投影面积大于第一部分背离衬底的一侧表面在衬底上的正投影的面积,从而在形成位于像素电路层背离衬底一侧的发光器件层时,发光器件层在隔断墙两侧断开,从而使得发光器件层位于像素电路层上的有效部分与位于隔断区的部分不连续,然后再在发光器件层上形成封装层进行封装,从而可以阻止孔区水氧对发光器件层的有效部分的影响,保证封装的可靠性;同时,至少一条第二走线的第一线段和第二线段通过隔断墙电连接,通过隔断墙电连接的第二走线不用再在孔区周围进行绕线,从而可以减小孔区边框,本申请提供的显示面板中的隔断墙既可以保证封装的可靠性,又可以减小孔区边框、提高显示区的屏占比。
附图说明
为了更清楚地说明本申请实施例的技术方案,下面将对本申请实施例中所需要使用的附图作简单地介绍,显而易见地,下面所描述的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请实施例提供的一种第二走线为数据线的显示面板结构示意图;
图2是本申请实施例提供的一种第二走线为数据线的显示面板剖视图结构示意图;
图3是图2中D部位的结构放大示意图;
图4本申请实施例提供的隔断墙的结构示意图;
图5是本申请实施例提供的另一种第二走线为数据线的显示面板结构示意图;
图6是本申请实施例提供的第一种隔断墙的膜层结构示意图;
图7是本申请实施例提供的第二种隔断墙的膜层结构示意图;
图8是本申请实施例提供的第三种隔断墙的膜层结构示意图;
图9是本申请实施例提供的第四种隔断墙的膜层结构示意图;
图10是本申请实施例提供的一种隔断墙中第一部分或第二部分的膜层结构示意图;
图11是本申请实施例提供的一种第二走线为扫描线的显示面板结构示意图;
图12是本申请实施例提供的另一种第二走线为扫描线的显示面板结构示意图;
图13是图1中沿F-F的剖视图放大示意图。
附图中:
1-衬底;2-像素电路层;3-隔断墙;31-第一部分;32-第二部分;4-导电膜层;5-绝缘层;6-发光器件层;7-封装层;8-第一走线;9-第二走线;91-第一线段;92-第二线段;10-转接线;11-过孔。
具体实施方式
下面将详细描述本申请的各个方面的特征和示例性实施例。在下面的详细描述中,提出了许多具体细节,以便提供对本申请的全面理解。但是,对于本领域技术人员来说很明显的是,本申请可以在不需要这些具体细节中的一些细节的情况下实施。下面对实施例的描述仅仅是为了通过示出本申请的示例来提供对本申请的更好的理解。
需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括……”限定的要素,并不排除在包括要素的过程、方法、物品或者设备中还存在另外的相同要素。
为了更好地理解本申请,下面结合图1至图13根据本申请实施例的显示面板及显示装置进行详细描述。
请参阅图1、图2、图3和图4,本申请实施例提供了一种显示面板,具有孔区A、隔断区B和显示区C,隔断区B至少部分围绕孔区A设置,隔断区B位于孔区A和显示区C之间,显示面板包括衬底1、像素电路层2和隔断组件,其中,像素电路层2形成于衬底1上,像素电路层2包括位于显示区C的多个像素电路、与像素电路连接的第一走线组和第二走线组,第一走线组包括多个第一走线8,第二走线组包括多个第二走线9,第二走线9包括在自身延伸方向上位于孔区A两侧的第一线段91和第二线段92;隔断组件在隔断区B围绕孔区A设置,隔断组件包括相互间隔且呈环形分布的隔断墙3,隔断墙3包括形成于衬底1上的第一部分31和形成于第一部分31背离衬底1一侧的第二部分32,第二部分32在衬底1上的正投影的面积大于第一部分31背离衬底1的一侧的表面在衬底1上的正投影的面积,隔断墙3用于将至少一条第二走线9的第一线段91和第二线段92电连接。
本申请提供的显示面板中,在孔区A和显示区C之间形成有至少部分围绕孔区A的隔断区B,隔断区B形成有隔断组件,隔断组件包括至少一个隔断墙3,隔断墙3包括第一部分31和第二部分32,第一部分31设置于衬底1上、第二部分32设置于第一部分31背离衬底1的一侧,第二部分32在衬底1上的正投影面积大于第一部分31背离衬底1的一侧表面在衬底1上的正投影的面积,从而在形成位于像素电路层2背离衬底1一侧的发光器件层6时,发光器件层6在隔断墙3两侧断开,从而使得发光器件层6位于像素电路层2上的有效部分与位于隔断区B的部分不连续,然后再在发光器件层6上形成封装层7进行封装,从而可以阻止孔区A水氧对发光器件层6的有效部分的影响,保证封装的可靠性;同时,至少一条第二走线9的第一线段91和第二线段92通过隔断墙3电连接,通过隔断墙3电连接的第二走线9不用再在孔区A周围进行绕线,从而可以减小孔区A边框,本申请提供的显示面板中的隔断墙3既可以保证封装的可靠性,又可以减小孔区A边框、提高显示区C的屏占比。
如图3和图4所示,隔断墙3的结构可以为如图3所示的第二部分32完全覆盖第一部分31的结构,或者,也可以为如图4所示的第二部分32仅覆盖第一部分31背离衬底1一侧的表面。
在一种可行的实施方式中,隔断墙3包括沿垂直于衬底1的方向排列的多个导电膜层4,导电膜层4之间相互绝缘。
在上述实施方式中,隔断墙3包括层叠设置且相互绝缘的多个导电膜层4,从而每个隔断墙3可以同时实现多个第二走线9的第一线段91和第二线段92的电连接,进一步减小孔区A边框。
在一种可行的实施方式中,如图1和图6所示,位于隔断墙3中的至少部分导电膜层4为封闭环形结构,且每个导电膜层4与一条第二走线9的第一线段91和第二线段92分别电连接,和/或,如图5和图6所示,位于隔断墙3中的至少部分导电膜层4包括同层设置且相互绝缘的两个部分,其中一个部分(实线部分)与一条第二走线9的第一线段91和第二线段92分别电连接、另一个部分(点画线部分)与另一条第二走线9的第一线段91和第二线段92分别电连接。
在上述实施方式中,当导电膜层4为封闭环形结构时,可以节省制备工艺和制备时间,当导电膜层4包括同层设置且相互绝缘的两个部分时,每个导电膜层4可以减少两条第二走线9的孔区A绕线,从而可以进一步减小孔区A边框。
在一种可行的实施方式中,如图4和图6所示,每个隔断墙3中的第一部分31包括导电膜层4和位于该导电膜层4背离衬底一侧的绝缘层5,第二部分32包括位于第一部分31中绝缘层5上的导电膜层4,这种实施方式中,每个隔断墙3包括两个导电膜层4,当每个导电膜层4为封闭环形结构时,每个隔断墙3可以减少两条第二走线9的孔区A绕线,当每个导电膜层4包括同层设置且相互绝缘的两个部分时,每个隔断墙3可以减少四条第二走线9的孔区A绕线,从而进一步减小孔区A边框。
具体地,每个隔断墙3还可以包括多层相互绝缘的导电膜层4,从而使得每一个隔断墙3实现多个第二走线9中的第一线段91、第二线段92的对应电连接,进一步减小孔区A边框,实现孔区A的窄边框设计。
在另一种可行的实施方式中,如图7和图8所示,隔断墙3仅包括一层导电膜层4以及位于导电膜层4至少一侧的至少一层绝缘层5;或者,如图9所示,隔断墙3包括多层相互电连接的导电膜层4。
具体地,如图7所示,每个隔断墙3中的第一部分31包括导电膜层4和位于第一部分31上的第一绝缘层5,第二部分32包括位于第一绝缘层5上的第二绝缘层5,这种实施方式中,每个隔断墙3包括一个导电膜层4,当每个导电膜层4为封闭环形结构时,每个隔断墙3可以减少一条第二走线9的孔区A绕线,当每个导电膜层4包括同层设置且相互绝缘的两个部分时,每个隔断墙3可以减少两条第二走线9的孔区A绕线,从而进一步减小孔区A边框,同时由于第二部分32仅包括绝缘层5,从而可提高封装效果。
具体地,如图8所示,每个隔断墙3中的第一部分31包括第一绝缘层5和位于第一绝缘层5上的第二绝缘层5第二部分32包括位于该绝缘层5上的导电膜层4,这种实施方式中,每个隔断墙3包括一个导电膜层4,当每个导电膜层4为封闭环形结构时,每个隔断墙3可以减少一条第二走线9的孔区A绕线,当每个导电膜层4包括同层设置且相互绝缘的两个部分时,每个隔断墙3可以减少两条第二走线9的孔区A绕线,从而进一步减小孔区A边框。
具体地,如图9所示,每个隔断墙3中的第一部分31包括两层导电膜层4,第二部分32包括位于第一部分31上的导电膜层4,这种实施方式中,每个隔断墙3包括三个导电膜层4,但是彼此之间不绝缘,因此可以根据实际的电连接容易程度选择其中的一个导电膜层4与第二走线9进行电连接,当每个导电膜层4为封闭环形结构时,每个隔断墙3可以减少一条第二走线9的孔区A绕线,当每个导电膜层4包括同层设置且相互绝缘的两个部分时,每个隔断墙3可以减少两条第二走线9的孔区A绕线,从而进一步减小孔区A边框。
在上述实施方式中,导电膜层4的材质可为钛、铝等导电材质。
在一种可行的实施方式中,如图10所示,隔断墙3的第一部分31和第二部分32中的至少一者包括多层导电膜层,还包括位于导电膜层4之间的绝缘层5,每层绝缘层5两侧的导电膜层4在绝缘层5上的正投影无交叠。
每个隔断墙3中位于绝缘层5两侧的导电膜层4在绝缘层5两侧错位设置,可以使得导电膜层4与第二走线9电连接的位置错位设置,从而方便实现不同的导电膜层4与第二走线9的电连接。
在一种可行的实施方式中,如图1、图5、图11、图12和图13所示,导电膜层4与第一线段91和第二线段92之间分别通过转接线10(图中虚线部位)连接,每个转接线10的一端与第一线段91或第二线段92通过过孔11连接、另一端与导电膜层4通过过孔11连接。
如图13所示,像素电路层2中包括依次形成于衬底1上的多层金属层,当制备各层金属层时,可同时同层制备转接线10,从而节省制备工艺;位于上方的第二走线9可通过过孔11实现与位于下方的转接线10的电连接,位于上方的隔断墙3中的导电膜层4可以通过过孔11与位于下方的转接线10电连接,从而实现第二走线9与隔断墙中金属膜层的电连接,第二走线9中的第一线段91和第二线段92分别与同一个导电膜层或同一个导电膜层中的同一个部分实现电连接即可实现第一线段91和第二线段92的电连接,在进行各个膜层制备的同时实现相应膜层的电连接即可,连接方式简单。
在一种可行的实施方式中,隔断组件包括相互嵌套且间隔设置的多个隔断墙3,相邻的隔断墙3之间相互绝缘。
在上述实施方式中,隔断组件包括多个相互绝缘的隔断墙3,从而可以进一步减少第二走线9的孔区A绕线,从而进一步减小孔区A边框,相邻隔断墙3之间可以通过间隔设置以绝缘。
在一种可行的实施方式中,隔断组件包括多个依次嵌套设置的隔断墙3,且每个隔断墙3包括多层相互绝缘的导电膜层4,从而使得每一个隔断墙3可实现多个第二走线9中的第一线段91、第二线段92的对应电连接,多个隔断墙3实现多个第二走线9中的第一线段91、第二线段92的对应电连接,从而将被孔区隔断的全部的第二线段92中的第一线段91、第二线段92均通过隔断墙3进行电连接,极大减小孔区A边框,实现孔区A的窄边框设计。
在一种可行的实施方式中,相邻的隔断墙3之间形成有绝缘墙,绝缘墙沿垂直于衬底1方向的高度低于隔断墙3沿垂直于衬底1方向的高度。
相邻的隔断墙3之间可以采用绝缘墙进行绝缘,且绝缘墙沿垂直于衬底1方向的高度低于隔断墙3沿垂直于衬底1方向的高度,从而可以在后续形成位于像素电路层2背离衬底1一侧的发光器件层6时,保证位于绝缘墙上方的发光器件层6与位于隔断墙3上方的发光器件层6之间的落差,使得发光器件层6在每个隔断墙3两侧断开,然后再进行封装,从而可以阻止孔区A水氧对发光器件层6的有效部分的影响,保证封装的可靠性。
在一种可行的实施方式中,隔断墙3为具有中心过孔的圆环形结构、方环形结构或者不规则环状结构,如图6至图9所示,孔区形成有贯穿衬底的通孔,与通孔相邻的隔断墙3的中心过孔沿靠近衬底1的一侧向远离衬底1的一侧中心过孔的孔径依次增大。
隔断墙3的中心过孔沿靠近衬底1的一侧向远离衬底1的一侧中心过孔的孔径依次增大,使得中心过孔靠近形成于衬底1的通孔的开口的一侧与通孔开口大小相同且相对,远离形成于衬底1的通孔的开口的一侧孔径增大,从而可以使得透光区域向隔断区B扩张,采用上述实施方式可以在保证孔区A透光性的同时降低对显示区C面积的影响。
具体地,第二走线9为数据线、扫描线、初始化信号走线、电源线中的至少一种。
当第二走线9为初始化信号走线和/或电源线时,由于各初始化信号走线之间、各电源线之间的信号同步,因此,每个隔断墙3中的每层导电膜层4或每个导电膜层4中的每个部分可对应连接一条或多条初始化信号走线或电源线的第一线段91和第二线段92,从而可以最大程度地减小孔区A边框,提高显示面板的屏占比。
当第二走线9为数据线时,如图1所示,由于各数据线之间的信号并不同步,因此每个隔断墙3中的每个导电膜层4连接一条数据线中的第一线段91和第二线段92,从而防止各数据线之间的信号干扰;或者,如图5所示,由于各数据线之间的信号并不同步,因此每个隔断墙3中的每个导电膜层4中的每个部分连接一条数据线中的第一线段91和第二线段92,从而防止各数据线之间的信号干扰。
当第二走线9为扫描线时,如图11所示,由于各扫描线之间的信号并不同步,因此每个隔断墙3中的每个导电膜层4连接一条扫描线中的第一线段91和第二线段92,从而防止各扫描线之间的信号干扰;或者,如图12所示,每个隔断墙3中的每个部分(实线部分或虚线部分)连接一条扫描线中的第一线段91和第二线段92,从而防止各扫描线之间的信号干扰。
本申请还提供了一种显示装置,包括上述技术方案中提供的任意一种显示面板。
上述显示装置中包括上述技术方案中提供的任意一种显示面板,由于显示面板中设置有隔断墙3,隔断墙3一方面实现了对发光器件层6在隔断区B内的隔断,从而保证封装的可靠性,防止孔区A的水氧进入发光器件层6,另一方面,实现了对至少部分第二走线9的连接,减少这部分第二走线9的孔区A绕线,从而进一步减小孔区A边框、提升显示区C屏占比,提升用户体验。
以上,仅为本申请的具体实施方式,所属领域的技术人员可以清楚地了解到,为了描述的方便和简洁,上述描述的系统、模块和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。应理解,本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到各种等效的修改或替换,这些修改或替换都应涵盖在本申请的保护范围之内。
还需要说明的是,本申请中提及的示例性实施例,基于一系列的步骤或者装置描述一些方法或系统。但是,本申请不局限于上述步骤的顺序,也就是说,可以按照实施例中提及的顺序执行步骤,也可以不同于实施例中的顺序,或者若干步骤同时执行。

Claims (10)

1.一种显示面板,具有孔区、隔断区和显示区,所述隔断区至少部分围绕所述孔区设置,所述隔断区位于所述孔区和所述显示区之间,其特征在于,所述显示面板包括:
衬底;
像素电路层,形成于所述衬底上,所述像素电路层包括位于显示区的多个像素电路、与所述像素电路连接的第一走线组和第二走线组,所述第一走线组包括多个第一走线,所述第二走线组包括多个第二走线,所述第二走线包括在自身延伸方向上位于所述孔区两侧的第一线段和第二线段;
隔断组件,在所述隔断区围绕所述孔区设置,所述隔断组件包括至少一个呈环形分布的隔断墙,所述隔断墙包括形成于所述衬底上的第一部分和形成于所述第一部分背离所述衬底一侧的第二部分,所述第二部分在所述衬底上的正投影的面积大于所述第一部分背离所述衬底的一侧表面在所述衬底上的正投影的面积,所述隔断墙用于将至少一条所述第二走线的第一线段和第二线段电连接;
所述像素电路层背离所述衬底的一侧形成有发光器件层,所述发光器件层在所述隔断墙两侧断开,以使所述发光器件层位于所述像素电路层上的有效部分与位于所述隔断区的部分不连续。
2.根据权利要求1所述的显示面板,其特征在于,所述隔断墙包括沿垂直于所述衬底的方向排列的多个导电膜层,所述导电膜层之间相互绝缘。
3.根据权利要求2所述的显示面板,其特征在于,至少部分所述导电膜层为封闭环形结构,且每个所述导电膜层与一条所述第二走线的第一线段和第二线段分别电连接,和/或,至少部分所述导电膜层包括同层设置且相互绝缘的两个部分,其中一个部分与一条所述第二走线的第一线段和第二线段分别电连接、另一个部分与另一条所述第二走线的第一线段和第二线段分别电连接。
4.根据权利要求2所述的显示面板,其特征在于,所述隔断墙的第一部分和第二部分中的至少一者包括位于所述导电膜层之间的绝缘层,每层所述绝缘层两侧的所述导电膜层在所述绝缘层上的正投影无交叠。
5.根据权利要求2-4任一项所述的显示面板,其特征在于,所述导电膜层与所述第一线段和第二线段之间分别通过转接线连接,所述每个所述转接线的一端与所述第一线段或第二线段通过过孔连接、另一端与所述导电膜层通过过孔连接。
6.根据权利要求1所述的显示面板,其特征在于,所述隔断墙包括一层导电膜层以及位于导电膜层至少一侧的至少一层绝缘层;或者,所述隔断墙包括相互电连接的多层导电膜层。
7.根据权利要求1所述的显示面板,其特征在于,所述隔断组件包括相互嵌套且间隔设置的多个隔断墙,相邻的所述隔断墙之间相互绝缘。
8.根据权利要求1所述的显示面板,其特征在于,所述隔断墙为具有中心过孔的圆环形结构、方环形结构或者不规则环状结构,与所述孔区相邻的所述隔断墙的中心过孔沿靠近所述衬底的一侧向远离所述衬底的一侧所述中心过孔的孔径依次增大。
9.根据权利要求1所述的显示面板,其特征在于,所述第二走线为数据线、扫描线、初始化信号走线、电源线中的至少一种。
10.一种显示装置,其特征在于,包括如权利要求1-9任一项所述的显示面板。
CN202011421586.0A 2020-12-08 2020-12-08 显示面板和显示装置 Active CN112542092B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011421586.0A CN112542092B (zh) 2020-12-08 2020-12-08 显示面板和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011421586.0A CN112542092B (zh) 2020-12-08 2020-12-08 显示面板和显示装置

Publications (2)

Publication Number Publication Date
CN112542092A CN112542092A (zh) 2021-03-23
CN112542092B true CN112542092B (zh) 2023-05-26

Family

ID=75018610

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011421586.0A Active CN112542092B (zh) 2020-12-08 2020-12-08 显示面板和显示装置

Country Status (1)

Country Link
CN (1) CN112542092B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023123239A1 (zh) * 2021-12-30 2023-07-06 京东方科技集团股份有限公司 显示面板和电子设备
CN115116332B (zh) * 2022-06-30 2023-09-01 武汉华星光电半导体显示技术有限公司 显示面板和显示装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108878486A (zh) * 2018-06-26 2018-11-23 京东方科技集团股份有限公司 显示基板及其制备方法、显示装置
WO2020004789A1 (ko) * 2018-06-29 2020-01-02 삼성디스플레이 주식회사 표시 패널, 이를 포함하는 전자 장치, 및 표시 패널의 제조 방법
CN110783491A (zh) * 2019-11-26 2020-02-11 京东方科技集团股份有限公司 一种显示面板及其制备方法、显示装置
CN110931541A (zh) * 2019-12-24 2020-03-27 武汉天马微电子有限公司 显示面板和显示装置
US10629658B1 (en) * 2019-03-29 2020-04-21 WuHan Tianma Micro-electronics Co., Ltd Organic light-emitting display panel and display device
CN210516729U (zh) * 2019-10-31 2020-05-12 云谷(固安)科技有限公司 显示面板及显示装置

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4341792B2 (ja) * 1999-08-31 2009-10-07 オプトレックス株式会社 液晶表示パネル
WO2015029704A1 (ja) * 2013-08-29 2015-03-05 シャープ株式会社 表示パネル
CN105845692A (zh) * 2016-03-25 2016-08-10 京东方科技集团股份有限公司 一种显示基板、显示装置及显示基板的制造方法
KR102394984B1 (ko) * 2017-09-04 2022-05-06 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 제조 방법
CN110190087B (zh) * 2018-02-22 2021-08-24 群创光电股份有限公司 显示设备
CN108417605B (zh) * 2018-02-27 2020-08-25 上海天马微电子有限公司 显示面板和显示装置
CN108873512B (zh) * 2018-06-06 2021-04-30 厦门天马微电子有限公司 显示面板和显示装置
CN108962037B (zh) * 2018-09-19 2021-08-27 京东方科技集团股份有限公司 显示装置及其控制方法
CN109188809B (zh) * 2018-09-30 2021-09-17 武汉天马微电子有限公司 显示面板和显示装置
KR102663324B1 (ko) * 2018-11-01 2024-05-02 엘지디스플레이 주식회사 표시 영역 내에 관통-홀을 구비한 전계 발광 표시장치
KR102583203B1 (ko) * 2018-11-29 2023-09-27 삼성디스플레이 주식회사 전자 패널 및 이를 포함하는 전자 장치
KR102642791B1 (ko) * 2018-12-04 2024-02-29 엘지디스플레이 주식회사 표시 영역 내에 관통-홀을 구비한 전계 발광 표시장치
CN109686762B (zh) * 2018-12-18 2021-03-16 武汉华星光电半导体显示技术有限公司 高屏占比有机发光二极管显示面板
DE102019123600B4 (de) * 2019-05-31 2021-05-27 Taiwan Semiconductor Manufacturing Co., Ltd. Abschirmstruktur für rückseitige substrat-durchkontaktierungen (tsvs)
CN110634920A (zh) * 2019-08-28 2019-12-31 合肥维信诺科技有限公司 一种显示面板及显示装置
CN110620103B (zh) * 2019-08-30 2021-12-07 合肥维信诺科技有限公司 显示面板、电子设备以及检测方法
CN111816664B (zh) * 2020-06-24 2024-02-02 合肥维信诺科技有限公司 显示面板及其制备方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108878486A (zh) * 2018-06-26 2018-11-23 京东方科技集团股份有限公司 显示基板及其制备方法、显示装置
WO2020004789A1 (ko) * 2018-06-29 2020-01-02 삼성디스플레이 주식회사 표시 패널, 이를 포함하는 전자 장치, 및 표시 패널의 제조 방법
US10629658B1 (en) * 2019-03-29 2020-04-21 WuHan Tianma Micro-electronics Co., Ltd Organic light-emitting display panel and display device
CN210516729U (zh) * 2019-10-31 2020-05-12 云谷(固安)科技有限公司 显示面板及显示装置
CN110783491A (zh) * 2019-11-26 2020-02-11 京东方科技集团股份有限公司 一种显示面板及其制备方法、显示装置
CN110931541A (zh) * 2019-12-24 2020-03-27 武汉天马微电子有限公司 显示面板和显示装置

Also Published As

Publication number Publication date
CN112542092A (zh) 2021-03-23

Similar Documents

Publication Publication Date Title
CN112542092B (zh) 显示面板和显示装置
JP5599809B2 (ja) クロストーク減衰量が改善された通信ケーブル
CN111326068B (zh) 可拉伸显示面板及显示装置
CN106783917A (zh) 柔性显示屏结构及其制作方法
TW201003678A (en) Communication cable with improved crosstalk attenuation
CN109803523B (zh) 一种封装屏蔽结构及电子设备
US20210408145A1 (en) Display panel and display device
CN105636335B (zh) 移动终端、柔性电路板及其制造方法
US6809608B2 (en) Transmission line structure with an air dielectric
CN113540201B (zh) 显示基板及显示装置
CN203300244U (zh) 叠层导体扁平数据线
US10206281B2 (en) Multilayer substrate
CN108550605B (zh) 一种显示面板、显示装置及显示面板的制作方法
CN105657958B (zh) 移动终端、柔性电路板及其制造方法
CN102065636A (zh) 电路板及应用该电路板的电子装置及液晶显示器
KR101018935B1 (ko) 어레이 구조를 갖는 표면실장형 고압 세라믹 커패시터
JP2009164039A (ja) 2芯平行ケーブル
KR20130013842A (ko) 휴대단말
CN103596353B (zh) 线路结构及其制作方法
CN105531878A (zh) 导体连接结构以及显示装置
CN212324469U (zh) 电路板装置及电子设备
JP2021508852A (ja) フレキシブルディスプレイスクリーン及びフレキシブルデバイス
CN211457878U (zh) 一种封装屏蔽结构及电子设备
CN112770493B (zh) 柔性线路板及电子设备
CN115185120B (zh) 一种显示面板、显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant