CN112152613A - 环形振荡器及时间量测电路 - Google Patents
环形振荡器及时间量测电路 Download PDFInfo
- Publication number
- CN112152613A CN112152613A CN201910565444.2A CN201910565444A CN112152613A CN 112152613 A CN112152613 A CN 112152613A CN 201910565444 A CN201910565444 A CN 201910565444A CN 112152613 A CN112152613 A CN 112152613A
- Authority
- CN
- China
- Prior art keywords
- flip
- signal
- flops
- output
- flop
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000005259 measurement Methods 0.000 title claims abstract description 27
- 230000010355 oscillation Effects 0.000 claims abstract description 12
- 230000007704 transition Effects 0.000 claims abstract description 10
- 238000010586 diagram Methods 0.000 description 12
- 238000013461 design Methods 0.000 description 2
- 238000011156 evaluation Methods 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 230000006870 function Effects 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/099—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
- H03L7/0995—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator comprising a ring oscillator
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/56—External testing equipment for static stores, e.g. automatic test equipment [ATE]; Interfaces therefor
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Measurement Of Unknown Time Intervals (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
本发明提供一种环形振荡器,包括多个正反器。正反器以环形方式连接。正反器用以依据开始信号开始振荡以产生输出信号,并且依据停止信号停止振荡以停止产生输出信号。当停止信号从第一电平转变为第二电平时,输出信号变为浮接。另外,一种包括上述环形振荡器的时间量测电路亦被提出。
Description
技术领域
本发明涉及一种电子电路及量测电路,尤其涉及一种环形振荡器及时间量测电路。
背景技术
图1示出存储器单元(memory cell)及其感测电路的概要示意图。图2示出图1的位线电压的波形示意图。请参考图1及图2,动态随机存取存储器(Dynamic Random AccessMemory,DRAM)的存储器单元110通过位线BLt、BLc连接至感测电路120。感测电路120包括感测放大器SA。位线BLt、BLc在待机(standby)时被充电至电压VBLH,其电平约为电压VBL的一半,且介于电压VBL与系统低电压VSS之间。在存储器单元110被选择之后,在感测时间t1至t2的时间区间,存储器单元110中的充电电荷会流向位线BLt,因此,位线BLt的电压电平会上升。在存储器单元110放电结束之后,例如在t2的时间点,感测电路120会放大(amplify)并感测位线BLt、BLc之间的电压差,以对所述存储器单元110进行存取(access)。
一般而言,可以快速地存取存储器单元对DRAM的设计而言很重要。因此,感测时间t1至t2要尽可能地短以可快速地存取存储器单元,但是感测时间t1至t2也不能过短,因为较长的感测时间t1至t2可以使感测电路120感测到较大的位线电压差,可确保数据判断的正确性。因此,若能够量测感测时间t1至t2的时间长度将有助于过程评估(processevaluation)及电路设计的改善。
发明内容
本发明提供一种环形振荡器及时间量测电路,可准确地量测存储器单元的感测时间。
本发明的环形振荡器包括多个正反器。正反器以环形方式连接。正反器用以依据开始信号开始振荡以产生输出信号,并且依据停止信号停止振荡以停止产生输出信号。当停止信号从第一电平转变为第二电平时,输出信号变为浮接(floating)。
本发明的时间量测电路包括环形振荡器以及计数器电路。环形振荡器用以依据开始信号开始振荡以产生输出信号,并且依据停止信号停止振荡以停止产生输出信号。当停止信号从第一电平转变为第二电平时,输出信号变为浮接。计数器电路耦接至环形振荡器。计数器电路用以接收并计数输出信号,以产生计数值作为一时间量测结果。
基于上述,在本发明的实施例中,当停止信号从第一电平转变为第二电平时,环形振荡器的输出信号变为浮接,可将环形振荡器闩锁(latch)在正确的状态(condition),因此,时间量测电路可准确地量测存储器单元的感测时间。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。
附图说明
图1示出本发明一实施例的存储器单元及其感测电路的概要示意图。
图2示出图1实施例的位线电压的波形示意图。
图3示出本发明一实施例的时间量测电路的概要示意图。
图4示出图3实施例的环形振荡器的概要示意图。
图5示出图4实施例的环形振荡器中各信号的波形示意图。
图6示出本发明一实施例的正反器的内部概要示意图。
图7示出本发明另一实施例的正反器的内部概要示意图。
附图标记说明
110:存储器单元
120:感测电路
200:时间量测电路
210:环形振荡器
212_0、212_1、212_2、212_3、212_4、212A、212B:正反器
220:计数器电路
310、410:内部信号产生电路
320、420:数据信号产生电路
A:输入端
BLt、BLc:位线
nr0、nr1、nr2、nr3、nr4:内部信号
Q:第二输出端
q<0>、q<1>、q<2>、q<3>、q<4>:数据信号
S1:开始信号
S2:停止信号
S3:输出信号
S4:时间量测结果
SA:感测放大器
t1:起始时间
t2:结束时间
VBL、VBLH:电压
VDD:系统高电压
VSS:系统低电压
Y:第一输出端
具体实施方式
图3示出本发明一实施例的时间量测电路的概要示意图。请参考图3,本实施例的时间量测电路200包括环形振荡器210及计数器电路220。计数器电路220耦接至环形振荡器210。环形振荡器210用以依据开始信号S1开始振荡以产生输出信号S3,并且输出给计数器电路220。计数器电路220接收并计数输出信号S3,以产生计数值作为时间量测结果S4。接着,环形振荡器210依据停止信号S2停止振荡以停止产生输出信号S3给计数器电路220。计数器电路220因此停止计数。在本实施例中,计数器电路220可由所属技术领域的任一种计数器电路的结构来加以实施,本发明并不加以限制。其实施方式可以由所属技术领域的通常知识获致足够的教示、建议与实施说明。
在本实施例中,时间量测电路200例如适于量测图2的感测时间t1至t2。因此,开始信号S1是对应感测时间t1至t2的起始时间t1来产生,且停止信号S2是对应感测时间t1至t2的结束时间t2来产生。
图4示出图3实施例的环形振荡器的概要示意图。图5示出图4实施例的环形振荡器中各信号的波形示意图。请参考图4及图5,本实施例的环形振荡器210包括多个正反器212_0~212_4。正反器212_0~212_4以环形方式连接,可执行环形振荡器功能,且正反器的数量不用以限定本发明。各正反器包括第一控制端、第二控制端、输入端A、第一输出端Y以及第二输出端Q。在本实施例中,第一正反器212_0的第一控制端耦接至开始信号S1,第二控制端耦接至停止信号S2。多个第二正反器212_1~212_4的第一控制端耦接至系统高电压VDD,第二控制端耦接至停止信号S2。
在本实施例中,各正反器的输入端耦接至其上一级的正反器的第一输出端,各正反器的第一输出端耦接至其下一级的正反器的输入端。举例而言,正反器212_0的输入端A耦接至其上一级的正反器212_4的第一输出端Y,正反器212_0的第一输出端Y耦接至其下一级的正反器212_1的输入端A。各正反器的第一输出端输出内部信号,各正反器的第二输出端输出数据信号。举例而言,正反器212_0、212_1、212_2、212_3、212_4的第一输出端Y分别输出内部信号nr1、nr2、nr3、nr4、nr0,正反器212_0、212_1、212_2、212_3、212_4的第二输出端Q分别输出数据信号q<0>、q<1>、q<2>、q<3>、q<4>。在本实施例中,最后一级正反器所输出的内部信号nr0作为输出信号S3,亦即正反器212_4所输出的内部信号nr0作为输出信号S3。
在图5中,内部信号nr0、nr1、nr2、nr3、nr4的初始值分别为1、1、0、1、0,其中低电平为0,高电平为1。在初始期间,内部信号nr0、nr1都是第二电平(高电平)。当开始信号S1从第一电平(低电平)转变为第二电平(高电平)时,内部信号nr0变为0,环形振荡器210开始振荡。接着,当停止信号S2从第一电平(低电平)转变为第二电平(高电平)时,停止信号S2闩锁住环形振荡器210的状态,且输出信号S3(即内部信号nr0)变为浮接(floating),以保持在高电平。所述浮接例如是指输出输出信号S3的接点处于浮接状态,或者输出信号S3处于高阻抗(Hi-Z)状态。
在现有技术中,由于环形振荡器的内部信号在接收到停止信号之后会被重置,因此环形振荡器无法立即被暂停,因此,时间量测电路无法准确地量测到存储器单元的感测时间。在本实施例中,当停止信号从第一电平转变为第二电平时,环形振荡器的输出信号变为浮接,可保持在高电平,以将环形振荡器闩锁在正确的状态。因此,时间量测电路可准确地量测存储器单元的感测时间。
图6示出本发明一实施例的正反器的内部概要示意图。请参考图6,本实施例的正反器212A包括内部信号产生电路310及数据信号产生电路320。内部信号产生电路310用以依据开始信号S1及停止信号S2产生内部信号,其中所述内部信号从第一输出端Y输出给下一级的正反器。数据信号产生电路320用以依据停止信号S2产生数据信号,其中所述数据信号从第二输出端Q输出。
图7示出本发明另一实施例的正反器的内部概要示意图。请参考图7,本实施例的正反器212B包括内部信号产生电路410及数据信号产生电路420。内部信号产生电路410用以依据开始信号S1、停止信号S2及反相停止信号S5产生内部信号,其中所述内部信号从第一输出端Y输出给下一级的正反器,且反相停止信号S5是与停止信号S2反相的信号。数据信号产生电路420用以依据停止信号S2产生数据信号,其中所述数据信号从第二输出端Q输出。
综上所述,在本发明的实施例中,当停止信号从第一电平转变为第二电平时,环形振荡器的输出信号变为浮接,可保持在高电平,以将环形振荡器闩锁在正确的状态。因此,时间量测电路可准确地量测存储器单元的感测时间。
虽然本发明已以实施例揭示如上,然其并非用以限定本发明,任何所属技术领域中的技术人员,在不脱离本发明的精神和范围内,当可作些许的更改与润饰,故本发明的保护范围当视权利要求所界定的为准。
Claims (12)
1.一种环形振荡器,包括:
多个正反器,以环形方式连接,用以依据开始信号开始振荡以产生输出信号,并且依据停止信号停止振荡以停止产生所述输出信号,
其中当所述停止信号从第一电平转变为第二电平时,所述输出信号变为浮接。
2.根据权利要求1所述的环形振荡器,其中各所述正反器包括第一控制端以及第二控制端,
所述多个正反器当中的第一正反器的所述第一控制端耦接至所述开始信号,所述多个正反器当中的所述第一正反器的所述第二控制端耦接至所述停止信号;以及
所述多个正反器当中的多个第二正反器的所述第一控制端耦接至系统高电压,以及所述多个正反器当中的所述多个第二正反器的所述第二控制端耦接至所述停止信号。
3.根据权利要求1所述的环形振荡器,其中各所述正反器还包括输入端、第一输出端以及第二输出端,
各所述正反器的所述输入端耦接至其上一级的正反器的所述第一输出端,各所述正反器的所述第一输出端耦接至其下一级的正反器的所述输入端;以及
各所述正反器的所述第一输出端输出内部信号,各所述正反器的所述第二输出端输出数据信号,以及所述多个正反器当中的最后一级正反器所输出的所述内部信号作为所述输出信号。
4.根据权利要求1所述的环形振荡器,其中各所述正反器包括:
内部信号产生电路,用以依据所述开始信号及所述停止信号产生内部信号,其中所述多个正反器当中的最后一级正反器所输出的所述内部信号作为所述输出信号;以及
数据信号产生电路,耦接至所述内部信号产生电路,用以依据所述停止信号产生数据信号。
5.根据权利要求1所述的环形振荡器,其中各所述正反器包括:
内部信号产生电路,用以依据所述开始信号、所述停止信号及反相停止信号产生内部信号,其中所述多个正反器当中的最后一级正反器所输出的所述内部信号作为所述输出信号;以及
数据信号产生电路,耦接至所述内部信号产生电路,用以依据所述停止信号产生数据信号。
6.一种时间量测电路,包括:
环形振荡器,用以依据开始信号开始振荡以产生输出信号,并且依据停止信号停止振荡以停止产生所述输出信号,其中当所述停止信号从第一电平转变为第二电平时,所述输出信号变为浮接;以及
计数器电路,耦接至所述环形振荡器,用以接收并计数所述输出信号,以产生计数值作为时间量测结果。
7.根据权利要求6所述的时间量测电路,其中所述时间量测电路适于量测感测时间,所述开始信号是对应所述感测时间的起始时间来产生,以及所述停止信号是对应所述感测时间的结束时间来产生。
8.根据权利要求6所述的时间量测电路,其中所述环形振荡器包括:
多个正反器,以环形方式连接,用以依据所述开始信号开始振荡以产生所述输出信号,并且依据所述停止信号停止振荡以停止产生所述输出信号,
其中当所述停止信号从所述第一电平转变为所述第二电平时,所述输出信号变为浮接。
9.根据权利要求8所述的时间量测电路,其中各所述正反器包括第一控制端以及第二控制端,
所述多个正反器当中的第一正反器的所述第一控制端耦接至所述开始信号,所述多个正反器当中的所述第一正反器的所述第二控制端耦接至所述停止信号;以及
所述多个正反器当中的多个第二正反器的所述第一控制端耦接至系统高电压,以及所述多个正反器当中的所述多个第二正反器的所述第二控制端耦接至所述停止信号。
10.根据权利要求8所述的时间量测电路,其中各所述正反器还包括输入端、第一输出端以及第二输出端,
各所述正反器的所述输入端耦接至其上一级的正反器的所述第一输出端,各所述正反器的所述第一输出端耦接至其下一级的正反器的所述输入端;以及
各所述正反器的所述第一输出端输出内部信号,各所述正反器的所述第二输出端输出数据信号,以及所述多个正反器当中的最后一级正反器所输出的所述内部信号作为所述输出信号。
11.根据权利要求8所述的时间量测电路,其中各所述正反器包括:
内部信号产生电路,用以依据所述开始信号及所述停止信号产生内部信号,其中所述多个正反器当中的最后一级正反器所输出的所述内部信号作为所述输出信号;以及
数据信号产生电路,耦接至所述内部信号产生电路,用以依据所述停止信号产生数据信号。
12.根据权利要求8所述的时间量测电路,其中各所述正反器包括:
内部信号产生电路,用以依据所述开始信号、所述停止信号及反相停止信号产生内部信号,其中所述多个正反器当中的最后一级正反器所输出的所述内部信号作为所述输出信号;以及
数据信号产生电路,耦接至所述内部信号产生电路,用以依据所述停止信号产生数据信号。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910565444.2A CN112152613B (zh) | 2019-06-27 | 2019-06-27 | 环形振荡器及时间量测电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910565444.2A CN112152613B (zh) | 2019-06-27 | 2019-06-27 | 环形振荡器及时间量测电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN112152613A true CN112152613A (zh) | 2020-12-29 |
CN112152613B CN112152613B (zh) | 2024-04-30 |
Family
ID=73868602
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910565444.2A Active CN112152613B (zh) | 2019-06-27 | 2019-06-27 | 环形振荡器及时间量测电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN112152613B (zh) |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6232845B1 (en) * | 1996-09-17 | 2001-05-15 | Xilinx, Inc. | Circuit for measuring signal delays in synchronous memory elements |
CN101290566A (zh) * | 2003-06-24 | 2008-10-22 | 株式会社瑞萨科技 | 具备环形振荡电路的随机数产生装置 |
TW201039561A (en) * | 2009-04-16 | 2010-11-01 | Phison Electronics Corp | Oscillation circuit and driving circuit and driving method thereof |
TW201136168A (en) * | 2010-04-02 | 2011-10-16 | Univ Nat Taiwan | Flip flop circuit and leakage current suppression circuit |
US20120262240A1 (en) * | 2009-10-21 | 2012-10-18 | Stmicroelectronics S.R.L. | Oscillator, time-digital converter circuit and relating method of time-digital measure |
CN104426542A (zh) * | 2013-08-19 | 2015-03-18 | 南亚科技股份有限公司 | 延迟线环形振荡器装置 |
-
2019
- 2019-06-27 CN CN201910565444.2A patent/CN112152613B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6232845B1 (en) * | 1996-09-17 | 2001-05-15 | Xilinx, Inc. | Circuit for measuring signal delays in synchronous memory elements |
CN101290566A (zh) * | 2003-06-24 | 2008-10-22 | 株式会社瑞萨科技 | 具备环形振荡电路的随机数产生装置 |
TW201039561A (en) * | 2009-04-16 | 2010-11-01 | Phison Electronics Corp | Oscillation circuit and driving circuit and driving method thereof |
US20120262240A1 (en) * | 2009-10-21 | 2012-10-18 | Stmicroelectronics S.R.L. | Oscillator, time-digital converter circuit and relating method of time-digital measure |
TW201136168A (en) * | 2010-04-02 | 2011-10-16 | Univ Nat Taiwan | Flip flop circuit and leakage current suppression circuit |
CN104426542A (zh) * | 2013-08-19 | 2015-03-18 | 南亚科技股份有限公司 | 延迟线环形振荡器装置 |
Non-Patent Citations (2)
Title |
---|
SIMON D. OGIER ET AL: "Uniform, high performance, solution processed organic thin-film transistors integrated in 1 MHz frequency ring oscillators", 《 ORGANIC ELECTRONICS》, vol. 54, pages 40 - 47 * |
李新等: "一种低功耗低噪声8相位输出环形振荡器", 《微电子技术》, vol. 44, no. 4, pages 40 - 44 * |
Also Published As
Publication number | Publication date |
---|---|
CN112152613B (zh) | 2024-04-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103366807A (zh) | 电阻性存储元件的双回路检测方案 | |
US10957376B1 (en) | Refresh testing circuit and method | |
US20160055921A1 (en) | Direct memory based ring oscillator (dmro) for on-chip evaluation of sram cell delay and stability | |
US10319456B2 (en) | Apparatus and method for measuring performance of memory array | |
JP2009289106A (ja) | 半導体集積回路及びその制御方法、並びに情報処理装置 | |
CN112152613B (zh) | 环形振荡器及时间量测电路 | |
US20220199191A1 (en) | Glitch detection in microelectronic devices, and related devices, systems, and methods | |
CN111341376B (zh) | Sram时序测试电路及测试方法 | |
JP6847160B2 (ja) | リングオシレータ及び時間計測回路 | |
KR102157965B1 (ko) | 링 오실레이터 및 시간 계측 회로 | |
TWI692202B (zh) | 環形振盪器及時間量測電路 | |
US6920590B2 (en) | Semiconductor apparatus for providing reliable data analysis of signals | |
JP7153458B2 (ja) | 半導体装置及び電子機器 | |
WO2022151674A1 (zh) | 自刷新频率的检测方法 | |
JP7449395B2 (ja) | メモリ | |
CN111312323B (zh) | Sram时序测试电路、方法和存储器 | |
US6493279B2 (en) | Semiconductor device capable of simple measurement of oscillation frequency | |
JPH04274100A (ja) | テスト回路内蔵のメモリーlsi | |
KR20100128045A (ko) | 반도체 메모리 장치의 셀프 리프레시 주기 측정 방법 | |
JPH0434233B2 (zh) | ||
JP2002074994A (ja) | 半導体記憶装置及びその検査方法 | |
JPH11283397A (ja) | 半導体記憶装置とその試験方法 | |
CN111383702B (zh) | Sram时序测试电路、方法和存储器 | |
US11761996B2 (en) | Power supply voltage detector, power supply voltage detection apparatus, system and medium | |
CN116052751A (zh) | 一种测试电路、测试方法及测试系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |