CN1109439C - 在同步解调器中采用代用导频以提取载频信号的电路 - Google Patents

在同步解调器中采用代用导频以提取载频信号的电路 Download PDF

Info

Publication number
CN1109439C
CN1109439C CN94194684A CN94194684A CN1109439C CN 1109439 C CN1109439 C CN 1109439C CN 94194684 A CN94194684 A CN 94194684A CN 94194684 A CN94194684 A CN 94194684A CN 1109439 C CN1109439 C CN 1109439C
Authority
CN
China
Prior art keywords
mentioned
signal
receiver
frequency
synchronous demodulator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CN94194684A
Other languages
English (en)
Other versions
CN1139507A (zh
Inventor
古帕兰·克里舍纳马瑞斯
维克托·迈克奈克
加里·J·斯格里尼利
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zenith Electronics LLC
Original Assignee
Zenith Electronics LLC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zenith Electronics LLC filed Critical Zenith Electronics LLC
Publication of CN1139507A publication Critical patent/CN1139507A/zh
Application granted granted Critical
Publication of CN1109439C publication Critical patent/CN1109439C/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D1/00Demodulation of amplitude-modulated oscillations
    • H03D1/22Homodyne or synchrodyne circuits
    • H03D1/2245Homodyne or synchrodyne circuits using two quadrature channels
    • H03D1/2254Homodyne or synchrodyne circuits using two quadrature channels and a phase locked loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D3/00Demodulation of angle-, frequency- or phase- modulated oscillations
    • H03D3/007Demodulation of angle-, frequency- or phase- modulated oscillations by converting the oscillations into two quadrature related signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/02Amplitude-modulated carrier systems, e.g. using on-off keying; Single sideband or vestigial sideband modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/426Internal components of the client ; Characteristics thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/455Demodulation-circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/50Tuning indicators; Automatic tuning control

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Circuits Of Receivers In General (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)
  • Television Receiver Circuits (AREA)

Abstract

用锁相环控制一个同步解调器,使得能调谐至电视信号的导频。从启动期间(包括接通电源或改变频道)起,就开始了调谐过程,在这一期间,一个在导频频率上的代用信号加到锁相环,以使压控振荡器快速地牵引到锁定频率。启动过程结束后,再加入中频信号。启动期间是由一个来自微处理器的AFC消除信号确定的,并控制一个中频开关。代用信号来自一个晶体振荡器。

Description

在同步解调器中采用代用导频以提取载频信号的电路
本发明涉及一般的数字接收机,特别是关于数字电视信号接收机。
在电视发射与接收系统中,近年来已采用了各种数字式系统。例如,电视信号可以包括了压缩的宽频带高清晰度电视(HDTV)信号,或一种或多种压缩的NTSC制式信号。实现这些信号传输的两种最广泛流行的调制技术是正交调幅制(QAM)及残留边带调制(VSB)。美国专利5,087,975号中提出了一种VSB系统,可用来传输电视信号。它是在标准的6兆赫的电视频道内发射一个其形式为逐次分层的M层(M-Level)符号的电视信号,并在频道低端边缘处有一个相对小的(低电平的)导频(pilot)。虽则表征这些符号的分层数目M(即VBS模式)可能变化,但符号率最好是取固定值,如取符号率为684H(相当于10.76兆符号/秒)。此处H为NTSC制中的水平扫描频率。在任何特定情况下所取符号层次的数目。很大程度上是表征传输媒质条件的信噪比(S/N)的函数。当信噪比S/N低时,采用较小的符号分层。这样,在大多数情况下,一个系统只要具有24,16,8,4及2这样几种符号分层,就可具有满意的灵活性了,当然,在以降低传输比特率为代价的情况下,采取较低的M值将改善其信噪比性能,这还是可以理解的。例如,假定符号率为10.76兆符号/秒,一个二层的VSB信号(1比特/符号),将使得传输比特率为10.76兆比特/秒,而一个4层的VSB信号(2比特/符号),将使得传输比特率为21.52兆比特/秒,等等。
如欲使数字电视接收机能正确工作,要求较快地得到接收载波信号,并要求射频部分(RF)及中频部分(IF)的增益能正确地调节。在正交调幅制(QAM)接收机中,载波的提取是较难的。因为它没有任何一种导频。而上述的残留边带调制(VSB)系统中,因为采用了导频,将使载波的提取变得容易得多。不过,由于导频是低电平的,以及VSB接收机使用的同步解调器的牵引(pull-in)范围较小,所以还会遇到一些问题。本发明的一个内容是改进了锁频锁相环(FPLL)的频率牵引能力,另一个内容是改进了自动增益控制(AGC)系统。此外,同步解调器中的锁频锁相环FPLL是双相稳定的。因而输出数据的相位可能被反相,所以就需要进行倒相。而且FPLL的锁定(lock up)特性,将由自动频率控制(AFC)滤波器的特性所决定,本发明的另一个内容,便是提出一种改进AFC滤波器特性的方法。本发明还涉及当采用直流偏置的方法来产生导频时如何实现从模拟信号到数字信号的最佳转换。
所以,本发明的主要目的,是针对一种采用同步解调器的数字数据接收机,改进其提取载波的方法。
本发明另一目的,是在选定的启动条件发生时,快速锁定一个和同步解调器联用的FPLL。
本发明提供了用于调谐带有导频信号的电视信号的电视接收机,该接收机包括为了产生频信号而对上述电视信号进行调谐的装置,用于锁定至上述导频信号的锁频锁相环控制的同步解调器;在预先确定的启动周期期间,产生一种其频率基本上和上述导频信号相等的替代信号,并将其加至上述同步解调器的装置;以及在上述启动周期结束后,将上述中频信号加至上述同步解调器的装置,其中,上述锁频锁相环包括耦合到上述产生中频信号的装置的一对乘法器、用于向上述乘法器提供相应的相位移动信号的压控振荡器和对上述乘法器的输出进行响应来用于控制用于锁定到上述导频信号的上述振荡器的反馈电路。
通过阅读下面这些有关本发明的最佳实施例的附图及其文字说明,对本发明的进一步的一些内容及其优点,便可一目了然了。其中:
图1是用来接收一个M层VSB信号的接收机的部分方框图;
图2是图1中的中频(IF)放大器及同步解调器的较详细的示意图。
图3是接收机的AFC的控制电路。
图4是AGC电路工作模式的描述。
图5是一个在需要时,能自动将数据反相的倒相器。
图6是根据本发明的一种改进型的锁相环滤波器。
图7A及图7B是图6这种改进型的工作性能曲线。
如前所述,发射的VSB信号,在6兆赫电视频道的低端边缘,常有一个小的导频,这一导频径变频后,变为在频道上边缘处的46.69兆赫的中频。而且,虽然并非局限于此,但发射信号最好是包含有依次连续的数据帧,而每帧又包括313个数据段。每个数据段包括836个符号(其速率约为10.76兆符号/秒),其中832个符号用作数据,而其中的另外4个在每个数据段中的固定位置处用于定义段同步字符。数据段同步字符只含有2层的符号。而数据符号则根据应用情况可以是2,4,8,16或24层。而且,每帧的第一个数据段包含一序列的2层符号,它们代表帧同步码及VSB模式控制信号,用以识别该帧剩下的312个数据段的数据符号的层次M(24,16,8,4或2)。
在发射机中,只要对符号值加上一个偏置(一个恒定的直流电平),便可很容易地产生出导频。在接收机中,这一偏置产生一个恒定的直流,用于载频恢复。根据本发明中的一个方面,在提取载取滤之后,这一个在接收机中用来“恢复”的直流将从数据信道中除去,而使后续处理得到优化。
从图1中可看出:接收的射频(RF)信号将通过高频头(tuner)10变为中频,该高频头由微处理器12控制。用户通过键盘14输入或红外(IR)接收机16输入,操纵微处理器12,将适当的信号加到高频头10以调谐到选定频道。包括一个46.69兆赫的导频的中频信号通过一个通带为大约41-47兆赫的声表面波(SAW)滤波器18从高频头10加到一个中频放大器及同步解调器20。解调器20的模拟基带输出通过电容器21耦合到模/数(A/D)变换器22,它对信号进行采样,并将二进制的M层符号送至数字处理器24。电容器21将把前面提到过的直流偏置从A/D变换器22的输入端除去。下面还要进一步仔细对其加以阐述,A/D变换器22根据数字处理器24所发出的时钟信号在正确的符号时间对解调器20进行采样。数字处理器24将数据和一个AGC控制信号加至中频放大器及同步解调器20,而同步解调器20又将一个延迟AGC信号加至高频头10。在选定的启动条件下,如接通电源,频道改变、数据段或帧同步丢失等条件下,由微处理器12产生一个AFC消除信号,解调器20及数字处理器24对该信号产生响应。最后,由于同步解调器中的锁频锁相环FPLL是双相稳定的,数据输出的相位可以被反相,所以本发明中,也有保证数据的正确相位的自动措施。这一部分将结合图5作更全面的阐述,并已经另外提出专利申请(待批)D-6755。
中频放大器及同步解调器20在图2中有更详细的阐述。由声表面波滤波器18来的中频信号通过可控增益放大器30加到中频开关32的一个输入端。放大器30的增益可由一AGC及一个电荷泵(charge pump)31控制。电路31响应增益提高及增益降低两利信号,对电容33充电或放电至控制放大器30的增益所要求的值。电路31还产生一个延迟AGC信号,加至高频头10。
晶体振荡器能够响应来自微处理器12所产生的AFC消除信号而把一个频率为导频频率(46.69兆赫)的较强信号加到中频开关32的第二个输入端。中频开关32也响应AFC消除信号而将晶体振荡器34的输出加至该开关的输出端,而在没有AFC消除信号时,则将中频放大器30的输出加至该开关的输出端。这样,当不存在AFC消除信号时,中频开关32的输出是中频信号,而当存在AFC消除信号时,中频开关32的输出则是晶体振荡器34的输出。
中频开关32的输出加到一对乘法器40及42的第一输入。压控振荡器(VCO)44产生一个额定值为4倍导频频率(即186.76兆赫)的输出信号,该信号加在一个四分频预定标器(prescaler)电路46来用于产生一对相互间相移为90°、频率为导频频率的信号。同相(0°)信号加到乘法器40的第二输入来产生一个同相基带分量I,而正交(90°)信号则加到乘法器42的第二输入来产生一个正交基带分量Q。I,Q两分量分别通过低通滤波器50及52耦合,以消除混频产生的二次谐波(second harmonicmixer products);然后分别通过放大器54和56而被放大到所要求的输出电平。放大后的I,Q分量加到一个FPLL 58的相应输入,FPLL的工作过程是大家所熟悉的,它产生一个调谐电压Vt,用以将VCO 44所产生的信号的频率及相位锁定至导频频率的4倍。如前所述,电容器21将阻止I通道信号中的直流偏置加到A/D变换器22上。照这样,由分频器46产生的相互正交的信号将锁定至导频中频信号来用于将接收到的中频信号解调。
在某些启动条件下,如电源接通或改变频道时,VCO44的频率可能大大偏离其额定值186.76兆赫,这样,在较小的接收导频作用下,FPLL 58将不能快速锁定。(FPLL 58工作的典型参数是:在微弱的导频信号下,在中频频率下的牵引范围仅有±1100千赫左右。而在强的导频信号下,其牵引范围将达到大约±750千赫)。为了缓解这一问题,本发明采用了下述方法。即在启动期间,这一期间的长短由AFC消除信号的持续期来确定,这时,较强的46.69兆赫的晶体振荡器34的输出替代来自中频放大器30的接收到的中频信号通过中频开关32加到乘法器40及42的输入端。启动时间约持续100毫秒。这样,在启动期间,一个较强的、频率为中频导频频率的信号将加到同步解调器,使得FPLL 58能快速地将VCO 44的频率引至其额定值。在启动期间结束后,由于这时AFC消除信号将不存在,从放大器30来的中频信号将通过中频开关32加至同步解调器。因为这时VCO 44的频率非常接近额定解调频率,FPLL 58可以很快将VCO 44锁定至接收到的导频的频率及相位,而使正确解调过程易于实现。
解调数据从同步解调器20的I通道,通过电容器21,加到A/D变换器22的输入(见图1)。在由数字处理器24产生的时钟信号作用下,A/D变换器22将在各个正确的采样点对模拟I通道进行采样,将一个代表接收到的符号幅度的二进制的I通道数据比特串加到数字处理器。符号的数值最好是对坐标零轴对称地配置,任何一种直流偏置使这些符号值对坐标零轴产生偏移。于是A/D变换器22需要处理在一个方向上较大的幅度,这样就需要一个较大的A/D变换器。利用电容器21将直流偏置从数据信道消除后,这时A/D变换器22处理的是对称输入信号,因此,A/D变换器22的大小可减小而达到最佳值。
图3描述的是数字处理器24,如图所示,二进制的I通道数据比特串加到一个倒相器59(图5将描述此倒相器是由一倒相控制信号控制的),然后再加到符号同步波波器60及同步相关波波器62。在每一个数据段同步字符的作用下,滤波器60都将产生一种鑑频器型式(discriminatot-type)的输出,该输出在同步字符的中心过零。滤波器62是这样设计的,它将在滤波器60的输出过零的时刻,产生一个较大的脉冲。滤波器60的输出,由滤波器62所产生的脉冲选通,加到锁相环PLL 64上。当选通信号为零时,符号时钟产生器66的相位被调整为正确的。在这种情况下,PLL 64将不对选通信号作任何校正。但当选通信号为正值或负值时,PLL 64将产生一个适当的误差信号来校正符号时钟的相位,直至选通信号达到要求的零值为止。如前所述,本发明的这一部分,已提出专利申请D-6755。
为了减轻同步解调器20锁定的困难,在启动期间结束后的一个短时期内,接收机工作在一种非相干AGC模式,此后,在其余的对应于正常信号接收的长得多的一段时间内,接收机2作在正常的相干AGC模式。这三段时间在图4中将其描绘了出来,特别是在启动期间(即存在AFC消除信号时),需将中频放大器30的增益调至最大。这样就保证了在启动期间刚刚结束时,中频放大器30的增益仍将为其最大值以使得能够促使由FPLL 58较容易地锁定至较小的中频接收导频。此后,在非相干AGC模式工作期间,中频放大器30的增益将迅速下降,直到达到一个门限值T为止,在此之后,AGC即工作在相干模式下,此时该放大器的增益将受到较缓慢的控制。
更加值得注意的是(再参看图3),在AFC消除信号作用下,译码器68将工作并使第二个译码器70产生一个增益提高信号,该信号加到一个电荷泵31,使中频放大器30的增益迅速提高,而与输入信号强度无关。在启动期间(即不存在AFC消除信号时)以后,二进制I通道数据信号将起作用,这时,它将通过一个比较器72不断地与一个最大值进行比较。如果接收到的数据信号连续有8个符号等于或超过这一最大值时,译码器68产生一个输出,该输出使译码器70产生一个增益降低信号,使放大器31(原文如此)的增益按预定值式预定步骤降低。只要比较器72所要求的条件得到满足,这一过程便将持续下去。一旦这一条件得不到满足,接收机就将进入相干AGC工作模式,这时放大器30的增益将按接收到的数据段同步字符的强度来控制,而该同步字符,将由在滤波器62的输出所产生的相关脉冲来表示。这一相关脉冲将加到图5中的一个极性选择电路,以保证数据的极性正确,因为FPLL 58可以锁定在两个相位中的任何一个。这一相关脉冲在相加器76中减去一个参考电平,其结果将在AGC积分器74中进行积分,积分输出加到译码器70以控制放大器31(原文如此)的增益。即:当加法器76的积分输出高于第一个电平时,译码器70就将产生一个增益下降信号来降低放大器31(原文如此)的增益,而当这一积分信号低于第二个电平时,译码器70就将产生一个增益提高信号来提高放大器31(原文如此)的增益。在产生了增益上升或增益下降信号后,积分器将由译码器70复位。加法器76的输出,还将加到数据段同步积分器94,而此同步积分器的输出,将加到比较器96的一个输入端,该比较器的另一端将被加上一个零参考信号。比较器96的输出将加到一个数据段同步产生器98,用于每当来自滤波器62的积分相干脉冲等于或大于零值时给出数据段同步输出。
由此可见,非相干AGC的工作是相当快的,它能在每八个符号时钟实现增益改变。另一方面相干AGC的工作则响应于数据段同步字符并且只能在一个数据段内使增益改变一次。因而,在本发明建议的最佳实施例中,非相干AFC工作模式将优先于相干AFC工作模式。所以,只要满足比较器72的条件(即1信号在连续8个符号下,皆等于或大于给定最大值)时,就转入非相干AGC工作模式。这种双模AGC工作的技术也独立地申请了专利(待批)D6754。
如前所述,同步解调器20的FPLL 58是双相稳定的。所以,输出数据的相位可能被反相。数字处理器24中的倒相器59在必要时将数据信号的相位反相。倒相器59是由来自图5中描述的极化选择电路的信号控制的。
在图5中,滤波器62输出端产生的相关同步图形的符号(sign)位,将耦合到第一个触发器82的D端输入,而该触发器82的Q端输出将耦合到第二个触发器84的D端输入和比较器86的一个输入端,比较器86的第二个输入端将连接至触发器84的Q端输出。比较器86的输出加到三位计数器88的复位输入,该计数器的进位输出耦合到与门90的一个输入端。这一与门90的第二个输入端连接至触发器82的Q端输出,而该门的输出端则将耦合至T型(toggle)触发器92的T端输入。触发器92的Q端输出含有一个倒相控制信号用于控制倒相器59的工作。来自数据段同步产生器98(见图3)的数据段同步信号,将作为触发器82-84及计数器88的时钟信号。
当同步解调器20的输出信号相位被调整为正确时,滤波器62的相关输出的符号(sign)位将为逻辑0。如果该符号位为逻辑1时,倒相器59将工作而将加到数字处理器24的数据信号反相。
特别要指出的是:触发器82及84可用来贮存同步相关滤波器62的顺序输出的符号位。逻辑0和逻辑1这两种符号位分别产生触发器状态Q=0及Q=1。如果连续8个数据段同步字符的符号位不改变(即比较器86无输出),计数器88的输出使与门90检查当前符号位的极性。如果它不是逻辑0,即触发器82的状态为Q=1,与门90将产生用于T型的触发器92的一个输出,由此使倒相器59状态改变。如果符号位为逻辑0,与门90将没有输出,而倒相器80(原文如此)的状态将不会改变。
图6描述了FPLL 58(参见图2)的一个推荐实施例,下面还要谈到,FPLL 58也将响应于来自微处理器12的AFC消除信号。按照惯例,该FPLL包括一个AFC滤波器80,该滤波器80包括一系列电阻R1、R2、R3及电容C1,C2、C3。滤波器80输入端接至接收解调的I通道数据信号,而其输出则接至限幅器82的一个输入。限幅器82的另一个输入端将被加上一参考电压。限幅器82的输出加至乘法器84的一个输入。解调的Q信号则加至乘法器84的第二个输入,乘法器84的输出接至PLL滤波器86,该PLL滤波器产生电压Vt以控制VCO44(见图2)。
AFC滤波器80的幅频特性和相频特性,分别如图7A及图7B中实线所示,该滤波器的作用为:(1)除去I通道数据信号中的高频数据分量,以及,(2)提供输入信号的一个相移。在VCO44的频率与其额定解调频率之间的误差通过在I,Q信号中产生的拍频而反映出来。只要这些拍频频率不过高,也就是说VCO 44的频率仍在额定解调频率附近一个给定的范围内,AFC滤波器80将产生一个具有足够幅度与相位的输出来校正VCO的频率。这一校正是这样实现的:即AFC滤波器80的限幅输出将与Q信号相乘来将一个频率校正信号供给PLL滤波器86。由图7A及图7B可以看出,当拍频频率增大时,AFC滤波器响应幅度降低,而施加的相移将趋近180°。这两者都将降低AFC滤波器80的性能,这时就需要进行频率校正。特别是当滤波器的相移超过180°时,VCO 44的频率实际上不是向着需要实现锁定的方向,而是在朝相反方向推开。在启动期间,VCO 44的频率可能偏离额定频率很远,以致可能出现这种情况,这时,接收信号的载波提取将十分困难,即使FPLL是工作在响应晶体振荡器34的输出的情况下,载波提取仍很困难。
本发明解决了这一难题,解决的方法是加上一个电荷泵88,它在AFC消除信号作用下被允许工作,它在响应I信号时,将对AFC滤波器80的输出节点90注入一个电流。这样,就实际上改变了幅频特性和相频特性,如图7A和图7B上虚线表示。由图可以看出:当频率增高时,修正后的幅频响应及相移的下降都较为缓慢。更重要的是:当频率继续增高时,相移基本上固定在90°左右,且永远不会达到180°。这时,AFC滤波器80给出一个电平增大的输出电压信号,该信号的相移小于180°(实际上是90°左右),这样,在启动期间,响应于晶体振荡器34的输出,载波的提取将较为容易。
当然,具体电路可以根据经验与技巧进行修改。而本发明由下列权利要求中所述各项进行限制。

Claims (8)

1.用于调谐带有导频信号的电视信号的电视接收机,该接收机包括为了产生中频信号而对上述电视信号进行调谐的装置,用于锁定至上述导频信号的锁频锁相环控制的同步解调器;在预先确定的启动周期期间,产生一种其频率基本上和上述导频信号相等的替代信号,并将其加至上述同步解调器的装置;以及在上述启动周期结束后,将上述中频信号加至上述同步解调器的装置,其中,上述锁频锁相环包括耦合到上述产生中频信号的装置的一对乘法器、用于向上述两个乘法器提供相应的相位移动信号的压控振荡器和对上述乘法器的输出进行响应来用于控制用于锁定到上述导频信号的上述振荡器的反馈电路。
2.根据权利要求1的上述的接收机,在上述启动期间,滤波器信号幅度降低最小。
3.根据权利要求1的上述的接收机,该接收机包括数据信号处理装置和将上述同步解调器的输出耦合至上述数据信号处理装置的电容性装置,该电容性装置将上述导频对上述数据信号处理装置的影响减至最小。
4.根据权利要求3的上述的接收机,其特征在于:上述导频在上述同步解调器的输出中产生一个直流分量,以及具有不让上述直流分量进入上述数据信号处理装置的耦合装置。
5.根据权利要求4的上述的接收机,其特征在于:上述数据信号处理装置包含一个A/D变换器,上述电容性耦合装置包含一个电容。
6.根据权利要求1的上述的接收机,其特征在于:上述反馈电路包含有一个AFC滤波器,该AFC滤波器含有一个滤波器电路,该滤波器电路包括由电阻及电容器组成的网络,该网络具有预先设定的相位响应特性及限制相移的装置,该装置可通过限制上述网络在频率增高时的相移至某个小于180°的值来修正上述预先设定的相位响应特性。
7.根据权利要求6的上述的接收机,其特征在于:上述相移限制在大约90°。
8.根据权利要求6的上述的接收机,其特征在于:上述限制相移的装置包括有一个耦合到上述滤波器电路的电荷泵和在上述启动期间运行上述电荷泵从而限制上述相移的装置。
CN94194684A 1993-12-29 1994-12-15 在同步解调器中采用代用导频以提取载频信号的电路 Expired - Lifetime CN1109439C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US08/175,333 1993-12-29
US08/175,333 US5410368A (en) 1993-12-29 1993-12-29 Carrier acquisition by applying substitute pilot to a synchronous demodulator during a start up interval

Publications (2)

Publication Number Publication Date
CN1139507A CN1139507A (zh) 1997-01-01
CN1109439C true CN1109439C (zh) 2003-05-21

Family

ID=22639879

Family Applications (1)

Application Number Title Priority Date Filing Date
CN94194684A Expired - Lifetime CN1109439C (zh) 1993-12-29 1994-12-15 在同步解调器中采用代用导频以提取载频信号的电路

Country Status (6)

Country Link
US (2) US5410368A (zh)
JP (1) JP3399533B2 (zh)
KR (1) KR100274290B1 (zh)
CN (1) CN1109439C (zh)
CA (3) CA2296855C (zh)
WO (1) WO1995018508A1 (zh)

Families Citing this family (44)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5508748A (en) * 1993-02-08 1996-04-16 Zenith Electronics Corporation Data level selection for multilevel VSB transmission system
US5894334A (en) * 1994-03-21 1999-04-13 Rca Thomson Licensing Corporation Carrier recovery system for a vestigial sideband signal
GB9405487D0 (en) * 1994-03-21 1994-05-04 Rca Thomson Licensing Corp VSB demodulator
KR0124598B1 (ko) * 1994-04-12 1997-12-01 구자홍 에이치디티브이(hdtv) 수신기의 브이에스비(vsb) 필터
US6512555B1 (en) * 1994-05-04 2003-01-28 Samsung Electronics Co., Ltd. Radio receiver for vestigal-sideband amplitude-modulation digital television signals
US6545728B1 (en) * 1994-05-04 2003-04-08 Samsung Electronics Co., Ltd. Digital television receivers that digitize final I-F signals resulting from triple-conversion
DE4417724A1 (de) * 1994-05-20 1995-11-23 Ant Nachrichtentech Einrichtung zur digitalen Demodulation der Bild- und Tonanteile eines Fernsehsignals
US5673293A (en) * 1994-09-08 1997-09-30 Hitachi America, Ltd. Method and apparatus for demodulating QAM and VSB signals
US5565932A (en) * 1994-11-08 1996-10-15 Zenith Electronics Corp. AGC system with pilot using digital data reference
US5648923A (en) * 1995-03-02 1997-07-15 Hitachi America, Ltd. Nyquist filter for use in a joint VSB/QAM demodulator
US5745528A (en) * 1995-07-13 1998-04-28 Zenith Electronics Corporation VSB mode selection system
KR0157531B1 (ko) * 1995-07-14 1998-11-16 김광호 텔레비젼신호 수신기에서 디지탈 반송파 복구 장치 및 방법
JP3225837B2 (ja) * 1996-04-19 2001-11-05 松下電器産業株式会社 高周波信号受信装置
US5699011A (en) * 1996-08-02 1997-12-16 Zenith Electronics Corporation DC offset compensation method and apparatus
JPH10248040A (ja) * 1997-03-05 1998-09-14 Sanyo Electric Co Ltd テレビジョン受像機
US6061096A (en) * 1997-03-19 2000-05-09 Samsung Electronics Co., Ltd. Digital-and-analog-TV-signal receivers, each with single first detector and shared high-band I-F amplification
US6055280A (en) * 1997-06-27 2000-04-25 Raytheon Company High data rate digital demodulator and bit synchronizer
CN1187964C (zh) * 1997-10-31 2005-02-02 汤姆森许可公司 用于消除所接收的高清晰电视信号中的直流偏置的网络
US6751272B1 (en) * 1998-02-11 2004-06-15 3Com Corporation Dynamic adjustment to preserve signal-to-noise ratio in a quadrature detector system
KR100252987B1 (ko) * 1998-03-12 2000-04-15 구자홍 디지탈 텔레비젼 수신기
US6313885B1 (en) * 1998-03-25 2001-11-06 Samsung Electronics Co., Ltd. DTV receiver with baseband equalization filters for QAM signal and for VSB signal which employ common elements
US6496229B1 (en) * 1998-04-02 2002-12-17 Samsung Electronics Co., Ltd. TV receiver using read-only memory shared during VSB and QAM reception for synchrodyning I-F signal to baseband
JP2000115263A (ja) * 1998-09-30 2000-04-21 Matsushita Electric Ind Co Ltd ディジタル放送復調装置
DE69920737T2 (de) 1998-11-03 2005-10-13 Broadcom Corp., Irvine Qam/vsb zweimodenempfänger
US6226323B1 (en) 1998-11-03 2001-05-01 Broadcom Corporation Technique for minimizing decision feedback equalizer wordlength in the presence of a DC component
US6438164B2 (en) * 1998-11-03 2002-08-20 Broadcom Corporation Technique for minimizing decision feedback equalizer wordlength in the presence of a DC component
US6219088B1 (en) 1998-11-03 2001-04-17 Broadcom Corporation NTSC interference rejection filter
US6842495B1 (en) 1998-11-03 2005-01-11 Broadcom Corporation Dual mode QAM/VSB receiver
US6775334B1 (en) 1998-11-03 2004-08-10 Broadcom Corporation Equalization and decision-directed loops with trellis demodulation in high definition TV
JP4359795B2 (ja) * 1999-03-12 2009-11-04 ソニー株式会社 デジタル信号受信装置および方法、並びに記録媒体
JP2001077671A (ja) * 1999-07-06 2001-03-23 Matsushita Electric Ind Co Ltd デジタル放送選局装置およびデジタル放送選局方法
MXPA02000555A (es) * 1999-07-16 2002-07-02 Thomson Licensing Sa Ajuste de ganancia selectiva para cooperar con la adquisicion del portador en un receptor de television.
JP3383619B2 (ja) * 1999-08-30 2003-03-04 シャープ株式会社 移相器及びそれを用いた復調器
US6879627B1 (en) * 2000-06-01 2005-04-12 Shiron Satellite Communications (1996) Ltd. Variable rate continuous mode satellite modem
KR100364783B1 (ko) * 2000-07-28 2002-12-16 엘지전자 주식회사 디지털 텔레비젼 수신기 및 그 디지털 텔레비젼 수신기의안테나를 제어하는 방법
US7079591B2 (en) * 2001-08-01 2006-07-18 Radiodetection Limited Method and system for recovering information from a magnetic field signal usable for locating an underground object
JP3586267B2 (ja) * 2002-06-18 2004-11-10 沖電気工業株式会社 自動利得制御回路
US6999534B2 (en) * 2002-07-31 2006-02-14 Texas Instruments Incorporated Method for mitigating DC offset in a sign bit correlator
CN101310552A (zh) * 2005-11-04 2008-11-19 汤姆森特许公司 在低信噪比下感测高级电视系统委员会信号的装置和方法
RU2008129097A (ru) * 2005-12-16 2010-01-27 Унилевер Н.В. (NL) Композиции для лечения волос
JP2007181046A (ja) * 2005-12-28 2007-07-12 Matsushita Electric Ind Co Ltd 受信回路、受信装置および受信方法
US7937053B2 (en) * 2007-06-08 2011-05-03 Himax Technologies Limited Method for receiving station signal and receiver for receiving the same
CN109004930B (zh) * 2018-09-29 2024-05-28 清华大学 基于锁相环直接解调频率调制信号的电路系统及控制方法
CN112542996A (zh) * 2019-09-20 2021-03-23 中国科学院微电子研究所 陀螺数字信号的高阶同步积分解调电路和方法

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3644853A (en) * 1970-11-23 1972-02-22 Zenith Radio Corp Voltage-controlled signal-seeking tuning system
CH566089A5 (zh) * 1973-12-20 1975-08-29 Hasler Ag
US4443769A (en) * 1981-04-27 1984-04-17 Rca Corporation Frequency search system for a phase locked loop
US4823399A (en) * 1987-07-30 1989-04-18 General Instrument Corporation Refined tuning of RF receiver with frequency-locked loop
US4849993A (en) * 1987-12-10 1989-07-18 Silicon General, Inc. Clock holdover circuit
US4939790A (en) * 1988-03-28 1990-07-03 Zenith Electronics Corporation PLL frequency stabilization in data packet receivers
US4918718A (en) * 1988-06-28 1990-04-17 Luma Telecom, Inc. Quadrature amplitude modulation with line synchronization pulse for video telephone
US4945415A (en) * 1988-08-29 1990-07-31 Motorola, Inc. Slew enhancement circuit for an automatic frequency control system
JP2710990B2 (ja) * 1989-07-12 1998-02-10 三菱電機株式会社 映像中間周波信号処理回路
US5087975A (en) * 1990-11-09 1992-02-11 Zenith Electronics Corporation VSB HDTV transmission system with reduced NTSC co-channel interference
JPH04239804A (ja) * 1991-01-24 1992-08-27 Matsushita Electric Ind Co Ltd 復調回路
US5287180A (en) * 1991-02-04 1994-02-15 General Electric Company Modulator/demodulater for compatible high definition television system
US5181112A (en) * 1991-03-11 1993-01-19 Zenith Electronics Corporation Television signal transmission system with carrier offset compensation
US5175626A (en) * 1991-07-25 1992-12-29 Rca Thomson Licensing Corporation Apparatus providing a clock signal for a digital television receiver in response to a channel change

Also Published As

Publication number Publication date
US5410368A (en) 1995-04-25
CA2296855C (en) 2001-02-20
JP3399533B2 (ja) 2003-04-21
CN1139507A (zh) 1997-01-01
CA2296861C (en) 2001-02-20
JPH09509020A (ja) 1997-09-09
WO1995018508A1 (en) 1995-07-06
KR100274290B1 (ko) 2000-12-15
CA2296861A1 (en) 1995-07-06
US5638140A (en) 1997-06-10
CA2178198C (en) 2000-05-02
CA2296855A1 (en) 1995-07-06

Similar Documents

Publication Publication Date Title
CN1109439C (zh) 在同步解调器中采用代用导频以提取载频信号的电路
KR0157531B1 (ko) 텔레비젼신호 수신기에서 디지탈 반송파 복구 장치 및 방법
US5235424A (en) Automatic gain control system for a high definition television signal receiver
KR100325771B1 (ko) 텔레비젼 신호 수신 시스템의 자동 주파수 트랙킹장치 및 그방법
KR910006481B1 (ko) 페이즈 록크 루프
EP0512624B1 (en) Television receiver with automatic tuning control
CN1078794C (zh) 用于双相稳态频率锁相环路的数据段驱动afc锁存器
US5546138A (en) AGC system with overriding, maximum gain during an initial interval to enhance signal acquisition
EP1737131A1 (en) Phase locked loop and receiver using the same, phase detecting method
US5621483A (en) Polarity selection circuit for bi-phase stable FPLL
KR100249234B1 (ko) 디지털 잔류측파대 복조장치
KR100309097B1 (ko) 텔레비젼수신기의정밀튜닝방법및장치와잔류측파대신호정합방법및장치
Zhang et al. A novel all digital VSB carrier recovery loop for HDTV terrestrial transmission
JP2842349B2 (ja) 復調装置
CA2290862C (en) A frequency/phase comparison circuit with gated reference and signal inputs
KR100556417B1 (ko) 잔류측파대 수신기 및 그의 반송파 복구기
JPH10178599A (ja) ディジタル衛星放送受信機
Kim et al. Circuit design and performance analysis of carrier recovery loop for digital DBS system in the presence of phase noise
Chen et al. A software phase-locked loop based on the novel method of dynamical observation interval
MXPA96004558A (es) Receptor y metodo para estabilizar un demodulador por aumento de un componente piloto cd recobrado
US20100111240A1 (en) Method to Track a Target Frequency of an Input Signal
TW201023507A (en) Method to track a target frequency of an input signal
KR20050062109A (ko) Dtv 수신기에서의 반송파 복구 장치
JPH07327060A (ja) 自動周波数制御回路
JPH07143001A (ja) Pll発振装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CX01 Expiry of patent term

Expiration termination date: 20141215

Granted publication date: 20030521