CN110189676A - 移位寄存器单元及驱动方法、栅极驱动电路、显示面板 - Google Patents

移位寄存器单元及驱动方法、栅极驱动电路、显示面板 Download PDF

Info

Publication number
CN110189676A
CN110189676A CN201910469294.5A CN201910469294A CN110189676A CN 110189676 A CN110189676 A CN 110189676A CN 201910469294 A CN201910469294 A CN 201910469294A CN 110189676 A CN110189676 A CN 110189676A
Authority
CN
China
Prior art keywords
signal
node
switch unit
connects
transferred
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910469294.5A
Other languages
English (en)
Other versions
CN110189676B (zh
Inventor
王志良
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Beijing BOE Technology Development Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Beijing BOE Technology Development Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Beijing BOE Technology Development Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201910469294.5A priority Critical patent/CN110189676B/zh
Publication of CN110189676A publication Critical patent/CN110189676A/zh
Application granted granted Critical
Publication of CN110189676B publication Critical patent/CN110189676B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Shift Register Type Memory (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明涉及显示技术领域,提出一种移位寄存器单元及驱动方法、栅极驱动电路、显示面板,该移位寄存器单元包括:第一输入单元、第二输入单元、输出单元、第一开关单元、第二开关单元、第三开关单元、第四开关单元、第五开关单元、第六开关单元以及第一电容。本公开提供的移位寄存器单元可以实现栅极驱动电路的正反双向向扫描。

Description

移位寄存器单元及驱动方法、栅极驱动电路、显示面板
技术领域
本发明涉及显示技术领域,尤其涉及一种移位寄存器单元及驱动方法、栅极驱动电路、显示面板。
背景技术
显示技术领域中,栅极驱动电路一般用于逐行向显示区的像素单元发送栅极驱动信号,从而实现像素单元逐行接收数据信号。栅极驱动电路一般包括多级连接的移位寄存器单元,每一个移位寄存器单元的输出端与一行像素单元连接,用于向像素单元发送上述栅极驱动信号。然而,相关技术中,栅极驱动电路只能实现单向逐行扫描。
需要说明的是,在上述背景技术部分发明的信息仅用于加强对本发明的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息。
发明内容
本发明的目的在于提供一种移位寄存器单元及驱动方法、栅极驱动电路、显示面板。该移位寄存器单元可以实现栅极驱动电路的双向扫描。
本发明的其他特性和优点将通过下面的详细描述变得显然,或部分地通过本发明的实践而习得。
根据本发明的一个方面,提供一种移位寄存器单元,该移位寄存器单元包括:第一输入单元、第二输入单元、输出单元、第一开关单元、第二开关单元、第三开关单元、第四开关单元、第五开关单元、第六开关单元以及第一电容。第一输入单元连接第一初始信号端、第一节点、第一电源信号端、第一时钟信号端,用于响应所述第一电源信号端和所述第一时钟信号端的信号将所述第一初始信号端的信号传输到所述第一节点;第二输入单元连接所述第一时钟信号端、第一节点、第二初始化信号端、第二电源信号端,用于响应所述第一时钟信号端的信号、所述第二电源信号端的信号将所述第二初始化信号端的信号传输到所述第一节点;输出单元连接信号输出端、第一节点、第二时钟信号端,用于响应所述第一节点的信号将所述第二时钟信号端的信号传输到所述信号输出端;第一开关单元的第一端连接所述第一节点,第二端连接无效电平端,控制端连接第三节点;第二开关单元的第一端连接所述无效电平端,第二端连接所述第三节点,控制端连接所述第一节点;第三开关单元的第一端连接所述第一时钟信号端,第二端连接第二节点,控制端连接所述第一节点;第四开关单元的第一端连接有效电平端,第二端连接所述第二节点,控制端连接所述第一时钟信号端;第五开关单元的第一端连接所述第二时钟信号端,第二端连接所述第三节点,控制端连接所述第二节点;第六开关单元的第一端连接所述无效电平端,第二端连接所述信号输出端,控制端连接所述第二节点;第一电容连接于所述无效电平端与所述第二节点之间。
本发明的一种示例性实施例中,所述第一输入单元包括:第七开关单元和第八开关单元。第七开关单元的第一端连接所述第一初始信号端,控制端连接所述第一时钟信号端;第八开关单元的第一端连接所述第七开关单元的第二端,第二端连接所述第一节点,控制端连接所述第一电源信号端。
本发明的一种示例性实施例中,所述第二输入单元包括第九开关单元和第十开关单元。第九开关单元的第一端连接所述第二初始信号端,控制端连接所述第一时钟信号端;第十开关单元的第一端连接所述第九开关单元的第二端,第二端连接所述第一节点,控制端连接所述第二电源信号端。
本发明的一种示例性实施例中,所述输出单元包括第十一开关单元和第二电容。第十一开关单元的第一端连接所述第二时钟信号端,第二端连接所述信号输出端,控制端连接所述第一节点;第二电容连接于所述第一节点与所述信号输出端之间。
本发明的一种示例性实施例中,所述第一到第六开关单元分别为第一到第六开关晶体管;所述第一开关晶体管的第一端连接所述第一节点,第二端连接无效电平端,控制端连接第三节点;第二开关晶体管的第一端连接所述无效电平端,第二端连接所述第三节点,控制端连接所述第一节点;第三开关晶体管的第一端连接所述第一时钟信号端,第二端连接第二节点,控制端连接所述第一节点;第四开关晶体管的第一端连接有效电平端,第二端连接所述第二节点,控制端连接所述第一时钟信号端;第五开关晶体管的第一端连接所述第二时钟信号端,第二端连接所述第三节点,控制端连接所述第二节点;第六开关晶体管的第一端连接所述无效电平端,第二端连接所述信号输出端,控制端连接所述第二节点。
本发明的一种示例性实施例中,所述第一时钟信号端和所述第二时钟信号端的信号频率相同,相位相反。
本发明的一种示例性实施例中,所述第一电源信号端和所述第二电源信号端信号的电平逻辑相反。
根据本发明的一个方面,提供一种移位寄存器单元驱动方法,用于驱动上述的移位寄存器单元,该驱动方法包括:
在正向扫描状态的:
第一阶段,利用第一输入单元响应第一电源信号端和所述第一时钟信号端的信号将第一初始化信号端的信号传输到第一节点,利用第一节点的信号导通第二开关单元、第三开关单元,利用第一时钟信号端的信号导通第四开关单元以将有效电平端的信号传输到第二节点,利用所述第二节点的信号导通第五开关单元以将第二时钟信号端的信号传输到第三节点,利用第三节点的信号关断第一开关单元,利用第二节点的信号导通第六开关单元以将无效信号端的信号传输到信号输出端,利用输出单元响应第一节点的信号将第二时钟信号端的信号传输到所述信号输出端;
第二阶段,利用第一节点的信号导通第二开关单元以将无效信号端的信号传输到第三节点,利用第三节点的信号关断第一开关单元,利用第一节点的信号导通第三开关单元以将第一时钟信号端的信号传输到第二节点,利用第二节点的信号关断第五开关单元、第六开关单元,利用第一时钟信号端的信号关断第四开关单元,利用输出单元响应第一节点的信号将第二时钟信号端的信号传输到所述信号输出端;
第三阶段,利用所述第一输入单元响应所述第一时钟信号端的信号将所述第一初始化信号端的信号传输到所述第一节点,利用第一节点的信号关断所述第二开关单元、第三开关单元,利用所述第一时钟信号端的信号导通所述第四开关单元以将有效电平端的信号传输到所述第二节点并存储于所述第一电容,利用所述第二节点的信号导通所述第五开关单元以将第二时钟信号端的信号传输到所述第三节点,利用第三节点的信号关断所述第一开关单元,利用第二节点的信号导通所述第六开关单元以将所述无效电平端的信号传输到所述信号输出端;
在反向扫描状态的:
第一阶段,利用第二输入单元响应第二电源信号端和所述第一时钟信号端的信号将第二初始化信号端的信号传输到第一节点,利用第一节点的信号导通第二开关单元、第三开关单元,利用第一时钟信号端的信号导通第四开关单元以将有效电平端的信号传输到第二节点,利用所述第二节点的信号导通第五开关单元以将第二时钟信号端的信号传输到第三节点,利用第三节点的信号关断第一开关单元,利用第二节点的信号导通第六开关单元以将无效信号端的信号传输到信号输出端,利用输出单元响应第一节点的信号将第二时钟信号端的信号传输到所述信号输出端;
第二阶段,利用第一节点的信号导通第二开关单元以将无效信号端的信号传输到第三节点,利用第三节点的信号关断第一开关单元,利用第一节点的信号导通第三开关单元以将第一时钟信号端的信号传输到第二节点,利用第二节点的信号关断第五开关单元、第六开关单元,利用第一时钟信号端的信号关断第四开关单元,利用输出单元响应第一节点的信号将第二时钟信号端的信号传输到所述信号输出端;
第三阶段,利用所述第二输入单元响应所述第一时钟信号端的信号将所述第二初始化信号端的信号传输到所述第一节点,利用第一节点的信号关断所述第二开关单元、第三开关单元,利用所述第一时钟信号端的信号导通所述第四开关单元以将有效电平端的信号传输到所述第二节点并存储于第一电容,利用所述第二节点的信号导通所述第五开关单元以将第二时钟信号端的信号传输到所述第三节点,利用第三节点的信号关断所述第一开关单元,利用第二节点的信号导通所述第六开关单元以将所述无效电平端的信号传输到所述信号输出端。
根据本发明的一个方面,提供一种栅极驱动电路,其包括级联的多个上述的移位寄存器单元;上一级移位寄存器单元的信号输出端连接相邻下一级移位寄存器单元的第一初始信号端;下一级移位寄存器单元的信号输出端连接相邻上一级移位寄存器单元的第二初始信号端。
根据本发明的一个方面,提供一种显示面板,其包括上述的栅极驱动电路。
本公开提供一种移位寄存器单元及驱动方法、栅极驱动电路、显示面板。该移位寄存器单元在正向扫描状态的:第一阶段,利用第一输入单元响应第一电源信号端和所述第一时钟信号端的信号将第一初始化信号端的信号传输到第一节点,利用第一节点的信号导通第二开关单元、第三开关单元,利用第一时钟信号端的信号导通第四开关单元以将有效电平端的信号传输到第二节点,利用所述第二节点的信号导通第五开关单元以将第二时钟信号端的信号传输到第三节点,利用第三节点的信号关断第一开关单元,利用第二节点的信号导通第六开关单元以将无效信号端的信号传输到信号输出端,利用输出单元响应第一节点的信号将第二时钟信号端的信号传输到所述信号输出端;第二阶段,利用第一节点的信号导通第二开关单元以将无效信号端的信号传输到第三节点,利用第三节点的信号关断第一开关单元,利用第一节点的信号导通第三开关单元以将第一时钟信号端的信号传输到第二节点,利用第二节点的信号关断第五开关单元、第六开关单元,利用第一时钟信号端的信号关断第四开关单元,利用输出单元响应第一节点的信号将第二时钟信号端的信号传输到所述信号输出端;第三阶段,利用所述第一输入单元响应所述第一时钟信号端的信号将所述第一初始化信号端的信号传输到所述第一节点,利用第一节点的信号关断所述第二开关单元、第三开关单元,利用所述第一时钟信号端的信号导通所述第四开关单元以将有效电平端的信号传输到所述第二节点并存储于所述第一电容,利用所述第二节点的信号导通所述第五开关单元以将第二时钟信号端的信号传输到所述第三节点,利用第三节点的信号关断所述第一开关单元,利用第二节点的信号导通所述第六开关单元以将所述无效电平端的信号传输到所述信号输出端;在反向扫描状态的:第一阶段,利用第二输入单元响应第二电源信号端和所述第一时钟信号端的信号将第二初始化信号端的信号传输到第一节点,利用第一节点的信号导通第二开关单元、第三开关单元,利用第一时钟信号端的信号导通第四开关单元以将有效电平端的信号传输到第二节点,利用所述第二节点的信号导通第五开关单元以将第二时钟信号端的信号传输到第三节点,利用第三节点的信号关断第一开关单元,利用第二节点的信号导通第六开关单元以将无效信号端的信号传输到信号输出端,利用输出单元响应第一节点的信号将第二时钟信号端的信号传输到所述信号输出端;第二阶段,利用第一节点的信号导通第二开关单元以将无效信号端的信号传输到第三节点,利用第三节点的信号关断第一开关单元,利用第一节点的信号导通第三开关单元以将第一时钟信号端的信号传输到第二节点,利用第二节点的信号关断第五开关单元、第六开关单元,利用第一时钟信号端的信号关断第四开关单元,利用输出单元响应第一节点的信号将第二时钟信号端的信号传输到所述信号输出端;第三阶段,利用所述第二输入单元响应所述第一时钟信号端的信号将所述第二初始化信号端的信号传输到所述第一节点,利用第一节点的信号关断所述第二开关单元、第三开关单元,利用所述第一时钟信号端的信号导通所述第四开关单元以将有效电平端的信号传输到所述第二节点并存储于第一电容,利用所述第二节点的信号导通所述第五开关单元以将第二时钟信号端的信号传输到所述第三节点,利用第三节点的信号关断所述第一开关单元,利用第二节点的信号导通所述第六开关单元以将所述无效电平端的信号传输到所述信号输出端。本公开提供的移位寄存器单元可以实现栅极驱动电路的正向和反向扫描。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本发明。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本发明的实施例,并与说明书一起用于解释本发明的原理。显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本公开移位寄存器单元一种示例性实施例的结构示意图;
图2为本公开移位寄存器单元一种示例性实施例中在正向扫描状态下各节点的时序图;
图3为本公开移位寄存器单元一种示例性实施例中在正向扫描状态第一阶段的结构示意图;
图4为本公开移位寄存器单元一种示例性实施例中在正向扫描状态第二阶段的结构示意图;
图5为本公开移位寄存器单元一种示例性实施例中在正向扫描状态第三阶段的结构示意图;
图6为本公开移位寄存器单元一种示例性实施例中在反向扫描状态第一阶段的结构示意图;
图7为本公开移位寄存器单元一种示例性实施例中在反向扫描状态第二阶段的结构示意图;
图8为本公开移位寄存器单元一种示例性实施例中在反向扫描状态第三阶段的结构示意图;
图9为本公开栅极驱动电路一种示例性实施例的结构示意图;
图10为本公开栅极驱动电路一种示例性实施例中正向扫描状态下信号输出端的时序图;
图11为本公开栅极驱动电路一种示例性实施例中反向扫描状态下信号输出端的时序图。
具体实施方式
现在将参考附图更全面地描述示例实施例。然而,示例实施例能够以多种形式实施,且不应被理解为限于在此阐述的范例;相反,提供这些实施例使得本发明将更加全面和完整,并将示例实施例的构思全面地传达给本领域的技术人员。图中相同的附图标记表示相同或类似的结构,因而将省略它们的详细描述。
虽然本说明书中使用相对性的用语,例如“上”“下”来描述图标的一个组件对于另一组件的相对关系,但是这些术语用于本说明书中仅出于方便,例如根据附图中所述的示例的方向。能理解的是,如果将图标的装置翻转使其上下颠倒,则所叙述在“上”的组件将会成为在“下”的组件。其他相对性的用语,例如“高”“低”“顶”“底”“左”“右”等也作具有类似含义。当某结构在其它结构“上”时,有可能是指某结构一体形成于其它结构上,或指某结构“直接”设置在其它结构上,或指某结构通过另一结构“间接”设置在其它结构上。
用语“一个”、“一”、“所述”用以表示存在一个或多个要素/组成部分/等;用语“包括”和“具有”用以表示开放式的包括在内的意思并且是指除了列出的要素/组成部分/等之外还可存在另外的要素/组成部分/等。
本示例性实施例提供一种移位寄存器单元,如图1所示,为本公开移位寄存器单元一种示例性实施例的结构示意图。该移位寄存器单元包括:第一输入单元1、第二输入单元2、输出单元3、第一开关单元T1、第二开关单元T2、第三开关单元T3、第四开关单元T4、第五开关单元T5、第六开关单元T6以及第一电容C1。第一输入单元1连接第一初始信号端in-up、第一节点N1、第一电源信号端Vup、第一时钟信号端CK1,用于响应所述第一电源信号端Vup和所述第一时钟信号端CK1的信号将所述第一初始信号端in-up的信号传输到所述第一节点N1;第二输入单元2连接所述第一时钟信号端CK1、第一节点N1、第二初始化信号端in-down、第二电源信号端Vdown,用于响应所述第一时钟信号端CK1的信号、所述第二电源信号端Vdown的信号将所述第二初始化信号端in-down的信号传输到所述第一节点N1;输出单元3连接信号输出端Output、第一节点N1、第二时钟信号端CK2,用于响应所述第一节点N1的信号将所述第二时钟信号端CK2的信号传输到所述信号输出端Output;第一开关单元T1的第一端连接所述第一节点N1,第二端连接无效电平端Vgh,控制端连接第三节点N3;第二开关单元T2的第一端连接所述无效电平端Vgh,第二端连接所述第三节点N3,控制端连接所述第一节点N1;第三开关单元T3的第一端连接所述第一时钟信号端CK1,第二端连接第二节点N2,控制端连接所述第一节点N1;第四开关单元的第一端连接有效电平端Vgl,第二端连接所述第二节点N2,控制端连接所述第一时钟信号端CK1;第五开关单元的第一端连接所述第二时钟信号端VK2,第二端连接所述第三节点N3,控制端连接所述第二节点N2;第六开关单元的第一端连接所述无效电平端Vgh,第二端连接所述信号输出端Output,控制端连接所述第二节点N2;第一电容连接于所述无效电平端Vgh与所述第二节点N2之间。其中,有效电平端的信号为导通电平信号,无效电平端的信号为关断信号。
本公开提供一种移位寄存器单元。该移位寄存器单元在正向扫描状态的:第一阶段,利用第一输入单元响应第一电源信号端和所述第一时钟信号端的信号将第一初始化信号端的信号传输到第一节点,利用第一节点的信号导通第二开关单元、第三开关单元,利用第一时钟信号端的信号导通第四开关单元以将有效电平端的信号传输到第二节点,利用所述第二节点的信号导通第五开关单元以将第二时钟信号端的信号传输到第三节点,利用第三节点的信号关断第一开关单元,利用第二节点的信号导通第六开关单元以将无效信号端的信号传输到信号输出端,利用输出单元响应第一节点的信号将第二时钟信号端的信号传输到所述信号输出端;第二阶段,利用第一节点的信号导通第二开关单元以将无效信号端的信号传输到第三节点,利用第三节点的信号关断第一开关单元,利用第一节点的信号导通第三开关单元以将第一时钟信号端的信号传输到第二节点,利用第二节点的信号关断第五开关单元、第六开关单元,利用第一时钟信号端的信号关断第四开关单元,利用输出单元响应第一节点的信号将第二时钟信号端的信号传输到所述信号输出端;第三阶段,利用所述第一输入单元响应所述第一时钟信号端的信号将所述第一初始化信号端的信号传输到所述第一节点,利用第一节点的信号关断所述第二开关单元、第三开关单元,利用所述第一时钟信号端的信号导通所述第四开关单元以将有效电平端的信号传输到所述第二节点并存储于所述第一电容,利用所述第二节点的信号导通所述第五开关单元以将第二时钟信号端的信号传输到所述第三节点,利用第三节点的信号关断所述第一开关单元,利用第二节点的信号导通所述第六开关单元以将所述无效电平端的信号传输到所述信号输出端;在反向扫描状态的:第一阶段,利用第二输入单元响应第二电源信号端和所述第一时钟信号端的信号将第二初始化信号端的信号传输到第一节点,利用第一节点的信号导通第二开关单元、第三开关单元,利用第一时钟信号端的信号导通第四开关单元以将有效电平端的信号传输到第二节点,利用所述第二节点的信号导通第五开关单元以将第二时钟信号端的信号传输到第三节点,利用第三节点的信号关断第一开关单元,利用第二节点的信号导通第六开关单元以将无效信号端的信号传输到信号输出端,利用输出单元响应第一节点的信号将第二时钟信号端的信号传输到所述信号输出端;第二阶段,利用第一节点的信号导通第二开关单元以将无效信号端的信号传输到第三节点,利用第三节点的信号关断第一开关单元,利用第一节点的信号导通第三开关单元以将第一时钟信号端的信号传输到第二节点,利用第二节点的信号关断第五开关单元、第六开关单元,利用第一时钟信号端的信号关断第四开关单元,利用输出单元响应第一节点的信号将第二时钟信号端的信号传输到所述信号输出端;第三阶段,利用所述第二输入单元响应所述第一时钟信号端的信号将所述第二初始化信号端的信号传输到所述第一节点,利用第一节点的信号关断所述第二开关单元、第三开关单元,利用所述第一时钟信号端的信号导通所述第四开关单元以将有效电平端的信号传输到所述第二节点并存储于第一电容,利用所述第二节点的信号导通所述第五开关单元以将第二时钟信号端的信号传输到所述第三节点,利用第三节点的信号关断所述第一开关单元,利用第二节点的信号导通所述第六开关单元以将所述无效电平端的信号传输到所述信号输出端。本公开提供的移位寄存器单元可以实现栅极驱动电路的正向和反向扫描。
本示例性实施例中,如图1所示,所述第一输入单元1可以包括:第七开关单元T7和第八开关单元T8。第七开关单元T7的第一端连接所述第一初始信号端in-put,控制端连接所述第一时钟信号端CK1;第八开关单元T8的第一端连接所述第七开关单元T7的第二端,第二端连接所述第一节点N1,控制端连接所述第一电源信号端Vup。应该理解的是,第一输入单元1还可以有更多的结构可供选择,这些都属于本公开的保护范围。
本示例性实施例中,所述第二输入单元1可以包括第九开关单元T9和第十开关单元T10。第九开关单元T9的第一端连接所述第二初始信号端in-down,控制端连接所述第一时钟信号端CK;第十开关单元T10的第一端连接所述第九开关单元T9的第二端,第二端连接所述第一节点N1,控制端连接所述第二电源信号端Vdown。应该理解的是,第二输入单元还可以有更多的结构可供选择,这些都属于本公开的保护范围。
本示例性实施例中,所述输出单元可以包括第十一开关单元T11和第二电容C2。第十一开关单元T11的第一端连接所述第二时钟信号端CK2,第二端连接所述信号输出端Output,控制端连接所述第一节点N1;第二电容连接于所述第一节点N1与所述信号输出端Output之间。应该理解的是,输出单元还可以有更多的结构可供选择,这些都属于本公开的保护范围。
本示例性实施例中,上述的第一到第十一开关单元可以分别为第一到第十一开关晶体管。其中,第一到第十一开关晶体管可以为P型开关晶体管也可以为N型开关晶体管。以下本示例性实施例以第一到第十一开关晶体管为P型开关晶体管为例对移位寄存器单元的驱动方式进行说明:
如图2所示,为本公开移位寄存器单元一种示例性实施例中在正向扫描状态下各节点的时序图。该移位寄存器单元的正向扫描状态主要包括三个阶段:第一阶段、第二阶段、第三阶段。在正向扫描状态下,第一电源信号端Vup持续输出低电平,第二电源信号端Vdown持续输出高电平,有效电平端Vgl的信号持续为低电平,无效电平端Vgh的信号持续为高电平。第十开关单元T10在第二电源信号端Vdown作用下关断,第八开关单元T8在第一电源信号端Vup作用下导通。
如图3所示,为本公开移位寄存器单元一种示例性实施例中在正向扫描状态第一阶段的结构示意图。在正向扫描状态的第一阶段,第一初始化信号端in-up输出低电平信号,第一时钟信号端CK1输出低电平信号,第二时钟信号CK2输出高电平信号。第八开元单元T8在第一电源信号端Vup的低电平信号作用下导通,以将第一初始化信号端in-up的低电平信号传输到第一节点N1并储存在第二电容C2中,第二开关单元T2在第一节点N1低电平作用下导通,以将无效电平端Vgh的高电平信号传输到第三节点N3,第三开关单元T3在第一节点N1低电平作用下导通以将第一时钟信号的低电平传输到第二节点N2,同时第四开关单元T4在第一时钟信号端CK1的低电平作用下导通以将有效电平端Vgl的低电平传输到第二节点N2,第五开关单元T5在第二节点低电平作用下导通以将第二时钟信号端CK2的高电平传输到第三节点N3,第一开关单元T1在第三节点N3高电平作用下关断,第六开关单元T6在第二节点N2作用下导通以将无效电平端Vgh的高电平传输到信号输出端Output,同时,第十一开工单元在第一节点N1的低电平作用下导通以将第二时钟信号端CK2的高电平传输到信号输出端Output,信号输出端Output输出高电平。
如图4所示,为本公开移位寄存器单元一种示例性实施例中在正向扫描状态第二阶段的结构示意图。在正向扫描状态的第二阶段,第一初始化信号端in-up输出高电平信号,第一时钟信号端CK1输出高电平信号,第二时钟信号CK2输出低电平信号。第七开关单元T7、第九开关单元T9在第一时钟信号端CK1的高电平作用下关断,第二开关单元T2在第一节点高电平作用下导通,以将无效电平端Vgh的高电平信号传输到第三节点N3,第三开关单元T3在第一节点N1低电平作用下导通以将第一时钟信号的高电平传输到第二节点N2,第五开关单元T5在第二节点高电平作用下关断,第一开关单元在第三节点N3高电平作用下关断,第四开关单元T4在第一时钟信号端CK1高电平作用下关断,第六开关单元T6在第二节点N2高电平作用下关断,第十一开关单元T11在第一节点N1低电平作用下导通以将第二时钟信号端CK2的低电平传输到信号输出端Output,信号输出端Output输出低电平。
如图5所示,为本公开移位寄存器单元一种示例性实施例中在正向扫描状态第三阶段的结构示意图。在正向扫描状态的第三阶段,第一初始化信号端in-up输出高电平信号,第一时钟信号端CK1输出低电平信号,第二时钟信号CK2输出高电平信号。第七开关单元T7在第一时钟信号端CK1低电平作用下导通以将第一初始化信号端in-up的高电平信号传输到第一节点N1,第二开关单元T2、第三开关单元T3在第一节点N1的高电平作用下关断,第四开关单元T4在第一时钟信号端CK1的低电平作用下导通以将有效电平端Vgl的低电平信号传输到第二节点N2并保持在第一电容C1中,第五开关单元T5在第二节点N2低电平作用下导通以将第二时钟信号端CK2的高电平信号传输到第三节点N3,第一开关单元T1在第三节点N3高电平作用下关断,第十一开关单元T11在第一节点高电平作用下关断,第六开关单元T6在第二节点低电平作用下导通以将无效电平端Vgh的高电平信号传输到信号输出端Output,信号输出端Output输出高电平。
在以后阶段,第二节点N2持续保持为低电平,第五开关单元T5处于常开状态,第三节点N3的电位与第二时钟信号相同,N1持续为高电平,第十一开关单元T11持续处于关断状态,第六开关单元T6在第二节点N2作用下持续为导通状态,信号输出端Output持续输出高电平。
同理,该移位寄存器单元的反向扫描状态主要包括三个阶段:第一阶段、第二阶段、第三阶段。在反向扫描状态下,第一电源信号端Vup持续输出高电平,第二电源信号端Vdown持续输出低电平,有效电平端Vgl的信号持续为低电平,无效电平端Vgh的信号持续为高电平。第十开关单元T10在第二电源信号端Vdown作用下导通,第八开关单元T8在第一电源信号端Vup作用下关断。
如图6所示,为本公开移位寄存器单元一种示例性实施例中在反向扫描状态第一阶段的结构示意图。在反向扫描状态的第一阶段,第二初始化信号端in-down输出低电平信号,第一时钟信号端CK1输出低电平信号,第二时钟信号CK2输出高电平信号。第九开元单元T9在第二电源信号端Vdown的低电平信号作用下导通,以将第二初始化信号端in-down的低电平信号传输到第一节点N1并储存在第二电容C2中,第二开关单元T2在第一节点N1低电平作用下导通,以将无效电平端Vgh的高电平信号传输到第三节点N3,第三开关单元T3在第一节点N1低电平作用下导通以将第一时钟信号的低电平传输到第二节点N2,同时第四开关单元T4在第一时钟信号端CK1的低电平作用下导通以将有效电平端Vgl的低电平传输到第二节点N2,第五开关单元T5在第二节点低电平作用下导通以将第二时钟信号端CK2的高电平传输到第三节点N3,第一开关单元T1在第三节点N3高电平作用下关断,第六开关单元T6在第二节点N2作用下导通以将无效电平端Vgh的高电平传输到信号输出端Output,同时,第十一开工单元在第一节点N1的低电平作用下导通以将第二时钟信号端CK2的高电平传输到信号输出端Output,信号输出端Output输出高电平。
如图7所示,为本公开移位寄存器单元一种示例性实施例中在反向扫描状态第二阶段的结构示意图。在反向扫描状态的第二阶段,第二初始化信号端in-down输出高电平信号,第一时钟信号端CK1输出高电平信号,第二时钟信号CK2输出低电平信号。第七开关单元T7、第九开关单元T9在第一时钟信号端CK1的高电平作用下关断,第二开关单元T2在第一节点高电平作用下导通以将无效电平端Vgh的高电平信号传输到第三节点N3,第三开关单元T3在第一节点N1低电平作用下导通以将第一时钟信号的高电平传输到第二节点N2,第五开关单元T5在第二节点高电平作用下关断,第一开关单元在第三节点N3高电平作用下关断,第四开关单元T4在第一时钟信号端CK1高电平作用下关断,第六开关单元T6在第二节点N2高电平作用下关断,第十一开关单元T11在第一节点N1低电平作用下导通以将第二时钟信号端CK2的低电平传输到信号输出端Output,信号输出端Output输出低电平。
如图8所示,为本公开移位寄存器单元一种示例性实施例中在反向扫描状态第三阶段的结构示意图。在反向扫描状态的第三阶段,第二初始化信号端in-down输出高电平信号,第一时钟信号端CK1输出低电平信号,第二时钟信号CK2输出高电平信号。第七开关单元T7在第一时钟信号端CK1低电平作用下导通以将第二初始化信号端in-down的高电平信号传输到第一节点N1,第二开关单元T2、第三开关单元T3在第一节点N1的高电平作用下关断,第四开关单元T4在第一时钟信号端CK1的低电平作用下导通以将有效电平端Vgl的低电平信号传输到第二节点N2并保持在第一电容C1中,第五开关单元T5在第二节点N2低电平作用下导通以将第二时钟信号端CK2的高电平信号传输到第三节点N3,第一开关单元T1在第三节点N3高电平作用下关断,第十一开关单元T11在第一节点高电平作用下关断,第六开关单元T6在第二节点低电平作用下导通以将无效电平端Vgh的高电平信号传输到信号输出端Output,信号输出端Output输出高电平。
在以后阶段,第二节点N2持续保持为低电平,第五开关单元T5处于常开状态,第三节点N3的电位与第二时钟信号相同,N1持续为高电平,第十一开关单元T11持续处于关断状态,第六开关单元T6在第二节点N2作用下持续为导通状态,信号输出端Output持续输出高电平。
本示例性实施例还提供一种移位寄存器单元驱动方法,用于驱动上述的移位寄存器单元,该驱动方法包括:
在正向扫描状态的:
第一阶段,利用第一输入单元响应第一电源信号端和所述第一时钟信号端的信号将第一初始化信号端的信号传输到第一节点,利用第一节点的信号导通第二开关单元、第三开关单元,利用第一时钟信号端的信号导通第四开关单元以将有效电平端的信号传输到第二节点,利用所述第二节点的信号导通第五开关单元以将第二时钟信号端的信号传输到第三节点,利用第三节点的信号关断第一开关单元,利用第二节点的信号导通第六开关单元以将无效信号端的信号传输到信号输出端,利用输出单元响应第一节点的信号将第二时钟信号端的信号传输到所述信号输出端;
第二阶段,利用第一节点的信号导通第二开关单元以将无效信号端的信号传输到第三节点,利用第三节点的信号关断第一开关单元,利用第一节点的信号导通第三开关单元以将第一时钟信号端的信号传输到第二节点,利用第二节点的信号关断第五开关单元、第六开关单元,利用第一时钟信号端的信号关断第四开关单元,利用输出单元响应第一节点的信号将第二时钟信号端的信号传输到所述信号输出端;
第三阶段,利用所述第一输入单元响应所述第一时钟信号端的信号将所述第一初始化信号端的信号传输到所述第一节点,利用第一节点的信号关断所述第二开关单元、第三开关单元,利用所述第一时钟信号端的信号导通所述第四开关单元以将有效电平端的信号传输到所述第二节点并存储于所述第一电容,利用所述第二节点的信号导通所述第五开关单元以将第二时钟信号端的信号传输到所述第三节点,利用第三节点的信号关断所述第一开关单元,利用第二节点的信号导通所述第六开关单元以将所述无效电平端的信号传输到所述信号输出端;
在反向扫描状态的:
第一阶段,利用第二输入单元响应第二电源信号端和所述第一时钟信号端的信号将第二初始化信号端的信号传输到第一节点,利用第一节点的信号导通第二开关单元、第三开关单元,利用第一时钟信号端的信号导通第四开关单元以将有效电平端的信号传输到第二节点,利用所述第二节点的信号导通第五开关单元以将第二时钟信号端的信号传输到第三节点,利用第三节点的信号关断第一开关单元,利用第二节点的信号导通第六开关单元以将无效信号端的信号传输到信号输出端,利用输出单元响应第一节点的信号将第二时钟信号端的信号传输到所述信号输出端;
第二阶段,利用第一节点的信号导通第二开关单元以将无效信号端的信号传输到第三节点,利用第三节点的信号关断第一开关单元,利用第一节点的信号导通第三开关单元以将第一时钟信号端的信号传输到第二节点,利用第二节点的信号关断第五开关单元、第六开关单元,利用第一时钟信号端的信号关断第四开关单元,利用输出单元响应第一节点的信号将第二时钟信号端的信号传输到所述信号输出端;
第三阶段,利用所述第二输入单元响应所述第一时钟信号端的信号将所述第二初始化信号端的信号传输到所述第一节点,利用第一节点的信号关断所述第二开关单元、第三开关单元,利用所述第一时钟信号端的信号导通所述第四开关单元以将有效电平端的信号传输到所述第二节点并存储于第一电容,利用所述第二节点的信号导通所述第五开关单元以将第二时钟信号端的信号传输到所述第三节点,利用第三节点的信号关断所述第一开关单元,利用第二节点的信号导通所述第六开关单元以将所述无效电平端的信号传输到所述信号输出端。
本示例性实施例提供的移位寄存器单元驱动方法与上述的移位寄存器单元具有相同的技术特征和工作原理,上述内容已经做出详细说明,此处不再赘述。
本示例性实施例还提供一种栅极驱动电路,如图9所示,为本公开栅极驱动电路一种示例性实施例的结构示意图,该栅极驱动电路包括级联的多个上述的移位寄存器单元GOA;上一级移位寄存器单元的信号输出端Output连接相邻下一级移位寄存器单元的第一初始信号端in-up;下一级移位寄存器单元的信号输出端Output连接相邻上一级移位寄存器单元的第二初始信号端in-down。第一级移位寄存器单元的第一初始信号端in-up接收时序控制电路输出的初始化信号in-up,最后一级移位寄存器单元的第二初始信号端in-down接收时序控制电路输出的初始化信号in-down。
如图10所示,为本公开栅极驱动电路一种示例性实施例中正向扫描状态下信号输出端的时序图。Output1、Output2……Output5为栅极驱动电中多级移位寄存器单元信号输出端的时序图。如图11所示,为本公开栅极驱动电路一种示例性实施例中反向扫描状态下信号输出端的时序图。Output1、Output2……Output5为栅极驱动电中多级移位寄存器单元信号输出端的时序图。本公开提供的栅极驱动电路可以在一些场合下有特殊的应用,比如,验证电路功能;另外,还可以在不改变数据传输顺序的情况下,实现图像翻转。
本示例性实施例提供的栅极驱动电路与上述的移位寄存器单元具有相同的技术特征和工作原理,上述内容已经做出详细说明,此处不再赘述。
根据本发明的一个方面,提供一种显示面板,其包括上述的栅极驱动电路。
本示例性实施例提供的显示面板与上述的栅极驱动电路具有相同的技术特征和工作原理,上述内容已经做出详细说明,此处不再赘述。
本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本公开的其他实施例。本申请旨在涵盖本公开的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本公开的一般性原理并包括本公开未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本公开的真正范围和精神由权利要求指出。
应当理解的是,本公开并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本公开的范围仅由所附的权利要求来限。

Claims (10)

1.一种移位寄存器单元,其特征在于,包括:
第一输入单元,连接第一初始信号端、第一节点、第一电源信号端、第一时钟信号端,用于响应所述第一电源信号端和所述第一时钟信号端的信号将所述第一初始信号端的信号传输到所述第一节点;
第二输入单元,连接所述第一时钟信号端、第一节点、第二初始化信号端、第二电源信号端,用于响应所述第一时钟信号端的信号、所述第二电源信号端的信号将所述第二初始化信号端的信号传输到所述第一节点;
输出单元,连接信号输出端、第一节点、第二时钟信号端,用于响应所述第一节点的信号将所述第二时钟信号端的信号传输到所述信号输出端;
第一开关单元,第一端连接所述第一节点,第二端连接无效电平端,控制端连接第三节点;
第二开关单元,第一端连接所述无效电平端,第二端连接所述第三节点,控制端连接所述第一节点;
第三开关单元,第一端连接所述第一时钟信号端,第二端连接第二节点,控制端连接所述第一节点;
第四开关单元,第一端连接有效电平端,第二端连接所述第二节点,控制端连接所述第一时钟信号端;
第五开关单元,第一端连接所述第二时钟信号端,第二端连接所述第三节点,控制端连接所述第二节点;
第六开关单元,第一端连接所述无效电平端,第二端连接所述信号输出端,控制端连接所述第二节点;
第一电容,连接于所述无效电平端与所述第二节点之间。
2.根据权利要求1所述的移位寄存器单元,其特征在于,所述第一输入单元包括:
第七开关单元,第一端连接所述第一初始信号端,控制端连接所述第一时钟信号端;
第八开关单元,第一端连接所述第七开关单元的第二端,第二端连接所述第一节点,控制端连接所述第一电源信号端。
3.根据权利要求1所述的移位寄存器单元,其特征在于,所述第二输入单元包括:
第九开关单元,第一端连接所述第二初始信号端,控制端连接所述第一时钟信号端;
第十开关单元,第一端连接所述第九开关单元的第二端,第二端连接所述第一节点,控制端连接所述第二电源信号端。
4.根据权利要求1所述的移位寄存器单元,其特征在于,所述输出单元包括:
第十一开关单元,第一端连接所述第二时钟信号端,第二端连接所述信号输出端,控制端连接所述第一节点;
第二电容,连接于所述第一节点与所述信号输出端之间。
5.根据权利要求1所述的移位寄存器单元,其特征在于,所述第一到第六开关单元分别为第一到第六开关晶体管;
所述第一开关晶体管的第一端连接所述第一节点,第二端连接无效电平端,控制端连接第三节点;
所述第二开关晶体管的第一端连接所述无效电平端,第二端连接所述第三节点,控制端连接所述第一节点;
所述第三开关晶体管的第一端连接所述第一时钟信号端,第二端连接第二节点,控制端连接所述第一节点;
所述第四开关晶体管的第一端连接有效电平端,第二端连接所述第二节点,控制端连接所述第一时钟信号端;
所述第五开关晶体管的第一端连接所述第二时钟信号端,第二端连接所述第三节点,控制端连接所述第二节点;
所述第六开关晶体管的第一端连接所述无效电平端,第二端连接所述信号输出端,控制端连接所述第二节点。
6.根据权利要求1所述的移位寄存器单元,其特征在于,
所述第一时钟信号端和所述第二时钟信号端的信号频率相同,相位相反。
7.根据权利要求1所述的移位寄存器单元,其特征在于,所述第一电源信号端和所述第二电源信号端信号的电平逻辑相反。
8.一种移位寄存器单元驱动方法,用于驱动权利要求1-7任一项所述的移位寄存器单元,其特征在于,包括:
在正向扫描状态的:
第一阶段,利用第一输入单元响应第一电源信号端和所述第一时钟信号端的信号将第一初始化信号端的信号传输到第一节点,利用第一节点的信号导通第二开关单元、第三开关单元,利用第一时钟信号端的信号导通第四开关单元以将有效电平端的信号传输到第二节点,利用所述第二节点的信号导通第五开关单元以将第二时钟信号端的信号传输到第三节点,利用第三节点的信号关断第一开关单元,利用第二节点的信号导通第六开关单元以将无效信号端的信号传输到信号输出端,利用输出单元响应第一节点的信号以将第二时钟信号端的信号传输到所述信号输出端;
第二阶段,利用第一节点的信号导通第二开关单元以将无效信号端的信号传输到第三节点,利用第三节点的信号关断第一开关单元,利用第一节点的信号导通第三开关单元以将第一时钟信号端的信号传输到第二节点,利用第二节点的信号关断第五开关单元、第六开关单元,利用第一时钟信号端的信号关断第四开关单元,利用输出单元响应第一节点的信号将第二时钟信号端的信号传输到所述信号输出端;
第三阶段,利用所述第一输入单元响应所述第一时钟信号端的信号将所述第一初始化信号端的信号传输到所述第一节点,利用第一节点的信号关断所述第二开关单元、第三开关单元,利用所述第一时钟信号端的信号导通所述第四开关单元以将有效电平端的信号传输到所述第二节点并存储于所述第一电容,利用所述第二节点的信号导通所述第五开关单元以将第二时钟信号端的信号传输到所述第三节点,利用第三节点的信号关断所述第一开关单元,利用第二节点的信号导通所述第六开关单元以将所述无效电平端的信号传输到所述信号输出端;
在反向扫描状态的:
第一阶段,利用第二输入单元响应第二电源信号端和所述第一时钟信号端的信号将第二初始化信号端的信号传输到第一节点,利用第一节点的信号导通第二开关单元、第三开关单元,利用第一时钟信号端的信号导通第四开关单元以将有效电平端的信号传输到第二节点,利用所述第二节点的信号导通第五开关单元以将第二时钟信号端的信号传输到第三节点,利用第三节点的信号关断第一开关单元,利用第二节点的信号导通第六开关单元以将无效信号端的信号传输到信号输出端,利用输出单元响应第一节点的信号将第二时钟信号端的信号传输到所述信号输出端;
第二阶段,利用第一节点的信号导通第二开关单元以将无效信号端的信号传输到第三节点,利用第三节点的信号关断第一开关单元,利用第一节点的信号导通第三开关单元以将第一时钟信号端的信号传输到第二节点,利用第二节点的信号关断第五开关单元、第六开关单元,利用第一时钟信号端的信号关断第四开关单元,利用输出单元响应第一节点的信号将第二时钟信号端的信号传输到所述信号输出端;
第三阶段,利用所述第二输入单元响应所述第一时钟信号端的信号将所述第二初始化信号端的信号传输到所述第一节点,利用第一节点的信号关断所述第二开关单元、第三开关单元,利用所述第一时钟信号端的信号导通所述第四开关单元以将有效电平端的信号传输到所述第二节点并存储于第一电容,利用所述第二节点的信号导通所述第五开关单元以将第二时钟信号端的信号传输到所述第三节点,利用第三节点的信号关断所述第一开关单元,利用第二节点的信号导通所述第六开关单元以将所述无效电平端的信号传输到所述信号输出端。
9.一种栅极驱动电路,其特征在于,包括级联的多个权利要求1-7任一项所述的移位寄存器单元;
上一级移位寄存器单元的信号输出端连接相邻下一级移位寄存器单元的第一初始信号端;
下一级移位寄存器单元的信号输出端连接相邻上一级移位寄存器单元的第二初始信号端。
10.一种显示面板,其特征在于,包括权利要求9所述的栅极驱动电路。
CN201910469294.5A 2019-05-31 2019-05-31 移位寄存器单元及驱动方法、栅极驱动电路、显示面板 Active CN110189676B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910469294.5A CN110189676B (zh) 2019-05-31 2019-05-31 移位寄存器单元及驱动方法、栅极驱动电路、显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910469294.5A CN110189676B (zh) 2019-05-31 2019-05-31 移位寄存器单元及驱动方法、栅极驱动电路、显示面板

Publications (2)

Publication Number Publication Date
CN110189676A true CN110189676A (zh) 2019-08-30
CN110189676B CN110189676B (zh) 2021-04-02

Family

ID=67719385

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910469294.5A Active CN110189676B (zh) 2019-05-31 2019-05-31 移位寄存器单元及驱动方法、栅极驱动电路、显示面板

Country Status (1)

Country Link
CN (1) CN110189676B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110675793A (zh) * 2019-09-05 2020-01-10 深圳市华星光电半导体显示技术有限公司 显示驱动电路
WO2021217548A1 (zh) * 2020-04-30 2021-11-04 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路和栅极驱动方法

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103165189A (zh) * 2011-12-13 2013-06-19 乐金显示有限公司 栅极移位寄存器
KR20130117215A (ko) * 2012-04-18 2013-10-25 엘지디스플레이 주식회사 게이트 쉬프트 레지스터 및 이를 이용한 표시 장치
KR20140133033A (ko) * 2013-05-09 2014-11-19 엘지디스플레이 주식회사 스캔 구동부 및 이를 이용한 표시장치
CN105206238A (zh) * 2015-10-15 2015-12-30 武汉华星光电技术有限公司 栅极驱动电路及应用该电路的显示装置
CN105336302A (zh) * 2015-12-07 2016-02-17 武汉华星光电技术有限公司 基于ltps半导体薄膜晶体管的goa电路
CN105895011A (zh) * 2015-01-26 2016-08-24 上海和辉光电有限公司 移位寄存器单元、栅极驱动电路及显示面板
CN106373538A (zh) * 2016-11-02 2017-02-01 上海天马微电子有限公司 一种移位寄存器及其驱动方法、栅极驱动电路和阵列基板
CN106652867A (zh) * 2015-11-04 2017-05-10 上海和辉光电有限公司 移位寄存器单元、栅极驱动电路及显示面板
CN108806584A (zh) * 2018-07-27 2018-11-13 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN109389927A (zh) * 2018-02-09 2019-02-26 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103165189A (zh) * 2011-12-13 2013-06-19 乐金显示有限公司 栅极移位寄存器
KR20130117215A (ko) * 2012-04-18 2013-10-25 엘지디스플레이 주식회사 게이트 쉬프트 레지스터 및 이를 이용한 표시 장치
KR20140133033A (ko) * 2013-05-09 2014-11-19 엘지디스플레이 주식회사 스캔 구동부 및 이를 이용한 표시장치
CN105895011A (zh) * 2015-01-26 2016-08-24 上海和辉光电有限公司 移位寄存器单元、栅极驱动电路及显示面板
CN105206238A (zh) * 2015-10-15 2015-12-30 武汉华星光电技术有限公司 栅极驱动电路及应用该电路的显示装置
CN106652867A (zh) * 2015-11-04 2017-05-10 上海和辉光电有限公司 移位寄存器单元、栅极驱动电路及显示面板
CN105336302A (zh) * 2015-12-07 2016-02-17 武汉华星光电技术有限公司 基于ltps半导体薄膜晶体管的goa电路
CN106373538A (zh) * 2016-11-02 2017-02-01 上海天马微电子有限公司 一种移位寄存器及其驱动方法、栅极驱动电路和阵列基板
CN109389927A (zh) * 2018-02-09 2019-02-26 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路
CN108806584A (zh) * 2018-07-27 2018-11-13 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110675793A (zh) * 2019-09-05 2020-01-10 深圳市华星光电半导体显示技术有限公司 显示驱动电路
US11373569B2 (en) 2019-09-05 2022-06-28 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Display driving circuit
WO2021217548A1 (zh) * 2020-04-30 2021-11-04 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路和栅极驱动方法
CN114097020A (zh) * 2020-04-30 2022-02-25 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路和栅极驱动方法
CN114097020B (zh) * 2020-04-30 2024-03-15 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路和栅极驱动方法

Also Published As

Publication number Publication date
CN110189676B (zh) 2021-04-02

Similar Documents

Publication Publication Date Title
CN105096803B (zh) 移位寄存器及其驱动方法、栅极驱动电路、显示装置
CN106409213B (zh) 一种移位寄存单元、栅极驱动电路及显示装置
CN101978428A (zh) 移位寄存器和有源矩阵器件
CN104252853A (zh) 移位寄存器单元及驱动方法、栅极驱动电路及显示器件
CN107025872B (zh) 移位寄存器单元、栅极驱动电路及显示装置
CN110797070B (zh) 一种移位寄存器和显示面板
CN107464519A (zh) 移位寄存单元、移位寄存器、驱动方法、显示面板和装置
CN110189676A (zh) 移位寄存器单元及驱动方法、栅极驱动电路、显示面板
CN103280200A (zh) 移位寄存器单元、栅极驱动电路与显示器件
CN105243995B (zh) 移位寄存器及其驱动方法、栅极驱动电路及其相关器件
CN103035218A (zh) 一种移位寄存器单元、栅极驱动电路及显示器件
CN108648686A (zh) 移位寄存器单元及栅极驱动电路
CN108231034A (zh) 移位寄存器单元、栅极驱动电路、显示面板及显示装置
CN109256083A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
CN106057117B (zh) 移位寄存单元、移位寄存器及显示面板
WO2019184358A1 (zh) 栅极驱动电路、显示装置及驱动方法
WO2016150103A1 (zh) 一种移位寄存器单元、栅极驱动电路及显示装置
CN105551422A (zh) 一种移位寄存器、栅极驱动电路及显示面板
TW201403194A (zh) 液晶顯示面板以及顯示驅動方法
CN108320692A (zh) 移位寄存器单元及驱动方法、栅极驱动电路、显示面板
CN103226980A (zh) 一种移位寄存单元、栅极驱动装置及显示装置
CN105788509A (zh) Goa扫描单元、goa扫描电路、显示面板及显示装置
CN106448538A (zh) 栅极驱动单元、栅极驱动电路及其驱动方法和显示装置
CN104064136B (zh) 栅极驱动电路及其移位寄存器
CN106356019B (zh) 选择连接单元、移位寄存器和显示面板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant