CN105788509A - Goa扫描单元、goa扫描电路、显示面板及显示装置 - Google Patents
Goa扫描单元、goa扫描电路、显示面板及显示装置 Download PDFInfo
- Publication number
- CN105788509A CN105788509A CN201610352915.8A CN201610352915A CN105788509A CN 105788509 A CN105788509 A CN 105788509A CN 201610352915 A CN201610352915 A CN 201610352915A CN 105788509 A CN105788509 A CN 105788509A
- Authority
- CN
- China
- Prior art keywords
- signal
- input
- module
- connects
- nand gate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0852—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0267—Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/08—Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Shift Register Type Memory (AREA)
Abstract
本发明公开一种GOA扫描单元、GOA扫描电路、显示面板及显示装置,涉及显示技术领域,为解决GOA扫描单元输出的栅极扫描驱动信号的错误率高的问题。所述GOA扫描单元包括输入选择模块,用于根据第一时钟信号端的信号,将第一输入信号端的信号或第二信号端的信号延后一个脉冲的时间,得到启动垂直输出信号,并将启动垂直输出信号输出至反相模块的移位寄存模块,反相模块,以及用于根据至多一个第二时钟信号端的信号,对初步输出信号的衰减进行补偿,得到栅极扫描驱动信号的驱动增强模块。本发明提供的GOA扫描单元应用于显示装置中。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种GOA扫描单元、GOA扫描电路、显示面板及显示装置。
背景技术
随着显示技术的发展,显示装置呈现出高集成度、低成本的发展趋势,GOA(GateDriveronArray,集成栅极驱动电路)技术应运而生,GOA技术将栅极开关电路集成在显示面板的阵列基板上,从而省去栅极驱动集成电路的部分,实现显示装置的高集成度和低成本。
在现有技术中,GOA扫描单元的输入信号中至少需要三个时钟信号,才能够实现GOA扫描电路的扫描功能,GOA扫描单元根据至少三个时钟信号以及其他的输入信号中高低电平的匹配组合,从而输出正确的栅极扫描驱动信号。但由于每个时钟信号均有可能会因为负载较大而发生延迟,导致作为输入信号的多个时钟信号的匹配组合发生错误,影响GOA扫描单元输出的栅极扫描驱动信号,导致输出的栅极扫描驱动信号出现错误,也就是说,GOA扫描单元输出的栅极扫描驱动信号的错误率较大。
发明内容
本发明的目的在于提供一种GOA扫描单元、GOA扫描电路、显示面板及显示装置,用于减小GOA扫描单元输出的栅极扫描驱动信号的错误率。
为了实现上述目的,本发明提供如下技术方案:
第一方面,本发明提供一种集成栅极驱动电路GOA扫描单元,包括输入选择模块、移位寄存模块、反相模块和驱动增强模块;其中,
所述输入选择模块分别与第一输入信号端、第二输入信号端、第一电压信号端、第二电压信号端以及所述移位寄存模块连接,所述输入选择模块用于选择将所述第一输入信号端的信号或所述第二信号端的信号输出至所述移位寄存模块;
所述移位寄存模块分别与第一时钟信号端以及反相模块连接,所述移位寄存模块用于根据第一时钟信号端的信号,将所述第一输入信号端的信号或所述第二信号端的信号延后一个脉冲的时间,得到启动垂直输出信号,并将所述启动垂直输出信号输出至所述反相模块;
所述反相模块与所述驱动增强模块连接,所述反相模块用于根据启动垂直输出信号,得到初步输出信号,并将所述初步输出信号输出至所述驱动增强模块,所述初步输出信号与所述启动垂直输出信号互为反相信号;
所述驱动增强模块分别与至多一个第二时钟信号端以及所述GOA扫描单元的输出端连接,所述驱动增强模块用于根据所述至多一个第二时钟信号端的信号,对所述初步输出信号的衰减进行补偿,得到栅极扫描驱动信号。
第二方面,本发明提供一种GOA扫描电路,包括级联的N个上述技术方案中所述的GOA扫描单元;其中,第n个GOA扫描单元的第一输入信号端连接第n-1个GOA扫描单元中反相模块的输入端,第n个GOA扫描单元的第二输入信号端连接第n+1个GOA扫描单元中反相模块的输入端;N与n均为正整数,N≥2,n+1≤N。
第三方面,本发明提供一种显示面板,包括上述技术方案中所述的GOA扫描电路。
第四方面,本发明提供一种显示装置,包括上述技术方案中所述的显示面板。
本发明提供的GOA扫描单元、GOA扫描电路、显示面板及显示装置中,GOA扫描单元包括输入选择模块、移位寄存模块、反相模块和驱动增强模块,与现有技术中需要至少三个时钟信号输入的GOA扫描单元相比,本发明中GOA扫描单元中的移位寄存模块连接第一时钟信号端,驱动增强模块连接至多一个第二时钟信号端,也就是说,本发明中的GOA扫描单元连接至多两个时钟信号端,接收至多两个时钟信号,要少于现有技术中GOA扫描单元连接的时钟信号的数目,两个时钟信号的匹配组合的种类要少于三个或更多时钟信号的匹配组合的种类,从而能够减少多个时钟信号的匹配组合发生错误的概率,进而减小GOA扫描单元输出的栅极扫描驱动信号的错误率。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本发明的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:
图1为本发明实施例中GOA扫描单元的结构示意图之一;
图2为本发明实施例中GOA扫描单元的结构示意图之二;
图3为与图1、图2、图4和图5对应的信号时序图;
图4为本发明实施例中GOA扫描单元的结构示意图之三;
图5为本发明实施例中GOA扫描单元的结构示意图之四;
图6为本发明实施例中GOA扫描电路的结构示意图之一;
图7为本发明实施例中GOA扫描电路的结构示意图之二;
图8为与图6和图7对应的信号时序图。
具体实施方式
为了进一步说明本发明实施例提供的GOA扫描单元、GOA扫描电路、显示面板及显示装置,下面结合说明书附图进行详细描述。
请参阅图1和图2,本发明实施例提供的GOA(GateDriveronArray,集成栅极驱动电路)扫描单元包括输入选择模块P1、移位寄存模块P2、反相模块P3和驱动增强模块P4。其中,输入选择模块P1分别与第一输入信号端Input1、第二输入信号端Input2、第一电压信号端CNB、第二电压信号端CN以及移位寄存模块P2连接,输入选择模块P1用于选择将第一输入信号端Input1的信号或第二信号端的信号输出至移位寄存模块P2;移位寄存模块P2分别与第一时钟信号端CLK1以及反相模块P3连接,移位寄存模块P2用于根据第一时钟信号端CLK1的信号,将第一输入信号端Input1的信号或第二信号端的信号延后一个脉冲的时间,得到启动垂直输出信号,并将启动垂直输出信号输出至反相模块P3;反相模块P3与驱动增强模块P4连接,反相模块P3用于根据启动垂直输出信号,得到初步输出信号,并将初步输出信号输出至驱动增强模块P4,初步输出信号与启动垂直输出信号互为反相信号;驱动增强模块P4分别与至多一个第二时钟信号端CLK2以及GOA扫描单元的输出端Output连接,驱动增强模块P4用于根据至多一个第二时钟信号端CLK2的信号,对初步输出信号的衰减进行补偿,得到栅极扫描驱动信号。
值得一提的是,驱动增强模块P4连接至多一个第二时钟信号端CLK2,具体为,驱动增强模块P4连接一个第二时钟信号端CLK2,或者不连接第二时钟信号端CLK2,也就是说,本发明实施例中的GOA扫描单元共连接有两个时钟信号端或一个时钟信号端。
需要说明的是,本发明实施例中的GOA扫描单元既能够实现正向扫描,也可以实现反相扫描,正向扫描时,第一电压信号端CNB的信号为低电平信号,第二电压信号端CN的信号为高电平信号;反相扫描时,第一电压信号端CNB的信号为高电平信号,第二电压信号端CN的信号为低电平信号。请参阅图3,图3为本发明实施例中的GOA扫描单元对应的信号时序图,下面将结合图3,以GOA扫描单元进行正向扫描来说明GOA扫描单元的驱动方法:
T1阶段,第一时钟信号端CLK1的信号、第二时钟信号端CLK2的信号、第一输入信号端Input1的信号均为低电平信号,第二输入信号端Input2的信号不限定。输入选择模块P1接收第一电压信号端CNB的信号、第二电压信号端CN的信号、第一输入信号端Input1的信号和第二输入信号端Input2的信号,选择将第一输入信号端Input1的信号输出至移位寄存模块P2(在反相扫描时,输入选择模块P1则选择将第二输入信号端Input2的信号输出至移位寄存模块P2)。移位寄存单元将第一输入信号端Input1的信号延后一个脉冲的时间,得到启动垂直输出信号,启动垂直输出信号为高电平信号。启动垂直输入信号输出至反相模块P3,反相模块P3输出初步输出信号,初步输出信号为低电平信号。由于在电路中的传输过程中往往会发生信号的衰减现象,因此将初步输出信号输出至驱动增强模块P4,驱动增强模块P4中的各个元器件内部均设有高压信号端和低压信号端,能够对初步输出信号进行补偿,得到栅极扫描驱动信号,栅极扫描驱动信号也为低电平信号。
T2阶段,第一时钟信号端CLK1的信号和第一输入信号端Input1的信号均为高电平信号,第二时钟信号端CLK2的信号为低电平信号,第二输入信号端Input2的信号不限定。输入选择模块P1接收第一电压信号端CNB的信号、第二电压信号端CN的信号、第一输入信号端Input1的信号和第二输入信号端Input2的信号,选择将第一输入信号端Input1的信号输出至移位寄存模块P2(在反相扫描时,输入选择模块P1则选择将第二输入信号端Input2的信号输出至移位寄存模块P2)。移位寄存单元将第一输入信号端Input1的信号延后一个脉冲的时间,得到启动垂直输出信号,启动垂直输出信号为低电平信号,正是T1阶段中第一输入信号端Input1的低电平信号延后一个脉冲后的信号。启动垂直输入信号输出至反相模块P3,反相模块P3输出初步输出信号,初步输出信号为高电平信号。由于在电路中的传输过程中往往会发生信号的衰减现象,因此将初步输出信号输出至驱动增强模块P4,驱动增强模块P4中的各个元器件内部均设有高压信号端和低压信号端,能够对初步输出信号进行补偿,得到栅极扫描驱动信号,栅极扫描驱动信号也为高电平信号。
T3阶段,第一时钟信号端CLK1的信号为低电平信号,第二时钟信号端CLK2的信号与第一输入信号端Input1的信号均为高电平信号,第二输入信号端Input2的信号不限定。输入选择模块P1接收第一电压信号端CNB的信号、第二电压信号端CN的信号、第一输入信号端Input1的信号和第二输入信号端Input2的信号,选择将第一输入信号端Input1的信号输出至移位寄存模块P2(在反相扫描时,输入选择模块P1则选择将第二输入信号端Input2的信号输出至移位寄存模块P2)。移位寄存单元将第一输入信号端Input1的信号延后一个脉冲的时间,得到启动垂直输出信号,启动垂直输出信号为高电平信号,正是T2阶段中第一输入信号端Input1的高电平信号延后一个脉冲后的信号。启动垂直输入信号输出至反相模块P3,反相模块P3输出初步输出信号,初步输出信号为低电平信号。由于在电路中的传输过程中往往会发生信号的衰减现象,因此将初步输出信号输出至驱动增强模块P4,驱动增强模块P4中的各个元器件内部均设有高压信号端和低压信号端,能够对初步输出信号进行补偿,得到栅极扫描驱动信号,栅极扫描驱动信号也为低电平信号。
T4阶段,第一时钟信号端CLK1的信号与第一输入信号端Input1的信号均为高电平信号,第二时钟信号端CLK2的信号为低电平时钟信号,第二输入信号端Input2的信号不限定。输入选择模块P1接收第一电压信号端CNB的信号、第二电压信号端CN的信号、第一输入信号端Input1的信号和第二输入信号端Input2的信号,选择将第一输入信号端Input1的信号输出至移位寄存模块P2(在反相扫描时,输入选择模块P1则选择将第二输入信号端Input2的信号输出至移位寄存模块P2)。移位寄存单元将第一输入信号端Input1的信号延后一个脉冲的时间,得到启动垂直输出信号,启动垂直输出信号为高电平信号,正是T3阶段中第一输入信号端Input1的高电平信号延后一个脉冲后的信号。启动垂直输入信号输出至反相模块P3,反相模块P3输出初步输出信号,初步输出信号为低电平信号。由于在电路中的传输过程中往往会发生信号的衰减现象,因此将初步输出信号输出至驱动增强模块P4,驱动增强模块P4中的各个元器件内部均设有高压信号端和低压信号端,能够对初步输出信号进行补偿,得到栅极扫描驱动信号,栅极扫描驱动信号也为低电平信号。
本发明提供的GOA扫描单元包括输入选择模块P1、移位寄存模块P2、反相模块P3和驱动增强模块P4,与现有技术中需要至少三个时钟信号输入的GOA扫描单元相比,本发明中GOA扫描单元中的移位寄存模块P2连接第一时钟信号端CLK1,驱动增强模块P4连接至多一个第二时钟信号端CLK2,也就是说,本发明中的GOA扫描单元连接至多两个时钟信号端,接收至多两个时钟信号,要少于现有技术中GOA扫描单元连接的时钟信号的数目,两个时钟信号的匹配组合的种类要少于三个或更多时钟信号的匹配组合的种类,从而能够减少多个时钟信号的匹配组合发生错误的概率,进而减小GOA扫描单元输出的栅极扫描驱动信号的错误率。
请参阅图4,下面将详细介绍上述实施例中输入选择模块P1、移位寄存模块P2、反相模块P3和驱动增强模块P4的具体结构。输入选择模块P1包括第一传输门M1和第二传输门M2;其中,第一传输门M1,其输入端连接第一输入信号端Input1,其输出端连接移位寄存模块P2,其第一控制端连接第一电压信号端CNB,其第二控制端连接第二电压信号端CN;第二传输门M2,其输入端连接第二输入信号端Input2,其输出端连接移位寄存模块P2,其第一控制端连接第二电压信号端CN,其第二控制端连接第一电压信号端CNB。
移位寄存模块P2包括第一与非门F1、第二与非门F2、第三与非门F3和第四与非门F4;其中,第一与非门F1,其第一输入端连接第一时钟信号端CLK1,其第二输入端连接第三与非门F3的输入端,其输出端分别连接第三与非门F3的第一输入端、第四与非门F4的第二输入端以及反相模块P3;第二与非门F2,其第一输入端连接输入选择模块P1,其第二输入端分别连接第三与非门F3的第二输入端以及第四与非门F4的输出端,其输入端连接第四与非门F4的第一输入端;第三与非门F3,其第二输入端连接第四与非门F4的输出端。
反相模块P3包括第一反相器S1,其输入端连接移位寄存模块P2,其输出端连接驱动增强模块P4。
驱动增强模块P4包括第二反相器S2、第三反相器S3、第一或非门K1、第二或非门K2和第五与非门F5;其中,第二反相器S2,其输入端连接第二时钟信号端CLK2,其输出端连接第二或非门K2的第二输入端;第三反相器S3,其输入端连接反相模块P3,其输出端连接第五与非门F5的第一输入端;第一或非门K1,其第一输入端连接反相模块P3,其第二输入端连接第二或非门K2的输出端,其输出端分别连接第二或非门K2的第一输入端以及第五与非门F5的第二输入端;第五与非门F5,其输出端连接GOA扫描单元的输出端。
其中,上述输入选择模块P1、移位寄存模块P2、反相模块P3和驱动增强模块P4的具体结构之间的具体连接情况如下:
第一传输门M1的输出端连接第二与非门F2的第一输入端,第二传输门M2的输出端连接二与非门的第一输入端,第一与非门F1的输出端连接第一反相器S1的输入端,第一反相器S1的输出端分别连接第三反相器S3的输入端以及第一或非门K1的第一输入端。
图3也为与图4所示的GOA扫描单元对应的信号时序图,第一电压信号端CNB的信号为低电平信号,第二电压端的信号为高电平信号,下面将结合图3对图4所示的GOA扫描单元的驱动方法进行说明(以正向扫描为例):
T1阶段,第一时钟信号端CLK1的信号、第二时钟信号端CLK2的信号、第一输入信号端Input1的信号均为低电平信号,第二输入信号端Input2的信号不限定。第一传输门M1的第一控制端接收第一电压信号端CNB的低电平信号,第二控制端接收第二电压信号端CN的高电平信号,第一传输门M1开启,第一传输门M1将第一输入信号端Input1的低电平信号传输至第二与非门F2;第二传输门M2的第一控制端接收第二电压信号端CN的高电平信号,第二控制端接收第一电压信号端CNB的低电平信号,第二传输门M2关闭;第一与非门F1的第一输入端接收第一时钟信号端CLK1的低电平信号,输出高电平信号;第二与非门F2的第一输入端接收第一传输门M1输出的低电平信号,输出高电平信号;第四与非门F4的第一输入端和第二输入端接收高电平信号,输出低电平信号;第三与非门F3的第一输入端接收高电平信号,第二输入端接收低电平信号,输出高电平信号;第一反相器S1的输入端处的信号STV_OUT为高电平信号,第一反相器S1输出低电平信号;第三反相器S3的输入端接收低电平信号,输出高电平信号;第二反相器S2的输入端接收第二时钟信号端CLK2的低电平信号,输出高电平信号;第二或非门K2的第二输入端接收高电平信号,输出低电平信号;第一或非门K1的第一输入端接收低电平信号,第二输入端接收低电平信号,输出高电平信号;第五与非门F5的第一输入端接收高电平信号,第二输入端接收高电平信号,输出低电平信号,即GOA扫描单元的输出端Output输出低电平信号。
T2阶段,第一时钟信号端CLK1的信号和第一输入信号端Input1的信号均为高电平信号,第二时钟信号端CLK2的信号为低电平信号,第二输入信号端Input2的信号不限定。第一传输门M1的第一控制端接收第一电压信号端CNB的低电平信号,第二控制端接收第二电压信号端CN的高电平信号,第一传输门M1开启,第一传输门M1将第一输入信号端Input1的高电平信号传输至第二与非门F2;第二传输门M2的第一控制端接收第二电压信号端CN的高电平信号,第二控制端接收第一电压信号端CNB的低电平信号,第二传输门M2关闭;第一与非门F1的第一输入端接收第一时钟信号端CLK1的高电平信号,第二输入端接收第三与非门F3保持输出的高电平信号,输出低电平信号;第二与非门F2的第一输入端接收第一传输门M1输出的高电平信号,第二输入端接收第四与非门F4保持输出的低电平信号,输出高电平信号;第四与非门F4的第一输入端接收高电平信号,第二输入端接收低电平信号,输出高电平信号;第三与非门F3的第一输入端接收低电平信号,第二输入端接收高电平信号,输出高电平信号;第一反相器S1的输入端处的信号STV_OUT为低电平信号,第一反相器S1输出高电平信号;第三反相器S3的输入端接收高电平信号,输出低电平信号;第二反相器S2的输入端接收第二时钟信号端CLK2的低电平信号,输出高电平信号;第二或非门K2的第二输入端接收高电平信号,输出低电平信号;第一或非门K1的第一输入端接收高电平信号,第二输入端接收低电平信号,输出低电平信号;第五与非门F5的第一输入端接收低电平信号,第二输入端接收低电平信号,输出高电平信号,即GOA扫描单元的输出端Output输出高电平信号。
T3阶段,第一时钟信号端CLK1的信号为低电平信号,第二时钟信号端CLK2的信号与第一输入信号端Input1的信号均为高电平信号,第二输入信号端Input2的信号不限定。第一传输门M1的第一控制端接收第一电压信号端CNB的低电平信号,第二控制端接收第二电压信号端CN的高电平信号,第一传输门M1开启,第一传输门M1将第一输入信号端Input1的高电平信号传输至第二与非门F2;第二传输门M2的第一控制端接收第二电压信号端CN的高电平信号,第二控制端接收第一电压信号端CNB的低电平信号,第二传输门M2关闭;第一与非门F1的第一输入端接收第一时钟信号端CLK1的低电平信号,输出高电平信号;第二与非门F2的第一输入端接收第一传输门M1输出的高电平信号,第二输入端接收第四与非门F4保持输出的高电平信号,输出低电平信号;第四与非门F4的第一输入端接收低电平信号,输出高电平信号;第三与非门F3的第一输入端接收高电平信号,第二输入端接收高电平信号,输出低电平信号;第一反相器S1的输入端处的信号STV_OUT为高电平信号,第一反相器S1输出低电平信号;第三反相器S3的输入端接收低电平信号,输出高电平信号;第二反相器S2的输入端接收第二时钟信号端CLK2的高电平信号,输出低电平信号;第一或非门K1的第一输入端接收低电平信号,第二输入端接收第二或非门K2保持输出的低电平信号,输出高电平信号;第二或非门K2的第一输入端接收高电平信号,第二输入端接收低电平信号,输出低电平信号;第五与非门F5的第一输入端接收高电平信号,第二输入端接收高电平信号,输出低电平信号,即GOA扫描单元的输出端Output输出低电平信号。
T4阶段,第一时钟信号端CLK1的信号与第一输入信号端Input1的信号均为高电平信号,第二时钟信号端CLK2的信号为低电平时钟信号,第二输入信号端Input2的信号不限定。第一传输门M1的第一控制端接收第一电压信号端CNB的低电平信号,第二控制端接收第二电压信号端CN的高电平信号,第一传输门M1开启,第一传输门M1将第一输入信号端Input1的高电平信号传输至第二与非门F2;第二传输门M2的第一控制端接收第二电压信号端CN的高电平信号,第二控制端接收第一电压信号端CNB的低电平信号,第二传输门M2关闭;第一与非门F1的第一输入端接收第一时钟信号端CLK1的高电平信号,第二输入端接收第三与非门F3保持输出的低电平信号,输出高电平信号;第二与非门F2的第一输入端接收第一传输门M1输出的高电平信号,第二输入端接收第四与非门F4保持输出的高电平信号,输出低电平信号;第四与非门F4的第一输入端接收低电平信号,输出高电平信号;第三与非门F3的第一输入端接收高电平信号,第二输入端接收高电平信号,输出低电平信号;第一反相器S1的输入端处的信号STV_OUT为高电平信号,第一反相器S1输出低电平信号;第三反相器S3的输入端接收低电平信号,输出高电平信号;第二反相器S2的输入端接收第二时钟信号端CLK2的低电平信号,输出高电平信号;第一或非门K1的第一输入端接收低电平信号,第二输入端接收第二或非门K2保持输出的低电平信号,输出高电平信号;第二或非门K2的第一输入端接收高电平信号,输出低电平信号;第五与非门F5的第一输入端接收高电平信号,第二输入端接收高电平信号,输出低电平信号,即GOA扫描单元的输出端Output输出低电平信号。
由图3可知,反相模块P3的输入端的信号STV_OUT为低电平信号时,GOA扫描单元输出的栅极扫描驱动信号为高电平信号,能够有效驱动栅极。
请参阅图5,上述实施例中的驱动增强模块P4还有另外的一种具体结构,驱动增强模块P4包括第四反相器S4和第五反相器S5;其中,第四反相器S4,其输入端连接反相模块P3,其输出端连接第五反相器S5的输入端;第五反相器S5,其输出端连接GOA扫描单元的输出端Output。
在驱动增强模块P4该种具体结构下,其他模块的具体结构与驱动增强模块P4的具体结构的连接关系如下:第一传输门M1的输出端连接第二与非门F2的第一输入端,第二传输门M2的输出端连接二与非门的第一输入端,第一与非门F1的输出端连接第一反相器S1的输入端,第一反相器S1的输出端连接第四反相器S4的输入端。
图3也为与图5所示的GOA扫描单元对应的信号时序图,第一电压信号端CNB的信号为低电平信号,第二电压端的信号为高电平信号,下面将结合图3对图5所示的GOA扫描单元的驱动方法进行说明(以正向扫描为例):
T1阶段,第一时钟信号端CLK1的信号、第二时钟信号端CLK2的信号、第一输入信号端Input1的信号均为低电平信号,第二输入信号端Input2的信号不限定。第一传输门M1的第一控制端接收第一电压信号端CNB的低电平信号,第二控制端接收第二电压信号端CN的高电平信号,第一传输门M1开启,第一传输门M1将第一输入信号端Input1的低电平信号传输至第二与非门F2;第二传输门M2的第一控制端接收第二电压信号端CN的高电平信号,第二控制端接收第一电压信号端CNB的低电平信号,第二传输门M2关闭;第一与非门F1的第一输入端接收第一时钟信号端CLK1的低电平信号,输出高电平信号;第二与非门F2的第一输入端接收第一传输门M1输出的低电平信号,输出高电平信号;第四与非门F4的第一输入端和第二输入端接收高电平信号,输出低电平信号;第三与非门F3的第一输入端接收高电平信号,第二输入端接收低电平信号,输出高电平信号;第一反相器S1的输入端处的信号STV_OUT为高电平信号,第一反相器S1输出低电平信号;第四反相器S4接收低电平信号,输出高电平信号;第五反相器S5接收高电平信号,输出低电平信号,即GOA扫描单元的输出端Output输出低电平信号。
T2阶段,第一时钟信号端CLK1的信号和第一输入信号端Input1的信号均为高电平信号,第二时钟信号端CLK2的信号为低电平信号,第二输入信号端Input2的信号不限定。第一传输门M1的第一控制端接收第一电压信号端CNB的低电平信号,第二控制端接收第二电压信号端CN的高电平信号,第一传输门M1开启,第一传输门M1将第一输入信号端Input1的高电平信号传输至第二与非门F2;第二传输门M2的第一控制端接收第二电压信号端CN的高电平信号,第二控制端接收第一电压信号端CNB的低电平信号,第二传输门M2关闭;第一与非门F1的第一输入端接收第一时钟信号端CLK1的高电平信号,第二输入端接收第三与非门F3保持输出的高电平信号,输出低电平信号;第二与非门F2的第一输入端接收第一传输门M1输出的高电平信号,第二输入端接收第四与非门F4保持输出的低电平信号,输出高电平信号;第四与非门F4的第一输入端接收高电平信号,第二输入端接收低电平信号,输出高电平信号;第三与非门F3的第一输入端接收低电平信号,第二输入端接收高电平信号,输出高电平信号;第一反相器S1的输入端处的信号STV_OUT为低电平信号,第一反相器S1输出高电平信号;第四反相器S4的输入端接收高电平信号,输出低电平信号;第五反相器S5的输入端接收低电平信号,输出高电平信号,即GOA扫描单元的输出端Output输出高电平信号。
T3阶段,第一时钟信号端CLK1的信号为低电平信号,第二时钟信号端CLK2的信号与第一输入信号端Input1的信号均为高电平信号,第二输入信号端Input2的信号不限定。第一传输门M1的第一控制端接收第一电压信号端CNB的低电平信号,第二控制端接收第二电压信号端CN的高电平信号,第一传输门M1开启,第一传输门M1将第一输入信号端Input1的高电平信号传输至第二与非门F2;第二传输门M2的第一控制端接收第二电压信号端CN的高电平信号,第二控制端接收第一电压信号端CNB的低电平信号,第二传输门M2关闭;第一与非门F1的第一输入端接收第一时钟信号端CLK1的低电平信号,输出高电平信号;第二与非门F2的第一输入端接收第一传输门M1输出的高电平信号,第二输入端接收第四与非门F4保持输出的高电平信号,输出低电平信号;第四与非门F4的第一输入端接收低电平信号,输出高电平信号;第三与非门F3的第一输入端接收高电平信号,第二输入端接收高电平信号,输出低电平信号;第一反相器S1的输入端处的信号STV_OUT为高电平信号,第一反相器S1输出低电平信号;第四反相器S4的输入端接收低电平信号,输出高电平信号;第五反相器S5的输入端接收高电平信号,输出低电平信号,即GOA扫描单元的输出端Output输出低电平信号。
T4阶段,第一时钟信号端CLK1的信号与第一输入信号端Input1的信号均为高电平信号,第二时钟信号端CLK2的信号为低电平时钟信号,第二输入信号端Input2的信号不限定。第一传输门M1的第一控制端接收第一电压信号端CNB的低电平信号,第二控制端接收第二电压信号端CN的高电平信号,第一传输门M1开启,第一传输门M1将第一输入信号端Input1的高电平信号传输至第二与非门F2;第二传输门M2的第一控制端接收第二电压信号端CN的高电平信号,第二控制端接收第一电压信号端CNB的低电平信号,第二传输门M2关闭;第一与非门F1的第一输入端接收第一时钟信号端CLK1的高电平信号,第二输入端接收第三与非门F3保持输出的低电平信号,输出高电平信号;第二与非门F2的第一输入端接收第一传输门M1输出的高电平信号,第二输入端接收第四与非门F4保持输出的高电平信号,输出低电平信号;第四与非门F4的第一输入端接收低电平信号,输出高电平信号;第三与非门F3的第一输入端接收高电平信号,第二输入端接收高电平信号,输出低电平信号;第一反相器S1的输入端处的信号STV_OUT为高电平信号,第一反相器S1输出低电平信号;第四反相器S4的输入端接收低电平信号,输出高电平信号;第五反相器S5的输入端接收高电平信号,输出低电平信号,即GOA扫描单元的输出端Output输出低电平信号。
需要说明的是,图4与图5所示的GOA扫描单元中组成各个元器件的晶体管的数目要小于现有技术中的GOA扫描单元,因此,本发明实施例中的GOA扫描单元的结构更简单,且功耗更低。其中,图5所示的GOA扫描单元中晶体管数目较图4所示的GOA扫描单元中的晶体管数目更少,因此,图5所示的GOA扫描单元的结构更简单,功耗更低,但由于其晶体管数目较少,所以驱动增强能力较图4所示的GOA扫描单元弱一些,但可以增大图4所示的GOA扫描单元中的晶体管的尺寸予以克服。具体的,GOA扫描单元中组成各个元器件的晶体管可以为CMOS(ComplementaryMetalOxideSemiconductor,互补金属氧化物半导体)晶体管。
请参阅图6和图7,本发明实施例还提供了一种GOA扫描电路,该GOA扫描电路包括级联的上述实施例中的GOA扫描单元;其中,第n个GOA扫描单元的第一输入信号端Input1连接第n-1个GOA扫描单元中反相模块P3的输入端,第n个GOA扫描单元的第二输入信号端Input2连接第n+1个GOA扫描单元中反相模块P3的输入端;N与n均为正整数,N≥2,n+1≤N。比如,第1个GOA扫描单元的第二输入信号端Input2连接第2个GOA扫描单元的反相模块P3的输入端,第2个GOA扫描单元的第一输入信号端Input1连接第1个GOA扫描单元的反相模块P3的输入端,以此类推,直至第N个GOA扫描单元。
请参阅图8,图8为与图6、图7对应的信号时序图(正向扫描时),可以看到,第n+1个GOA扫描单元输出的信号比第n个GOA扫描单元输出的信号延后一个脉冲的时间。比如,第2个GOA扫描单元输出的信号Output1比第1个GOA扫描单元输出的信号Output2延后一个脉冲的信号,Output1中的高电平信号在T2阶段出现,Output2的高电平信号在T3阶段出现。
需要说明的是,结合图6、图7、图4和图5,当第一传输门M1开启,第二传输门M2关闭时,GOA扫描电路为正向扫描;当第一传输门M1关闭,第二传输门M2开启时,GOA扫描电路为反相扫描。所述GOA扫描电路与上述实施例中的GOA扫描单元具有的优势相同,此处不再赘述。
本发明实施例还提供了一种显示面板,所述显示面板包括上述实施例中的GOA扫描电路。所述显示面板与上述实施例中的GOA扫描电路具有的优势相同,此处不再赘述。
本发明实施例还提供了一种显示装置,所述显示面板包括上述实施例中的显示面板。所述显示装置与上述实施例中的显示面板具有的优势相同,此处不再赘述。具体的,显示装置可以为有机发光二极管显示面板、液晶显示面板、电子纸、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
本说明书中的各个实施例均采用递进的方式描述,各个实施例之间相同相似的部分互相参见即可,每个实施例重点说明的都是与其他实施例的不同之处。尤其,对于显示面板和显示装置的实施例而言,由于其基本相似于GOA扫描单元和GOA扫描电路的实施例,所以描述得比较简单,相关之处参见方法实施例的部分说明即可。
在上述实施方式的描述中,具体特征、结构、材料或者特点可以在任何的一个或多个实施例或示例中以合适的方式结合。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。
Claims (11)
1.一种集成栅极驱动电路GOA扫描单元,其特征在于,包括输入选择模块、移位寄存模块、反相模块和驱动增强模块;其中,
所述输入选择模块分别与第一输入信号端、第二输入信号端、第一电压信号端、第二电压信号端以及所述移位寄存模块连接,所述输入选择模块用于选择将所述第一输入信号端的信号或所述第二信号端的信号输出至所述移位寄存模块;
所述移位寄存模块分别与第一时钟信号端以及反相模块连接,所述移位寄存模块用于根据第一时钟信号端的信号,将所述第一输入信号端的信号或所述第二信号端的信号延后一个脉冲的时间,得到启动垂直输出信号,并将所述启动垂直输出信号输出至所述反相模块;
所述反相模块与所述驱动增强模块连接,所述反相模块用于根据启动垂直输出信号,得到初步输出信号,并将所述初步输出信号输出至所述驱动增强模块,所述初步输出信号与所述启动垂直输出信号互为反相信号;
所述驱动增强模块分别与至多一个第二时钟信号端以及所述GOA扫描单元的输出端连接,所述驱动增强模块用于根据所述至多一个第二时钟信号端的信号,对所述初步输出信号的衰减进行补偿,得到栅极扫描驱动信号。
2.根据权利要求1所述的GOA扫描单元,其特征在于,所述输入选择模块包括第一传输门和第二传输门;其中,
所述第一传输门,其输入端连接所述第一输入信号端,其输出端连接所述移位寄存模块,其第一控制端连接所述第一电压信号端,其第二控制端连接所述第二电压信号端;
所述第二传输门,其输入端连接所述第二输入信号端,其输出端连接所述移位寄存模块,其第一控制端连接所述第二电压信号端,其第二控制端连接所述第一电压信号端。
3.根据权利要求1所述的GOA扫描单元,其特征在于,所述移位寄存模块包括第一与非门、第二与非门、第三与非门和第四与非门;其中,
所述第一与非门,其第一输入端连接第一时钟信号端,其第二输入端连接所述第三与非门的输入端,其输出端分别连接所述第三与非门的第一输入端、所述第四与非门的第二输入端以及所述反相模块;
所述第二与非门,其第一输入端连接所述输入选择模块,其第二输入端分别连接所述第三与非门的第二输入端以及所述第四与非门的输出端,其输入端连接所述第四与非门的第一输入端;
所述第三与非门,其第二输入端连接所述第四与非门的输出端。
4.根据权利要求1所述的GOA扫描单元,其特征在于,所述反相模块包括第一反相器,其输入端连接所述移位寄存模块,其输出端连接所述驱动增强模块。
5.根据权利要求1所述的GOA扫描单元,其特征在于,所述驱动增强模块包括第二反相器、第三反相器、第一或非门、第二或非门和第五与非门;其中,
所述第二反相器,其输入端连接所述第二时钟信号端,其输出端连接所述第二或非门的第二输入端;
所述第三反相器,其输入端连接所述反相模块,其输出端连接所述第五与非门的第一输入端;
所述第一或非门,其第一输入端连接所述反相模块,其第二输入端连接所述第二或非门的输出端,其输出端分别连接所述第二或非门的第一输入端以及第五与非门的第二输入端;
所述第五与非门,其输出端连接所述GOA扫描单元的输出端。
6.根据权利要求1所述的GOA扫描单元,其特征在于,所述驱动增强模块包括第四反相器和第五反相器;其中,
所述第四反相器,其输入端连接所述反相模块,其输出端连接所述第五反相器的输入端;
所述第五反相器,其输出端连接所述GOA扫描单元的输出端。
7.根据权利要求1或5所述的GOA扫描单元,其特征在于,第一传输门的输出端连接第二与非门的第一输入端,第二传输门的输出端连接所述二与非门的第一输入端,第一与非门的输出端连接所述第一反相器的输入端,所述第一反相器的输出端分别连接第三反相器的输入端以及第一或非门的第一输入端。
8.根据权利要求1或6所述的GOA扫描单元,其特征在于,第一传输门的输出端连接第二与非门的第一输入端,第二传输门的输出端连接所述二与非门的第一输入端,第一与非门的输出端连接所述第一反相器的输入端,所述第一反相器的输出端连接第四反相器的输入端。
9.一种GOA扫描电路,其特征在于,包括级联的N个权利要求1-8中任意一项所述的GOA扫描单元;其中,第n个GOA扫描单元的第一输入信号端连接第n-1个GOA扫描单元中反相模块的输入端,第n个GOA扫描单元的第二输入信号端连接第n+1个GOA扫描单元中反相模块的输入端;N与n均为正整数,N≥2,n+1≤N。
10.一种显示面板,其特征在于,包括权利要求9所述的GOA扫描电路。
11.一种显示装置,其特征在于,包括权利要求10所述的显示面板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610352915.8A CN105788509B (zh) | 2016-05-25 | 2016-05-25 | Goa扫描单元、goa扫描电路、显示面板及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610352915.8A CN105788509B (zh) | 2016-05-25 | 2016-05-25 | Goa扫描单元、goa扫描电路、显示面板及显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105788509A true CN105788509A (zh) | 2016-07-20 |
CN105788509B CN105788509B (zh) | 2019-12-13 |
Family
ID=56380441
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610352915.8A Active CN105788509B (zh) | 2016-05-25 | 2016-05-25 | Goa扫描单元、goa扫描电路、显示面板及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN105788509B (zh) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106920509A (zh) * | 2017-05-17 | 2017-07-04 | 上海中航光电子有限公司 | 移位寄存单元、电路,显示面板、装置及其驱动方法 |
CN106959782A (zh) * | 2017-03-31 | 2017-07-18 | 京东方科技集团股份有限公司 | 一种触控驱动电路、触控面板及显示装置 |
CN109147700A (zh) * | 2018-09-20 | 2019-01-04 | 厦门天马微电子有限公司 | 阵列基板和显示面板 |
CN109215611A (zh) * | 2018-11-16 | 2019-01-15 | 京东方科技集团股份有限公司 | 栅极驱动电路及其驱动方法、goa单元电路及显示装置 |
CN111798806A (zh) * | 2020-06-30 | 2020-10-20 | 上海中航光电子有限公司 | 扫描驱动电路、显示面板及其驱动方法、显示装置 |
CN111833805A (zh) * | 2019-04-17 | 2020-10-27 | 云谷(固安)科技有限公司 | 栅极扫描驱动电路和驱动方法、显示装置 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104269132A (zh) * | 2014-10-29 | 2015-01-07 | 京东方科技集团股份有限公司 | 一种移位寄存单元、显示面板和显示装置 |
CN104361853A (zh) * | 2014-12-02 | 2015-02-18 | 京东方科技集团股份有限公司 | 移位寄存器单元、移位寄存器、栅极驱动电路和显示装置 |
CN104464659A (zh) * | 2014-11-03 | 2015-03-25 | 深圳市华星光电技术有限公司 | 低温多晶硅薄膜晶体管goa电路 |
WO2015100967A1 (zh) * | 2013-12-31 | 2015-07-09 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路及显示装置 |
CN104932747A (zh) * | 2015-06-24 | 2015-09-23 | 京东方科技集团股份有限公司 | 一种触控驱动单元、触控面板及显示装置 |
CN105280130A (zh) * | 2014-07-03 | 2016-01-27 | 乐金显示有限公司 | 扫描驱动器和使用扫描驱动器的有机发光显示设备 |
US20160093265A1 (en) * | 2013-03-22 | 2016-03-31 | Japan Display Inc. | Display device |
CN105528984A (zh) * | 2016-02-02 | 2016-04-27 | 京东方科技集团股份有限公司 | 发射电极扫描驱动单元、驱动电路以及驱动方法、阵列基板 |
-
2016
- 2016-05-25 CN CN201610352915.8A patent/CN105788509B/zh active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20160093265A1 (en) * | 2013-03-22 | 2016-03-31 | Japan Display Inc. | Display device |
WO2015100967A1 (zh) * | 2013-12-31 | 2015-07-09 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路及显示装置 |
CN105280130A (zh) * | 2014-07-03 | 2016-01-27 | 乐金显示有限公司 | 扫描驱动器和使用扫描驱动器的有机发光显示设备 |
CN104269132A (zh) * | 2014-10-29 | 2015-01-07 | 京东方科技集团股份有限公司 | 一种移位寄存单元、显示面板和显示装置 |
CN104464659A (zh) * | 2014-11-03 | 2015-03-25 | 深圳市华星光电技术有限公司 | 低温多晶硅薄膜晶体管goa电路 |
CN104361853A (zh) * | 2014-12-02 | 2015-02-18 | 京东方科技集团股份有限公司 | 移位寄存器单元、移位寄存器、栅极驱动电路和显示装置 |
CN104932747A (zh) * | 2015-06-24 | 2015-09-23 | 京东方科技集团股份有限公司 | 一种触控驱动单元、触控面板及显示装置 |
CN105528984A (zh) * | 2016-02-02 | 2016-04-27 | 京东方科技集团股份有限公司 | 发射电极扫描驱动单元、驱动电路以及驱动方法、阵列基板 |
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106959782A (zh) * | 2017-03-31 | 2017-07-18 | 京东方科技集团股份有限公司 | 一种触控驱动电路、触控面板及显示装置 |
CN106959782B (zh) * | 2017-03-31 | 2019-11-26 | 京东方科技集团股份有限公司 | 一种触控驱动电路、触控面板及显示装置 |
US10509496B2 (en) | 2017-03-31 | 2019-12-17 | Boe Technology Group Co., Ltd. | Touch driving circuit, touch panel and display device |
CN106920509A (zh) * | 2017-05-17 | 2017-07-04 | 上海中航光电子有限公司 | 移位寄存单元、电路,显示面板、装置及其驱动方法 |
CN109147700A (zh) * | 2018-09-20 | 2019-01-04 | 厦门天马微电子有限公司 | 阵列基板和显示面板 |
CN109215611A (zh) * | 2018-11-16 | 2019-01-15 | 京东方科技集团股份有限公司 | 栅极驱动电路及其驱动方法、goa单元电路及显示装置 |
CN109215611B (zh) * | 2018-11-16 | 2021-08-20 | 京东方科技集团股份有限公司 | 栅极驱动电路及其驱动方法、goa单元电路及显示装置 |
CN111833805A (zh) * | 2019-04-17 | 2020-10-27 | 云谷(固安)科技有限公司 | 栅极扫描驱动电路和驱动方法、显示装置 |
CN111798806A (zh) * | 2020-06-30 | 2020-10-20 | 上海中航光电子有限公司 | 扫描驱动电路、显示面板及其驱动方法、显示装置 |
CN111798806B (zh) * | 2020-06-30 | 2022-03-29 | 上海中航光电子有限公司 | 扫描驱动电路、显示面板及其驱动方法、显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN105788509B (zh) | 2019-12-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105788509A (zh) | Goa扫描单元、goa扫描电路、显示面板及显示装置 | |
CN102629444B (zh) | 栅极集成驱动电路、移位寄存器及显示屏 | |
CN101359511B (zh) | 移位寄存器和采用该移位寄存器的液晶显示装置 | |
CN105118463B (zh) | 一种goa电路及液晶显示器 | |
CN104103244B (zh) | 液晶显示器及其双向移位暂存装置 | |
CN104103253B (zh) | 发射电极扫描电路、阵列基板和显示装置 | |
CN101206318B (zh) | 移位寄存器与液晶显示装置 | |
CN105741739B (zh) | 栅极驱动电路及显示装置 | |
US20170003797A1 (en) | Touch driving circuit, touch driving method and touch screen | |
CN105469738A (zh) | 一种移位寄存器、栅极驱动电路及显示装置 | |
CN101241247B (zh) | 移位寄存器及液晶显示装置 | |
CN103258494A (zh) | 一种移位寄存器、栅极驱动装置和液晶显示装置 | |
CN101978428A (zh) | 移位寄存器和有源矩阵器件 | |
CN102903322A (zh) | 移位寄存器及其驱动方法和阵列基板、显示装置 | |
CN105551422A (zh) | 一种移位寄存器、栅极驱动电路及显示面板 | |
WO2016150103A1 (zh) | 一种移位寄存器单元、栅极驱动电路及显示装置 | |
US7760845B2 (en) | Shift register for a liquid crystal display | |
CN106683624B (zh) | Goa电路及液晶显示装置 | |
CN108320692A (zh) | 移位寄存器单元及驱动方法、栅极驱动电路、显示面板 | |
US20180190178A1 (en) | Flat panel display device and scan driving circuit thereof | |
CN104517653A (zh) | 移位寄存器及包含其的多级移位寄存器电路 | |
CN100405451C (zh) | 液晶显示设备及信号发送系统 | |
TW201432647A (zh) | 顯示面板 | |
CN100533539C (zh) | 栅极驱动电路及其驱动电路单元 | |
CN107516492A (zh) | 一种移位寄存器、栅极驱动电路及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |