CN108958639B - 快闪存储器存储装置 - Google Patents
快闪存储器存储装置 Download PDFInfo
- Publication number
- CN108958639B CN108958639B CN201710355845.6A CN201710355845A CN108958639B CN 108958639 B CN108958639 B CN 108958639B CN 201710355845 A CN201710355845 A CN 201710355845A CN 108958639 B CN108958639 B CN 108958639B
- Authority
- CN
- China
- Prior art keywords
- storage device
- flash memory
- memory storage
- mode
- standby current
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0629—Configuration or reconfiguration of storage systems
- G06F3/0634—Configuration or reconfiguration of storage systems by changing the state or mode of one or more devices
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/148—Details of power up or power down circuits, standby circuits or recovery circuits
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/0604—Improving or facilitating administration, e.g. storage management
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/0625—Power saving in storage systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
- G06F3/0659—Command handling arrangements, e.g. command buffers, queues, command scheduling
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0673—Single storage device
- G06F3/0679—Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/145—Applications of charge pumps; Boosted voltage circuits; Clamp circuits therefor
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/08—Address circuits; Decoders; Word-line control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/30—Power supply circuits
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Human Computer Interaction (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Read Only Memory (AREA)
Abstract
本发明提供一种快闪存储器存储装置,具有多种操作模式。快闪存储器存储装置包括存储器控制电路以及存储器晶胞阵列。存储器控制电路用以控制快闪存储器存储装置操作在多种操作模式其中之一。所述操作模式包括低待机电流模式。存储器晶胞阵列耦接至存储器控制电路。存储器晶胞阵列用以存储数据。所述数据包括只读存储器数据。存储器控制电路依据第一指令控制快闪存储器存储装置进入低待机电流模式。存储器控制电路依据第二指令从低待机电流模式唤醒快闪存储器存储装置。快闪存储器存储装置操作在低待机电流模式时,只读存储器数据被保持。
Description
技术领域
本发明涉及一种存储器存储装置,尤其涉及一种快闪存储器存储装置。
背景技术
随着电子科技的演进,电子装置成为人们生活中必要的工具。而为了提供长效且大量的数据存储的功能,非易失性存储器成为重要的数据存储媒介。并且,在现今的电子产品中,快闪存储器是为较为受欢迎的非易失性存储器中的一种。快闪存储器存储装置的操作模式主要包括主动模式(active mode)、正常待机模式(normal standby mode)以及深度省电模式(deep power down mode)。
在现有技术中,快闪存储器存储装置需要接收指令以进入深度省电模式。进入深度省电模式的快闪存储器存储装置的动态操作均被停止,其优势为所消耗的电流非常低,惟要唤醒进入深度省电模式的快闪存储器存储装置通常需要花费相当多的时间。所花费的时间通常是用来复原快闪存储器存储装置内部的电路设定。
另一方面,虽然在正常待机模式的快闪存储器存储装置所消耗的电流较高,但是其唤醒时间较短。在正常待机模式的快闪存储器存储装置所消耗的电流通常是由于在此模式中,电压产生器电路仍需要工作以提供高电压给字元线解码器电路。因此,目前在正常待机模式的快闪存储器存储装置所消耗的电流仍无法有效降低。
发明内容
本发明提供一种快闪存储器存储装置,其操作在低待机电流模式(low standbycurrent mode)时,待机电流小且唤醒时间短。
本发明的快闪存储器存储装置具有多种操作模式。快闪存储器存储装置包括存储器控制电路以及存储器晶胞阵列。存储器控制电路用以控制快闪存储器存储装置操作在多种操作模式其中之一。所述操作模式包括低待机电流模式。存储器晶胞阵列耦接至存储器控制电路。存储器晶胞阵列用以存储数据。所述数据包括只读存储器数据。存储器控制电路依据第一指令控制快闪存储器存储装置进入低待机电流模式。存储器控制电路依据第二指令从低待机电流模式唤醒快闪存储器存储装置。快闪存储器存储装置操作在低待机电流模式时,只读存储器数据(read-only memory data,ROM data)被保持。
本发明的快闪存储器存储装置具有多种操作模式。快闪存储器存储装置包括存储器控制电路以及存储器晶胞阵列。存储器控制电路用以控制快闪存储器存储装置操作在多种操作模式其中之一。所述操作模式包括低待机电流模式。存储器晶胞阵列耦接至存储器控制电路。存储器晶胞阵列用以存储数据。所述数据包括只读存储器数据。存储器控制电路依据第一指令控制快闪存储器存储装置进入低待机电流模式。存储器控制电路依据第二指令从低待机电流模式唤醒快闪存储器存储装置。操作模式包括正常待机模式以及深度省电模式。快闪存储器存储装置操作在低待机电流模式、正常待机模式以及深度省电模式分别具有第一电流、第二电流以及第三电流。第一电流小于第二电流并且大于第三电流。
基于上述,在本发明的示范实施例中,快闪存储器存储装置依据指令控制进入或离开低待机电流模式。并且快闪存储器存储装置操作在低待机电流模式时,只读存储器数据被保持。因此,快闪存储器存储装置操作在低待机电流模式时,其待机电流小且唤醒时间短。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。
附图说明
图1示出本发明一实施例的快闪存储器存储装置的概要示意图。
图2示出本发明一实施例的字元线解码器电路以及电压产生器电路的概要示意图。
图3示出图2实施例的各操作信号的概要示意图。
图4示出本发明另一实施例的字元线解码器电路以及电压产生器电路的概要示意图。
图5示出图4实施例的各操作信号的概要示意图。
附图标记说明
100:快闪存储器存储装置
110:存储器控制电路
120:存储器晶胞阵列
200:电压产生器电路
210:时脉产生器
220:电荷磊
230:参考电压产生器
240:电压调节器
300:字元线解码器电路
WL:字元线
HV:节点、节点的电压信号
Q1、Q2、Q4:晶体管开关
VP:第一电压
VSS:第二电压
Vctrl:控制信号
CMD1:第一指令
CMD2:第二指令
tLSTB:唤醒时间
具体实施方式
以下提出多个实施例来说明本发明,然而本发明不仅限于所例示的多个实施例。又实施例之间也允许有适当的结合。在本案说明书全文(包括权利要求)中所使用的“耦接”一词可指任何直接或间接的连接手段。举例而言,若文中描述第一装置耦接于第二装置,则应该被解释成该第一装置可以直接连接于该第二装置,或者该第一装置可以透过其他装置或某种连接手段而间接地连接至该第二装置。此外,“信号”一词可指至少一电流、电压、电荷、温度、数据、电磁波或任何其他一或多个信号。
图1示出本发明一实施例的快闪存储器存储装置的概要示意图。请参考图1,本实施例的快闪存储器存储装置100包括存储器控制电路110以及存储器晶胞阵列120。存储器晶胞阵列120耦接至存储器控制电路110。存储器控制电路110用以控制快闪存储器存储装置100操作在多种操作模式其中之一。存储器晶胞阵列120用以存储数据。在本实施例中,快闪存储器存储装置100的操作模式包括低待机电流模式、正常待机模式以及深度省电模式。
在本实施例中,存储器控制电路110控制快闪存储器存储装置100操作深度省电模式,以进一步降低存储器控制电路110操作在正常待机模式时的待机电流。在深度省电模式中,降低待机电流的方式例如是停止(turn off)快闪存储器存储装置100在正常待机模式时的各种操作,或者通过电源阻障机制(power blocking scheme)来阻障(block)快闪存储器存储装置100中各元件操作所需的电源。在本实施例中,存储器控制电路110例如依据深度省电指令来控制快闪存储器存储装置100进入深度省电模式,并且依据唤醒指令来控制快闪存储器存储装置100离开深度省电模式进入正常待机模式。
因此,在本实施例中,快闪存储器存储装置100操作在正常待机模式的电流(第二电流)大于操作在深度省电模式的电流(第三电流)。在本实施例中,快闪存储器存储装置100从正常待机模式被唤醒的时间(第二唤醒时间)是短于从深度省电模式被唤醒的时间(第三唤醒时间)。在本实施例中,快闪存储器存储装置100的操作模式还包括低待机电流模式。低待机电流模式的待机电流(第一电流)小于第二电流并且大于第三电流。低待机电流模式的唤醒时间(第一唤醒时间)长于第二唤醒时间并且短于第三唤醒时间。以下提出多个实施例来说明本发明的低待机电流模式。
在本实施例中,存储器控制器电路110以及存储器晶胞阵列120的电路架构可分别由所属技术领域的任一种适合的电路来加以实施,本发明并不加以限制。其详细步骤及实施方式可以由所属技术领域的通常知识获致足够的教示、建议与实施说明,因此不再赘述。
图2示出本发明一实施例的字元线解码器电路以及电压产生器电路的概要示意图。图3示出图2实施例的各操作信号的概要示意图。请参考图1至图3,图1的快闪存储器存储装置100还包括电压产生器电路200以及字元线解码器电路300。在本实施例中,字元线解码器电路300耦接至快闪存储器存储装置100的一或多条字元线WL。电压产生器电路200耦接至字元线解码器电路300。电压产生器电路200用以经由节点HV提供高电压给字元线解码器电路300以作为操作所需的电源。在图3中,标示为HV的信号是指位于节点HV处的电压信号。
具体而言,在本实施例中,电压产生器电路200包括时脉产生器210、电荷磊220(charge pump)、参考电压产生器230以及电压调节器240。参考电压产生器230经由第一晶体管开关Q1耦接至第一电压VP,电压调节器240经由第二晶体管开关Q2耦接至第二电压VSS。时脉产生器210包括第三晶体管开关(未示出)。节点HV经由第四晶体管开关Q4耦接至第二电压VSS。在本实施例中,时脉产生器210用以产生时脉信号给电荷磊220。电荷磊220再依据时脉信号来产生电压信号,并且输出电压信号给电压调节器240。参考电压产生器230用以产生参考电压信号并且输出参考电压信号给电压调节器240。电压调节器240依据参考电压信号以及电压信号来产生所述高电压,并且输出所述高电压给字元线解码器电路300。
在本实施例中,存储器控制电路110依据第一指令CMD1控制快闪存储器存储装置100进入低待机电流模式。存储器控制电路110依据第二指令CMD2唤醒快闪存储器存储装置100,从低待机电流模式进入正常待机模式。在本实施例中,在快闪存储器存储装置100进入低待机电流模式时,控制信号Vctrl拉高至高准位。在快闪存储器存储装置100离开低待机电流模式时,控制信号Vctrl降低至低准位。在低待机电流模式中,高准位的控制信号Vctrl不导通第一晶体管开关Q1、第二晶体管开关Q2以及时脉产生器210中的第三晶体管开关。因此,电压产生器电路200操作所需的电源,例如第一电压VP以及第二电压VSS,被阻障而不供应给其中的各电路元件,从而时脉产生器210、电荷磊220、参考电压产生器230以及电压调节器240停止操作。此外,在低待机电流模式中,第四晶体管开关Q4依据控制信号Vctrl被导通,因此节点HV的电压被拉低至第二电压VSS,以进一步降低字元线解码器电路的功率消耗。因此,在本实施例中,快闪存储器存储装置100操作在低待机电流模式的电流(第一电流)小于操作在正常待机模式的电流(第二电流)。在图2中,标示为的信号是指控制信号Vctrl的反相信号。
在本实施例中,存储器晶胞阵列120存储的数据包括只读存储器数据,此只读存储器数据例如是可程序化只读存储器数据(programmable read-only memory data,PROMdata)。快闪存储器存储装置100操作在低待机电流模式时,只读存储器数据被保持,例如被保持在一易失性存储器中。因此,快闪存储器存储装置100被唤醒时从低待机电流模式进入正常待机模式或正常操作模式时,只读存储器数据不需要重新被载入易失性存储器,因此其唤醒时间tLSTB短。在本实施例中,快闪存储器存储装置100在深度省电模式中,只读存储器数据不被保持。因此,快闪存储器存储装置100在被唤醒时其只读存储器数据需要重新被载入易失性存储器从而其唤醒时间长。因此,在本实施例中,快闪存储器存储装置100从低待机电流模式被唤醒的时间(第一唤醒时间)短于从深度省电模式被唤醒的时间(第三唤醒时间)。
在本实施例中,电压产生器电路200以及字元线解码器电路300的电路架构可分别由所属技术领域的任一种适合的电路来加以实施,本发明并不加以限制。其详细步骤及实施方式可以由所属技术领域的通常知识获致足够的教示、建议与实施说明,因此不再赘述。
图4示出本发明另一实施例的字元线解码器电路以及电压产生器电路的概要示意图。图5示出图4实施例的各操作信号的概要示意图。请参考图2至图5,本实施例的字元线解码器电路以及电压产生器电路类似于图2实施例,惟两者之间主要的差异例如在于节点HV没有经由晶体管开关耦接至第二电压VSS。在本实施例中,在低待机电流模式中,节点HV的电压被浮接,因此以较慢的速度被拉低至第二电压VSS。另外,本发明的实施例的存储器存储装置的操作方法可以由图1至图3实施例的叙述中获致足够的教示、建议与实施说明,因此不再赘述。
综上所述,在本发明的示范实施例中,快闪存储器存储装置的操作模式包括低待机电流模式。快闪存储器存储装置操作在低待机电流模式的待机电流较操作在正常待机模式的待机电流小。快闪存储器存储装置依据指令进入低待机电流模式或离开低待机电流模式而回到正常待机模式。快闪存储器存储装置从低待机电流模式被唤醒的时间较从深度省电模式被唤醒的时间短。
虽然本发明已以实施例揭示如上,然其并非用以限定本发明,任何所属技术领域中技术人员,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,故本发明的保护范围当视权利要求所界定者为准。
Claims (9)
1.一种快闪存储器存储装置,其特征在于,具有多种操作模式,并且所述快闪存储器存储装置包括:
存储器控制电路,用以控制所述快闪存储器存储装置操作在所述多个操作模式其中之一,其中所述多个操作模式包括低待机电流模式;以及
存储器晶胞阵列,耦接至所述存储器控制电路,用以存储数据,所述数据包括只读存储器数据,
其中所述存储器控制电路依据第一指令控制所述快闪存储器存储装置进入所述低待机电流模式,并且依据第二指令从所述低待机电流模式唤醒所述快闪存储器存储装置,
其中所述快闪存储器存储装置操作在所述低待机电流模式时,所述只读存储器数据被保持,
其中所述多个操作模式包括正常待机模式以及深度省电模式,以及所述快闪存储器存储装置从所述低待机电流模式、所述正常待机模式以及所述深度省电模式被唤醒分别需要第一唤醒时间、第二唤醒时间以及第三唤醒时间,其中所述第一唤醒时间长于所述第二唤醒时间并且短于所述第三唤醒时间。
2.根据权利要求1所述的快闪存储器存储装置,其特征在于,其中所述多个操作模式操作在所述低待机电流模式、所述正常待机模式以及所述深度省电模式分别具有第一电流、第二电流以及第三电流,其中所述第一电流小于所述第二电流并且大于所述第三电流。
3.根据权利要求1所述的快闪存储器存储装置,其特征在于,还包括:
字元线解码器电路,耦接至所述快闪存储器存储装置的多条字元线;以及
电压产生器电路,耦接至所述字元线解码器电路,用以经由节点提供高电压给所述字元线解码器电路,
其中在所述低待机电流模式,所述电压产生器电路当中的多个晶体管开关依据控制信号不导通。
4.根据权利要求3所述的快闪存储器存储装置,其特征在于,其中所述电压产生器电路包括时脉产生器、参考电压产生器以及电压调节器,以及所述参考电压产生器经由第一晶体管开关耦接至第一电压,所述电压调节器经由第二晶体管开关耦接至第二电压,以及所述时脉产生器包括第三晶体管开关,其中在所述低待机电流模式,所述第一晶体管开关、所述第二晶体管开关以及所述第三晶体管开关依据所述控制信号不导通。
5.根据权利要求4所述的快闪存储器存储装置,其特征在于,其中所述节点经由第四晶体管开关耦接至所述第二电压,在所述低待机电流模式,所述第四晶体管开关依据所述控制信号被导通,以将所述节点的电压拉至所述第二电压。
6.根据权利要求3所述的快闪存储器存储装置,其特征在于,其中在所述低待机电流模式,所述节点被浮接。
7.一种快闪存储器存储装置,其特征在于,具有多种操作模式,并且所述快闪存储器存储装置包括:
存储器控制电路,用以控制所述快闪存储器存储装置操作在所述多个操作模式其中之一,其中所述多个操作模式包括低待机电流模式;以及
存储器晶胞阵列,耦接至所述存储器控制电路,用以存储数据,所述数据包括只读存储器数据,
其中所述存储器控制电路依据第一指令控制所述快闪存储器存储装置进入所述低待机电流模式,并且依据第二指令从所述低待机电流模式唤醒所述快闪存储器存储装置,
其中所述多个操作模式包括正常待机模式以及深度省电模式,以及所述快闪存储器存储装置从所述低待机电流模式、所述正常待机模式以及所述深度省电模式被唤醒分别需要第一唤醒时间、第二唤醒时间以及第三唤醒时间,其中所述第一唤醒时间长于所述第二唤醒时间并且短于所述第三唤醒时间。
8.根据权利要求7所述的快闪存储器存储装置,其特征在于,还包括:
字元线解码器电路,耦接至所述快闪存储器存储装置的多条字元线;以及
电压产生器电路,耦接至所述字元线解码器电路,用以经由节点提供高电压给所述字元线解码器电路,
其中在所述低待机电流模式,所述电压产生器电路当中的多个晶体管开关依据控制信号不导通。
9.根据权利要求8所述的快闪存储器存储装置,其特征在于,其中所述电压产生器电路包括时脉产生器、参考电压产生器以及电压调节器,以及所述参考电压产生器经由第一晶体管开关耦接至第一电压,所述电压调节器经由第二晶体管开关耦接至第二电压,以及所述时脉产生器包括第三晶体管开关,其中在所述低待机电流模式,所述第一晶体管开关、所述第二晶体管开关以及所述第三晶体管开关依据所述控制信号不导通。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710355845.6A CN108958639B (zh) | 2017-05-19 | 2017-05-19 | 快闪存储器存储装置 |
US15/871,124 US10445011B2 (en) | 2017-05-19 | 2018-01-15 | Flash memory storage apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710355845.6A CN108958639B (zh) | 2017-05-19 | 2017-05-19 | 快闪存储器存储装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108958639A CN108958639A (zh) | 2018-12-07 |
CN108958639B true CN108958639B (zh) | 2021-07-06 |
Family
ID=64271542
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710355845.6A Active CN108958639B (zh) | 2017-05-19 | 2017-05-19 | 快闪存储器存储装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US10445011B2 (zh) |
CN (1) | CN108958639B (zh) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20190029316A (ko) * | 2017-09-12 | 2019-03-20 | 에스케이하이닉스 주식회사 | 마이크로 컨트롤러, 이를 포함하는 메모리 시스템 및 이의 동작방법 |
JP2020144668A (ja) * | 2019-03-07 | 2020-09-10 | キオクシア株式会社 | メモリシステム |
CN110399322B (zh) * | 2019-06-28 | 2021-03-09 | 苏州浪潮智能科技有限公司 | 一种数据传输方法及乒乓dma架构 |
US11500446B2 (en) | 2019-09-28 | 2022-11-15 | Intel Corporation | Reducing power consumption in nonvolatile memory due to standby leakage current |
JP6970769B2 (ja) * | 2020-02-18 | 2021-11-24 | ウィンボンド エレクトロニクス コーポレーション | 半導体装置 |
CN113448424B (zh) * | 2020-03-27 | 2023-12-08 | 华邦电子股份有限公司 | 控制装置以及存储器系统 |
CN113724767B (zh) * | 2020-05-26 | 2024-04-12 | 华邦电子股份有限公司 | 半导体存储装置及快闪存储器运行方法 |
US11934252B2 (en) * | 2021-03-17 | 2024-03-19 | Micron Technology, Inc. | Shallow hibernate power state |
US11955196B2 (en) * | 2022-07-13 | 2024-04-09 | Nanya Technology Corporation | Memory device, voltage generating device and voltage generating method thereof |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5670906A (en) * | 1995-07-05 | 1997-09-23 | Micron Quantum Devices, Inc. | Integrated circuit operable in a mode having extremely low power consumption |
CN1327552A (zh) * | 1998-11-18 | 2001-12-19 | 旺宏电子股份有限公司 | 用于低功率集成电路的快速芯片内电压产生器 |
CN1448954A (zh) * | 2002-03-28 | 2003-10-15 | 华邦电子股份有限公司 | 供多阶快闪存储器用的快速低电压电流模式识别电路 |
CN1713298A (zh) * | 2004-06-14 | 2005-12-28 | 晶豪科技股份有限公司 | 非挥发性存储器写入过程的位元开关压降补偿 |
CN101577309A (zh) * | 2008-05-06 | 2009-11-11 | 旺宏电子股份有限公司 | 应用于电阻式随机存取存储器的电脉冲电压操作方法 |
CN103680577A (zh) * | 2012-09-11 | 2014-03-26 | 华邦电子股份有限公司 | 储存媒体及存取系统 |
CN104598568A (zh) * | 2015-01-12 | 2015-05-06 | 浪潮电子信息产业股份有限公司 | 一种高效、低功耗的离线存储系统及方法 |
CN104885034A (zh) * | 2012-12-22 | 2015-09-02 | 高通股份有限公司 | 经由使用非易失性存储器来降低易失性存储器的功耗 |
CN106653080A (zh) * | 2015-11-04 | 2017-05-10 | 华邦电子股份有限公司 | 快闪存储器与增进快闪存储器可靠性的方法 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW466115B (en) | 1996-12-10 | 2001-12-01 | American Home Prod | Pharmaceutical composition of antioxidant from equilenin |
US6618312B2 (en) * | 2001-05-04 | 2003-09-09 | Texas Instruments Incorporated | Method and device for providing a multiple phase power on reset |
US6677804B2 (en) | 2002-02-11 | 2004-01-13 | Micron Technology, Inc. | Dual bandgap voltage reference system and method for reducing current consumption during a standby mode of operation and for providing reference stability during an active mode of operation |
JP4488800B2 (ja) * | 2004-06-14 | 2010-06-23 | 株式会社ルネサステクノロジ | 半導体集積回路装置 |
KR100712533B1 (ko) * | 2005-09-21 | 2007-04-27 | 삼성전자주식회사 | 펌핑 전압을 재충전하는 플래쉬 메모리 장치 및 그 펌핑전압 재충전 방법 |
CN101984492B (zh) | 2010-06-11 | 2016-03-23 | 上海华虹宏力半导体制造有限公司 | 一种降低闪存待机功耗的结构及其方法 |
WO2013100899A1 (en) * | 2011-12-27 | 2013-07-04 | Intel Corporation | Method and apparatus to use smart phones to securely and conveniently monitor intel pcs remotely |
US9449655B1 (en) | 2015-08-31 | 2016-09-20 | Cypress Semiconductor Corporation | Low standby power with fast turn on for non-volatile memory devices |
US9922684B2 (en) * | 2016-02-11 | 2018-03-20 | Adesto Technologies Corporation | Memory device ultra-deep power-down mode exit control |
-
2017
- 2017-05-19 CN CN201710355845.6A patent/CN108958639B/zh active Active
-
2018
- 2018-01-15 US US15/871,124 patent/US10445011B2/en active Active
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5670906A (en) * | 1995-07-05 | 1997-09-23 | Micron Quantum Devices, Inc. | Integrated circuit operable in a mode having extremely low power consumption |
CN1327552A (zh) * | 1998-11-18 | 2001-12-19 | 旺宏电子股份有限公司 | 用于低功率集成电路的快速芯片内电压产生器 |
CN1448954A (zh) * | 2002-03-28 | 2003-10-15 | 华邦电子股份有限公司 | 供多阶快闪存储器用的快速低电压电流模式识别电路 |
CN1713298A (zh) * | 2004-06-14 | 2005-12-28 | 晶豪科技股份有限公司 | 非挥发性存储器写入过程的位元开关压降补偿 |
CN101577309A (zh) * | 2008-05-06 | 2009-11-11 | 旺宏电子股份有限公司 | 应用于电阻式随机存取存储器的电脉冲电压操作方法 |
CN103680577A (zh) * | 2012-09-11 | 2014-03-26 | 华邦电子股份有限公司 | 储存媒体及存取系统 |
CN104885034A (zh) * | 2012-12-22 | 2015-09-02 | 高通股份有限公司 | 经由使用非易失性存储器来降低易失性存储器的功耗 |
CN104598568A (zh) * | 2015-01-12 | 2015-05-06 | 浪潮电子信息产业股份有限公司 | 一种高效、低功耗的离线存储系统及方法 |
CN106653080A (zh) * | 2015-11-04 | 2017-05-10 | 华邦电子股份有限公司 | 快闪存储器与增进快闪存储器可靠性的方法 |
Non-Patent Citations (2)
Title |
---|
Optimized operating mode of current-fed dual half bridges dc-dc converters for energy storage applications;Zhan Wang; Hui Li;《2009 IEEE Energy Conversion Congress and Exposition》;20091106;第731-737页 * |
高速低功耗闪存关键模块研究;王井舟;《中国优秀硕士学位论文全文数据库 信息科技辑》;20130315(第03期);第I137-38页 * |
Also Published As
Publication number | Publication date |
---|---|
CN108958639A (zh) | 2018-12-07 |
US20180335970A1 (en) | 2018-11-22 |
US10445011B2 (en) | 2019-10-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108958639B (zh) | 快闪存储器存储装置 | |
TWI625736B (zh) | 快閃記憶體儲存裝置 | |
US10510387B2 (en) | Low standby power with fast turn on method for non-volatile memory devices | |
CN100520960C (zh) | 控制内部电源电压的加电斜率的内部电压转换器方案 | |
US6041012A (en) | Semiconductor integrated circuit device having a booster circuit and a storage device | |
US9564180B1 (en) | Deep-sleep wake up for a memory device | |
US9213397B2 (en) | Changing power modes of a microcontroller system | |
TWI486968B (zh) | 記憶電路與字元線控制電路 | |
JP6842271B2 (ja) | 電源回路及び半導体記憶装置 | |
CN103809994A (zh) | 固态储存装置及其睡眠控制电路 | |
US20130290753A1 (en) | Memory column drowsy control | |
US7180811B2 (en) | Semiconductor memory device informing internal voltage level using ready/busy pin | |
KR20180007288A (ko) | 메모리 장치, 이를 포함하는 메모리 시스템 및 메모리 시스템의 동작 방법 | |
US5994888A (en) | Semiconductor device reducing voltage consumption in voltage-detection circuit | |
KR20100119309A (ko) | 반도체 메모리 장치 | |
US8390366B2 (en) | Charge pump stage, method for controlling a charge pump stage and memory having a charge pump stage | |
JP2003223794A (ja) | 不揮発性半導体装置の昇圧回路 | |
CN106384605B (zh) | 一种低功耗非易失性电子可编程存储器 | |
US7382677B2 (en) | Memory device having internal voltage supply providing improved power efficiency during active mode of memory operation | |
CN111399621A (zh) | 电力控制电路、半导体装置和半导体装置的电力控制方法 | |
US10651732B2 (en) | Charge pumps and methods of operating charge pumps | |
US20090296509A1 (en) | Voltage regulator circuit for a memory circuit | |
US11830557B2 (en) | Memory apparatus | |
US8339188B1 (en) | Floating gate reference for sleep/hibernate regulator | |
CN111522428B (zh) | 微控制器内嵌入闪存电源调节方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |