CN108257568B - 移位寄存器、栅极集成驱动电路、显示面板及显示装置 - Google Patents

移位寄存器、栅极集成驱动电路、显示面板及显示装置 Download PDF

Info

Publication number
CN108257568B
CN108257568B CN201810101964.3A CN201810101964A CN108257568B CN 108257568 B CN108257568 B CN 108257568B CN 201810101964 A CN201810101964 A CN 201810101964A CN 108257568 B CN108257568 B CN 108257568B
Authority
CN
China
Prior art keywords
pull
control
switching element
node
terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201810101964.3A
Other languages
English (en)
Other versions
CN108257568A (zh
Inventor
杜瑞芳
刘海峰
马小叶
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Hefei Xinsheng Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201810101964.3A priority Critical patent/CN108257568B/zh
Publication of CN108257568A publication Critical patent/CN108257568A/zh
Priority to US16/156,617 priority patent/US10878737B2/en
Application granted granted Critical
Publication of CN108257568B publication Critical patent/CN108257568B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • G11C19/287Organisation of a multiplicity of shift registers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Shift Register Type Memory (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明提供一种移位寄存器、栅极集成驱动电路、显示面板及显示装置。所述移位寄存器包括输入模块、输出模块、复位模块,以及第一放电控制模块,所述第一放电控制模块连接于第一扫描驱动控制信号输入端、第二扫描驱动控制信号输入端与所述信号输出端之间,用于在所述第一扫描驱动控制信号输入端的第一扫描驱动控制信号的控制下,将所述第二扫描驱动控制信号输入端的第二扫描驱动控制信号提供至所述信号输出端。在关机之前,通过向所述移位寄存器输入所述第一扫描驱动控制信号及所述第二扫描驱动控制信号,使得所述信号输出端置于高电平状态,对对应的像素区域实现放电的功能,实现解决关机残影的问题。

Description

移位寄存器、栅极集成驱动电路、显示面板及显示装置
技术领域
本发明涉及液晶显示技术领域,尤其涉及一种移位寄存器、采用所述移位寄存器的栅极集成驱动电路、显示面板及显示装置。
背景技术
随着光学技术和半导体技术的发展,以阵列基板行驱动(Gate Driver on Array,GOA)技术为代表,利用GOA技术将栅极驱动电路集成于陈列基板的周边区域,通过栅极集成驱动电路向像素区域的各开关元件的栅极提供栅极扫描信号,逐行开启各开关元件,实现像素单元的数据信号输入。
为解决关机像素区域上的残影问题,显示屏在关机后通常会开启Xao(OutputAll-on)功能,即在PCB段的VGL和VGH短接在一起,将所有栅线都置为高电平,则主板内全部的像素的开关元件打开,给像素电极放电。但这样的操作会导致移位寄存器内部的电荷积累,使其对应的晶体管处于长期负荷状态,从而降低其信赖性。
发明内容
作为第一方面,本发明的目的旨在提供一种移位寄存器,可避免在解决关机残影问题时出现对应移位寄存器内部的电荷积累的问题。
作为第二方面,本发明的目的旨在提供一种采用上述移位寄存器的栅极集成驱动电路。
作为第三方面,本发明的目的旨在提供一种采用上述栅极集成驱动电路的显示面板。
作为第四方面,本发明的目的旨在提供一种采用上述显示面板的显示装置。
本发明实施例提供了一种移位寄存器,包括:
输入模块,连接信号输入端和上拉节点之间,用于在所述信号输入端的输入信号的控制下,将所述输入信号提供至所述上拉节点;
输出模块,连接于所述上拉节点、时钟信号端与信号输出端之间,用于在所述上拉节点的控制下,将所述时钟信号端的时钟信号提供至所述信号输出端;
复位模块,连接于所述上拉节点、第一复位信号端、参考信号端之间,用于在所述第一复位信号端的第一复位信号的控制下,将所述参考信号端的参考信号提供至所述上拉节点;
第一放电控制模块,连接于第一扫描驱动控制信号输入端、第二扫描驱动控制信号输入端与所述信号输出端之间,用于在所述第一扫描驱动控制信号输入端的第一扫描驱动控制信号的控制下,将所述第二扫描驱动控制信号输入端的第二扫描驱动控制信号提供至所述信号输出端。
优选地,所述第一放电控制模块包括第一开关元件,所述第一开关元件的控制端连接所述第一扫描驱动控制信号输入端,其第一端连接所述第二扫描驱动控制信号输入端,其第二端连接所述信号输出端。
优选地,所述第一放电控制模块,还包括:第二开关元件,其控制端连接第二复位信号端,其第一端连接所述第二扫描驱动控制信号输入端,其第二端连接所述信号输出端。
优选地,所述移位寄存器还包括第二放电控制模块,所述第二放电控制模块包括第三开关元件;所述第三开关元件的控制端连接所述第一扫描驱动控制信号输入端,其第一端连接所述参考信号端,其第二端连接所述上拉节点。
优选地,所述输入模块包括:第四开关元件,其控制端和第一端连接所述信号输入端,其第二端连接所述上拉节点。
优选地,所述输出模块包括,第五开关元件,其控制端连接所述上拉节点,其第一端连接所述时钟信号端,其第二端连接所述信号输出端;存储电容,连接所述上拉节点和所述信号输出端之间。
优选地,所述复位模块包括:第六开关元件,其控制端连接所述第一复位信号端,其第一端连接所述参考信号端,其第二端连接所述上拉节点。
优选地,所述移位寄存器还包括第一下拉控制模块和第二下拉控制模块;其中,所述第一下拉控制模块,连接于第一控制信号端、所述上拉节点、所述参考信号端和所述信号输出端之间,用于在所述上拉节点的控制下,将所述参考信号提供至第一下拉节点,所述第一下拉节点在所述第一控制信号端的第一控制信号的控制下,将所述参考信号提供至所述上拉节点和所述信号输出端;所述第二下拉控制模块,连接于第二控制信号端、所述上拉节点、所述参考信号端和所述信号输出端之间,用于在所述上拉节点的控制下,将所述参考信号提供至第二下拉节点,所述第二下拉节点在所述第二控制信号端的第二控制信号的控制下,将所述参考信号提供至所述上拉节点和所述信号输出端;所述第一控制信号端与所述第二控制信号端交替输入控制信号。
优选地,所述第一下拉控制模块,包括:第七开关元件、第八开关元件、第九开关元件、第十开关元件、第十一开关元件和第十二开关元件;其中,所述第七开关元件,其控制端和第一端均连接所述第一控制信号端,其第二端连接第一下拉控制节点;所述第八开关元件,其控制端连接所述第一下拉控制节点,其第一端连接所述第一控制信号端,其第二端连接所述第一下拉节点;所述第九开关元件,其控制端连接所述上拉节点,其第一端连接所述第一下拉控制节点,其第二端连接所述参考信号端;所述第十开关元件,其控制端连接所述上拉节点,其第一端连接所述第一下拉节点,其第二端连接所述参考信号端;所述第十一开关元件,其控制端连接所述第一下拉节点,其第一端连接所述上拉节点,其第二端连接所述参考信号端;所述第十二开关元件,其控制端连接所述第一下拉节点,其第一端连接所述信号输出端,其第二端连接所述参考信号端;所述第二下拉控制模块,包括:第十三开关元件、第十四开关元件、第十五开关元件、第十六开关元件、第十七开关元件、第十八开关元件;其中,所述第十三开关元件,其控制端和第一端均连接所述第二控制信号端,其第二端连接第二下拉控制节点;所述第十四开关元件,其控制端连接所述第二下拉控制节点,其第一端连接所述第二控制信号端,其第二端连接所述第二下拉节点;所述第十五开关元件,其控制端连接所述上拉节点,其第一端连接所述第二下拉控制节点,其第二端连接所述参考信号端;所述第十六开关元件,其控制端连接所述上拉节点,其第一端连接所述第二下拉节点,其第二端连接所述参考信号端;所述第十七开关元件,其控制端连接所述第二下拉节点,其第一端连接所述上拉节点,其第二端连接所述参考信号端;所述第十八开关元件,其控制端连接所述第二下拉节点,其第一端连接所述信号输出端,其第二端连接所述参考信号端。
本发明实施例提供了一种栅极集成驱动电路,其包括级联的上述的移位寄存器;其中,第N+3级所述移位寄存器的信号输出端连接第N级所述移位寄存器的所述第二复位信号端;且第N+4级所述移位寄存器的信号输出端连接第N级所述移位寄存器的所述第一复位信号端;其中,N为整数且N≥1。
本发明实施例提供了一种显示面板,其包括上述的栅极集成驱动电路。
本发明实施例提供了一种显示装置,其包括上述的显示面板。
相比现有技术,本发明的方案具有以下优点:
本发明提供的移位寄存器,在关机之前,通过向所述移位寄存器的所述第一扫描驱动控制信号输入端输入所述第一扫描驱动控制信号及所述第二扫描驱动控制信号输入所述第二扫描驱动控制信号,使得所述信号输出端置于高电平状态,对对应的像素区域实现放电的功能,解决对应像素区域的关机残影问题。
本发明提供的栅极集成驱动电路,通过多个上述的移位寄存器的级联构成,实现对有效区域的放电功能,解决关机残影的技术问题和所述上拉节点PU的电荷残留问题。
本发明提供的显示面板,通过其内部的栅极集成驱动电路,具有消除关机残影的性能,并且具有消除残留在所述移位寄存器内部电荷避免开关元件处于负荷状态,从而提高显示面板的使用性能,提高显示面板的信赖度。
本发明提供的显示装置,通过其内部的显示面板,解决了关机残影的技术问题,也解决了因移位寄存器内部的电荷积累而导致的晶体管处于负荷状态的技术问题,从而既提升了显示性能,也提高了自身的信赖度,最终提高了产品质量和用户体验。
本发明附加的方面和优点将在下面的描述中部分给出,这些将从下面的描述中变得明显,或通过本发明的实践了解到。
附图说明
本发明上述的和/或附加的方面和优点从下面结合附图对实施例的描述中将变得明显和容易理解,其中:
图1a为本发明实施例提供的一种移位寄存器的电路框图;
图1b为图1a的一种实施例的电路图;
图1c为图1a的另一种实施例的电路图;
图2a为本发明实施例提供的另一种移位寄存器的电路框图;
图2b为图2a的一种实施例的电路图;
图3a为本发明实施例提供的另一种移位寄存器的电路框图;
图3b为图3a的一种实施例的电路图;
图4为本发明实施例的栅极集成驱动电路示意图。
具体实施方式
下面详细描述本发明的实施例,所述实施例的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施例是示例性的,仅用于解释本发明,而不能解释为对本发明的限制。
如图1a所示,本发明的一种实施例提供了一种移位寄存器,其包括:输入模块10、输出模块20、复位模块30,以及放电控制模块。
所述输入模块10连接于信号输入端Input和上拉节点PU之间,用于在所述信号输入端Input的输入信号的控制下,将所述输入信号提供至所述上拉节点PU。
所述输出模块20连接于所述上拉节点PU、时钟信号端CLK与信号输出端Output之间,用于在所述上拉节点PU的控制下,将所述时钟信号端的时钟信号提供至所述信号输出端Output。
所述复位模块30连接于所述上拉节点PU、第一复位信号端Reset1、参考信号端VSS之间,用于在所述第一复位信号端Reset1的第一复位信号的控制下,将所述参考信号端VSS的参考信号提供至所述上拉节点PU。
所述放电控制模块包括:第一放电控制模块41,其连接于第一扫描驱动控制信号输入端STV0、第二扫描驱动控制信号输入端STVs与所述信号输出端Output之间,用于在所述第一扫描驱动控制信号输入端STV0的第一扫描驱动控制信号的控制下,将所述第二扫描驱动控制信号输入端STVs的第二扫描驱动控制信号提供至所述信号输出端Output。
本发明实施例提供的上述移位寄存器,所述第一放电控制模块41在所述第一扫描驱动控制信号输入端STV0的控制下,将所述第二扫描驱动控制信号传输至所述信号输出端Output,使所述信号输出端Output处于高电平,从而实现该移位寄存器对应的连接栅线置于高电平,有效实现对应像素区域的放电功能,解决对应像素区域的关机残影问题。
如图1b所示,在具体实施中,为了能够使所连接栅线置于高电平,实现放电功能,在本发明实施例提供的上述移位寄存器中,所述第一放电控制模块41具体包括第一开关元件M1,其中,所述第一开关元件M1的控制端连接所述第一扫描驱动控制信号输入端STV0,其第一端连接所述第二扫描驱动控制信号输入端STVs,其第二端连接所述信号输出端Output。
所述第一开关元件M1在所述第一扫描驱动控制信号输入端STV0的第一扫描驱动控制信号的控制下,将第二扫描驱动控制信号提供至所述信号输出端Output,使所述信号输出端Output置于高电平。
如图1c所示,为了更好地提高信号输出端Output的电平,所述第一放电控制模块41还包括第二开关元件M2,其中,所述第二开关元件M2的控制端连接第二复位信号端Reset2,其第一端连接所述第二扫描驱动控制信号输入端STVs,其第二端连接所述信号输出端Output。
所述第二开关元件M2在所述第二复位信号端Reset2输出的第二复位信号的控制下,将所述第二扫描驱动控制信号输入端STVs的第二扫描驱动控制信号提供至所述信号输出端Output。这时,所述信号输出端Output得到分别来自于所述第一开关元件M1和所述第二开关元件M2的叠加的电平,更好地实现对其对应连接的像素区域的放电功能,解决关机残影的技术问题。
进一步地,为了更好地配合所述移位寄存器对应的像素区域释放电荷,可根据该像素区域的负载确定所述第一放电控制模块41中所述第一开关元件M1和所述第二开关元件M2的电阻大小分配,使得所述第一放电控制模块41的放电能力达到最大,保证移位寄存器连接的像素区域能够及时释放电荷。
如图2a-2b所示,为了解决所述移位寄存器内部的电荷积累,所述放电控制模块还可以包括第二放电控制模块42,所述第二放电控制模块42具体包括第三开关元件M3,其中,所述第三开关元件M3的控制端连接所述第一扫描驱动控制信号输入端STV0,其第一端连接所述参考信号端VSS,其第二端连接所述上拉节点PU。
所述第三开关元件M3在所述第一扫描驱动控制信号输入端STV0的所述第一扫描驱动控制信号控制下,将所述参考信号端VSS的所述参考信号提供至所述上拉节点PU,使所述上拉节点PU的电平降低,实现对所述移位寄存器内部积累电荷的释放。
以上仅是举例说明所述第一放电控制模块41和所述第二放电控制模块42的具体结构,在具体实施时,其各自的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作赘述。
如图1b所示,在具体实施例中,为了实现将所述信号输入端Input的输入信号提供至所述上位节点PU,在本发明实施例提供的上述移位寄存器中,所述输入模块10具体包括:第四开关元件M4;其中,所述第四开关元件M4的控制端和第一端均连接所述信号输入端Input,连接所述上拉节点PU。
所述第四开关元件M4在所述信号输入端Input的所述输入信号的控制下,将所述输入信号提供至所述上拉节点PU。
以上仅是举例说明所述输入模块10的具体结构,在具体实施时,所述输入模块10的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作赘述。
请继续参考图1b,在具体实施例中,为了实现将所述信号输出端Output输出栅极扫描信号,在本发明实施例提供的上述移位寄存器中,所述输出模块20可以具体包括第五开关元件M5和存储电容C;其中,所述第五开关元件M5的控制端连接所述上拉节点PU,其第一端连接所述时钟信号端CLK,其第二端连接所述信号输出端Output;所述存储电容C连接于所述上拉节点PU与所述信号输出端Output之间。
具体地,所述第五开关元件M5在所述上拉节点PU的控制下,将所述时钟信号端CLK的时钟信号提供至所述信号输出端Output,使所述信号输出端Output输出栅极扫描信号,通过与该移位寄存器对应的栅线连接,实现对其对应像素区域的信号与电荷的传输。
以上仅是举例说明所述输出模块20的具体结构,在具体实施时,所述输出模块20的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作赘述。
请继续参考图1b,在具体实施例中,为了实现将对所述上拉节点PU进行复位,在本发明实施例提供的上述移位寄存器中,所述复位模块30可以具体包括第六开关元件M6;其中,所述第六开关元件M6的控制端连接所述第一复位信号端Reset1,其第一端连接所述参考信号端VSS,其第二端连接所述上拉节点PU。
所述第六开关元件M6在所述第一复位信号端Reset1的第一复位信号的控制下,将所述参考信号端VSS的所述参考信号提供至所述上拉节点PU,实现所述上拉节点PU的复位。
以上仅是举例说明所述复位模块30的具体结构,在具体实施时,所述复位模块30的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作赘述。
如图3a所示,为了更好地实现所述上拉节点PU的放电功能,在本发明实施例提供的上述移位寄存器中,还可以包括第一下拉控制模块50和第二下拉控制模块60;其中,所述第一下拉控制模块50连接于第一控制信号端VDD1、所述上拉节点PU、所述参考信号端VSS和所述信号输出端Output之间,用于在所述上拉节点PU的控制下,将所述参考信号提供至第一下拉节点PD1,所述第一下拉节点PD1在所述第一控制信号端VDD1的第一控制信号的控制下,将所述参考信号提供至所述上拉节点PU和所述信号输出端Output。
所述第二下拉控制模块60接于第二控制信号端VDD2、所述上拉节点PU、所述参考信号端VSS和所述信号输出端Input之间,用于在所述上拉节点PU的控制下,将所述参考信号VSS提供至第二下拉节点PD2,所述第二下拉节点PD2在所述第二控制信号端VDD2的第二控制信号的控制下,将所述参考信号提供至所述上拉节点PU和所述信号输出端Output。
所述第一控制信号端VDD1与所述第二控制信号端VDD2用于交替输入控制信号。
具体地,在本发明实施例提供的上述的移位寄存器中,所述第一控制信号端VDD1和第二控制信号端VDD2交替输入控制信号,控制所述第一下拉控制模块50和所述第二下拉控制模块60交替工作。当然,所述第一控制信号端VDD1和第二控制信号端VDD2交替输入的控制信号的时长可以是帧扫描的时长的整数陪,还可以和所述时钟信号端CLK输入的时钟信号的周期相同或者是其整数倍,在此不做限定。
如图3b所示,具体地,在本发明实施例提供的上述移位寄存器中,所述第一下拉控制模块50可以具体包括第七开关元件M7、第八开关元件M8、第九开关元件M9、第十开关元件M10、第十一开关元件M11和第十二开关元件M12。
其中,所述第七开关元件M7的控制端和第一端均连接所述第一控制信号端VDD1,其第二端连接第一下拉控制节点PDCN1;
所述第八开关元件M8的控制端连接所述第一下拉控制节点PDCN1,其第一端连接所述第一控制信号端VDD1,其第二端连接所述第一下拉节点PD1;
所述第九开关元件M9的控制端连接所述上拉节点PU,其第一端连接所述第一下拉控制节点PDCN1,其第二端连接所述参考信号端VSS;
所述第十开关元件M10的控制端连接所述上拉节点PU,其第一端连接所述第一下拉节点PD1,其第二端连接所述参考信号端VSS;
所述第十一开关元件M11的控制端连接所述第一下拉节点PD1,其第一端连接所述上拉节点PU,其第二端连接所述参考信号端VSS;
所述第十二开关元件M12的控制端连接所述第一下拉节点PD1,其第一端连接所述信号输出端Output,其第二端连接所述参考信号端VSS;
所述第二下拉控制模块60包括:第十三开关元件M13、第十四开关元件M14、第十五开关元件M15、第十六开关元件M16、第十七开关元件M17、第十八开关元件M18;其中,
所述第十三开关元件M13,其控制端和第一端均连接所述第二控制信号端VDD2,其第二端连接第二下拉控制节点PDCN2;
所述第十四开关元件M14,其控制端连接所述第二下拉控制节点PDCN2,其第一端连接所述第二控制信号端VDD2,其第二端连接所述第二下拉节点PD2;
所述第十五开关元件M15,其控制端连接所述上拉节点PU,其第一端连接所述第二下拉控制节点PDCN2,其第二端连接所述参考信号端VSS;
所述第十六开关元件M16,其控制端连接所述上拉节点PU,其第一端连接所述第二下拉节点PD2,其第二端连接所述参考信号端VSS;
所述第十七开关元件M17,其控制端连接所述第二下拉节点PD2,其第一端连接所述上拉节点PU,其第二端连接所述参考信号端VSS;
所述第十八开关元件M18,其控制端连接所述第二下拉节点PD2,其第一端连接所述信号输出端Output,其第二端连接所述参考信号端VSS。
具体地,所述第七开关元件M7在所述第一控制信号端VDD1输入的第一控制信号的控制下,将所述第一控制信号提供至所述第一下拉控制节点PDCN1;所述第八开关元件M8在所述第一下拉控制节点PDCN1的控制下,将所述第一控制信号端VDD1输入的第一控制信号提供至所述第一下拉节点PD1;所述第九开关元件M9在所述上拉节点PU的控制下,将所述参考信号端VSS的所述参考信号提供至所述第一下拉控制节点PDCN1;所述第十开关元件M10在所述上拉节点PU的控制下,将所述参考信号端VSS的所述参考信号提供至所述第一下拉节点PD1;所述第十一开关元件M11在所述第一下拉节点PD1的控制下,将所述参考信号端VSS的所述参考信号提供至所述上拉节点PU;所述第十二开关元件M12在所述第一下拉节点PD1的控制下,将所述参考信号端VSS的所述参考信号提供至所述信号输出端Output。
所述第十三开关元件M13在所述第二控制信号端VDD2输入的第二控制信号的控制下,将所述第二控制信号提供至所述第二下拉控制节点PDCN2;所述第十四开关元件M14在所述第二下拉控制节点PDCN2的控制下,将所述第二控制信号端VDD2输入的第二控制信号提供至所述第二下拉节点PD2;所述第十五开关元件M15在所述上拉节点PU的控制下,将所述参考信号端VSS的所述参考信号提供至所述第二下拉控制节点PDCN2;所述第十六开关元件M16在所述上拉节点PU的控制下,将所述参考信号端VSS的所述参考信号提供至所述第二下拉节点PD2;所述第十七开关元件M17在所述第二下拉节点PD2的控制下,将所述参考信号端VSS的所述参考信号提供至所述上拉节点PU;所述第十八开关元件M18在所述第二下拉节点PD2的控制下,将所述参考信号端VSS的所述参考信号提供至所述信号输出端Output。
在上述的移位寄存器的实施例中,所有开关元件均可以采用MOS(Metal OxideSemiconductor,金属-氧化物-半导体场效应晶体管)场效应晶体管,其具体可以均采用P型MOS管或者均采用N型MOS管。需要说明:针对不同的晶体管类型,各个信号端的电平信号需要相应的调整变化。
基于上述结构,以所有的开关元件均为N型MOS管为例,本实施例中的移位寄存器的工作过程进行具体的说明。其中,上述参考信号端VSS的所述参考信号为低电平信号。
在关机之前,所述第一扫描驱动控制信号输入端STV0输入所述第一扫描驱动控制信号、所述第二扫描驱动控制信号输入端STVs输入所述第二扫描驱动控制信号。所述第一开关元件M1打开,将所述第二扫描驱动控制信号输入端STVs输入的所述第二扫描驱动控制信号提供至所述信号输出端Output,所述信号输出端Output处于高电平。当所述第二复位信号输入端Reset2输入的所述第二复位信号时,所述第二开关元件M2打开,将所述第二扫描驱动控制信号输入端STVs输入所述第二扫描驱动控制信号通过所述第二开关元件M2提供至所述信号输出端Output,使所述信号输出端Output置于更高电平的状态,进一步增强所述第二扫描驱动控制信号对所述信号输出端Output电平的拉高效率,保证对应像素区域的放电效果,解决关机残影的技术问题。
同时,所述第三开关元件M3在所述第一扫描驱动控制信号输入端STV0输入的所述第一扫描驱动控制信号的控制下,将残留在所述上拉节点PU的电荷经过所述述第三开关元件M3放至所述参考信号上。当所述第六开关元件M6在所述第一复位信号端Reset1的所述第一复位信号控制下打开,所述参考信号可通过所述第六开关元件M6提供至所述上拉节点PU,残留在所述上拉节点PU的电荷直接通过所述第六开关元件M6放至于所述参考信号,进一步提高对所述上拉节点PU点的放电效率。
如图4所示,基于同一发明构思,本发明实施例还提供一种栅极集成驱动电路,其包括级联的多个本发明实施例提供的上述移位寄存器;其中,
第N+3级所述移位寄存器的信号输出端Output连接第N级所述移位寄存器的所述第二复位信号端Reset2;且第N+4级所述移位寄存器的信号输出端Output连接第N级所述移位寄存器的所述第一复位信号端Reset1;其中,N为大于等于1的整数。
基于所述栅极集成驱动电路的组成方式,其能够同时连接有序排列的栅线以及对应的像素区域,各像素区域形成一显示区域,所述显示区域包括有效显示区域。因此,所述栅极集成驱动电路能实现对有效区域的放电功能,解决关机残影的技术问题和所述上拉节点PU的电荷残留问题。
基于同一发明构思,本发明实施例还提供一种显示面板,所述显示面板包括上述的栅极集成驱动电路。因此,所述显示面板具有消除关机残影的性能,并且具有消除残留在所述移位寄存器内部电荷避免开关元件处于负荷状态,从而提高显示面板的使用性能,提高显示面板的信赖度。
本实施例中,所述显示面板具体可以包括LCD显示面板、OLED显示面板、PLED显示面板、PDP显示面板等,这里对于显示面板的适用不做具体的限制。
基于同一发明构思,本发明实施例还提供一种显示装置,其包括上述的显示面板。本实施例中,所述显示装置可以包括手机、平板电脑、电视机、笔记本电脑、学习机、数码相框、导航仪等任何应用显示功能的产品或部件。
所述显示装置既解决了关机残影的技术问题,也解决了因移位寄存器内部的电荷积累而导致的晶体管处于负荷状态的技术问题,从而既提升了显示性能,也提高了自身的信赖度,最终提高了产品质量和用户体验。
以上所述仅是本发明的部分实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (10)

1.一种移位寄存器,其特征在于,包括:
输入模块,连接信号输入端和上拉节点之间,用于在所述信号输入端的输入信号的控制下,将所述输入信号提供至所述上拉节点;
输出模块,连接于所述上拉节点、时钟信号端与信号输出端之间,用于在所述上拉节点的控制下,将所述时钟信号端的时钟信号提供至所述信号输出端;
复位模块,连接于所述上拉节点、第一复位信号端、参考信号端之间,用于在所述第一复位信号端的第一复位信号的控制下,将所述参考信号端的参考信号提供至所述上拉节点;
第一放电控制模块,连接于第一扫描驱动控制信号输入端、第二扫描驱动控制信号输入端与所述信号输出端之间,用于在所述第一扫描驱动控制信号输入端的第一扫描驱动控制信号的控制下,将所述第二扫描驱动控制信号输入端的第二扫描驱动控制信号提供至所述信号输出端;
第一放电控制模块包括第一开关元件和第二开关元件,所述第一开关元件的控制端连接所述第一扫描驱动控制信号输入端,其第一端连接所述第二扫描驱动控制信号输入端,其第二端连接所述信号输出端;所述第二开关元件,其控制端连接第二复位信号端,其第一端连接所述第二扫描驱动控制信号输入端,其第二端连接所述信号输出端;
所述第二开关元件在所述第二复位信号端输出的第二复位信号的控制下,将所述第二扫描驱动控制信号输入端的第二扫描驱动控制信号提供至所述信号输出端,进行电平的叠加。
2.根据权利要求1所述的移位寄存器,其特征在于,还包括第二放电控制模块,所述第二放电控制模块包括第三开关元件;
所述第三开关元件的控制端连接所述第一扫描驱动控制信号输入端,其第一端连接所述参考信号端,其第二端连接所述上拉节点。
3.根据权利要求1所述的移位寄存器,其特征在于,所述输入模块包括:
第四开关元件,其控制端和第一端连接所述信号输入端,其第二端连接所述上拉节点。
4.根据权利要求1所述的移位寄存器,其特征在于,所述输出模块包括:
第五开关元件,其控制端连接所述上拉节点,其第一端连接所述时钟信号端,其第二端连接所述信号输出端;
存储电容,连接所述上拉节点和所述信号输出端之间。
5.根据权利要求1所述的移位寄存器,其特征在于,所述复位模块包括:
第六开关元件,其控制端连接所述第一复位信号端,其第一端连接所述参考信号端,其第二端连接所述上拉节点。
6.根据权利要求1所述的移位寄存器,其特征在于,还包括第一下拉控制模块和第二下拉控制模块;其中,
所述第一下拉控制模块,连接于第一控制信号端、所述上拉节点、所述参考信号端和所述信号输出端之间,用于在所述上拉节点的控制下,将所述参考信号提供至第一下拉节点,所述第一下拉节点在所述第一控制信号端的第一控制信号的控制下,将所述参考信号提供至所述上拉节点和所述信号输出端;
所述第二下拉控制模块,连接于第二控制信号端、所述上拉节点、所述参考信号端和所述信号输出端之间,用于在所述上拉节点的控制下,将所述参考信号提供至第二下拉节点,所述第二下拉节点在所述第二控制信号端的第二控制信号的控制下,将所述参考信号提供至所述上拉节点和所述信号输出端;
所述第一控制信号端与所述第二控制信号端交替输入控制信号。
7.根据权利要求6所述的移位寄存器,其特征在于,
所述第一下拉控制模块,包括:第七开关元件、第八开关元件、第九开关元件、第十开关元件、第十一开关元件和第十二开关元件;其中,
所述第七开关元件,其控制端和第一端均连接所述第一控制信号端,其第二端连接第一下拉控制节点;
所述第八开关元件,其控制端连接所述第一下拉控制节点,其第一端连接所述第一控制信号端,其第二端连接所述第一下拉节点;
所述第九开关元件,其控制端连接所述上拉节点,其第一端连接所述第一下拉控制节点,其第二端连接所述参考信号端;
所述第十开关元件,其控制端连接所述上拉节点,其第一端连接所述第一下拉节点,其第二端连接所述参考信号端;
所述第十一开关元件,其控制端连接所述第一下拉节点,其第一端连接所述上拉节点,其第二端连接所述参考信号端;
所述第十二开关元件,其控制端连接所述第一下拉节点,其第一端连接所述信号输出端,其第二端连接所述参考信号端;
所述第二下拉控制模块,包括:第十三开关元件、第十四开关元件、第十五开关元件、第十六开关元件、第十七开关元件、第十八开关元件;其中,
所述第十三开关元件,其控制端和第一端均连接所述第二控制信号端,其第二端连接第二下拉控制节点;
所述第十四开关元件,其控制端连接所述第二下拉控制节点,其第一端连接所述第二控制信号端,其第二端连接所述第二下拉节点;
所述第十五开关元件,其控制端连接所述上拉节点,其第一端连接所述第二下拉控制节点,其第二端连接所述参考信号端;
所述第十六开关元件,其控制端连接所述上拉节点,其第一端连接所述第二下拉节点,其第二端连接所述参考信号端;
所述第十七开关元件,其控制端连接所述第二下拉节点,其第一端连接所述上拉节点,其第二端连接所述参考信号端;
所述第十八开关元件,其控制端连接所述第二下拉节点,其第一端连接所述信号输出端,其第二端连接所述参考信号端。
8.一种栅极集成驱动电路,其特征在于,包括多个如权利要求1-7任一项所述的移位寄存器,所述多个移位寄存器级联,其中,
第N+3级所述移位寄存器的信号输出端连接第N级所述移位寄存器的所述第二复位信号端;且
第N+4级所述移位寄存器的信号输出端连接第N级所述移位寄存器的所述第一复位信号端;
其中,N为整数且N≥1。
9.一种显示面板,其特征在于,设置有如权利要求8所述的栅极集成驱动电路。
10.一种显示装置,其特征在于,包括权利要求9所述的显示面板。
CN201810101964.3A 2018-02-01 2018-02-01 移位寄存器、栅极集成驱动电路、显示面板及显示装置 Active CN108257568B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201810101964.3A CN108257568B (zh) 2018-02-01 2018-02-01 移位寄存器、栅极集成驱动电路、显示面板及显示装置
US16/156,617 US10878737B2 (en) 2018-02-01 2018-10-10 Shift register, gate driving circuit, display panel and display apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810101964.3A CN108257568B (zh) 2018-02-01 2018-02-01 移位寄存器、栅极集成驱动电路、显示面板及显示装置

Publications (2)

Publication Number Publication Date
CN108257568A CN108257568A (zh) 2018-07-06
CN108257568B true CN108257568B (zh) 2020-06-12

Family

ID=62743314

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810101964.3A Active CN108257568B (zh) 2018-02-01 2018-02-01 移位寄存器、栅极集成驱动电路、显示面板及显示装置

Country Status (2)

Country Link
US (1) US10878737B2 (zh)
CN (1) CN108257568B (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108198586B (zh) * 2018-01-18 2020-12-08 京东方科技集团股份有限公司 移位寄存器电路及其驱动方法、栅极驱动器和显示面板
CN108133694B (zh) * 2018-01-26 2020-03-31 京东方科技集团股份有限公司 栅极驱动电路、驱动方法和显示装置
CN108962178B (zh) * 2018-09-03 2020-02-18 深圳市华星光电技术有限公司 Goa电路及液晶面板
CN109192173A (zh) * 2018-10-31 2019-01-11 京东方科技集团股份有限公司 栅极驱动电路及其驱动方法、显示装置
CN109545114A (zh) * 2018-11-12 2019-03-29 福建华佳彩有限公司 一种面板检测的残影消除方法、存储介质及装置
CN109545164B (zh) 2019-01-02 2021-04-09 合肥京东方显示技术有限公司 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
CN110459190B (zh) * 2019-08-26 2021-11-05 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN110910852B (zh) * 2019-12-19 2021-10-29 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及显示装置

Family Cites Families (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7203264B2 (en) * 2005-06-28 2007-04-10 Wintek Corporation High-stability shift circuit using amorphous silicon thin film transistors
JP5079301B2 (ja) * 2006-10-26 2012-11-21 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
US8789528B2 (en) * 2007-02-12 2014-07-29 Ric Investments, Llc Pressure support method with automatic comfort feature modification
JP4912186B2 (ja) * 2007-03-05 2012-04-11 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
KR101329791B1 (ko) * 2007-07-16 2013-11-15 삼성디스플레이 주식회사 액정 표시 장치
TWI387801B (zh) * 2008-07-01 2013-03-01 Chunghwa Picture Tubes Ltd 移位暫存裝置及其方法
CN101847377B (zh) * 2009-03-27 2012-05-30 北京京东方光电科技有限公司 液晶显示器栅极驱动装置
TWI384756B (zh) * 2009-12-22 2013-02-01 Au Optronics Corp 移位暫存器
CN102708818B (zh) * 2012-04-24 2014-07-09 京东方科技集团股份有限公司 一种移位寄存器和显示器
KR102102902B1 (ko) * 2013-05-30 2020-04-21 엘지디스플레이 주식회사 쉬프트 레지스터
KR102028992B1 (ko) * 2013-06-27 2019-10-07 엘지디스플레이 주식회사 쉬프트 레지스터
CN104425035B (zh) * 2013-08-29 2017-07-28 北京京东方光电科技有限公司 移位寄存器单元、移位寄存器及显示装置
CN103680387B (zh) * 2013-12-24 2016-08-31 合肥京东方光电科技有限公司 一种移位寄存器及其驱动方法、显示装置
CN103761949B (zh) * 2013-12-31 2016-02-24 深圳市华星光电技术有限公司 栅极驱动电路以及驱动方法
CN106104665B (zh) * 2014-03-10 2019-02-05 乐金显示有限公司 显示装置
CN103985366B (zh) * 2014-05-04 2016-03-30 合肥京东方光电科技有限公司 栅极驱动电路、阵列基板及显示装置
CN104299594B (zh) * 2014-11-07 2017-02-15 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及显示装置
CN104464600B (zh) * 2014-12-26 2017-02-01 合肥鑫晟光电科技有限公司 移位寄存器单元及其驱动方法、移位寄存器电路以及显示装置
CN104882108B (zh) 2015-06-08 2017-03-29 深圳市华星光电技术有限公司 基于氧化物半导体薄膜晶体管的goa电路
CN105185333B (zh) * 2015-09-14 2018-05-11 深圳市华星光电技术有限公司 一种液晶显示装置的栅极驱动电路
CN105118416B (zh) * 2015-09-23 2018-01-05 深圳市华星光电技术有限公司 一种goa电路、显示装置和goa电路的驱动方法
CN105096902B (zh) * 2015-09-28 2018-09-11 京东方科技集团股份有限公司 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置
CN105161067B (zh) * 2015-10-14 2018-06-29 深圳市华星光电技术有限公司 阵列栅极驱动器电路、显示面板及显示装置
CN105206243B (zh) * 2015-10-28 2017-10-17 京东方科技集团股份有限公司 一种移位寄存器、栅极集成驱动电路及显示装置
CN105185349B (zh) * 2015-11-04 2018-09-11 京东方科技集团股份有限公司 一种移位寄存器、栅极集成驱动电路及显示装置
KR102541937B1 (ko) * 2015-12-29 2023-06-09 엘지디스플레이 주식회사 쉬프트 레지스터
CN106486085A (zh) * 2017-01-03 2017-03-08 京东方科技集团股份有限公司 移位寄存器电路、驱动方法、goa电路和显示装置
CN106652875A (zh) * 2017-01-04 2017-05-10 京东方科技集团股份有限公司 移位寄存器、其驱动方法、栅极集成驱动电路及显示装置
CN106920519B (zh) * 2017-05-10 2019-05-17 京东方科技集团股份有限公司 一种移位寄存器单元和移位寄存器
CN107564491B (zh) * 2017-10-27 2019-11-29 北京京东方显示技术有限公司 一种关机放电电路、驱动方法、驱动电路及显示装置

Also Published As

Publication number Publication date
US10878737B2 (en) 2020-12-29
US20190236995A1 (en) 2019-08-01
CN108257568A (zh) 2018-07-06

Similar Documents

Publication Publication Date Title
CN108257568B (zh) 移位寄存器、栅极集成驱动电路、显示面板及显示装置
US10978114B2 (en) Shift register unit, gate driving circuit, display device and driving method to reduce noise
US10770163B2 (en) Shift register unit, method of driving shift register unit, gate driving circuit and display device
US11315471B2 (en) Shift register unit, driving device, display device and driving method
US10916166B2 (en) Shift register unit, shift register circuitry and display device
US9747854B2 (en) Shift register, gate driving circuit, method for driving display panel and display device
US10283038B2 (en) Shift register unit and method for driving the same, gate drive circuit and display device
US20210335301A1 (en) Gate drive circuit, touch display device and driving method
US10796654B2 (en) Switching circuit, control circuit, display device, gate driving circuit and method
CN111971737B (zh) 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
CN109637430B (zh) 移位寄存器及其驱动方法、栅极驱动电路、显示装置
US11024399B2 (en) Shift register unit, gate drive circuit, display device and driving method
US11062654B2 (en) Shift register unit, gate driving circuit, display device and driving method
US20210225312A1 (en) Shift register unit and driving method thereof, gate driving circuit and display device
US11094389B2 (en) Shift register unit and driving method, gate driving circuit, and display device
US11244595B2 (en) Shift register unit comprising input circuit, first control circuit, blanking control circuit, first output circuit, and second output circuit, driving method, gate driving circuit, and display device
CN109192169B (zh) 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
US20190213968A1 (en) Array substrate, method for driving the same, and display apparatus
US11688318B2 (en) Shift register unit comprising input circuit, first control circuit, blanking control circuit, first output circuit, and second output circuit, driving method, gate driving circuit, and display device
CN109767740B (zh) 移位寄存器、栅极驱动电路及其驱动方法、显示装置
CN109389926B (zh) 移位寄存器、栅极驱动电路、阵列基板
US10971102B2 (en) Shift register unit and driving method, gate driving circuit, and display device
CN110675804B (zh) 关机放电电路及其控制方法、显示面板和显示装置
CN113393799A (zh) 栅极驱动电路、显示面板及显示装置
CN110910852A (zh) 移位寄存器单元、栅极驱动电路及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant