CN108242439A - 具有电磁防护的扇出型天线封装结构及其制备方法 - Google Patents
具有电磁防护的扇出型天线封装结构及其制备方法 Download PDFInfo
- Publication number
- CN108242439A CN108242439A CN201810011071.XA CN201810011071A CN108242439A CN 108242439 A CN108242439 A CN 108242439A CN 201810011071 A CN201810011071 A CN 201810011071A CN 108242439 A CN108242439 A CN 108242439A
- Authority
- CN
- China
- Prior art keywords
- layer
- electromagnetic protection
- semiconductor chip
- wiring layer
- capsulation material
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000002360 preparation method Methods 0.000 title claims abstract description 47
- 239000000463 material Substances 0.000 claims abstract description 267
- 239000004065 semiconductor Substances 0.000 claims abstract description 202
- 239000004033 plastic Substances 0.000 claims abstract description 22
- 229920003023 plastic Polymers 0.000 claims abstract description 22
- 238000004806 packaging method and process Methods 0.000 claims abstract description 20
- 239000010410 layer Substances 0.000 claims description 681
- 230000005611 electricity Effects 0.000 claims description 11
- 239000011241 protective layer Substances 0.000 claims description 8
- 230000015572 biosynthetic process Effects 0.000 claims description 4
- 230000001681 protective effect Effects 0.000 claims 2
- 229910052751 metal Inorganic materials 0.000 description 66
- 239000002184 metal Substances 0.000 description 66
- 238000000034 method Methods 0.000 description 66
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 16
- 230000008569 process Effects 0.000 description 16
- 235000012431 wafers Nutrition 0.000 description 16
- 238000005530 etching Methods 0.000 description 15
- 239000004642 Polyimide Substances 0.000 description 13
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 13
- 229920001721 polyimide Polymers 0.000 description 13
- 239000004593 Epoxy Substances 0.000 description 12
- 239000002390 adhesive tape Substances 0.000 description 12
- 238000005229 chemical vapour deposition Methods 0.000 description 12
- 239000003822 epoxy resin Substances 0.000 description 9
- 229920000647 polyepoxide Polymers 0.000 description 9
- 229920005989 resin Polymers 0.000 description 9
- 239000011347 resin Substances 0.000 description 9
- 239000000758 substrate Substances 0.000 description 9
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 8
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 8
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 8
- 239000000853 adhesive Substances 0.000 description 8
- 230000001070 adhesive effect Effects 0.000 description 8
- 239000004411 aluminium Substances 0.000 description 8
- 229910052782 aluminium Inorganic materials 0.000 description 8
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 8
- UMIVXZPTRXBADB-UHFFFAOYSA-N benzocyclobutene Chemical compound C1=CC=C2CCC2=C1 UMIVXZPTRXBADB-UHFFFAOYSA-N 0.000 description 8
- 239000002131 composite material Substances 0.000 description 8
- 239000004020 conductor Substances 0.000 description 8
- 229910052802 copper Inorganic materials 0.000 description 8
- 239000010949 copper Substances 0.000 description 8
- 238000000151 deposition Methods 0.000 description 8
- 230000008021 deposition Effects 0.000 description 8
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 8
- 229910052737 gold Inorganic materials 0.000 description 8
- 239000010931 gold Substances 0.000 description 8
- 238000000227 grinding Methods 0.000 description 8
- 238000000465 moulding Methods 0.000 description 8
- 229910052759 nickel Inorganic materials 0.000 description 8
- 238000007747 plating Methods 0.000 description 8
- 229920002577 polybenzoxazole Polymers 0.000 description 8
- 238000010992 reflux Methods 0.000 description 8
- 229920002379 silicone rubber Polymers 0.000 description 8
- 229910052709 silver Inorganic materials 0.000 description 8
- 239000004332 silver Substances 0.000 description 8
- 238000004528 spin coating Methods 0.000 description 8
- 239000000126 substance Substances 0.000 description 8
- 239000010936 titanium Substances 0.000 description 8
- 229910052719 titanium Inorganic materials 0.000 description 8
- 238000010586 diagram Methods 0.000 description 6
- 238000005516 engineering process Methods 0.000 description 6
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 5
- 239000005022 packaging material Substances 0.000 description 5
- 239000000741 silica gel Substances 0.000 description 5
- 229910002027 silica gel Inorganic materials 0.000 description 5
- 229910052710 silicon Inorganic materials 0.000 description 5
- 239000010703 silicon Substances 0.000 description 5
- 239000000919 ceramic Substances 0.000 description 4
- 238000011049 filling Methods 0.000 description 4
- 239000011521 glass Substances 0.000 description 4
- 239000003292 glue Substances 0.000 description 4
- 238000003475 lamination Methods 0.000 description 4
- 238000005240 physical vapour deposition Methods 0.000 description 4
- 238000011946 reduction process Methods 0.000 description 4
- 238000000926 separation method Methods 0.000 description 4
- 238000007493 shaping process Methods 0.000 description 4
- 239000000377 silicon dioxide Substances 0.000 description 4
- 239000004945 silicone rubber Substances 0.000 description 4
- 238000004544 sputter deposition Methods 0.000 description 4
- 238000001039 wet etching Methods 0.000 description 4
- 230000000694 effects Effects 0.000 description 3
- 239000004744 fabric Substances 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 229920000642 polymer Polymers 0.000 description 3
- 230000008859 change Effects 0.000 description 2
- 229910000679 solder Inorganic materials 0.000 description 2
- JMASRVWKEDWRBT-UHFFFAOYSA-N Gallium nitride Chemical compound [Ga]#N JMASRVWKEDWRBT-UHFFFAOYSA-N 0.000 description 1
- 230000004075 alteration Effects 0.000 description 1
- 230000007812 deficiency Effects 0.000 description 1
- 238000005538 encapsulation Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/552—Protection against radiation, e.g. light or electromagnetic waves
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01Q—ANTENNAS, i.e. RADIO AERIALS
- H01Q1/00—Details of, or arrangements associated with, antennas
- H01Q1/12—Supports; Mounting means
- H01Q1/22—Supports; Mounting means by structural association with other equipment or articles
- H01Q1/2283—Supports; Mounting means by structural association with other equipment or articles mounted in or on the surface of a semiconductor substrate as a chip-type antenna or integrated with other components into an IC package
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2223/00—Details relating to semiconductor or other solid state devices covered by the group H01L23/00
- H01L2223/58—Structural electrical arrangements for semiconductor devices not otherwise provided for
- H01L2223/64—Impedance arrangements
- H01L2223/66—High-frequency adaptations
- H01L2223/6661—High-frequency adaptations for passive devices
- H01L2223/6677—High-frequency adaptations for passive devices for antenna, e.g. antenna included within housing of semiconductor device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/04105—Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/12105—Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/3025—Electromagnetic shielding
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Health & Medical Sciences (AREA)
- Electromagnetism (AREA)
- Toxicology (AREA)
- Manufacturing & Machinery (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
Abstract
本发明提供一种具有电磁防护的扇出型天线封装结构及其制备方法,包括:重新布线层,包括相对的第一表面及第二表面;半导体芯片,正面朝向重新布线层倒装装设于所述重新布线层的第一表面;塑封材料层,位于重新布线层的第一表面,且塑封于半导体芯片的外围;天线结构,包括天线,天线位于所述塑封材料层远离重新布线层的表面;电磁防护结构,至少位于半导体芯片与所述天线结构之间,且电磁防护结构在半导体芯片所在平面的正投影完全覆盖半导体芯片;焊球凸块,位于重新布线层的第二表面。本发明可以将天线制备与半导体芯片的正上方,可以有效增加天线的使用面积,从而缩小整个封装结构的尺寸,降低塑封材料层的使用量,节约封装成本。
Description
技术领域
本发明涉及半导体封装技术领域,特别是涉及一种具有电磁防护的扇出型天线封装结构及其制备方法。
背景技术
在现有的具有天线的封装结构中,如果半导体芯片的正上方具有天线,会造成造成非常严重的天线增益损耗,从而影响封装结构的性能。如果要避免天线增益损耗,需要将天线避免半导体芯片的正上方,即需要将天线设置于半导体芯片的四周外围,这无疑会增加封装结构的尺寸及成本。
鉴于此,有必要设计一种新的具有电磁防护的扇出型天线封装结构及其制备方法用以解决上述技术问题。
发明内容
鉴于以上所述现有技术的缺点,本发明的目的在于提供一种具有电磁防护的扇出型天线封装结构及其制备方法,用于解决现有中具有天线的封装结构中天线设置于半导体芯片的正上方时存在的天线增益损耗严重的问题,及为了避免天线增益损耗而将天线设置于半导体芯片四周时存在的封装结构尺寸较大、成本较高的问题。
为实现上述目的及其他相关目的,本发明提供一种具有电磁防护的扇出型天线封装结构,所述具有电磁防护的扇出型天线封装结构包括:
重新布线层,包括相对的第一表面及第二表面;
半导体芯片,正面朝向所述重新布线层倒装装设于所述重新布线层的第一表面,且与所述重新布线层电连接;
塑封材料层,位于所述重新布线层的第一表面,且塑封于所述半导体芯片的外围;
天线结构,包括天线,所述天线位于所述塑封材料层远离所述重新布线层的表面;
电磁防护结构,至少位于所述半导体芯片与所述天线结构之间,且所述电磁防护结构在所述半导体芯片所在平面的正投影完全覆盖所述半导体芯片;
焊球凸块,位于所述重新布线层的第二表面,且与所述重新布线层电连接。
优选地,所述电磁防护结构包括电磁防护层,所述电磁防护层位于所述塑封材料层内,且覆盖所述半导体芯片的背面。
优选地,所述电磁防护结构还包括电磁防护框,所述电磁防护框位于所述塑封材料层内,且帖置于所述半导体芯片的四周侧壁上;所述电磁防护框的顶部与所述电磁防护层的底面接触连接。
优选地,所述电磁防护结构包括电磁防护层,所述电磁防护层位于所述塑封材料层远离所述重新布线层的表面,且位于所述半导体芯片的正上方。
优选地,所述电磁防护结构还包括电磁防护框,所述电磁防护框位于塑封材料层内,且位于所述半导体芯片的四周;所述电磁防护框的顶部与所述电磁防护层的底面接触连接。
优选地,所述电磁防护框帖置于所述半导体芯片的四周侧壁上或与所述半导体芯片的四周侧壁具有间距。
优选地,所述电磁防护层覆盖所述塑封材料层远离所述重新布线层的表面;所述电磁防护结构还包括电磁防护框,所述电磁防护框位于所述塑封材料层的四周侧壁上,且所述电磁防护框的顶部与所述电磁防护层的底面接触连接。
优选地,所述电磁防护框自所述电磁防护层的底面延伸至所述重新布线层的第二表面。
优选地,所述天线结构还包括电连接结构,所述电连接结构位于所述塑封材料层内,所述电连接结构一端与所述天线电连接,另一端与所述重新布线层电连接。
本发明还提供一种具有电磁防护的扇出型天线封装结构的制备方法,所述具有电磁防护的扇出型天线封装结构的制备方法包括如下步骤:
1)提供一载体,并于所述载体的上表面形成剥离层;
2)提供一半导体芯片,于所述半导体芯片的背面形成电磁防护结构,所述电磁防护结构包括电磁防护层,所述电磁防护层覆盖所述半导体芯片的背面;
3)将背面形成有所述电磁防护层的所述半导体芯片正面朝下倒装装设于所述剥离层的表面;
4)于所述剥离层的表面形成塑封材料层,所述塑封材料层将所述半导体芯片及所述电磁防护层完全封裹塑封;
5)去除所述载体及所述剥离层;
6)于所述塑封材料层的表面形成重新布线层,所述重新布线层包括相对的第一表面及第二表面,其中,所述重新布线层的第一表面与所述塑封材料层的表面及所述半导体芯片的正面相接触;
7)于所述重新布线层的第二表面形成焊球凸块,所述焊球凸块与所述重新布线层电连接;
8)于所述塑封材料层远离所述重新布线层的表面形成天线结构。
优选地,步骤2)包括如下步骤:
2-1)提供一晶圆,所述晶圆内具有若干个半导体芯片;
2-2)于所述晶圆的背面形成所述电磁防护层;
2-3)将所述晶圆进行切割,以得到若干个分离的、且背面形成有所述电磁防护层的所述半导体芯片。
本发明还提供一种具有电磁防护的扇出型天线封装结构的制备方法,所述具有电磁防护的扇出型天线封装结构的制备方法包括如下步骤:
1)提供一载体,并于所述载体的上表面形成剥离层;
2)提供一半导体芯片,将所述半导体芯片正面朝下倒装装设于所述剥离层上;
3)于所述半导体芯片外围形成电磁防护结构,所述电磁防护结构包括电磁防护层及与所述电磁防护层相连接的电磁防护框,其中,所述电磁防护层覆盖于所述半导体芯片的背面,所述电磁防护框贴置于所述半导体芯片的四周侧壁;
4)于所述剥离层的表面形成塑封材料层,所述塑封材料层将所述半导体芯片及所述电磁防护结构完全封裹塑封;
5)去除所述载体及所述剥离层;
6)于所述塑封材料层的表面形成重新布线层,所述重新布线层包括相对的第一表面及第二表面,其中,所述重新布线层的第一表面与所述塑封材料层的表面及所述半导体芯片的正面相接触;
7)于所述重新布线层的第二表面形成焊球凸块,所述焊球凸块与所述重新布线层电连接;
8)于所述塑封材料层远离所述重新布线层的表面形成天线结构。
本发明还提供一种具有电磁防护的扇出型天线封装结构的制备方法,所述具有电磁防护的扇出型天线封装结构的制备方法包括如下步骤:
1)提供一载体,并于所述载体的上表面形成剥离层;
2)提供一半导体芯片,将所述半导体芯片正面朝下倒装装设于所述剥离层上;
3)于所述剥离层的表面形成塑封材料层,所述塑封材料层将所述半导体芯片;
4)于所述塑封材料层内形成电磁防护框,并于所述塑封材料层的表面形成电磁防护层,所述电磁防护框位于所述半导体芯片的四周,且与所述半导体芯片具有间距,所述电磁防护层在所述半导体芯片所在平面的正投影完全覆盖所述半导体芯片;
5)去除所述载体及所述剥离层;
6)于所述塑封材料层的表面形成重新布线层,所述重新布线层包括相对的第一表面及第二表面,其中,所述重新布线层的第一表面与所述塑封材料层的表面及所述半导体芯片的正面相接触;
7)于所述重新布线层的第二表面形成焊球凸块,所述焊球凸块与所述重新布线层电连接;
8)于所述塑封材料层远离所述重新布线层的表面及所述电磁防护层的表面形成天线结构。
本发明还提供一种具有电磁防护的扇出型天线封装结构的制备方法,所述具有电磁防护的扇出型天线封装结构的制备方法包括如下步骤:
1)提供一载体,并于所述载体的上表面形成剥离层;
2)提供一半导体芯片,将所述半导体芯片正面朝下倒装装设于所述剥离层上;
3)于所述剥离层的表面形成塑封材料层,所述塑封材料层将所述半导体芯片;
4)去除所述载体及所述剥离层;
5)于所述塑封材料层的表面形成重新布线层,所述重新布线层包括相对的第一表面及第二表面,其中,所述重新布线层的第一表面与所述塑封材料层的表面及所述半导体芯片的正面相接触;
6)于所述重新布线层的第二表面形成焊球凸块,所述焊球凸块与所述重新布线层电连接;
7)形成电磁防护结构,所述电磁防护结构包括电磁防护层及电磁防护框,所述电磁防护层覆盖所述塑封材料层远离所述重新布线层的表面,所述电磁防护框自所述电磁防护层的底面延伸至所述重新布线层的第二表面;
8)于所述电磁防护层的表面形成天线结构。
如上所述,本发明的具有电磁防护的扇出型天线封装结构及其制备方法,具有以下有益效果:本发明通过在天线与半导体芯片之间设置电磁防护结构,可以将天线制备与半导体芯片的正上方,在保证天线增益的前提下,可以有效增加天线的使用面积,从而缩小整个封装结构的尺寸,降低塑封材料层的使用量,节约封装成本。
附图说明
图1显示为本发明实施例一中提供的具有电磁防护的扇出型天线封装结构的制备方法的流程图。
图2~图10显示为本发明实施例一中提供的具有电磁防护的扇出型天线封装结构的制备方法各步骤的结构示意图。
图11显示为本发明实施例三中提供的具有电磁防护的扇出型天线封装结构的制备方法的流程图。
图12~图19显示为本发明实施例三中提供的具有电磁防护的扇出型天线封装结构的制备方法各步骤的结构示意图。
图20显示为本发明实施例五中提供的具有电磁防护的扇出型天线封装结构的制备方法的流程图。
图21~图27显示为本发明实施例五中提供的具有电磁防护的扇出型天线封装结构的制备方法各步骤的结构示意图。
图28显示为本发明实施例七中提供的具有电磁防护的扇出型天线封装结构的制备方法的流程图。
图29~图35显示为本发明实施例七中提供的具有电磁防护的扇出型天线封装结构的制备方法各步骤的结构示意图。
元件标号说明
1 载体
11 剥离层
2 半导体芯片
21 接触焊垫
22 晶圆
3 电磁防护结构
31 电磁防护层
32 电磁防护框
4 塑封材料层
5 重新布线层
51 介质层
52 金属线层
6 焊球凸块
7 天线结构
71 天线
72 电连接结构
1)~8) 步骤
具体实施方式
以下通过特定的具体实例说明本发明的实施方式,本领域技术人员可由本说明书所揭露的内容轻易地了解本发明的其他优点与功效。本发明还可以通过另外不同的具体实施方式加以实施或应用,本说明书中的各项细节也可以基于不同观点与应用,在没有背离本发明的精神下进行各种修饰或改变。
请参阅图1~图35。需要说明的是,本实施例中所提供的图示仅以示意方式说明本发明的基本构想,虽图示中仅显示与本发明中有关的组件而非按照实际实施时的组件数目、形状及尺寸绘制,其实际实施时各组件的形态、数量及比例可为一种随意的改变,且其组件布局形态也可能更为复杂。
实施例一
请参阅图1,本发明提供一种具有电磁防护的扇出型天线封装结构的制备方法,所述具有电磁防护的扇出型天线封装结构的制备方法包括如下步骤:
1)提供一载体,并于所述载体的上表面形成剥离层;
2)提供一半导体芯片,于所述半导体芯片的背面形成电磁防护结构,所述电磁防护结构包括电磁防护层,所述电磁防护层覆盖所述半导体芯片的背面;
3)将背面形成有所述电磁防护层的所述半导体芯片正面朝下倒装装设于所述剥离层的表面;
4)于所述剥离层的表面形成塑封材料层,所述塑封材料层将所述半导体芯片及所述电磁防护层完全封裹塑封;
5)去除所述载体及所述剥离层;
6)于所述塑封材料层的表面形成重新布线层,所述重新布线层包括相对的第一表面及第二表面,其中,所述重新布线层的第一表面与所述塑封材料层的表面及所述半导体芯片的正面相接触;
7)于所述重新布线层的第二表面形成焊球凸块,所述焊球凸块与所述重新布线层电连接;
8)于所述塑封材料层远离所述重新布线层的表面形成天线结构。
在步骤1)中,请参阅图1中的S1步骤及图2至图3,提供一载体10,并于所述载体10的上表面形成剥离层11。
作为示例,如图2所示,所述载体10的材料包括但不限于硅、玻璃、氧化硅、陶瓷、聚合物以及金属中的一种或两种以上的复合材料,其形状可以为晶圆形、方形或其它任意所需形状;本实施例通过所述载体10来防止后续制备过程中半导体芯片发生破裂、翘曲、断裂等问题。
作为示例,如图3所示,所述剥离层11在后续工艺中作为后续形成的半导体芯片及塑封材料层与所述载体10之间的分离层,其最好选用具有光洁表面的粘合材料制成,其必须与所述半导体芯片及所述塑封材料层具有一定的结合力,以保证所述半导体芯片及所述塑封材料层在后续工艺中不会产生移动等情况,另外,其与所述载体10亦具有较强的结合力,一般来说,其与所述载体10的结合力需要大于与所述半导体芯片及所述塑封材料层的结合力。作为示例,所述剥离层11的材料选自双面均具有粘性的胶带或通过旋涂工艺制作的粘合胶等。胶带优选采用UV胶带,其在UV光照射后很容易被撕离。在其它实施方式中,所述剥离层11也可选用物理气相沉积法或化学气相沉积法形成的其他材料层,如环氧树脂(Epoxy)、硅橡胶(silicone rubber)、聚酰亚胺(PI)、聚苯并恶唑(PBO)、苯并环丁烯(BCB)等。在后续分离所述载体10时,可采用湿法腐蚀、化学机械研磨、撕除等方法去除所述剥离层11。
在步骤2)中,请参阅图1中的S2步骤及图4及图5,提供一半导体芯片2,于所述半导体芯片2的背面形成电磁防护结构,所述电磁防护结构仅包括电磁防护层31,所述电磁防护层31覆盖所述半导体芯片2的背面。
在一示例中,步骤2)包括如下步骤:
2-1)提供一晶圆22,所述晶圆22内具有若干个半导体芯片2,如图4所示;
2-2)于所述晶圆22的背面形成所述电磁防护层31,如图5所示;
2-3)将所述晶圆22进行切割,以得到若干个分离的、且背面形成有所述电磁防护层31的所述半导体芯片22。
作为示例,所述晶圆22可以为现有的硅晶圆、氮化镓晶圆等等。
作为示例,所述电磁防护层31的材料可以包括金属胶、复合金属材料、金属、环氧树脂(Epoxy)及柔性基板材料中的至少一种。
作为示例,对所述晶圆22进行切割以将所述半导体芯片2分离的工艺为本领域技术人员所熟知,此处不再累述。
当然,在其他示例中,也可以直接提供一单颗所述半导体芯片2,直接在所述半导体芯片2的背面形成所述电磁防护层31。
作为示例,所述半导体芯片2可以为任意一种芯片。所述半导体芯片2的内部形成有功能器件,所述半导体芯片2的正面形成有与其内部的所述功能芯片电连接的接触焊垫21。
在步骤3)中,请参阅图1中的S3步骤及图6,将背面形成有所述电磁防护层31的所述半导体芯片2正面朝下倒装装设于所述剥离层11的表面。
作为示例,可以采用键合、粘贴等方式将所述半导体芯片2正面朝下倒装装设于所述剥离层11的表面,此处不做限定。
在步骤4)中,请参阅图1中的S4步骤及图7,于所述剥离层11的表面形成塑封材料层44,所述塑封材料层将所述半导体芯片2及所述电磁防护层31完全封裹塑封。
作为示例,可以采用压缩成型工艺、转移成型工艺、液体密封成型工艺、模塑底部填充工艺、毛细底部填充工艺、真空层压工艺或旋涂工艺于所述剥离层11的上表面形成所述塑封材料层4。优选地,本实施例中,采用模塑底部填充工艺于所述剥离层11的上表面形成所述塑封材料层4。
作为示例,所述塑封材料层4的材料可以为但不仅限于聚酰亚胺层、硅胶层、环氧树脂层、可固化的聚合物基材料层或可固化的树脂基材料层。
在步骤5)中,请参阅图1中的S5步骤,去除所述载体1及所述剥离层11。
作为示例,可以采用研磨工艺、减薄工艺等进行去除所述载体10及所述剥离层11。优选地,本实施例中,采用撕掉所述剥离层11的方式以去除所述载体10。
在步骤6)中,请参与图1中的S6步骤及图8,于所述塑封材料层4的表面形成重新布线层5,所述重新布线层5包括相对的第一表面及第二表面,其中,所述重新布线层5的第一表面与所述塑封材料层4的表面及所述半导体芯片2的正面相接触。
作为示例,所述重新布线层5包括介质层51及位于所述介质层51内且与所述半导体芯片2电连接的金属线层52;所述介质层51内所述金属线层52的层数可以为一层、两层或多层,此处不做限定。
形成所述重新布线层5的方法为本领域技术人员所知晓,此处不再累述。
在步骤7)中,请参阅图1中的S7步骤及图8,于所述重新布线层4的第二表面形成焊球凸块6,所述焊球凸块6与所述重新布线层5电连接。
在一示例中,于所述重新布线层5的第二表面形成焊球凸块6包括如下步骤:
6-1)于所述重新布线层5的的第二表面形成金属柱(未示出),所述金属柱与所述重新布线层5中的所述金属线层52电连接;
6-2)于所述金属柱的远离所述重新布线层5的表面形成焊球。
作为示例,所述金属柱的材料可以为铜、铝、镍、金、银、钛中的一种材料或两种及两种以上的组合材料,可以通过物理气相沉积工艺(PVD)、化学气相沉积工艺(CVD)、溅射、电镀或化学镀中的任一种工艺形成所述金属柱。所述焊球的材料可以为铜、铝、镍、金、银、钛中的一种材料或两种及两种以上的组合材料,可以通过植球回流工艺形成所述焊球。
在另一示例中,如图8所示,所述焊球凸块6即为以焊球,可以通过植球回流工艺直接形成焊球作为所述焊球凸块6,所述焊球凸块6直接与所述重新布线层5中的所述金属线层52电连接。作为示例,所述焊球凸块6的高度可以为但不仅限于190μm。
在步骤8)中,请参阅图1中的S8步骤及图9至图10,于所述塑封材料层4远离所述重新布线层5的表面形成天线结构7。
在一示例中,于所述塑封材料层4远离所述重新布线层5的表面形成一层天线材料层,然后通过刻蚀刻蚀工艺对所述天线材料层进行图形化即可得到包括一层天线71的天线结构7,如图9所示。当然,在其他示例中,所述天线结构7还可以包括至少两层上下间隔叠置的天线71,相连所述天线71之间填充有绝缘层,且相连所述天线71之间经由金属插塞电连接。
在另一示例中,如图10所示,所述天线结构7包括天线71及电连接结构72,此时,于所述塑封材料层4远离所述重新布线层5的表面形成天线结构7包括如下步骤:
8-1)刻蚀所述塑封材料层4,与所述塑封材料层4内形成与所述重新布线层5相连通的通孔;
8-2)于所述通孔内填充导电材料,所述导电材料填满所述通孔以形成所述电连接结构72,所述电连接结构72的底部与所述重新布线层5中的所述金属线层52电连接;
8-3)于所述塑封材料层4远离所述重新布线层5的表面形成一层天线材料层,通过刻蚀刻蚀工艺对所述天线材料层进行图形化即可得到包括所述天线71。
作为示例,所述天线71的材料可以为但不仅限于金属,所述天线71的形状可以为任意形状,且可以在所述塑封材料层4远离所述重新布线层5的表面以任意形态分布,此处不做限定。
实施例二
请继续参阅图9及图10,本实施例提供一种具有电磁防护的扇出型天线封装结构,所述具有电磁防护的扇出型天线封装结构可以采用但不仅限于实施例一中所述的制备方法制备而得到,所述具有电磁防护的扇出型天线封装结构包括:重新布线层5,所述重新布线层5包括相对的第一表面及第二表面;半导体芯片2,所述半导体芯片2正面朝向所述重新布线层5倒装装设于所述重新布线层5的第一表面,且与所述重新布线层5电连接;塑封材料层4,所述塑封材料层4位于所述重新布线层5的第一表面,且塑封于所述半导体芯片2的外围;天线结构7,所述天线结构7位于所述塑封材料层4远离所述重新布线层5的表面;电磁防护结构,所述电磁防护结构仅包括一电磁防护层31,所述电磁防护层31位于所述塑封材料层4内,且位于所述半导体芯片的背面;焊球凸块6,所述焊料凸块6位于所述重新布线层5的第二表面,且与所述重新布线层5电连接。
作为示例,所述重新布线层5包括介质层51及位于所述介质层51内且与所述半导体芯片2电连接的金属线层52;所述介质层51内所述金属线层52的层数可以为一层、两层或多层,此处不做限定。
作为示例,所述半导体芯片2可以为任意一种芯片。所述半导体芯片2的内部形成有功能器件,所述半导体芯片2的正面形成有与其内部的所述功能芯片电连接的接触焊垫21。
作为示例,所述塑封材料层4的材料可以为但不仅限于聚酰亚胺层、硅胶层、环氧树脂层、可固化的聚合物基材料层或可固化的树脂基材料层。
在一示例中,如图9所示,所述天线结构7仅包括一层位于所述塑封材料层4远离所述重新布线层5的表面的天线71。
在另一示例中,如图10所示,所述天线结构7包括天线71及电连接结构72,其中,所述天线71位于所述塑封材料层4远离所述重新布线层5的表面,所述电连接结,72位于所述塑封材料4层内,所述电连接结构72一端与所述天线71电连接,另一端与所述重新布线层5电连接。
作为示例,所述天线71及所述天线结构72的材料均可以为但不仅限于金属。所述天线71的形状可以为任意形状,且可以在所述塑封材料层4远离所述重新布线层5的表面以任意形态分布,此处不做限定。
作为示例,所述焊料凸块6可以为一焊球,也可以为包括与重新布线层5电连接的金属柱及与所述金属柱相连接的焊球。
实施例三
请参阅图11,本发明还提供一种具有电磁防护的扇出型天线封装结构的制备方法,所述具有电磁防护的扇出型天线封装结构的制备方法包括如下步骤:
1)提供一载体,并于所述载体的上表面形成剥离层;
2)提供一半导体芯片,将所述半导体芯片正面朝下倒装装设于所述剥离层上;
3)于所述半导体芯片外围形成电磁防护结构,所述电磁防护结构包括电磁防护层及与所述电磁防护层相连接的电磁防护框,其中,所述电磁防护层覆盖于所述半导体芯片的背面,所述电磁防护框贴置于所述半导体芯片的四周侧壁;
4)于所述剥离层的表面形成塑封材料层,所述塑封材料层将所述半导体芯片及所述电磁防护结构完全封裹塑封;
5)去除所述载体及所述剥离层;
6)于所述塑封材料层的表面形成重新布线层,所述重新布线层包括相对的第一表面及第二表面,其中,所述重新布线层的第一表面与所述塑封材料层的表面及所述半导体芯片的正面相接触;
7)于所述重新布线层的第二表面形成焊球凸块,所述焊球凸块与所述重新布线层电连接;
8)于所述塑封材料层远离所述重新布线层的表面形成天线结构。
在步骤1)中,请参阅图11中的S1步骤及图12至图13,提供一载体10,并于所述载体10的上表面形成剥离层11。
作为示例,如图12所示,所述载体10的材料包括但不限于硅、玻璃、氧化硅、陶瓷、聚合物以及金属中的一种或两种以上的复合材料,其形状可以为晶圆形、方形或其它任意所需形状;本实施例通过所述载体10来防止后续制备过程中半导体芯片发生破裂、翘曲、断裂等问题。
作为示例,如图13所示,所述剥离层11在后续工艺中作为后续形成的半导体芯片及塑封材料层与所述载体10之间的分离层,其最好选用具有光洁表面的粘合材料制成,其必须与所述半导体芯片及所述塑封材料层具有一定的结合力,以保证所述半导体芯片及所述塑封材料层在后续工艺中不会产生移动等情况,另外,其与所述载体10亦具有较强的结合力,一般来说,其与所述载体10的结合力需要大于与所述半导体芯片及所述塑封材料层的结合力。作为示例,所述剥离层11的材料选自双面均具有粘性的胶带或通过旋涂工艺制作的粘合胶等。胶带优选采用UV胶带,其在UV光照射后很容易被撕离。在其它实施方式中,所述剥离层11也可选用物理气相沉积法或化学气相沉积法形成的其他材料层,如环氧树脂(Epoxy)、硅橡胶(silicone rubber)、聚酰亚胺(PI)、聚苯并恶唑(PBO)、苯并环丁烯(BCB)等。在后续分离所述载体10时,可采用湿法腐蚀、化学机械研磨、撕除等方法去除所述剥离层11。
在步骤2)中,请参阅图11中的S2步骤及图14,提供一半导体芯片2,提供一半导体芯片,将所述半导体芯片2正面朝下倒装装设于所述剥离层11的表面。
作为示例,可以采用键合、粘贴等方式将所述半导体芯片2正面朝下倒装装设于所述剥离层11的表面,此处不做限定。
作为示例,所述半导体芯片2可以为任意一种芯片。所述半导体芯片2的内部形成有功能器件,所述半导体芯片2的正面形成有与其内部的所述功能芯片电连接的接触焊垫21。
在步骤3)中,请参阅图11中的S3步骤及图15,于所述半导体芯片2外围形成电磁防护结构3,所述电磁防护结构3包括电磁防护层31及与所述电磁防护层31相连接的电磁防护框32,其中,所述电磁防护层31覆盖于所述半导体芯片2的背面,所述电磁防护框32贴置于所述半导体芯片2的四周侧壁。
作为示例,所述电磁防护层31的材料可以包括金属胶、复合金属材料、金属、环氧树脂(Epoxy)及柔性基板材料中的至少一种。
在步骤4)中,请参阅图11中的S4步骤及图16,于所述剥离,11的表面形成塑封材料层4,所述塑封材料层4将所述半导体芯片2及所述电磁防护结构3完全封裹塑封。
作为示例,可以采用压缩成型工艺、转移成型工艺、液体密封成型工艺、模塑底部填充工艺、毛细底部填充工艺、真空层压工艺或旋涂工艺于所述剥离层11的上表面形成所述塑封材料层4。优选地,本实施例中,采用模塑底部填充工艺于所述剥离层11的上表面形成所述塑封材料层4。
作为示例,所述塑封材料层4的材料可以为但不仅限于聚酰亚胺层、硅胶层、环氧树脂层、可固化的聚合物基材料层或可固化的树脂基材料层。
在步骤5)中,请参阅图11中的S5步骤,去除所述载体1及所述剥离层11。
作为示例,可以采用研磨工艺、减薄工艺等进行去除所述载体10及所述剥离层11。优选地,本实施例中,采用撕掉所述剥离层11的方式以去除所述载体10。
在步骤6)中,请参与图11中的S6步骤及图17,于所述塑封材料层4的表面形成重新布线层5,所述重新布线层5包括相对的第一表面及第二表面,其中,所述重新布线层5的第一表面与所述塑封材料层4的表面及所述半导体芯片2的正面相接触。
作为示例,所述重新布线层5包括介质层51及位于所述介质层51内且与所述半导体芯片2电连接的金属线层52;所述介质层51内所述金属线层52的层数可以为一层、两层或多层,此处不做限定。
形成所述重新布线层5的方法为本领域技术人员所知晓,此处不再累述。
在步骤7)中,请参阅图11中的S7步骤及图17,于所述重新布线层4的第二表面形成焊球凸块6,所述焊球凸块6与所述重新布线层5电连接。
在一示例中,于所述重新布线层5的第二表面形成焊球凸块6包括如下步骤:
7-1)于所述重新布线层5的的第二表面形成金属柱(未示出),所述金属柱与所述重新布线层5中的所述金属线层52电连接;
7-2)于所述金属柱的远离所述重新布线层5的表面形成焊球。
作为示例,所述金属柱的材料可以为铜、铝、镍、金、银、钛中的一种材料或两种及两种以上的组合材料,可以通过物理气相沉积工艺(PVD)、化学气相沉积工艺(CVD)、溅射、电镀或化学镀中的任一种工艺形成所述金属柱。所述焊球的材料可以为铜、铝、镍、金、银、钛中的一种材料或两种及两种以上的组合材料,可以通过植球回流工艺形成所述焊球。
在另一示例中,如图17所示,所述焊球凸块6即为以焊球,可以通过植球回流工艺直接形成焊球作为所述焊球凸块6,所述焊球凸块6直接与所述重新布线层5中的所述金属线层52电连接。作为示例,所述焊球凸块6的高度可以为但不仅限于190μm。
在步骤8)中,请参阅图11中的S8步骤及图18至图19,于所述塑封材料层4远离所述重新布线层5的表面形成天线结构7。
在一示例中,于所述塑封材料层4远离所述重新布线层5的表面形成一层天线材料层,然后通过刻蚀刻蚀工艺对所述天线材料层进行图形化即可得到包括一层天线71的天线结构7,如图18所示。当然,在其他示例中,所述天线结构7还可以包括至少两层上下间隔叠置的天线71,相连所述天线71之间填充有绝缘层,且相连所述天线71之间经由金属插塞电连接。
在另一示例中,如图19所示,所述天线结构7包括天线71及电连接结构72,此时,于所述塑封材料层4远离所述重新布线层5的表面形成天线结构7包括如下步骤:
8-1)刻蚀所述塑封材料层4,与所述塑封材料层4内形成与所述重新布线层5相连通的通孔;
8-2)于所述通孔内填充导电材料,所述导电材料填满所述通孔以形成所述电连接结构72,所述电连接结构72的底部与所述重新布线层5中的所述金属线层52电连接;
8-3)于所述塑封材料层4远离所述重新布线层5的表面形成一层天线材料层,通过刻蚀刻蚀工艺对所述天线材料层进行图形化即可得到包括所述天线71。
作为示例,所述天线71的材料可以为但不仅限于金属,所述天线71的形状可以为任意形状,且可以在所述塑封材料层4远离所述重新布线层5的表面以任意形态分布,此处不做限定。
实施例四
请继续参阅图18及图19,本实施例提供一种具有电磁防护的扇出型天线封装结构,所述具有电磁防护的扇出型天线封装结构与实施例二中所述的具有电磁防护的扇出型天线封装结构大致相同,二者的区别在于:实施例二中,所述电磁防护结构3仅包括电磁防护层31,所述电磁防护层31覆盖于所述半导体芯片2的背面;而本实施例中,所述电磁防护结构3包括,电磁防护层31及与所述电磁防护层31相连接的电磁防护框32,其中,所述电磁防护层31覆盖于所述半导体芯片2的背面,所述电磁防护框32贴置于所述半导体芯片2的四周侧壁。
实施例五
请参阅图20,本发明还提供一种具有电磁防护的扇出型天线封装结构的制备方法,所述具有电磁防护的扇出型天线封装结构的制备方法包括如下步骤:
1)提供一载体,并于所述载体的上表面形成剥离层;
2)提供一半导体芯片,将所述半导体芯片正面朝下倒装装设于所述剥离层上;
3)于所述剥离层的表面形成塑封材料层,所述塑封材料层将所述半导体芯片;
4)于所述塑封材料层内形成电磁防护框,并于所述塑封材料层的表面形成电磁防护层,所述电磁防护框位于所述半导体芯片的四周,且与所述半导体芯片具有间距,所述电磁防护层在所述半导体芯片所在平面的正投影完全覆盖所述半导体芯片;
5)去除所述载体及所述剥离层;
6)于所述塑封材料层的表面形成重新布线层,所述重新布线层包括相对的第一表面及第二表面,其中,所述重新布线层的第一表面与所述塑封材料层的表面及所述半导体芯片的正面相接触;
7)于所述重新布线层的第二表面形成焊球凸块,所述焊球凸块与所述重新布线层电连接;
8)于所述塑封材料层远离所述重新布线层的表面及所述电磁防护层的表面形成天线结构。
在步骤1)中,请参阅图20中的S1步骤及图21至图22,提供一载体10,并于所述载体10的上表面形成剥离层11。
作为示例,如图21所示,所述载体10的材料包括但不限于硅、玻璃、氧化硅、陶瓷、聚合物以及金属中的一种或两种以上的复合材料,其形状可以为晶圆形、方形或其它任意所需形状;本实施例通过所述载体10来防止后续制备过程中半导体芯片发生破裂、翘曲、断裂等问题。
作为示例,如图22所示,所述剥离层11在后续工艺中作为后续形成的半导体芯片及塑封材料层与所述载体10之间的分离层,其最好选用具有光洁表面的粘合材料制成,其必须与所述半导体芯片及所述塑封材料层具有一定的结合力,以保证所述半导体芯片及所述塑封材料层在后续工艺中不会产生移动等情况,另外,其与所述载体10亦具有较强的结合力,一般来说,其与所述载体10的结合力需要大于与所述半导体芯片及所述塑封材料层的结合力。作为示例,所述剥离层11的材料选自双面均具有粘性的胶带或通过旋涂工艺制作的粘合胶等。胶带优选采用UV胶带,其在UV光照射后很容易被撕离。在其它实施方式中,所述剥离层11也可选用物理气相沉积法或化学气相沉积法形成的其他材料层,如环氧树脂(Epoxy)、硅橡胶(silicone rubber)、聚酰亚胺(PI)、聚苯并恶唑(PBO)、苯并环丁烯(BCB)等。在后续分离所述载体10时,可采用湿法腐蚀、化学机械研磨、撕除等方法去除所述剥离层11。
在步骤2)中,请参阅图20中的S2步骤及图23,提供一半导体芯片2,将所述半导体芯片2正面朝下倒装装设于所述剥离层11上。
作为示例,可以采用键合、粘贴等方式将所述半导体芯片2正面朝下倒装装设于所述剥离层11的表面,此处不做限定。
作为示例,所述半导体芯片2可以为任意一种芯片。所述半导体芯片2的内部形成有功能器件,所述半导体芯片2的正面形成有与其内部的所述功能芯片电连接的接触焊垫21。
在步骤3)中,请参阅图20中的S3步骤及图23,于所述剥离层11的表面形成塑封材料层44,所述塑封材料层将所述半导体芯片2及所述电磁防护层31完全封裹塑封。
作为示例,可以采用压缩成型工艺、转移成型工艺、液体密封成型工艺、模塑底部填充工艺、毛细底部填充工艺、真空层压工艺或旋涂工艺于所述剥离层11的上表面形成所述塑封材料层4。优选地,本实施例中,采用模塑底部填充工艺于所述剥离层11的上表面形成所述塑封材料层4。
作为示例,所述塑封材料层4的材料可以为但不仅限于聚酰亚胺层、硅胶层、环氧树脂层、可固化的聚合物基材料层或可固化的树脂基材料层。
在步骤4)中,请参阅图20中的S4步骤及图24,于所述塑封材料层4内形成电磁防护框32,并于所述塑封材料层4的表面形成电磁防护层31,所述电磁防护框32位于所述半导体芯片2的四周,且与所述半导体芯片2具有间距,所述电磁防护层31在所述半导体芯片2所在平面的正投影完全覆盖所述半导体芯片2。
作为示例,所述电磁防护层31的材料可以包括金属胶、复合金属材料、金属、环氧树脂(Epoxy)及柔性基板材料中的至少一种。
在步骤5)中,请参阅图20中的S5步骤,去除所述载体1及所述剥离层11。
作为示例,可以采用研磨工艺、减薄工艺等进行去除所述载体10及所述剥离层11。优选地,本实施例中,采用撕掉所述剥离层11的方式以去除所述载体10。
在步骤6)中,请参与图20中的S6步骤及图25,于所述塑封材料层4的表面形成重新布线层5,所述重新布线层5包括相对的第一表面及第二表面,其中,所述重新布线层5的第一表面与所述塑封材料层4的表面及所述半导体芯片2的正面相接触。
作为示例,所述重新布线层5包括介质层51及位于所述介质层51内且与所述半导体芯片2电连接的金属线层52;所述介质层51内所述金属线层52的层数可以为一层、两层或多层,此处不做限定。
形成所述重新布线层5的方法为本领域技术人员所知晓,此处不再累述。
在步骤7)中,请参阅图20中的S7步骤及图25,于所述重新布线层4的第二表面形成焊球凸块6,所述焊球凸块6与所述重新布线层5电连接。
在一示例中,于所述重新布线层5的第二表面形成焊球凸块6包括如下步骤:
7-1)于所述重新布线层5的的第二表面形成金属柱(未示出),所述金属柱与所述重新布线层5中的所述金属线层52电连接;
7-2)于所述金属柱的远离所述重新布线层5的表面形成焊球。
作为示例,所述金属柱的材料可以为铜、铝、镍、金、银、钛中的一种材料或两种及两种以上的组合材料,可以通过物理气相沉积工艺(PVD)、化学气相沉积工艺(CVD)、溅射、电镀或化学镀中的任一种工艺形成所述金属柱。所述焊球的材料可以为铜、铝、镍、金、银、钛中的一种材料或两种及两种以上的组合材料,可以通过植球回流工艺形成所述焊球。
在另一示例中,如图25所示,所述焊球凸块6即为以焊球,可以通过植球回流工艺直接形成焊球作为所述焊球凸块6,所述焊球凸块6直接与所述重新布线层5中的所述金属线层52电连接。作为示例,所述焊球凸块6的高度可以为但不仅限于190μm。
在步骤8)中,请参阅图20中的S8步骤及图26至图27,于所述塑封材料层4远离所述重新布线层5的表面及所述电磁防护层31的表面形成天线结构。
在一示例中,于所述塑封材料层4远离所述重新布线层5的表面及所述电磁防护层31的表面形成一层天线材料层,然后通过刻蚀刻蚀工艺对所述天线材料层进行图形化即可得到包括一层天线71的天线结构7,如图26所示。当然,在其他示例中,所述天线结构7还可以包括至少两层上下间隔叠置的天线71,相连所述天线71之间填充有绝缘层,且相连所述天线71之间经由金属插塞电连接。
在另一示例中,如图27所示,所述天线结构7包括天线71及电连接结构72,此时,于所述塑封材料层4远离所述重新布线层5的表面及所述电磁防护层31的表面形成天线结构7包括如下步骤:
8-1)刻蚀所述塑封材料层4,与所述塑封材料层4内形成与所述重新布线层5相连通的通孔;
8-2)于所述通孔内填充导电材料,所述导电材料填满所述通孔以形成所述电连接结构72,所述电连接结构72的底部与所述重新布线层5中的所述金属线层52电连接;
8-3)于所述塑封材料层4远离所述重新布线层5的表面及所述电磁防护层31的表面形成一层天线材料层,通过刻蚀刻蚀工艺对所述天线材料层进行图形化即可得到包括所述天线71。
作为示例,所述天线71的材料可以为但不仅限于金属,所述天线71的形状可以为任意形状,且可以在所述塑封材料层4远离所述重新布线层5的表面以任意形态分布,此处不做限定。
实施例六
请继续参阅图26及图27,本实施例提供一种具有电磁防护的扇出型天线封装结构,所述具有电磁防护的扇出型天线封装结构与实施例二中所述的具有电磁防护的扇出型天线封装结构大致相同,二者的区别在于:实施例二中,所述电磁防护结构3仅包括电磁防护层31,所述电磁防护层31覆盖于所述半导体芯片2的背面;所述天线层71位于所述塑封材料层4远离所述重新布线层5的表面;而本实施例中,所述电磁防护结构3包括,电磁防护层31及与所述电磁防护层31相连接的电磁防护框32,其中,所述电磁防护层31位于所述塑封材料层4远离所述重新布线层5的表面,所述电磁防护层31在所述半导体芯片2所在平面的正投影完全覆盖所述半导体芯片2,所述电磁防护框32位于所述半导体芯片2的四周,且与所述半导体芯片2具有间距;所述天线层71位于所述塑封材料层4远离所述重新布线5的表面及所述电磁防护层31的表面。
实施例七
请参阅图28,本发明还提供一种具有电磁防护的扇出型天线封装结构的制备方法,所述具有电磁防护的扇出型天线封装结构的制备方法包括如下步骤:
1)提供一载体,并于所述载体的上表面形成剥离层;
2)提供一半导体芯片,将所述半导体芯片正面朝下倒装装设于所述剥离层上;
3)于所述剥离层的表面形成塑封材料层,所述塑封材料层将所述半导体芯片;
4)去除所述载体及所述剥离层;
5)于所述塑封材料层的表面形成重新布线层,所述重新布线层包括相对的第一表面及第二表面,其中,所述重新布线层的第一表面与所述塑封材料层的表面及所述半导体芯片的正面相接触;
6)于所述重新布线层的第二表面形成焊球凸块,所述焊球凸块与所述重新布线层电连接;
7)形成电磁防护结构,所述电磁防护结构包括电磁防护层及电磁防护框,所述电磁防护层覆盖所述塑封材料层远离所述重新布线层的表面,所述电磁防护框自所述电磁防护层的底面延伸至所述重新布线层的第二表面;
8)于所述电磁防护层的表面形成天线结构。
在步骤1)中,请参阅图28中的S1步骤及图29至图30,提供一载体10,并于所述载体10的上表面形成剥离层11。
作为示例,如图29所示,所述载体10的材料包括但不限于硅、玻璃、氧化硅、陶瓷、聚合物以及金属中的一种或两种以上的复合材料,其形状可以为晶圆形、方形或其它任意所需形状;本实施例通过所述载体10来防止后续制备过程中半导体芯片发生破裂、翘曲、断裂等问题。
作为示例,如图30所示,所述剥离层11在后续工艺中作为后续形成的半导体芯片及塑封材料层与所述载体10之间的分离层,其最好选用具有光洁表面的粘合材料制成,其必须与所述半导体芯片及所述塑封材料层具有一定的结合力,以保证所述半导体芯片及所述塑封材料层在后续工艺中不会产生移动等情况,另外,其与所述载体10亦具有较强的结合力,一般来说,其与所述载体10的结合力需要大于与所述半导体芯片及所述塑封材料层的结合力。作为示例,所述剥离层11的材料选自双面均具有粘性的胶带或通过旋涂工艺制作的粘合胶等。胶带优选采用UV胶带,其在UV光照射后很容易被撕离。在其它实施方式中,所述剥离层11也可选用物理气相沉积法或化学气相沉积法形成的其他材料层,如环氧树脂(Epoxy)、硅橡胶(silicone rubber)、聚酰亚胺(PI)、聚苯并恶唑(PBO)、苯并环丁烯(BCB)等。在后续分离所述载体10时,可采用湿法腐蚀、化学机械研磨、撕除等方法去除所述剥离层11。
在步骤2)中,请参阅图28中的S2步骤及图31,提供一半导体芯片2,将所述半导体芯片2正面朝下倒装装设于所述剥离层11上。
作为示例,可以采用键合、粘贴等方式将所述半导体芯片2正面朝下倒装装设于所述剥离层11的表面,此处不做限定。
作为示例,所述半导体芯片2可以为任意一种芯片。所述半导体芯片2的内部形成有功能器件,所述半导体芯片2的正面形成有与其内部的所述功能芯片电连接的接触焊垫21。
在步骤3)中,请参阅图28中的S3步骤及图31,于所述剥离层11的表面形成塑封材料层44,所述塑封材料层将所述半导体芯片2及所述电磁防护层31完全封裹塑封。
作为示例,可以采用压缩成型工艺、转移成型工艺、液体密封成型工艺、模塑底部填充工艺、毛细底部填充工艺、真空层压工艺或旋涂工艺于所述剥离层11的上表面形成所述塑封材料层4。优选地,本实施例中,采用模塑底部填充工艺于所述剥离层11的上表面形成所述塑封材料层4。
作为示例,所述塑封材料层4的材料可以为但不仅限于聚酰亚胺层、硅胶层、环氧树脂层、可固化的聚合物基材料层或可固化的树脂基材料层。
在步骤4)中,请参阅图28中的S4步骤,去除所述载体1及所述剥离层11。
作为示例,可以采用研磨工艺、减薄工艺等进行去除所述载体10及所述剥离层11。优选地,本实施例中,采用撕掉所述剥离层11的方式以去除所述载体10。
在步骤5)中,请参与图28中的S5步骤及图32,于所述塑封材料层4的表面形成重新布线层5,所述重新布线层5包括相对的第一表面及第二表面,其中,所述重新布线层5的第一表面与所述塑封材料层4的表面及所述半导体芯片2的正面相接触。
作为示例,所述重新布线层5包括介质层51及位于所述介质层51内且与所述半导体芯片2电连接的金属线层52;所述介质层51内所述金属线层52的层数可以为一层、两层或多层,此处不做限定。
形成所述重新布线层5的方法为本领域技术人员所知晓,此处不再累述。
在步骤6)中,请参阅图28中的S6步骤及图32,于所述重新布线层4的第二表面形成焊球凸块6,所述焊球凸块6与所述重新布线层5电连接。
在一示例中,于所述重新布线层5的第二表面形成焊球凸块6包括如下步骤:
6-1)于所述重新布线层5的的第二表面形成金属柱(未示出),所述金属柱与所述重新布线层5中的所述金属线层52电连接;
6-2)于所述金属柱的远离所述重新布线层5的表面形成焊球。
作为示例,所述金属柱的材料可以为铜、铝、镍、金、银、钛中的一种材料或两种及两种以上的组合材料,可以通过物理气相沉积工艺(PVD)、化学气相沉积工艺(CVD)、溅射、电镀或化学镀中的任一种工艺形成所述金属柱。所述焊球的材料可以为铜、铝、镍、金、银、钛中的一种材料或两种及两种以上的组合材料,可以通过植球回流工艺形成所述焊球。
在另一示例中,如图25所示,所述焊球凸块6即为以焊球,可以通过植球回流工艺直接形成焊球作为所述焊球凸块6,所述焊球凸块6直接与所述重新布线层5中的所述金属线层52电连接。作为示例,所述焊球凸块6的高度可以为但不仅限于190μm。
在步骤7)中,请参阅图28中的S7步骤及图33,形成电磁防护结构3,所述电磁防护结构3包括电磁防护层31及电磁防护框32,所述电磁防护层31覆盖所述塑封材料层4远离所述重新布线层5的表面,所述电磁防护框32自所述电磁防护层31的底面延伸至所述重新布线层5的第二表面。
作为示例,所述电磁防护层31的材料可以包括金属胶、复合金属材料、金属、环氧树脂(Epoxy)及柔性基板材料中的至少一种。
在步骤8)中,请参阅图28中的S8步骤及图34至图35,于所述电磁防护层31的表面形成天线结构7。
在一示例中,于所述电磁防护层31的表面形成一层天线材料层,然后通过刻蚀工艺对所述天线材料层进行图形化即可得到包括一层天线71的天线结构7,如图34所示。当然,在其他示例中,所述天线结构7还可以包括至少两层上下间隔叠置的天线71,相连所述天线71之间填充有绝缘层,且相连所述天线71之间经由金属插塞电连接。
在另一示例中,如图35所示,所述天线结构7包括天线71及电连接结构72,此时,于所述塑封材料层4远离所述重新布线层5的表面及所述电磁防护层31的表面形成天线结构7包括如下步骤:
8-1)刻蚀所述塑封材料层4,与所述塑封材料层4内形成与所述重新布线层5相连通的通孔;
8-2)于所述通孔内填充导电材料,所述导电材料填满所述通孔以形成所述电连接结构72,所述电连接结构72的底部与所述重新布线层5中的所述金属线层52电连接;
8-3)于所述电磁防护层31的表面形成一层天线材料层,通过刻蚀刻蚀工艺对所述天线材料层进行图形化即可得到包括所述天线71。
作为示例,所述天线71的材料可以为但不仅限于金属,所述天线71的形状可以为任意形状,且可以在所述塑封材料层4远离所述重新布线层5的表面以任意形态分布,此处不做限定。
实施例八
请继续参阅图34及图35,本实施例提供一种具有电磁防护的扇出型天线封装结构,所述具有电磁防护的扇出型天线封装结构与实施例二中所述的具有电磁防护的扇出型天线封装结构大致相同,二者的区别在于:实施例二中,所述电磁防护结构3仅包括电磁防护层31,所述电磁防护层31覆盖于所述半导体芯片2的背面;所述天线层71位于所述塑封材料层4远离所述重新布线层5的表面;而本实施例中,所述电磁防护结构3包括,电磁防护层31及与所述电磁防护层31相连接的电磁防护框32,其中,所述电磁防护层31覆盖所述塑封材料层4远离所述重新布线层5的表面,所述电磁防护框32自所述电磁防护层31的底面延伸至所述重新布线层5的第二表面;所述天线层71位于所述电磁防护层31的表面。
综上所述,本发明提供一种具有电磁防护的扇出型天线封装结构及其制备方法,所述具有电磁防护的扇出型天线封装结构包括:重新布线层,包括相对的第一表面及第二表面;半导体芯片,正面朝向所述重新布线层倒装装设于所述重新布线层的第一表面,且与所述重新布线层电连接;塑封材料层,位于所述重新布线层的第一表面,且塑封于所述半导体芯片的外围;天线结构,包括天线,所述天线位于所述塑封材料层远离所述重新布线层的表面;电磁防护结构,至少位于所述半导体芯片与所述天线结构之间,且所述电磁防护结构在所述半导体芯片所在平面的正投影完全覆盖所述半导体芯片;焊球凸块,位于所述重新布线层的第二表面,且与所述重新布线层电连接。本发明通过在天线与半导体芯片之间设置电磁防护结构,可以将天线制备与半导体芯片的正上方,可以有效增加天线的使用面积,从而缩小整个封装结构的尺寸,降低塑封材料层的使用量,节约封装成本。
上述实施例仅例示性说明本发明的原理及其功效,而非用于限制本发明。任何熟悉此技术的人士皆可在不违背本发明的精神及范畴下,对上述实施例进行修饰或改变。因此,举凡所属技术领域中具有通常知识者在未脱离本发明所揭示的精神与技术思想下所完成的一切等效修饰或改变,仍应由本发明的权利要求所涵盖。
Claims (14)
1.一种具有电磁防护的扇出型天线封装结构,其特征在于,所述具有电磁防护的扇出型天线封装结构包括:
重新布线层,包括相对的第一表面及第二表面;
半导体芯片,正面朝向所述重新布线层倒装装设于所述重新布线层的第一表面,且与所述重新布线层电连接;
塑封材料层,位于所述重新布线层的第一表面,且塑封于所述半导体芯片的外围;
天线结构,包括天线,所述天线位于所述塑封材料层远离所述重新布线层的表面;
电磁防护结构,至少位于所述半导体芯片与所述天线结构之间,且所述电磁防护结构在所述半导体芯片所在平面的正投影完全覆盖所述半导体芯片;
焊球凸块,位于所述重新布线层的第二表面,且与所述重新布线层电连接。
2.根据权利要求1所述的具有电磁防护的扇出型天线封装结构,其特征在于,所述电磁防护结构包括电磁防护层,所述电磁防护层位于所述塑封材料层内,且覆盖所述半导体芯片的背面。
3.根据权利要求2所述的具有电磁防护的扇出型天线封装结构,其特征在于,所述电磁防护结构还包括电磁防护框,所述电磁防护框位于所述塑封材料层内,且帖置于所述半导体芯片的四周侧壁上;所述电磁防护框的顶部与所述电磁防护层的底面接触连接。
4.根据权利要求1所述的具有电磁防护的扇出型天线封装结构,其特征在于,所述电磁防护结构包括电磁防护层,所述电磁防护层位于所述塑封材料层远离所述重新布线层的表面,且位于所述半导体芯片的正上方。
5.根据权利要求4所述的具有电磁防护的扇出型天线封装结构,其特征在于,所述电磁防护结构还包括电磁防护框,所述电磁防护框位于塑封材料层内,且位于所述半导体芯片的四周;所述电磁防护框的顶部与所述电磁防护层的底面接触连接。
6.根据权利要求5所述的具有电磁防护的扇出型天线封装结构,其特征在于,所述电磁防护框帖置于所述半导体芯片的四周侧壁上或与所述半导体芯片的四周侧壁具有间距。
7.根据权利要求4所述的具有电磁防护的扇出型天线封装结构,其特征在于,所述电磁防护层覆盖所述塑封材料层远离所述重新布线层的表面;所述电磁防护结构还包括电磁防护框,所述电磁防护框位于所述塑封材料层的四周侧壁上,且所述电磁防护框的顶部与所述电磁防护层的底面接触连接。
8.根据权利要求7所述的具有电磁防护的扇出型天线封装结构,其特征在于,所述电磁防护框自所述电磁防护层的底面延伸至所述重新布线层的第二表面。
9.根据权利要求1所述的具有电磁防护的扇出型天线封装结构,其特征在于,所述天线结构还包括电连接结构,所述电连接结构位于所述塑封材料层内,所述电连接结构一端与所述天线电连接,另一端与所述重新布线层电连接。
10.一种具有电磁防护的扇出型天线封装结构的制备方法,其特征在于,所述具有电磁防护的扇出型天线封装结构的制备方法包括如下步骤:
1)提供一载体,并于所述载体的上表面形成剥离层;
2)提供一半导体芯片,于所述半导体芯片的背面形成电磁防护结构,所述电磁防护结构包括电磁防护层,所述电磁防护层覆盖所述半导体芯片的背面;
3)将背面形成有所述电磁防护层的所述半导体芯片正面朝下倒装装设于所述剥离层的表面;
4)于所述剥离层的表面形成塑封材料层,所述塑封材料层将所述半导体芯片及所述电磁防护层完全封裹塑封;
5)去除所述载体及所述剥离层;
6)于所述塑封材料层的表面形成重新布线层,所述重新布线层包括相对的第一表面及第二表面,其中,所述重新布线层的第一表面与所述塑封材料层的表面及所述半导体芯片的正面相接触;
7)于所述重新布线层的第二表面形成焊球凸块,所述焊球凸块与所述重新布线层电连接;
8)于所述塑封材料层远离所述重新布线层的表面形成天线结构。
11.根据权利要求10所述的具有电磁防护的扇出型天线封装结构的制备方法,其特征在于,步骤2)包括如下步骤:
2-1)提供一晶圆,所述晶圆内具有若干个半导体芯片;
2-2)于所述晶圆的背面形成所述电磁防护层;
2-3)将所述晶圆进行切割,以得到若干个分离的、且背面形成有所述电磁防护层的所述半导体芯片。
12.一种具有电磁防护的扇出型天线封装结构的制备方法,其特征在于,所述具有电磁防护的扇出型天线封装结构的制备方法包括如下步骤:
1)提供一载体,并于所述载体的上表面形成剥离层;
2)提供一半导体芯片,将所述半导体芯片正面朝下倒装装设于所述剥离层上;
3)于所述半导体芯片外围形成电磁防护结构,所述电磁防护结构包括电磁防护层及与所述电磁防护层相连接的电磁防护框,其中,所述电磁防护层覆盖于所述半导体芯片的背面,所述电磁防护框贴置于所述半导体芯片的四周侧壁;
4)于所述剥离层的表面形成塑封材料层,所述塑封材料层将所述半导体芯片及所述电磁防护结构完全封裹塑封;
5)去除所述载体及所述剥离层;
6)于所述塑封材料层的表面形成重新布线层,所述重新布线层包括相对的第一表面及第二表面,其中,所述重新布线层的第一表面与所述塑封材料层的表面及所述半导体芯片的正面相接触;
7)于所述重新布线层的第二表面形成焊球凸块,所述焊球凸块与所述重新布线层电连接;
8)于所述塑封材料层远离所述重新布线层的表面形成天线结构。
13.一种具有电磁防护的扇出型天线封装结构的制备方法,其特征在于,所述具有电磁防护的扇出型天线封装结构的制备方法包括如下步骤:
1)提供一载体,并于所述载体的上表面形成剥离层;
2)提供一半导体芯片,将所述半导体芯片正面朝下倒装装设于所述剥离层上;
3)于所述剥离层的表面形成塑封材料层,所述塑封材料层将所述半导体芯片;
4)于所述塑封材料层内形成电磁防护框,并于所述塑封材料层的表面形成电磁防护层,所述电磁防护框位于所述半导体芯片的四周,且与所述半导体芯片具有间距,所述电磁防护层在所述半导体芯片所在平面的正投影完全覆盖所述半导体芯片;
5)去除所述载体及所述剥离层;
6)于所述塑封材料层的表面形成重新布线层,所述重新布线层包括相对的第一表面及第二表面,其中,所述重新布线层的第一表面与所述塑封材料层的表面及所述半导体芯片的正面相接触;
7)于所述重新布线层的第二表面形成焊球凸块,所述焊球凸块与所述重新布线层电连接;
8)于所述塑封材料层远离所述重新布线层的表面及所述电磁防护层的表面形成天线结构。
14.一种具有电磁防护的扇出型天线封装结构的制备方法,其特征在于,所述具有电磁防护的扇出型天线封装结构的制备方法包括如下步骤:
1)提供一载体,并于所述载体的上表面形成剥离层;
2)提供一半导体芯片,将所述半导体芯片正面朝下倒装装设于所述剥离层上;
3)于所述剥离层的表面形成塑封材料层,所述塑封材料层将所述半导体芯片;
4)去除所述载体及所述剥离层;
5)于所述塑封材料层的表面形成重新布线层,所述重新布线层包括相对的第一表面及第二表面,其中,所述重新布线层的第一表面与所述塑封材料层的表面及所述半导体芯片的正面相接触;
6)于所述重新布线层的第二表面形成焊球凸块,所述焊球凸块与所述重新布线层电连接;
7)形成电磁防护结构,所述电磁防护结构包括电磁防护层及电磁防护框,所述电磁防护层覆盖所述塑封材料层远离所述重新布线层的表面,所述电磁防护框自所述电磁防护层的底面延伸至所述重新布线层的第二表面;
8)于所述电磁防护层的表面形成天线结构。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810011071.XA CN108242439B (zh) | 2018-01-05 | 2018-01-05 | 具有电磁防护的扇出型天线封装结构及其制备方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810011071.XA CN108242439B (zh) | 2018-01-05 | 2018-01-05 | 具有电磁防护的扇出型天线封装结构及其制备方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108242439A true CN108242439A (zh) | 2018-07-03 |
CN108242439B CN108242439B (zh) | 2024-08-27 |
Family
ID=62699429
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810011071.XA Active CN108242439B (zh) | 2018-01-05 | 2018-01-05 | 具有电磁防护的扇出型天线封装结构及其制备方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN108242439B (zh) |
Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6686649B1 (en) * | 2001-05-14 | 2004-02-03 | Amkor Technology, Inc. | Multi-chip semiconductor package with integral shield and antenna |
CN102074551A (zh) * | 2009-11-19 | 2011-05-25 | 日月光半导体制造股份有限公司 | 半导体装置封装件及其制造方法 |
CN103050482A (zh) * | 2011-10-17 | 2013-04-17 | 矽品精密工业股份有限公司 | 封装结构及其制法 |
CN104157618A (zh) * | 2014-08-07 | 2014-11-19 | 华进半导体封装先导技术研发中心有限公司 | 射频模块封装结构和封装工艺 |
US20150145107A1 (en) * | 2013-11-26 | 2015-05-28 | Infineon Technologies Ag | Semiconductor Chip with Electrically Conducting Layer |
CN104701304A (zh) * | 2013-12-09 | 2015-06-10 | 英特尔公司 | 用于已封装管芯的陶瓷上天线 |
US20150194388A1 (en) * | 2014-01-07 | 2015-07-09 | Eduard J. Pabst | Shielded device packages having antennas and related fabrication methods |
CN106169463A (zh) * | 2015-05-19 | 2016-11-30 | 普罗科技有限公司 | 形成电磁干扰屏蔽层的方法和用于所述方法的基带 |
CN107146785A (zh) * | 2017-06-21 | 2017-09-08 | 中芯长电半导体(江阴)有限公司 | 具有3d堆叠天线的扇出型封装结构及其制备方法 |
EP3264459A1 (en) * | 2016-06-30 | 2018-01-03 | NXP USA, Inc. | Shielded package with integrated antenna |
CN207852667U (zh) * | 2018-01-05 | 2018-09-11 | 中芯长电半导体(江阴)有限公司 | 具有电磁防护的扇出型天线封装结构 |
-
2018
- 2018-01-05 CN CN201810011071.XA patent/CN108242439B/zh active Active
Patent Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6686649B1 (en) * | 2001-05-14 | 2004-02-03 | Amkor Technology, Inc. | Multi-chip semiconductor package with integral shield and antenna |
CN102074551A (zh) * | 2009-11-19 | 2011-05-25 | 日月光半导体制造股份有限公司 | 半导体装置封装件及其制造方法 |
CN103050482A (zh) * | 2011-10-17 | 2013-04-17 | 矽品精密工业股份有限公司 | 封装结构及其制法 |
US20150145107A1 (en) * | 2013-11-26 | 2015-05-28 | Infineon Technologies Ag | Semiconductor Chip with Electrically Conducting Layer |
CN104701304A (zh) * | 2013-12-09 | 2015-06-10 | 英特尔公司 | 用于已封装管芯的陶瓷上天线 |
US20150194388A1 (en) * | 2014-01-07 | 2015-07-09 | Eduard J. Pabst | Shielded device packages having antennas and related fabrication methods |
CN104157618A (zh) * | 2014-08-07 | 2014-11-19 | 华进半导体封装先导技术研发中心有限公司 | 射频模块封装结构和封装工艺 |
CN106169463A (zh) * | 2015-05-19 | 2016-11-30 | 普罗科技有限公司 | 形成电磁干扰屏蔽层的方法和用于所述方法的基带 |
EP3264459A1 (en) * | 2016-06-30 | 2018-01-03 | NXP USA, Inc. | Shielded package with integrated antenna |
CN107146785A (zh) * | 2017-06-21 | 2017-09-08 | 中芯长电半导体(江阴)有限公司 | 具有3d堆叠天线的扇出型封装结构及其制备方法 |
CN207852667U (zh) * | 2018-01-05 | 2018-09-11 | 中芯长电半导体(江阴)有限公司 | 具有电磁防护的扇出型天线封装结构 |
Also Published As
Publication number | Publication date |
---|---|
CN108242439B (zh) | 2024-08-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10276545B1 (en) | Semiconductor package and manufacturing method thereof | |
CN109285828A (zh) | 具有空气腔的扇出型天线封装结构及其制备方法 | |
CN107706521A (zh) | 扇出型天线封装结构及其制备方法 | |
CN107507821A (zh) | 集成图像传感器芯片及逻辑芯片的封装结构及封装方法 | |
CN107958896A (zh) | 具有天线结构的双面塑封扇出型封装结构及其制备方法 | |
CN107785339A (zh) | 3d芯片封装结构及其制备方法 | |
CN107393910A (zh) | 扇出型系统级封装结构及其制备方法 | |
CN107706520A (zh) | 扇出型天线封装结构及其制备方法 | |
CN107393885A (zh) | 扇出型封装结构及其制备方法 | |
CN107195551A (zh) | 扇出型叠层封装结构及其制备方法 | |
CN110137157B (zh) | 半导体封装结构及其制备方法 | |
CN107195625A (zh) | 双面塑封扇出型系统级叠层封装结构及其制备方法 | |
CN107452728A (zh) | 集成图像传感器芯片及逻辑芯片的封装方法 | |
CN107481992A (zh) | 指纹识别芯片的封装结构及封装方法 | |
CN207517662U (zh) | 扇出型封装结构 | |
CN109755227A (zh) | 封装结构及其制备方法 | |
TW201112387A (en) | Multi-chip package and method of forming multi-chip package | |
CN107910312A (zh) | 具有天线组件的扇出型半导体封装结构及其制备方法 | |
CN207852667U (zh) | 具有电磁防护的扇出型天线封装结构 | |
CN207977309U (zh) | 具有天线组件的扇出型半导体封装结构 | |
CN207852897U (zh) | 扇出型天线封装结构 | |
CN206931602U (zh) | 双面塑封扇出型系统级叠层封装结构 | |
CN109727934A (zh) | 封装结构及其制备方法 | |
CN107993935A (zh) | 扇出型封装结构及其制备方法 | |
CN107359144A (zh) | 3d系统级扇出型封装结构及其制备方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
CB02 | Change of applicant information | ||
CB02 | Change of applicant information |
Address after: No.78 Changshan Avenue, Jiangyin City, Wuxi City, Jiangsu Province (place of business: No.9 Dongsheng West Road, Jiangyin City) Applicant after: Shenghejing micro semiconductor (Jiangyin) Co.,Ltd. Address before: No.78 Changshan Avenue, Jiangyin City, Wuxi City, Jiangsu Province Applicant before: SJ Semiconductor (Jiangyin) Corp. |
|
GR01 | Patent grant | ||
GR01 | Patent grant |