CN1079352A - 用于电视接收机的视频信号补偿装置 - Google Patents

用于电视接收机的视频信号补偿装置 Download PDF

Info

Publication number
CN1079352A
CN1079352A CN93103532A CN93103532A CN1079352A CN 1079352 A CN1079352 A CN 1079352A CN 93103532 A CN93103532 A CN 93103532A CN 93103532 A CN93103532 A CN 93103532A CN 1079352 A CN1079352 A CN 1079352A
Authority
CN
China
Prior art keywords
signal
address
screen
video signal
field
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN93103532A
Other languages
English (en)
Other versions
CN1059064C (zh
Inventor
崔成旭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Electronics Inc
Original Assignee
Gold Star Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Gold Star Co Ltd filed Critical Gold Star Co Ltd
Publication of CN1079352A publication Critical patent/CN1079352A/zh
Application granted granted Critical
Publication of CN1059064C publication Critical patent/CN1059064C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0117Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal
    • H04N7/0122Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal the input and the output signals having different aspect ratios
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/20Circuitry for controlling amplitude response
    • H04N5/205Circuitry for controlling amplitude response for correcting amplitude versus frequency characteristic
    • H04N5/208Circuitry for controlling amplitude response for correcting amplitude versus frequency characteristic for compensating for attenuation of high frequency components, e.g. crispening, aperture distortion correction
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/46Receiver circuitry for the reception of television signals according to analogue transmission standards for receiving on more than one standard at will

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Computer Graphics (AREA)
  • Television Systems (AREA)

Abstract

用于电视接收机的视频信号补偿装置,能够内插 已接收的具有第一屏幕垂直与水平比率视频信号以 适于第二屏幕垂直与水平比率,而没有任何图像畸 变。按照本装置,已接收的具有第一屏幕垂直与水平 比率的视频信号被以场为单元写入一个存储器,并且 已存入该存储器的视频信号被以行为单元读出,像素 内插成适于第二屏幕垂直与水平比率。

Description

本发明涉及用于电视接收机的视频信号补偿装置,尤其是涉及用于具有垂直与水平比率为9比16的电视接收机的视频信号补偿装置,该电视机能够接收屏幕的垂直与水平比率为3比4的电视视频信号,并对此信号以行为单元进行线性内插,使之适于9比16的屏幕垂直与水平比率,从而能够防止由于屏幕的垂直与水平比率的不一致而产生的屏幕畸变。
NTSC电视广播方式的视频信号具有3比4的垂直与水平比率。而另一方面,投影电视接收机和高清晰度电视接收机(后称HDTV)具有9比16的屏幕垂直与水平比率。
图1是一个方框图,示出了诸如投影电视接收机和HDTV接收机所具有的屏幕垂直与水平比率为9比16的电视接收机的结构。
根据图1,传统的电视接收机包括一个中频处理部分1,用于将经天线ANT接收的射频(RF)信号转换成中频信号,一个用于对来自该中频频信号的视频信号进行检波的视频信号检波部分2,用于处理已检波视频信号以使之可被显示的视频信号处理部分3,用于对已处理的可被显示的视频信号进行显示的彩色显像管(CPT)4,用于进行垂直偏转该视频信号以便由CPT4显示的垂直偏转部分5,用于进行水平偏转该视频信号以便由CPT4显示的水平偏转部分6,用于对来自该中频信号的伴音信号检波并随之设定增益放大已检波伴音信号的伴音信号处理部分7,根据以伴音信号处理单元7输出的伴音信号而产生相应声音的一个扬声器8。
具有上述构造,其屏幕垂直与水平比率为9比16的传统电视接收机的工作将在后面描述。
一旦天线ANT收到射频信号,则该射频信号由中频处理部分1转换成一中频信号,并随之分别地送到视频信号检波部分2和伴音信号处理部分7。
在视频信号处理部分3中,通过诸如亮度信号y与色度信号c的分离、色度信号的解调、混合与放大的处理,由视频信号检波部分2所检波的视频信号被转换成可被显示的状态。随后,该已处理的可被显示的视频信号被加到CPT4。
垂直偏转部分5和水平偏转部分6分别将一偏转电流送到CPT4,以使该视频信号可在CPT4上正确地显示。
随后,经水平偏转部分6将一高压加到CPT4。
伴音信号处理部分7对由中频信号处理部分1输出的中频信号的一伴音信号进行检波,并以一确定的增益放大该伴音信号。随后,该伴音信号处理部分7将已放大的伴音信号加到扬声器8。
然而,这种具有9比16的垂直与水平比率的传统的电视机具有如下的缺陷。在这种电视接收机接收一屏幕垂直与水平比率为3比4的视频信号并随之对其显示过程中,由于不同的屏幕垂直与水平比率的缘故,在一具有屏幕为9比16的垂直与水平比率的CPT4上,该视频信号在水平方向上是以一个加宽状态而被显示的,从而生成一个不正确的被显示图像并恶劣图像质量。
因而,本发明即为解决上述的问题,其目的是提供一视频信号的补偿装置,用于具有9比16的屏幕垂直与水平比率的电视接收机(随后称为9∶16屏幕比率),该装置能够在一存储器中存储一具有屏幕垂直与水平比率为3比4(后面称为3∶4屏幕比率)的已接收视频信号,以一个行为单元读取已存储的视频信号,通过一目前行视频信号和相邻下一行的一个行视频信号的操作,对于所读的行视频信号进行内插,以适于9∶16的屏幕垂直与水平比率,以便在具有9∶16比率的CPT上显示具有3∶4屏幕比率的视频信号,而没有任何图像畸变。
根据本发明的一个方案,一个场信号的输出部分输出一个第一场信号和一个第二场信号,按照具有第一屏幕垂直与水平比率(后称第一屏幕比率)的视频信号的每一场所产生的一垂直同步信号,这两个场信号的每一场部分都具有一个彼此相反的逻辑电平。
一个地址计数器输入作为复位信号的垂直同步信号,作为一时钟信号的一个确定的取样脉冲,并产生一个对于以场为单元写入具有第一屏幕比率的视频信号为必须的写地址。
一个A/D转换部分将已接收的具有第一屏幕比率的视频信号转换成相应的数字信号。
一个读/写控制部分利用第一场信号、第二场信号和取样脉冲,产生一个读信号和一个写信号。
一个读地址产生部分,利用从地址计数器来的写地址,产生目前行的视频信号的读地址以及适用于具有第二屏幕垂直与水平比率(后称第二屏幕比率)的下一行的行视频信号的读地址。
一个地址转换部分,输入作为一个转换控制信号的第一个场信号和第二个场信号,并有选择地传递该写地址、目前行视频信号的读地址和下一行的行视频信号的读地址。
响应从读/写控制部分输入的读信号和写信号,以及经地址转换部分输入的读地址和写地址,一个场存储器部分以场为单元写入以A/D转换器输入的具有第一屏幕比率的视频信号,同时,以适于第二屏幕比率的行象素内插的单元的方式读出具有第一屏幕比率的已写视频信号。
一个数据转换部分输入作为转换控制信号的第一场的信号和第二场的信号,并输出来自以行为单元的场存储部分的经像素内插的以行为单元的视频信号,或将由A/D转换器部分输出的视频信号的输入到以场为单元的场存储器部分。
一个行补偿操作部分通过执行对行视频信号的加法操作,对于来自数据转换部分的、以适于第二屏幕比率以行为单元的行视频信号进行内插。
一个输出部分,以一个已确立的适于第二屏幕比率的次序输出来自该行补偿操作部分的已内插行视频信号。
一个D/A转换部分,将该行补偿操作输出部分所输出的行视频信号转换成相应的模拟信号。
图1是一个具有3∶4的屏幕垂直与水平比率的一传统电视接收机的方框图;
图2a是一个对3∶4的屏幕垂直水平上比率和9∶16的屏幕垂直和水平比率作说明的图;
图2b是说明本发明的行内插原理的地意图;
图3是根据本发明的用于电视接收机的视的视频信号补偿装置的方框图;
图4a至图4g是定时图,表示本发明的视频信号补偿装置的地址计数器和场信号输出部分的A/D转换部分的定时图;
图5a至5k表示用于电视接收机视频信号补偿装置中的利用一个场信号和一个取样脉冲的输出部分和读/写控制部分的操作定时图;
图6a至图6g表示用于电视接收机视频信号补偿装置中利用来自读/写控制部分的一个读信号和一个写信号,一个场存储器部分的读操作和写操作的定时图;
图7是在图3的装置中的一个场信号输出部分、一个地址计数器和一个A/D转换部分的详细电路图;
图8是图3中装置的读地址产生部分的详细电路图;和
图9是图3装置的场存储器部分、数据转换部分和地址转换部分的详细电路图。
参考图2至图9,来对视频信号补偿及本装置的操作做详细的描述。首先参考图2a和图2b来描述根据本发明的视频信号的补偿原理。
图2a表示了一个3比4的屏幕垂直与水平比率(后称3∶4屏幕比率)和一个9比16的屏幕垂直与水平比率(后称9∶16屏幕比率)。
在NTSC电视制式中,由于一场包含有262.5个扫描行,所以,应该有262.5×3/4的扫描行被转换成262.5个扫描行,以便在具有9∶16屏幕比率的电视(后称TV)CPT上显示具有3∶4屏幕比率的视频信号。
传统上,一般将对应于一屏幕的视频信号称为一帧。一帧包含两场,而一场包含有262.5行。就是说,一帧包含525行(NTSC制式)。
如上所述,将具有3∶4屏幕比率的3个扫描行转换成适于9∶16的屏幕比率的4个扫描行,从而使得具有3∶4屏幕比率的视频信号能够被显示在具有9∶16屏幕比率的CPL上,而没有任何图像的畸变。
图2b示出了本发明的原理。根据图2b,在具有3∶4屏幕比率的CPT上的第n-3行的视频信号、第n-2行的视频信号、第n-1行的视频信号及第n行的视频信号被以一个确定的加法操作所处理,以使得在具有9∶16屏幕比率的CPT上显示第n-3行的视频信号、第[(n-3)+3(n-2)]/4行的视频信号、第[(n-2)+(n-1)]/2行的视频信号,第[3(n-1)+n]/4行的视频信号和第n行的视频信号。能够在具有9∶16屏幕比率的CPT上被显示。
这种行内插是为了将一具有3∶4屏幕比率的视频信号转换成适于具有9∶16屏幕比率的CPT的垂直方向的信号。
为了将具有3∶4屏幕比率的视频信号内插成完全适用于9∶16的屏幕比率,具有3∶4屏幕比率的视频信号应当不仅在垂直方向上内插,而且应当在水平方向上也内插。
同样是为了将具有3∶4屏幕比率的视频信号转换成也适于具有9∶16的屏幕比率的CPT水平方向,该具有3∶4屏幕比率的视频信号以不同于写入取样速率而被读出。我们将这种方法称为像内插。参考图3,其中示出了适用于电视机的视频信号补偿装置的方框图,通过执行上述的依照本发明的行内插及像素内插,该装置能够将具有3∶4屏幕比率的视频信号进行补偿,使之适用于具有9∶16的屏幕比率的电视(后称TV)。
如图所示,本发明的装置包括一个场信号输出部分9,用于接收来自一具有3∶4屏幕比率视频信号的已检波垂直同步信号(Vsync),并响应该垂直同步信号产生具有彼此每场都具有相反逻辑电平的第一个场信号s和第二个场信号/s;一个地址计数器10,利用该Vsync和一个取样脉冲fs,该计数器10用于获得对于视频信号的写和读都必须的一个场存储器部分的写地址ADWO-ADW23;一个A/D模拟-数字转换部分11,用于将已接收的具有3∶4屏幕比率的模拟视频信号转换成相应的数字信号;一个读/写控制部分12,利用第一个场信号s,第二个场信号/s和取样脉冲fs,产生一场存储器的读信号/RD和写信号/WR,并控制着利用该读信号/RD和写信号/WR的视频信号的读和写;两个读地址产生部分13、14,分别地用于产生一个目前行的读地址ADRAO-ADRA23和相邻下一行的读地址ADRBO-ADRB23,以便根据从地址计数器10输出的写地址ADWO-ADW23,以适于9∶16的屏幕比率读出写入场存储器中的具有3∶4屏幕比率的视频信号;两个地址转换部分15、16,用于有选择地将来自地址计数器10的写地址ADWO-ADW23和来自读地址产生部分13、14的读地址ADRAO-ARA23、ADRBO-ADRB23送至场存储器,以便响应第一个场信号s和第二个场信号/s进行具有3∶4屏幕比率的视频信号的读或写;四个场存储器17、18、19、20用于响应经读地址转换部分15和16而输入的写地址ADWO-ADW23和读地址ADRAO-ADRA23,以场为单元写入或以行为单元读出由A/D转换部分输出的具有以3∶4屏幕比率的视频信号;一个数据转换部分21,用于响应第一个场信号s和第二个场信号/s而有选择地输出存储在场存储器17、18、19、20中的视频信号;一个行补偿操作部分22,用于执行对于具有3∶4屏幕比率的行视频信号的加法操作,该信号是由数据部分21有选择地从场存储器17、18、19、20输出的,以使得该信号能以行为单元进行内插处理而适于具有9∶16屏幕比率的屏幕;四个输出缓冲器23、24、25、26,借助于行补偿操作部分22,以一确定的次序,输出经内插的、适于具有9∶16的屏幕比率屏幕的行视频信号,一人D/A(数字-模拟)转换部分27,用于将从输出缓冲器23、24、25、26转出的行视频信号转换成相应的模拟信号;一计数器28,利用取样脉冲fs,产生控制从输出缓冲器23、24、25、26输出的行视频信号输出定时的定时信号;和一个输出缓冲控制部分29,用于解码该定时信号并提供对于输出缓冲器23、24、25、26为输出启动信号Y0、Y1、Y2、Y3的已解码信号。
如图3中所示,两个读地址产生部分13和14可总称为读地址产生部分。两个地址转换部分15、16也可总称为地址转换部分。输出缓冲部分23、24、25、26,计数器28、输出缓冲器控制部分(29)和D/A转换部分(27)也可以总称为一个输出部分。
在图3中,符号22A、22B、22C分别代表一加法器。
参考图3至图6,随后来对依照本发明的用于电视接收机的视频信号补偿装置的操作进行描述。
如果将垂直同步信号(Vsync)(图4a)送到图3的场信号输出部分9,该部分9则响应该Vsync,在每一个Vsync的下降沿产生彼此具有相反电平的第一个场信号s和第二个场信号/s(图4b,4c),并同时地将它们送至读/写控制部分12、地址转换部分15、16,和数据转换部分21。
另一方面,如果取样脉冲fs被输入到A/D转换部分11,则该A/D转换部分启动,以将输入的模拟视频信号转换成相对应的具有3∶4屏幕比率的数字信号D0-D7(图4f)。
根据数字转换部分21的操作,数字信号D0-D7被有选择地送到场存储器17、18或19、20的数据端口DP0-DP7。
取样脉冲fs也被送到地址计数器10作为时钟信号,并在此被计数。其计数结果作为写地址ADWO-ADW23而输出,并根据地址转换部分15、16的操作而被有选择地送到场存储器17、18或场存储器19、20的地址端口AD0-AD23。
输出信号也被送到读地址产生部分13、14和地址转换部分15、16。该读地址产生部分13的作用是将输入的写地址ADW0-ADW23加到第一补偿地址SDAO-SDA23,以便指示一个目前行对应于具有9∶16屏幕比率的屏幕区域,并经过地址转换部分15、16,将相加的结果送到场存储器17、19的地址端口AD0-AD23,作为第一读地址ADRA0-ADRA23。
另一方面,读地址产生部分14的作用是将该第一读地址(ADA0-ADRA23)加到第二补偿地址SDB0-SDB23,以指示下一相邻行对应于具有9∶16屏幕比率一个区域,并经地址转换部分15、16将此相加的结果送到场存储器18、20的地址端口AD0-AD23,作为第二读地址ADRB0-ADRB23。
图4g示出了上述地址的输出定时。
另一方面,对应于输入的第一个场信号s和输入的第二个场信号/s的低间隔TSL和高间隔TSH,读/写控制部分12以在图5a、5b和5j、5k中示出的定时产生数据读信号/RD和数据写信号/WR,并将这些信号送到场存储器17、18、19、20。
因此,当第一场信号s是如图6a所示一低状态(s=“0”:TSL)时,该地址转换部分15、16被接至S=0端,而且经该S=0端将写地址ADWO-ADW23送至存储器17、18。
而且,由于地址转换部分15、16被接到S=0端,则象在图6g和图6i中示出的那样,该第一读地址ADRA0-ADRA23和第二读地址ADRB0-ADRB23也分别被送到场存储器19和场存储器20,而且,由于数据转换部分(21)被接到S=0端,则如在图6h和6j示出的那样,具有3∶4屏幕比率的视频信号从场存储器19、20的数据端口DP0-DP7输出。就是说,当第一场信号s是低状态时,如图6b所示的写信号NNR送到场存储器17、18的写控制端W,并同时送到场存储器19、20的读控制端R,从而在场存储器17、18中写入视频信号而从场存储器19、20读出视频信号。
另一方面,当第二个场信号/s是低状态TSL时,来自读/写控制部分12的数据读信号/RD送到场存储器17、18的控制端R,并同时送到场存储器19、20的写控制端W。
与此同时,由于该地址转换部分15、16和数据转换部分21被接至/s=0端,则写地址ADW0-ADW23被送到场存储器19、20,并且该第一读地址ADRA0-ADR23和该第二读地址ADRB0-ADRB23被分别地送到场存储器17、18,从而将视频信号D0-D7写入场存储器19、20,而从场存储器17、18中分别地读出视频信号DA0-DA7、DB0-DB7。
在此,读地址要比写地址具有更多的地址,从而使得具有3∶4屏幕比率的视频信号能够以行为单元读出并同时地被象素内插为适用于9∶16的屏幕比率。
从场存储器17、18或者从场存储器19、20输出的视频信号DA0-DA7、DB0-DB7被送到行补偿操作部分22。
第一加法器22A进行一个C1=(A1+B1)/2的加法操作,并随后将相加结果送到第二加法器22B和输出缓冲器25的输入端A2,并同时送到第三加法器23c的一个输入端43。
第二加法器22B也执行类似于C2=(A2+B2)/2加法操作,并经输出端C2将相加结果C2=(A1+3B1)/4送到输出缓冲器24。
第三个加法器22c也执行C3=(A3+B3)/2的加法操作,并经输出端C3将相加结果C3=(3A1+B1)/4送到输出缓冲存储器26。
另一方面,从场存储器17、19送到第一加法器22A的输入端A1的视频信号DA0-DA7也同时被送到输出缓冲器23。
因此,分别从输出缓冲器23、24、25、26输出的视频信号是已经内插的适于9∶16屏幕比率的A、(A1+3B1)/4、(A1+B1)/2、(3A1+B1)/4。
从输出缓冲器23、24、25、26输出的视频信号经D/A转换部分27转换成而原来的模拟信号并被输出。
与此同时,输出缓冲器23、24、25、26受计数器28的输出缓冲器控制部分29的控制。
就是说,计数器28计数如图5c中所示的取样脉冲fs,并随后经输出端Q0、Q1输出作为计数结果而获得的如图5e和图5f的计数脉冲。
输出缓冲器控制部分29解码如图5f和图5i的计数脉冲,并通过输出端Y0、Y1、Y2、Y3将作为输出启动信号的已解码脉冲/Y0、/Y1、/Y2、/Y3加到输出缓冲器23、24、25、26的10E端。
因此,根据缓冲器输出的启动信号/Y0、/Y1、/Y2、/Y3,输出缓冲器23、24、25、26以一确定的次序输出已内行的插视频信号。
图7是图3中的场信号输出部分9、地址计数器10和A/D转换部分11的详细电路图。
在图7中,场信号输出部分9包含有一个JK触发器,根据加至时钟信号输入端T的垂直同步信号Vsync,该JK触发器从其同相输出端Q和反相输出端/Q输出第一场信号s和第二场信号/s。
在图7中,地址计数器10包含三个二进制计数器10A、10B、10C,用于输出8比特,其中,输入的Vsync是作为复位信号。
因此,计数器10A、10B、10C被逐场复位,并随之执行利用取样脉冲fs作为时钟信号的一个计数操作,从而构成24比特的写地址ADW0-ADW23。
A/D转换部分11将输入的模拟信号转换成8比特D0-D7的数字信号,并随之经输出端Q0-Q7输出该数字信号。
图8是一个读地址产生部分13、14的详细电路。如图所示,读地址产生部分13由6个加法器13A-13F构成,通过将第一补偿地址SDA0-SDA23以4比特为单元加到写地址ADW0-ADW23,构成第一读地址ADRA0-ADRA23。
同样,读地址产生部分也包括6个加法器14A-14F,通过将来自加法器13A-13F的第一读地址ADRA0-ADRA23加到第二补偿地址SDB0-SDB23而构成第二读地址ADRB0-ADRB23。
在图8中,加法器13A-13F,14A-14F的每一个都提供一个输出信号Cout,该信号是作为一个输入信号Cin从一低级别比特加法器输出到一高级别比特加法器,从而构成24比特的第一读地址ADRA0-ADRA23和第二读地址ADRB0-ADRB23。
图9是场存储器17、18、19、20的外围电路。在图9中,地址转换部分15包含四个三态缓冲器15A-15D,它们通过输出启动端10E输入作为输出启动信号的第一场信号s和第二场信号/s。
地址转换器部分16也包含四个三态缓冲器16A-16D,它们通过输启动端10E输入作为输出启动信号的第一场信号s和第二场信号/s。
因此,如果第一场信号s变为低状态,则在在址转换部分15的三态缓冲器15B、15C呈一启动状态,从而经输出端B0-B23将经输入端A0-提供的写地址ADW0-ADW23送到场存储器17、18的地址端口AD0-AD23。
而且,在地址转换部分16中的三态缓冲器16A、16D变为启动状态,从而将第二读地址ADRB0-ADRB23送至场存储器20的地址端口AD0-AD23,并将第一读地址ADRA0-ADRA23送到场存储器19的地址端口AD0-AD23。
另一方面,如果第二个场信号/s变为一低状态,在地址转换部分15中的三态缓冲器15A∶15D呈一启动状态,从而将第一读地址ADRA0-ADRA23送到场存储器18。
而且,在地址转换部分16中的三态缓冲器16B、16C变为一启动状态,从而将写地址ADW0-ADW23送到场存储器19、20。
另一方面,数据转换部分21包含8个三态缓冲器21A-21H,它们受具有彼此不同(即相以)电平的第一个场信号s和第二个场信号/s控制。
因此,如果第一个场信号s变成一低状态,该三态缓冲器21A、21D、21E、21H呈启动状态,从而将视频信号D0-D7送到场存储器17,从场存储器19输出该视频信号DA0-DA7,将视频信号D0-D7送到场存储器18,并从场存储器20输出视频信号DB0-DB7。
如果第二个场信号/s呈一低状态,则三态缓冲器21B、21C、21F、21G变为一启动动态,从而从场存储器17输出视频信号DA0-DA7,将视频信号D0-D7送到场存储器19,以场存储器18输出视频信号DB0-DB7,并将视频信号D0-D7送到场存储器20。
读写控制部分12包括有输入取样脉冲fs和第一个场信号s的一个第一或门12A和输入取样脉冲fs和第二个场信号/s的第二或门12b,从而输出如图5a、5b、5c和5k中所示的读信号/RD和写信号/WR。
如上所述,被输入到一个具有9∶16屏幕比率的电视接收机的一个具有3∶4屏幕比率的视频信号,利用一个以场为单元的写地址被写入该电视机中的一个存储器,而且随后该被存储器中的视频信号以多于写地址的更多的地址以行为单元从该存储器中读出,从而实现具有3∶4屏幕比率的视频信号的像素内插和行内插,使之适于9∶16的屏幕比率。如上所述,根据本发明的用于电视接收机的视频信号补偿装置,由于在具有9∶16的屏幕比率的电视接收机中,将具有3∶4屏幕比率的视频信号进行补偿而适于9∶16的屏幕比率,用户则能够通过具有9∶16比率的电视接收机观看对应于3∶4屏幕比率视频信号的图像,而没有任何现象的畸变。

Claims (13)

1、用于电视接收机的视频信号补偿装置,它包括:
一个场信号输出部分,响应具有第一屏幕垂直和水平比率的一个已接收模拟视频信号的垂直同步信号,产生两个彼此每场都具有相反逻辑电平的场信号;
一个地址计数器,利用所说的垂直同步信号和一个系统取样脉冲,产生对于该视频信号的写为必须的一个写地址。
一个A/D转换部分,利用取样脉冲,将已接收的模拟视频信号转换成一数字视频信号。
一个读/写控制部分,利用该两场信号和系统的取样脉冲,产生用于存储的一个读信号和一个写信号;
一个读地址产生部分,利用读写地址,产生适于第二屏幕垂直和水平比度率以行为单元的读地址;
一个地址转换部分,响应所说的两个场信号,有选择地传送写地址和读地址;
一个场存储器部分,用于根据读信号、写信号、读地址和写地址,以场为单元写入数字视频信号,同时以行为单元读出已像素内插的视频信号,像素内插已在先写入的数字视频信号;
一个数据转换部分,响应所说的两个场信号,以行为单元从场存储器部分输出已像素内插的数字视频信号,或将数字视频信号从A/D转换部分以场为单元输入场存储器部分;
一个行补偿操作部分,执行一个对经数据转换部分而以行为单元输入的视频信号的加法器,从而行内插该视频信号以适于第二屏幕垂直和水平比率;和,
一个输出部分,以一个确定的、适于第二屏幕垂直和水平比率的次序将行视频信号从该行补偿操作部分输出。
2、一个如权利要求1的用于电视接收机的视频信号补偿装置,其中所说的输出部分包括;
多个输出缓冲器,用于从行补偿操作部分输入行视频信号并对其输出、缓冲;
一个计数器,通过计数系统的取样脉冲而提供一定时信号;
一个输出缓冲控制部分,通过解码该定时信号而对多个输出缓冲器提供输出启动信号;和
一个D/A转换部分,用于将按次序从多个输出缓冲器输入的行数字视频信号转换成对应的行模拟信号。
3、如权利要求1的用于电视接收机的视频信号补偿装置,其中所说的读地址产生部分包括:
多个比特加法器,用于将输入来指示对应于第二屏幕垂直和水平比率的一个区域的第一补偿地址加到来自地址计数器的写地址,并随之输出该相加的结果作为一当前行的第一读地址;和
多个比特加法器,用于将输入来指示对应于第二屏幕垂直和水平比率的一个区域的第二补偿地址加到第一读地址,并随之输出该相加的结果作为对应于当前行的下一行的第二读地址。
4、如权利要求1的用于电视接收机的视频信号补偿装置,其中所说的地址转换部分和数据转换部分包括多个三态缓冲器,它们分别响应所说的两个场信号而被转换。
5、如权利要求1的用于电视接收机的视频信号补偿装置,其中所说的行补偿操作部分包括多个加法器,通过执行对于经数据转换部分输入的具有第一屏幕垂直与水平比率的多行视频信号的一个加法操作,构成适于第二屏幕垂直与水平比率的多行视频信号。
6、如权利要求5的用于电视接收机的视频信号补偿装置,其中具有第一屏幕垂直与水平比率和行视频信号的数目为n(E整数),而具有第二屏幕垂直与水平比率的行视频信号的数目为n+1。
7、如权利要求1的用于电视接收机的视频信号补偿装置,其中所说的第一屏幕垂直于与水平比率为3∶4,而所说的第二屏幕垂直与水平比率是9∶16。
8、如权利要求1的用于电视接收机的视频信号补偿装置,其中所说的具有第一屏幕垂直与水平比率的视频信号是一个NTSC广播视频信号。
9、如权利要求1的用于电视接收机的视频信号补偿装置,其中所说的读/写控制部分包括一个第一或门,用于输入第一个场信号和系统取样脉冲;和
一个第二或门,用于输入第二个场信号和系统取样脉冲。
10、如权利要求1的用于电视接收机的视频信号补偿装置,其中所说的场信号输出部分包括多个二进制计数器,该计数器使用已接收的具有第一屏幕垂直与水平比率的视频信号的垂直同步信号作为一个复位信号,而使用系统取样脉冲作为一个时钟信号。
11、如权利要求1的用于电视接收机的视频信号补偿装置,其中所说的场信号输出部分包括一个JK触发器,响应垂直同步信号,该触发器输出彼此具有相反逻辑电平的第一个场信号和第二个场信号。
12、如权利要求1的用于电视接收机的视频信号补偿装置,其中所说的行补偿操作部分执行下列对于具有第一屏幕垂直与水平比率的行视频信号的加法制,从而构成具有第二屏幕垂直与水平比率的行视频信号:
n-3,n-2,n-1,n→n-3,[(n-3)+3(n-2)]/4,
[(n-2)+(n-1)]/2,[3(n-1)+n]/4,此处n为函数。
13、如权利要求1的用于电视接收机的视频信号补偿装置,其中所说的具有第二屏幕垂直与水平比率的电视接收机是一个HDTV。
CN93103532A 1992-03-30 1993-03-30 用于电视接收机的视频信号补偿装置 Expired - Fee Related CN1059064C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1019920005240A KR950003031B1 (ko) 1992-03-30 1992-03-30 Tv수상기의 영상신호 보상장치
KR5240/1992 1992-03-30

Publications (2)

Publication Number Publication Date
CN1079352A true CN1079352A (zh) 1993-12-08
CN1059064C CN1059064C (zh) 2000-11-29

Family

ID=19331076

Family Applications (1)

Application Number Title Priority Date Filing Date
CN93103532A Expired - Fee Related CN1059064C (zh) 1992-03-30 1993-03-30 用于电视接收机的视频信号补偿装置

Country Status (5)

Country Link
US (1) US5347313A (zh)
JP (1) JP3563744B2 (zh)
KR (1) KR950003031B1 (zh)
CN (1) CN1059064C (zh)
DE (1) DE4310385B4 (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5347318A (en) * 1992-06-16 1994-09-13 Canon Kabushiki Kaisha Apparatus for processing video signals having different aspect ratios
JPH06276520A (ja) * 1993-03-22 1994-09-30 Sony Corp 画像処理装置
KR960012493B1 (en) * 1994-02-23 1996-09-20 Samsung Electronics Co Ltd Video siganl compression processing apparatus and method for displaying 4:3 aspect-ratio to 16:9 aspect-ratio screen
KR960036638A (ko) * 1995-03-31 1996-10-28 김광호 텔레비젼장치에서 이미지의 수직 신장장치 및 방법
JPH10164404A (ja) * 1996-12-04 1998-06-19 Sharp Corp 撮像装置
JP4340821B2 (ja) * 1999-09-06 2009-10-07 ソニー株式会社 映像機器および映像表示方法
KR100636105B1 (ko) * 1999-10-25 2006-10-18 삼성전자주식회사 파노라마 기능에서 Ratio 불변영역 설정장치
JP3670934B2 (ja) * 2000-06-01 2005-07-13 三洋電機株式会社 デジタルテレビ放送受信機における文字データの表示方法
KR100558391B1 (ko) * 2003-10-16 2006-03-10 삼성전자주식회사 디스플레이장치 및 그 제어방법

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5020395A (en) * 1987-01-13 1991-06-04 Mackey Edward R Pressurized cork-removal apparatus for wine bottles and other containers
DE3875983T2 (de) * 1987-03-04 1993-04-15 Hitachi Ltd Geraet zur wiedergabe von videosignalen geringer aufloesung auf videomonitoren hoher aufloesung.
JP2578859B2 (ja) * 1987-12-25 1997-02-05 日本電気株式会社 テレビジョン信号方式変換装置
US4984078A (en) * 1988-09-02 1991-01-08 North American Philips Corporation Single channel NTSC compatible EDTV system
US4962428A (en) * 1989-04-20 1990-10-09 Motorola, Inc. Multistandard OSD in a TV receiver including display positioning
CN1025405C (zh) * 1990-01-09 1994-07-06 Rca许可公司 数字内插电路
JP2907988B2 (ja) * 1990-10-05 1999-06-21 株式会社日立製作所 ワイドテレビジョン受信機
KR930011844B1 (ko) * 1991-01-22 1993-12-21 삼성전자 주식회사 영상신호의 2차원 내삽에 의한 보간 및 주사선 변환회로
FI88663C (fi) * 1991-06-05 1993-06-10 Salora Oy Foerfarande foer att dubblera linjetalet av en i samplingsradform inkommande videosignal
KR0154134B1 (ko) * 1991-06-29 1998-11-16 강진구 뮤즈/엔티에스시방식 변환장치
KR0159109B1 (ko) * 1991-09-19 1999-01-15 강진구 화상신호의 종횡비 및 주사선 수 변환장치
KR0155688B1 (ko) * 1991-09-28 1998-11-16 강진구 텔레비젼신호 변환장치

Also Published As

Publication number Publication date
DE4310385A1 (de) 1993-10-07
DE4310385B4 (de) 2006-02-16
CN1059064C (zh) 2000-11-29
JPH0646389A (ja) 1994-02-18
KR930020986A (ko) 1993-10-20
US5347313A (en) 1994-09-13
JP3563744B2 (ja) 2004-09-08
KR950003031B1 (ko) 1995-03-29

Similar Documents

Publication Publication Date Title
CN1059064C (zh) 用于电视接收机的视频信号补偿装置
JPS58212288A (ja) テレビジヨン画像再生装置
CA1315393C (en) Television signal receiving apparatus
EP0399136B1 (en) Display apparatus
US6542197B1 (en) Three-dimensional signal processor using motion information upon decoding image signal
JP2004165912A (ja) エリア撮像素子の駆動方法及び装置
US6331875B1 (en) Method and device for arranging digitized image signals or data in orthogonal rows and columns
CN100511415C (zh) 影像播放装置、系统及方法
US20100066901A1 (en) Apparatus and method for processing video data
US7295246B2 (en) Picture signal processing circuit
JP2625683B2 (ja) デジタル映像信号合成回路
US5666156A (en) System and method to improve the quality of reproduced images on a film to video transfer device
JP2548017B2 (ja) 倍速変換装置
JP3029675B2 (ja) Pal方式信号出力付きntsc方式ビデオカメラ
JP2872269B2 (ja) 標準/高品位テレビジョン受信装置
JP3469596B2 (ja) マトリクス型表示装置
JP3197724B2 (ja) 映像信号処理装置
US7148931B2 (en) Apparatus and method for signal processing in digital video system
JP2870697B2 (ja) 分割表示方式
JP2809322B2 (ja) Muse信号の子画面表示回路
US20080239089A1 (en) Image pickup apparatus and image pickup method
JPH0722384B2 (ja) 異種映像方式互換符号化装置
JP2576032B2 (ja) テレビジョン信号受信装置
JP3031961B2 (ja) ディジタルコンバーゼンス補正装置
JP2584169B2 (ja) テレビジョン信号処理装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20001129

Termination date: 20110330