CN107181894B - 拍摄装置 - Google Patents

拍摄装置 Download PDF

Info

Publication number
CN107181894B
CN107181894B CN201710144111.3A CN201710144111A CN107181894B CN 107181894 B CN107181894 B CN 107181894B CN 201710144111 A CN201710144111 A CN 201710144111A CN 107181894 B CN107181894 B CN 107181894B
Authority
CN
China
Prior art keywords
phase difference
signal
timing signal
display
period
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710144111.3A
Other languages
English (en)
Other versions
CN107181894A (zh
Inventor
盐原隆一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Publication of CN107181894A publication Critical patent/CN107181894A/zh
Application granted granted Critical
Publication of CN107181894B publication Critical patent/CN107181894B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/06Generation of synchronising signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/71Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
    • H04N25/745Circuitry for generating timing or clock signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/60Control of cameras or camera modules
    • H04N23/63Control of cameras or camera modules by using electronic viewfinders
    • H04N23/633Control of cameras or camera modules by using electronic viewfinders for displaying additional information relating to control or operation of the camera
    • H04N23/634Warning indications
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/80Camera processing pipelines; Components thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/10Circuitry of solid-state image sensors [SSIS]; Control thereof for transforming different wavelengths into image signals
    • H04N25/11Arrangement of colour filter arrays [CFA]; Filter mosaics
    • H04N25/13Arrangement of colour filter arrays [CFA]; Filter mosaics characterised by the spectral characteristics of the filter elements
    • H04N25/134Arrangement of colour filter arrays [CFA]; Filter mosaics characterised by the spectral characteristics of the filter elements based on three different wavelength filter elements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/12Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/80Camera processing pipelines; Components thereof
    • H04N23/84Camera processing pipelines; Components thereof for processing colour signals
    • H04N23/843Demosaicing, e.g. interpolating colour pixel values

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Studio Devices (AREA)
  • Synchronizing For Television (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

本发明提供一种拍摄装置,在设定预定的相位差的状态下使传感器和显示器准确地同步。构成如下拍摄装置,具备:振荡器;第一定时信号生成部,基于所述振荡器的输出信号生成第一定时信号;第二定时信号生成部,基于所述振荡器的输出信号生成第二定时信号;相位差控制部,基于所述振荡器的输出信号将所述第一定时信号与所述第二定时信号的相位差控制为预定的相位差;传感器,基于所述第一定时信号而被驱动;图像处理部,基于所述传感器的输出而生成显示对象的图像;以及显示部,基于所述第二定时信号而被驱动,并显示由所述传感器拍摄到的图像。

Description

拍摄装置
技术领域
本发明涉及一种将被拍摄体的图像显示于显示部的拍摄装置。
背景技术
以往,已知通过显示器显示由传感器拍摄到的图像的拍摄装置。在近年来的拍摄装置中,通常采用以下构成:对被拍摄到的图像进行图像处理,并使显示器显示由图像处理得到的图像。在这种构成中,为了防止由传感器拍摄到的图像在显示器显示的延迟,则开发了各种技术。例如,在专利文献1中,记载有通过从传感器的驱动定时延迟了ΔT的再生定时而开始在显示器的图像显示的构成。
此外,在专利文献2中,公开了为了缩小电路规模并降低放射的电磁波噪声,则由同一发生器的输出信号驱动传感器与显示器的构成。
现有技术文献
专利文献
专利文献1:日本特开2007-243615号公报
专利文献2:日本特开平9-307786号公报
在专利文献1中,通过不同的定时发生单元(定时发生单元75、定时发生电路27)的输出信号而驱动传感器和显示器。如此,难以使由不同的定时发生单元产生的各个定时信号完全地同步,彼此的定时在拍摄及显示的过程中会相对地偏离。因此,即使通过在各个时钟所决定的定时来驱动显示器和传感器,并以使显示器相对于传感器延迟ΔT的方式来设定两者的定时,在拍摄及显示的过程中两者的驱动定时也会从理想的定时发生偏离。其结果是,难以维持显示器相对于传感器延迟ΔT的状态,从而发生比ΔT长的显示延迟(例如,超过一帧的延迟等)。
此外,在专利文献2中,公开了由同一发生器的输出信号来驱动传感器和显示器的构成,在该专利文献2中,完全没有公开将由传感器拍摄到的图像进行图像处理之后在通过显示器显示的构成中用于防止显示延迟的构成。
发明内容
本发明是鉴于上述技术问题而作出的,其目的之一在于,使传感器与显示器在设置了预定的相位差的状态下准确地同步。
为了实现上述目的,在本发明中,利用共同的振荡器的输出信号生成第一定时信号和相对于该第一定时信号具有预定的相位差的第二定时信号。在此,预定的相位差基于上述的共同的振荡器的输出信号而被控制。并且,传感器基于第一定时信号而被驱动,并且显示部基于第二定时信号而被驱动。
根据该构成,由于基于全部共同的振荡器的输出信号而生成、控制第一定时信号、第二定时信号和预定的相位差,因此,能够在第一定时信号和第二定时信号的相对的定时极为准确的状况下持续拍摄和显示。例如,即使产生了振荡器的输出信号的周期由于温度变化等而偏离等的变动,由于第一定时信号、第二定时信号和预定的相位差全部对应于该变动而产生同样的变动,因此,维持第一定时信号和第二定时信号的相位差为预定的相位差的状态。因此,能够在设置预定的相位差的状态下使传感器和显示部准确地同步。
附图说明
图1是本发明的实施方式的框图。
图2是示出定时生成器的构成例的图。
图3是定时生成器处理的信号的时序图。
图4是示出定时生成器的构成例的图。
附图标记说明
10光学系统;11透镜;13快门;14低通滤波器;15传感器;
20图像处理部;20a像素插值部;20b色彩再现处理部;
20c滤波处理部;20d伽马校正部;20e调整尺寸处理部;
20f图像数据输出部;30定时生成器;30a振荡器;
30b第一定时信号生成部;30c第二定时信号生成部;
30d相位差控制部;31b SDotclock生成部;31c DDotclock生成部;
32b SVsync生成部;32c DVsync生成部;33b SHsync生成部;
33c DHsync生成部;34b SDactive生成部;34c DDactive生成部;
40显示部;41液晶面板驱动器;42液晶面板;52a行缓冲器;
52b行缓冲器;52c行缓冲器;52d VRAM;55操作部。
具体实施方式
这里,按照下述的顺序对本发明的实施方式进行说明。
(1)拍摄装置的构成;
(2)定时生成器的构成;
(3)错误信息获取部的构成;
(4)其它实施方式。
(1)拍摄装置的构成:
图1是示出在本发明的第一实施方式的拍摄装置1中具备:光学系统10、传感器(区域图像传感器)15、定时生成器30、显示部40、CPU 50、VRAM 51、SD-RAM 52、ROM 53、RAM 54、操作部55以及错误信息获取部60。CPU 50能够适当利用VRAM 51、SD-RAM 52、RAM 54来执行存储于ROM 53的程序,通过该程序,CPU 50执行根据对操作部55的操作来生成示出由传感器15拍摄到的被拍摄体的图像数据的功能。此外,操作部55具备:快门按钮、用于切换模式的作为模式切换单元的拨盘开关、用于切换光圈和快门速度的拨盘开关以及用于操作各种设定菜单的按钮,使用者通过对该操作部55的操作而能够向拍摄装置1施加各种指示。
光学系统10具备:使被拍摄体图像成像于传感器15的透镜11、光圈12、快门13及低通滤波器14。其中,透镜11和光圈12能够更换地安装于未图示的壳体。作为传感器15,使用具备拜耳阵列的彩色滤波器和通过光电转换将与光量对应的电荷蓄积于各像素的多个光电二极管的CMOS(Complementary Metal Oxide Semiconductor:互补金属氧化物半导体)图像传感器、CCD(Charge Coupled Device:电荷耦合器件)图像传感器等的固体拍摄元件。
传感器15的像素的位置由直角坐标系中的坐标来规定,由沿与一坐标轴平行的方向排列的多个像素构成行,以多个行沿与像素排列的方向垂直的方向排列的方式构成。在本说明书中,将与行平行的方向称为水平方向,将与行垂直的方向称为垂直方向。传感器15沿水平方向具备规定数、沿垂直方向具备规定数(当然,水平方向、垂直方向的像素数可以不同)的像素。这里将由全部像素构成的一个画面称为一帧。
在本实施方式中,传感器15进行与定时生成器30输出的各种信号同步的动作。即,定时生成器30输出规定用于读取一帧的光电二极管的检测结果的期间的垂直同步信号(SVsync)、规定用于读取一帧的光电二极管的检测结果的期间的水平同步信号(SHsync)、以及规定各像素的图像数据的读取定时等的数据时钟信号(SDotclock)(详细地将于后面叙述)。
此外,在本实施方式中,将垂直同步信号SVsync也称为第一定时信号。传感器15根据垂直同步信号SVsync来开始一帧的输出数据的输出。并且,传感器15在由水平同步信号SHsync的期间内的数据活动信号SDactive规定的期间通过与数据时钟信号SDotclock对应的定时依次读取示出与传感器15的一部分像素对应的光电二极管的检测结果的输出数据。
图像处理部20具备利用预先确保于SD-RAM 52的一行或者多行的行缓冲器52a~52c、VRAM 52d、51,通过流水线处理生成用于由后述的显示部40显示被拍摄体的图像的图像数据的电路。在本实施方式中,传感器15和显示部40所具备的像素数不同,两者的纵横比也不同。因此,在图像处理部20中,将传感器15输出的输出数据转换为能够由显示部40显示的图像数据(在传感器15中,也可以通过隔行扫描或通过加法器的处理等进行减少水平方向以及垂直方向的像素的处理)。
用于该转换的图像处理部20具备:像素插值部20a、色彩再现处理部20b、滤波处理部20c、伽马校正部20d、调整尺寸处理部20e以及图像数据输出部20f。行缓冲器52a是临时存储从传感器15输出的输出数据的缓冲存储器,当输出数据从传感器15输出时,该输出数据被临时存储于行缓冲器52a。像素插值部20a一边从行缓冲器52a中取得为了生成在拜耳阵列中各像素缺少的两信道的颜色所需的行数的数据,一边通过插值处理生成该两信道的颜色。其结果是,在各像素中生成三信道的数据。
接着,色彩再现处理部20b通过基于生成的数据进行3×3的矩阵运算,进行用于色彩匹配的色彩转换处理。即,基于三行的数据生成一行的数据。通过色彩转换处理生成的数据临时存储于行缓冲器52b。接着,滤波处理部20c通过滤波处理执行锐度调整或噪声去除处理等。即,参照滤波处理所需的行数的数据来执行滤波处理。接着,伽马校正部20d执行弥补传感器15的输出数据的色调值示出的颜色和由显示部40处理的图像数据的色调值示出的颜色的特性差的伽马校正。通过伽马校正生成的数据临时存储于行缓冲器52c。
以线性顺序存储于该行缓冲器52c的数据的像素数(行数及水平方向的像素数)取决于传感器15具备的元件的数量,可以与显示部40中的像素数不同。因此,调整尺寸处理部20e依次参照存储于该行缓冲器52c的数据进行插值运算处理,通过指定像素间的位置的各信道的色调值来进行尺寸调整。生成的图像数据以线性顺序存储于VRAM 52d(也可以为行缓冲器)。
图像数据输出部20f将存储于VRAM 52d的图像数据(Data)以线性顺序向显示部40输出。此外,CPU 50能够生成用于与被拍摄体的图像排列地显示各种信息的OSD数据,将OSD数据存储于VRAM 51。图像数据输出部20f在规定的定时(输出一帧的被拍摄体的图像数据前、输出后等)获取存储于VRAM 51的OSD数据,作为图像数据(Data)向显示部40线性顺序输出。此外,也可以省略图像数据和OSD数据的结合(可以不进行OSD显示)。
显示部40是显示示出作为拍摄对象的被拍摄体的图像并使使用者把握拍摄前的被拍摄体的状态及拍摄条件等的信息的EVF(Electronic View Finder:电子取景器),本实施方式的拍摄装置1为具备EVF的无反射镜数码相机。显示部40具备:未图示的接口电路、液晶面板驱动器41、液晶面板42以及未图示的接目镜等。在本实施方式中,液晶面板42为在各像素中具备对应于三色的彩色滤波器的三个子像素的高温多晶硅TFT(Thin FilmTransistor:薄膜晶体管),像素的位置由直角坐标系中的坐标规定。并且,由沿平行于一个坐标轴的方向排列的多个像素构成行,以多个行沿与像素排列的方向垂直的方向排列的方式构成。在本说明书中,将平行于行的方向称为水平方向,将垂直于行的方向称为垂直方向,将由液晶面板42的全部像素构成的一个画面称为一帧。
液晶面板驱动器41向液晶面板42输出用于向各子像素施加电压而驱动液晶的信号。液晶面板42具备未图示的栅极驱动器及源极驱动器,液晶面板42通过如下方式进行显示:栅极驱动器根据从液晶面板驱动器41输出的信号控制各行在各像素中的显示定时,并且源极驱动器对于处于显示定时的行的各像素施加对应于各像素的图像数据的电压。
即,液晶面板驱动器41以输出用于进行液晶面板42中的显示的各种信号的方式构成,所述各种信号例如为规定用于进行一帧的显示的期间的垂直同步信号(DVsync)、规定用于进行一帧的显示的期间的水平同步信号(DHsync)、规定各行内的图像数据的取得期间的数据活动信号(DDactive)、规定各像素的图像数据的取得定时等的数据时钟信号(DDotclock)以及各像素的图像数据(Data)。
液晶面板42根据垂直同步信号DVsync开始基于一帧的图像数据的显示,在由水平同步信号DHsync及数据活动信号DDactive规定的期间内通过与数据时钟信号DDotclock对应的定时将对应于各像素的图像数据Data的电压施加于各像素而进行显示。此外,本实施方式的拍摄装置1具备定时生成器30,上述的垂直同步信号DVsync、水平同步信号DHsync、数据活动信号DDactive、数据时钟信号DDotclock由该定时生成器30生成(后面详述)。此外,在本实施方式中,也将垂直同步信号DVsync称为第二定时信号。
并且,本实施方式中的液晶面板42为水平方向具备规定数、在垂直方向具备规定数的活动像素(当然,水平方向、垂直方向的像素数可以不同)的面板,通过调整液晶面板驱动器41输出的图像数据Data的内容及输出定时,能够在任意的位置进行对应于Data的色调的显示。本实施方式中构成为在液晶面板42的预先确定的被拍摄体图像显示区域基于传感器15的输出数据显示被拍摄体的图像,并且,在该被拍摄体图像显示区域以外的信息显示区域显示示出拍摄条件等的信息的文字。即,示出拍摄条件等的信息的文字与被拍摄体的图像一起OSD(On Screen Display:屏幕显示)于液晶面板42。此外,液晶面板42在水平方向及垂直方向具备比活动像素多的像素,但在本说明书中为了简单起见省略说明关于活动像素以外的像素的处理。
本实施方式的拍摄装置1在通常情况下通过显示部40显示基于传感器15输出的输出数据而生成的图像数据。因此,使用者能够在将显示部40作为EVF利用的同时并确认被拍摄体。并且,使用者在操作操作部55进行拍摄指示的情况下,传感器15根据拍摄指示,依次读取示出对应于全部活动像素的光电二极管的检测结果的输出数据。并且,图像处理部20利用SD-RAM 52等生成JPEG等的格式的图像数据。生成的图像数据存储于未图示的移动存储器等。即,使用者能够生成示出被拍摄体的图像数据。
(2)定时生成器的构成:
在以上构成的拍摄装置1中,定时生成器30以不产生过度的显示延迟或显示延迟期间的不稳定化的方式控制第一定时信号和第二定时信号的相位差。具体而言,如图1及图2所示,定时生成器30具备:振荡器30a、第一定时信号生成部30b、第二定时信号生成部30c以及相位差控制部30d。
振荡器30a具备晶体谐振器,输出规定的频率的输出信号CLK。图3是关于定时生成器30处理的信号的一部分的时序图。第一定时信号生成部30b为基于振荡器30a的输出信号CLK生成第一定时信号等的信号的电路。具体而言,第一定时信号生成部30b具备SDotclock生成部31b、SVsync生成部32b、SHsync生成部33b以及SDactive生成部34b。
SDotclock生成部31b具备包括未图示的相位比较器、低通滤波器、电压控制振荡器、分频器的PLL电路。在本实施方式中,SDotclock生成部31b能够使输出信号的频率为n/m倍(n、m为1以上的整数),SDotclock生成部31b获取振荡器30a的输出信号CLK,以规定的参数n、m转换频率并输出数据时钟信号SDotclock。
例如,SDotclock生成部31b能够进行将27MHz的输出信号CLK转换为8倍频率的216MHz的数据时钟信号SDotclock等的处理。在图3中,示出使输出信号CLK的频率整数倍而生成数据时钟信号SDotclock的示例。当然,数据时钟信号SDotclock的频率根据传感器15的构成等而为任意的,既可以根据拍摄模式而为可变,也可以通过使用者等直接地或者间接地指示参数n、m而为可变。
SDotclock生成部31b生成的数据时钟信号SDotclock向定时生成器30的外部输出。并且,数据时钟信号SDotclock输入SVsync生成部32b、SHsync生成部33b和SDactive生成部34b。
SHsync生成部33b在与SDotclock生成部31b输出数据时钟信号SDotclock同步的定时生成示出一行的拍摄周期TSH的水平同步信号SHsync。即,预先确定一行的拍摄周期TSH(也可以根据拍摄模式或使用者的指示等而为可变),在本实施方式中,相当于一行的拍摄周期TSH期间由数据时钟信号SDotclock的计数数量规定。SHsync生成部33b以数据时钟信号SDotclock为触发器而输出水平同步信号SHsync,在输出该水平同步信号SHsync之后,通过对于数据时钟信号SDotclock进行计数来测量一行的拍摄周期TSH,在经过该拍摄周期TSH的情况下,再次重复以数据时钟信号SDotclock为触发器而输出水平同步信号SHsync的处理。在图3中,例示了通过上述生成的水平同步信号SHsync。水平同步信号SHsync向定时生成器30的外部、相位差控制部30d、SVsync生成部32b及SDactive生成部34b输出。
SVsync生成部32b通过与SDotclock生成部31b输出数据时钟信号SDotclock同步的定时而生成示出一帧的拍摄周期Tsv的垂直同步信号SVsync。即,预先确定一帧的拍摄周期Tsv(也可以根据拍摄模式或使用者的指示等而为可变),在本实施方式中,相当于一帧的拍摄周期Tsv的期间由水平同步信号SHsync的计数数量规定。SVsync生成部32b对于SHsync生成部33b输出的水平同步信号SHsync进行计数,重复每当计数相当于一帧的拍摄周期Tsv的水平同步信号SHsync时输出垂直同步信号DVsync的处理。在图3中,例示了通过上述生成的垂直同步信号SVsync。垂直同步信号SVsync向定时生成器30的外部、相位差控制部30d及SDactive生成部34b输出。
SDactive生成部34b通过与SDotclock生成部31b输出数据时钟信号SDotclock同步的定时而生成示出在各行中实际进行拍摄的期间的数据活动信号SDactive。即,在一帧的拍摄周期Tsv内,预先确定垂直消隐期间TBL,预先确定在垂直同步信号SVsync以后、第一行的数据活动信号SDactive之前插入的水平同步信号SHsync的数量Csh。而且,在一行的拍摄周期TSH内,预先确定除去后沿期间和前沿期间的拍摄期间,在本实施方式中,后沿期间由数据时钟信号SDotclock的计数数量Csc规定。
SDactive生成部34b在获取垂直同步信号SVsync之后,对于SHsync生成部33b输出的水平同步信号SHsync进行计数。在水平同步信号SHsync的计数数量变为Csh的情况下,SDactive生成部34b对于之后的水平同步信号SHsync以后的数据时钟信号SDotclock进行计数。并且,SDactive生成部34b,在数据时钟信号SDotclock的计数数量到达Csc的情况下,使数据活动信号SDactive为活动。在数据活动信号SDactive变为活动之后,当数据时钟信号SDotclock的计数数量变为既定数量时,SDactive生成部34b使数据活动信号SDactive为非活动。SDactive生成部34b通过重复该处理而输出示出活动的拍摄期间的数据活动信号SDactive。数据活动信号SDactive被向定时生成器30的外部输出。
相位差控制部30d为基于振荡器30a的输出信号在作为第一定时信号的垂直同步信号SVsync和作为第二定时信号的垂直同步信号DVsync(后面详述)之间给予预定的相位差的电路。在本实施方式中,相位差控制部30d具备接收示出预定的相位差的值的接口,通过该接口,能够基于接收值设定预定的相位差。具体而言,当使用者向相位差控制部30d指示值k时,相位差控制部30d以相当于拍摄传感器15中的k条的行的拍摄期间的差为预定的相位差的方式进行动作。
在本实施方式中,以第一定时信号为基准,对于该第一定时信号使相位延迟拍摄传感器15中的k条的行的期间(即,水平同步信号SHsync的周期×K)而输出第二定时信号。因此,相位差控制部30d监视SVsync生成部32b及SHsync生成部33b的输出,在通过SVsync生成部32b输出作为第一定时信号的垂直同步信号DVsync之后,对于从SHsync生成部33b输出的水平同步信号SHsync的数量进行计数,在计数了K次的水平同步信号SHsync的情况下,向DVsync生成部32c及DHsync生成部33c输出示出第二定时信号的输出定时的信号。
在图3中,示出了为K=Csh+4(Csh为在垂直同步信号SVsync以后、第一行的数据活动信号SDactive之前插入的水平同步信号SHsync的数量)的情况下的示例。即,相位差控制部30d在时刻t1检出垂直回扫期间SVsync的情况下,对于在之后的垂直消隐期间TBL发生的水平同步信号SHsync进行Csh次计数,而且在计数了4次水平同步信号SHsync的时刻t2,向DVsync生成部32c及DHsync生成部33c输出示出第二定时信号的输出定时的信号。在本实施方式中,与期间ΔT相当的相位差为预定的相位差,所述期间ΔT相当于如上生成的水平同步信号SHsync的周期的Csh+4次。当然,K的设定方法可以采用各种方法,可以以在省略已知的Csh将相当于上述的4的部分作为K输入的情况下,构成为得到与水平同步信号SHsync的周期的Csh+K次相当的期间。
第二定时信号生成部30c为基于振荡器30a的输出信号CLK生成第二定时信号等的信号的电路。具体而言,第二定时信号生成部30c具备DDotclock生成部31c、DVsync生成部32c、DHsync生成部33c以及DDactive生成部34c。
DDotclock生成部31c具备包括未图示的相位比较器、低通滤波器、电压控制振荡器、分频器的PLL电路。在本实施方式中,DDotclock生成部31c能够使输出信号的频率为i/j倍(i、j为1以上的整数),DDotclock生成部31c获取振荡器30a的输出信号CLK,以规定的参数i、j转换频率而输出数据时钟信号DDotclock。
例如,DDotclock生成部31c能够进行将27MHz的输出信号CLK转换为2倍频率的54MHz的数据时钟信号DDotclock等的处理。在图3中,示出整数倍输出信号CLK的频率而生成数据时钟信号DDotclock的示例。当然,数据时钟信号DDotclock的频率对应于显示部40的构成等而为任意,既可以根据拍摄模式而为可变,也可以通过使用者等直接地或者间接地指示参数i、j而为可变。此外,在传感器15的像素数和显示部40的像素数不同的情况下,一般而言,数据时钟信号SDotclock、DDotclock的周期不同。
DDotclock生成部31c生成的数据时钟信号DDotclock向定时生成器30的外部输出。并且,数据时钟信号DDotclock被输入到DVsync生成部32c、DHsync生成部33c以及DDactive生成部34c。
DHsync生成部33c当从相位差控制部30d接收示出第二定时信号的输出定时的信号时,则在与DDotclock生成部31c输出数据时钟信号DDotclock同步的定时生成示出一行的显示周期TDH的水平同步信号DHsync。即,预先确定一行的显示周期TDH(也可以根据拍摄模式或使用者的指示等而为可变),在本实施方式中,相当于一行的显示周期TDH期间由数据时钟信号DDotclock的计数数量规定。DHsync生成部33c以示出第二定时信号的输出定时的信号及数据时钟信号DDotclock为触发器而输出水平同步信号DHsync,在输出该水平同步信号DHsync之后,通过对于数据时钟信号DDotclock进行计数来测量一行的显示周期TDH,在经过该显示周期TDH的情况下,再次重复以数据时钟信号DDotclock为触发器而输出水平同步信号DHsync的处理。在图3中,例示了通过上述生成的水平同步信号DHsync。水平同步信号DHsync向定时生成器30的外部、DVsync生成部32c及DDactive生成部34c输出。
DVsync生成部32c当从相位差控制部30d接收示出第二定时信号的输出定时的信号时,在与DDotclock生成部31c输出数据时钟信号DDotclock同步的定时生成示出一帧的显示周期TDV的垂直同步信号DVsync。即,DVsync生成部32c重复以示出第二定时信号的输出定时的信号及数据时钟信号DDotclock为触发器而输出垂直同步信号DVsync的处理。在图3中,例示了通过上述生成的垂直同步信号DVsync。垂直同步信号DVsync向定时生成器30的外部及DDactive生成部34c输出。此外,垂直同步信号DVsync由于给予垂直同步信号DVsync一定的相位差(相当于延迟期间ΔT)而被输出,因此,在本实施方式中,一帧的拍摄周期TSV和一帧的显示周期TDV的长度一致。
DDactive生成部34c在与DDotclock生成部31c输出数据时钟信号DDotclock同步的定时生成示出在各行中实际进行显示的期间的数据活动信号DDactive。即,在一帧的显示周期TDV内,预先确定垂直消隐期间,预先确定在垂直同步信号DVsync以后、第一行的数据活动信号DDactive之前插入的水平同步信号DHsync的数量Cdh。而且,在一行的显示周期TDH内,预先确定除去后沿期间和前沿期间的拍摄期间,在本实施方式中,后沿期间由水平同步信号SHsync的计数数量Cdc规定。
DDactive生成部34c在获取垂直同步信号DVsync之后,对于DHsync生成部33c输出的水平同步信号DHsync进行计数。在水平同步信号DHsync的计数数量变为Cdh的情况下,DDactive生成部34c对于之后的水平同步信号DHsync以后的数据时钟信号DDotclock进行计数。并且,DDactive生成部34c在数据时钟信号DDotclock的计数数量到达Cdc的情况下,使数据活动信号DDactive为活动(图3中未示出)。在数据活动信号DDactive变为活动之后,当数据时钟信号DDotclock的计数数量变为既定数量时,DDactive生成部34c使数据活动信号DDactive为非活动。DDactive生成部34c通过重复该处理而输出示出活动的拍摄期间的数据活动信号DDactive。数据活动信号DDactive被向定时生成器30的外部输出。
在本实施方式中,通过如上生成的垂直同步信号SVsync等驱动传感器15,通过垂直同步信号DVsync等驱动显示部40。这里,由于垂直同步信号DHsync相对于垂直同步信号SVsync具有相当于期间ΔT的相位差,因此,显示部40以延迟K-Csh行的状态而被驱动。
这里,以如下方式设定相当于期间ΔT的预定的相位差:使从传感器15中的拍摄完成至显示部40的显示开始为止的延迟极小化,并且,通过维持该相位差而不产生过度的显示延迟或显示延迟期间的不稳定化。即,在本实施方式中,以如下方式设定相位差:尽管显示与拍摄相比延迟相当于该相位差的非常短的期间ΔT,但不显示一帧等过度的显示延迟。并且,以不产生如下不稳定化的方式设定相位差:在存在从拍摄至显示为止的延迟的行中显示延迟短、在其它行中显示延迟长等。
具体而言,在本实施方式中,指定由传感器15拍摄为了进行显示部40中的任意行的显示所需的行数的信息的期间和由图像处理部20处理该所需的行数的信息的期间的长度。并且,以该这些期间的总和的期间成为K-Csh行的拍摄期间的方式设定预定的相位差。
即,在本实施方式中,传感器15及显示部40由多个行构成,逐行处理图像。例如,示出由传感器15拍摄的图像的输出数据以行单位存储于行缓冲器52a,基于一行或者多行的数据进行像素插值部20a等中的处理。因此,以传感器15的一行的拍摄周期的整数倍表现一行的显示所需的行数的拍摄期间是容易的。并且,进行由传感器15进行的拍摄和由图像处理部20进行的图像处理,在解析每行的拍摄时间或图像处理时间的同时,以传感器15的一行的拍摄周期为单位测量基于一行或者多行的数据进行由图像处理部进行的处理的期间是容易的。
例如,在图像处理部20中,在像素插值部20a~调整尺寸处理部20e中,在处理所需的行数的数据被存储于行缓冲器之后开始处理。因此,能够容易地以一行的拍摄周期的整数倍(TSV×L:L为整数)定义至处理开始为止所需的待机时间。调整尺寸处理部20e中的处理和图像数据输出部20f中的处理所需的待机时间不一定为一行的拍摄周期的整数倍,如果该待机时间例如为一行的拍摄周期的0.3倍的话,通过将该待机时间视为一行的拍摄周期的1倍而能够以一行的拍摄周期的整数倍(TSV×M:M为整数)定义该待机时间。以上的结果是,能够以传感器15的一行的拍摄周期的整数倍表现一行的显示所需的行数的拍摄期间。
这样,当以一行的拍摄周期的整数倍(L+M)倍表现拍摄及图像处理所需要的期间时,L+M+上述的计数数量Csh成为值K。从而,由于使得显示行不超越拍摄行(在显示开始定时前生成显示对象的图像),因此,能够将最小限度的相位差作为拍摄传感器15中的一行的拍摄期间的整数倍(即,K行的拍摄期间)而预先确定。因此,在本实施方式中,预先确定相当于最小限的相位差的该K条的行的拍摄期间,使用者向相位差控制部30d输入该K的值。其结果是,给予作为第一定时信号的垂直同步信号SVsync和作为第二定时信号的垂直同步信号DVsync之间预定的相位差。其结果是,以使对于任意行的显示为充分的期间并且不会长期在所需以上的方式来给予相位差。
而且,在本实施方式中,通过对相位差控制部30d给予值K,作为预定的相位差的ΔT成为传感器15中的K行的拍摄期间。并且,相位差控制部30d基于SVsync生成部32b输出的垂直同步信号SVsync及SHsync生成部33b输出的水平同步信号SHsync,输出示出第二定时信号的输出定时的信号。即,相位差控制部30d将比垂直同步信号SVsync延迟水平同步信号SHsync的计数数量K的定时作为第二定时信号的输出定时。
这里,上述的垂直同步信号SVsync及水平同步信号SHsync基于数据时钟信号SDotclock生成,数据时钟信号SDotclock进一步基于振荡器30a的输出信号CLK生成。从而,可以说,在相位差控制部30d中,基于振荡器30a的输出信号CLK测量作为相比第一定时信号即垂直同步信号SVsync的相位差的期间ΔT。并且,水平同步信号SHsync由于示出一行的拍摄周期,因此,通过计数该水平同步信号SHsync,相位差控制部30d能够容易地指定具有相当于一行的拍摄期间的整数倍的预定的相位差的定时。能够容易地生成对于第一定时信号具有该预定的相位差的第二定时信号。
通过以上的构成,能够提供全部基于共同的振荡器30a的输出信号生成、控制第一定时信号和第二定时信号和预定的相位差的拍摄装置1。并且,在该拍摄装置1中,能够以第一定时信号和第二定时信号的相对的定时极为准确的状态持续拍摄及显示。例如,即使产生了振荡器30a的输出信号的周期由于温度变化等而偏离等的变动,由于第一定时信号和第二定时信号和预定的相位差全部对应于该变动而产生同样的变动,因此,得以维持第一定时信号和第二定时信号的相位差为预定的相位差的状态。因此,能够在设置预定的相位差的状态使传感器15和显示部40准确地同步。
(3)错误信息获取部的构成:
错误信息获取部60为用于获取示出由液晶面板42显示的行的图像未由图像处理部20生成的错误的有无的信息的电路。错误信息获取部60具备未图示的存储器。并且,图像处理部20当结束一行的图像处理时,向错误信息获取部60输出示出图像处理结束的行的信息。具体而言,在本实施方式中,当由调整尺寸处理部20e结束一行的图像数据的处理时,处理后的图像数据与示出VRAM 52d中的保存位置的地址一起被输出至VRAM 52d。而且,此时,调整尺寸处理部20e将示出被处理的行的信息(例如,既可以为地址信息,也可以为示出行号的信息)向错误信息获取部60输出。在图1中,示出该被处理的行的信息由虚线的箭头示出。错误信息获取部60当被输入示出该被处理的行的信息时,将其存储于未图示的存储器。其结果是,示出图像处理完成(本实施方式中的作为图像处理最终工序的调整尺寸处理完成(除去输出待机等待的工序))的最新的行的信息被存储于存储器。
而且,指示进行一行的图像的显示的定时的信号(DHsync、DDactive等)被输入图像数据输出部20f,图像数据输出部20f根据该信号,将一行的图像数据Data向液晶面板驱动器41输出。此时,图像数据输出部20f将示出向液晶面板驱动器41输出的行的信息(例如,既可以为该行的数据被保存于VRAM 52d时的地址信息,也可以为示出行号的信息)向错误信息获取部60输出。在图1中,示出向该液晶面板驱动器41输出的行的信息由一点划线的箭头示出。错误信息获取部60当被输入示出向该液晶面板驱动器41输出的行的信息时,将其存储于未图示的存储器。其结果是,示出显示完成的最新的行的信息被存储于存储器。这里,只要能够通过示出图像处理完成的最新的行的信息和示出显示完成的最新的行的信息的比较而指定错误的有无即可,如果该信息为示出行号的信息的话,适当进行除去液晶面板42中的垂直回扫期间等的、非实效的显示期间的期间等的处理。
以下记载了通过示出图像处理完成的最新的行的信息和示出显示完成的最新的行的信息的比较而指定错误的有无的处理的一个例子。调整尺寸处理部20e当第N-1行的图像数据的处理结束时,将处理后的图像数据和示出VRAM 52d中的保存位置的地址一起向VRAM 52d输出,当第N-1行的图像数据向VRAM 52d的输出结束时,将第N-1行的WRITE-END信息(示出第N-1行的行号的信息)向错误信息获取部60输出。同样地,当第N行的图像数据向VRAM 52d的输出结束时,将第N行的WRITE-END信息(示出第N行的行号的信息)向错误信息获取部60输出,当第N+1行的图像数据向VRAM 52d的输出结束时,将第N+1行的WRITE-END信息(示出第N+1行的行号的信息)向错误信息获取部60输出。这里,WRITE-END信息与示出所述图像处理完成的最新的行的信息相当。
另一方面,图像数据输出部20f将第N-1行的图像数据Data向液晶面板驱动器41输出,当该输出结束时,将第N-1行的READ-END信息(示出第N-1行的行号的信息)向错误信息获取部60输出。同样地,将第N行的图像数据Data向液晶面板驱动器41输出,当该输出结束时,将第N行的READ-END信息(示出第N行的行号的信息)向错误信息获取部60输出,将第N+1行的图像数据Data向液晶面板驱动器41输出,当该输出结束时,将第N+1行的READ-END信息(示出第N+1行的行号的信息)向错误信息获取部60输出。这里,READ-END信息与示出所述显示完成的最新的行的信息相当。
在指定错误的有无的情况下,错误信息获取部60比较最新的WRITE-END信息和最新的READ-END信息而指定错误的有无。具体而言,在关系式“WRITE-END信息≥READ-END信息+1”不成立的情况下判断为错误。例如,在第N+1行的WRITE-END信息被输出至错误信息获取部60之前欲将第N+1行的图像数据输出至液晶面板驱动器41的情况下,此时,由于WRITE-END信息≥READ-END信息+1变为N≥N+1,因此,关系式不成立而判断为错误。此外,一个画面的上部分和下部分需要特殊的判定,其不过为进行在应该显示的行数据的写入完成之后进行显示这样的判定,特殊判定的详细情况在此省略。
在本实施方式中,能够将在错误信息获取部60中获取的信息显示于显示部40。即,使用者能够通过操作部55向拍摄装置1施加使显示部40显示示出错误的有无的信息的指示。当进行该指示时,CPU 50获取存储于错误信息获取部60的存储器中的信息,基于示出图像处理完成的最新的行的信息和示出显示完成的最新的行的信息,获取图像处理完成的最新的行号和显示完成的最新的行号的差分。并且,CPU 50生成用于显示该信息的OSD数据,将该OSD数据存储于VRAM 51。其结果是,示出图像处理完成的最新的行号和显示完成的最新的行号的差分的信息,即示出图像处理部20中的图像生成的进程和显示部40中的图像显示的进程之差的信息被显示于显示部40。
其结果是,使用者能够通过显示的内容确认预定的相位差是否按照意图被运用。即,进程之差大于0的话(或者比规定的余地大的话),则能够判断显示没有超越拍摄(包含图像处理),预定的相位差是适合的。当然,示出错误的有无的信息的显示方式能够设定各种方式,既可以为示出进程之差的数值,也可以为示出错误的有无的图标,还可以为示出错误的有无的颜色等的显示。当然,错误信息的使用不限于本实施方式的显示,在基于错误信息检测出错误的发生的情况下,也可以向CPU 50输入切入信号,执行指定的处理。指定的处理例如可以列举存储错误的发生的处理、对应于错误的发生的处理等。该处理可以例如由对应于错误处理的专用的硬件等执行。
(4)其它的实施方式:
以上的实施方式为用于实施本发明的一个例子,只要在基于共同的振荡器生成第一定时信号及第二定时信号和两信号的相位差的范围内,可以采用其它的各种实施方式。
例如,在通过信号周期的整数倍指定预定的相位差的周期的构成中,信号周期除了上述的一行的拍摄周期之外,可以为一行的显示周期。图4示出用于此的构成例,通过对于图2所示的定时生成器30校正若干信号的输入输出关系和SVsync生成部32b及SHsync生成部33b的功能,能够实现图4所示的构成。
具体而言,在图4的构成中,与图2相同附图标记的电路具有基本相同的功能。不过,在相位差的形成中,第一定时信号生成部30b和第二定时信号生成部30c的功能在图2和图4中互换。即,在第二定时信号生成部30c中,基于数据时钟信号DDotclock生成垂直同步信号DVsync、水平同步信号DHsync及数据活动信号DDactive。垂直同步信号DVsync及水平同步信号DHsync被输入相位差控制部30d,相位差控制部30d基于上述的信号,在相比作为第二定时信号的垂直同步信号DVsync延迟K-Cdh行的显示期间的定时输出示出作为第一定时信号的输出定时的信号。
示出该第一定时信号的输出定时的信号被输入到SVsync生成部32b及SHsync生成部33b,SVsync生成部32b在该定时输出垂直同步信号SVsync,SHsync生成部33b开始与该定时同步的水平同步信号SHsync的输出。其结果是,作为第一定时信号的垂直同步信号SVsync能够以相比作为第二定时信号的垂直同步信号DVsync延迟预定的相位差的状态来驱动定时生成器30。这里,由于垂直同步信号DVsync和垂直同步信号SVsync的周期一致,因此,通过以上的构成,能够提供一种显示部40以相比由传感器15进行的拍摄延迟一定期间的状态被驱动的状态得以维持的拍摄装置1。
而且,用于决定预定的相位差的参数的参照法不限于上述的示例,能够采用其它的各种参照法。例如,可以为如下构成:在图2所示的构成中,相对于相位差控制部30d输入DVsync生成部32c输出的垂直同步信号DVsync和SHsync生成部33b输出的水平同步信号SHsync,基于上述的信号及一行的拍摄周期的K倍控制相位差。
即,可以构成如下:相位差控制部30d在被输入垂直同步信号DVsync的情况下,开始水平同步信号SHsync的计数,在计数数量达到MAXSHsync-K的情况下向SVsync生成部32b发出指示,使垂直同步信号SVsync输出。此外,这里,MAXSHsync为垂直同步信号SVsync的一周期内的水平同步信号SHsync的数量(垂直同步信号SVsync的周期TSV/水平同步信号SHsync的周期)。其结果是,构成为在相比第一定时信号的垂直同步信号SVsync延迟ΔT的定时输出作为第二定时信号的垂直同步信号DVsync。
当然,在图4所示的构成中,可以构成为:相对于相位差控制部30d输入SVsync生成部32b输出的垂直同步信号SVsync和DHsync生成部33c输出的水平同步信号DHsync,基于上述的信号及一行的显示周期的K倍控制相位差。
而且,图像处理部20中的处理内容为行缓冲器的构成是一个例子,也可以采用其它的处理或缓冲的构成。例如,可以构成为:以蓄积畸变所需要的行数的数据的方式来设置行缓冲器,图像处理部20执行透镜11的畸变校正。
而且,在上述的实施方式中,显示部40为使用液晶面板的EVF,显示部40也可以为EVF以外的显示部,例如既可以为使用安装于拍摄装置1的背面的液晶面板的显示部,也可以为使用液晶面板以外的方式的显示部。并且,拍摄装置1可以为具备反射镜的单镜头反光照相机,也可以为电影摄影机,还可以为具备拍摄功能的手机等的装置。而且,拍摄装置1可以搭载于其它的装置例如车辆。这种情况下,例如可以列举通过传感器15拍摄车辆的外部,使车辆内部的使用者看到显示部40的显示图像的构成等。
而且,在上述的传感器15中,彩色滤波器为拜耳阵列,也可以将本发明适用于使用由拜耳阵列以外的排列构成的传感器的拍摄装置。而且,VRAM 52d、51的容量没有限定,既可以为行缓冲器,也可以为具备用于记录一帧的图像数据的记录容量的存储器。通过该构成,能够进行基于作为显示对象的图像数据的各种处理。而且,从定时生成器30向显示部40的各种信号的传送方式能够采用各种方式,可以通过HDMI(High-Definition MultimediaInterface:高清多媒体接口)等传送。并且,可以使上述实施方式中的方向相反,例如,在水平方向上既可以从左向右显示,也可以从右向左显示。
而且,OSD数据只要为在显示部的信息显示区域中示出成为显示对象的规定的信息的图像数据即可,可以为使拍摄条件以外的各种信息例如示出搭载于拍摄装置1的电池的余量的信息等为成为显示对象的规定的信息的构成。
而且,可以以能够检查预定的相位差是否按照意图设定的方式构成。作为用与此的构成,例如可以列举输出直接地、间接地示出预定的相位差的值等的信息的构成。作为后者,能够采用输出能够检查相位差是否按照意图的信息的构成。例如,拍摄装置1可以以能够输出图像处理对象的行和显示对象的行的方式构成。
该构成例如在图1所示的拍摄装置中能够通过如下的构成等实现,即,向VRAM 51等的存储器中写入示出图像处理对象的行的信息和示出显示对象的行的信息,根据使用者的指示等通过OSD显示等将上述的信息显示于显示部40。即,在图像处理部20中,图像数据输出部20f每输出一行的数据,便增加示出输出完成的行的值(初始值为1),将该值向VRAM51输出并存储。其结果是,示出图像处理完成的最新的行的值存储于VRAM 51等。
另一方面,在显示部40中,每由液晶面板42显示一行的图像,便增加示出显示完成的行的值(初始值为1),将该值向VRAM 51输出并存储。其结果是,示出显示完成的最新的行的值存储于VRAM 51等。在该状态下,根据使用者的指示等使上述的信息显示的话,使用者便能够根据显示的内容确认预定的相位差是否按照意图被运用。即,只要示出图像处理完成的最新的行的值大于示出显示完成的最新的行的值的话,便能够判断显示没有超越拍摄(包含图像处理),预定的相位差是适当的。
第一定时信号生成部只要能够基于振荡器的输出信号生成第一定时信号即可。即,第一定时信号生成部能够通过使分频器或倍增器等作用于振荡信号的PLL(相位同步电路)等而构成。第一定时信号只要为用于驱动传感器的信号即可,除了上述的垂直同步信号以外,与传感器动作同步的各种信号也可以作为第一定时信号而发挥作用。
第二定时信号生成部只要能够基于振荡器的输出信号生成第二定时信号即可。即,第二定时信号生成部能够通过使分频器或倍增器等作用于振荡信号的PLL(相位同步电路)等构成。第二定时信号只要为用于驱动显示部的信号即可,除了上述的垂直同步信号以外,与显示部动作同步的各种信号也可以作为第二定时信号而发挥作用。
当然,第一定时信号和第二定时信号的特性(周期等)可以不同,第一定时信号的周期和第二定时信号的周期可以一致。前者例如可以列举第一定时信号和第二定时信号的任一方为另一方的整数倍的周期的构成。后者则能够提供以一帧的显示期间显示一帧的拍摄图像的拍摄装置。
相位差控制部只要能够基于振荡器的输出信号在第一定时信号和第二定时信号之间给予预定的相位差即可。用于生成具有预定的相位差的信号的构成,能够采用各种构成,例如,可以列举以第一定时信号和第二定时信号的一方为基准,以从检测基准开始经由相当于预定的相位差的期间之后产生另一方的信号的方式控制信号的生成定时的构成等。
此外,为了生成预定的相位差,只要能够以第一定时信号和第二定时信号在拍摄中具有一定的相位差的方式控制信号的开始定时等即可,相位差可以以任意的单位(例如,可以为时间,也可以为时钟的个数)测量。总之,该相位差基于振荡器的输出信号定义。即,定义相当于预定的相位差的期间或时钟的个数,基于振荡器的输出信号测量符合该定义的相位差,通过与该相位差同步的定时控制第一定时信号和第二定时信号的至少一方的定时。
预定的相位差只要以显示部中的延迟被极小化,通过维持该相位差而不产生过度的显示延迟或显示延迟期间的不稳定化的方式设定即可。即,尽管显示与拍摄相比延迟相当于该相位差的非常短的期间,但以不显示一帧等的过度的显示延迟的方式设定相位差。并且,以不产生从拍摄起至显示止的延迟在有的行短、其它行长等的不稳定化的方式设定相位差。预定的相位差既可以预先确定,也可以根据使用者等的指示而确定,还可以根据动作模式等确定。
作为这种预定的相位差,例如可以列举与通过传感器拍摄为进行显示部中的任意行的显示所需的行数的信息的期间的长度和通过图像处理部处理该信息的期间的长度相当的相位差。即,在一实施方式中,由多行构成传感器及显示部,逐行处理图像。具体而言,被拍摄的图像逐行输出,进行通过图像处理部的处理。并且,处理后的图像在显示部中逐行显示。因此,由于使得显示行不超越拍摄行(在显示开始定时之前生成显示对象的图像),因此,解析各行的拍摄时间和图像处理时间即可,解析的结果是,能够在任意行中预先确定显示行不超越拍摄行的最小限度的相位差。根据该构成,能够以在充分地显示任意的期间并不长期化于所需以上的方式来决定相位差。
作为基于振荡器的输出信号定义预定的相位差时的构成例,可以采用使与传感器中的一行的拍摄期间的整数倍或显示部中的一行的显示期间的整数倍相当的差作为预定的相位差的构成。即,在从由多行构成的传感器逐行输出图像,逐行进行通过图像处理部的处理的构成中,如果既定行数(一个或者多个)的拍摄不结束则图像处理不能开始。并且,由于一行的拍摄期间为极短的期间,因此,能够通过拍摄期间的整数倍定义与对于该既定行数的图像进行图像处理所需要的期间大致等价的期间。从而,以一行的拍摄期间为单位定义预定的相位差是容易的,同时,能够容易地定义使显示部中的延迟极小化的相位差。
而且,能够容易地基于振荡器的输出信号测量一行的拍摄期间或一行的显示期间。即,为了驱动传感器或显示部,一般地使用周期性的同步信号。例如,设想第一定时信号生成部及第二定时信号生成部在作为第一定时信号或第二定时信号的垂直同步信号的基础上生成水平同步信号等的构成。在该构成中,上述的同步信号也基于振荡器的输出信号生成。
并且,一行的拍摄期间与传感器的水平同步信号的一周期相当,一行的显示期间与显示部的水平同步信号的一周期相当。从而,如果通过与上述的水平同步信号的一周期的整数倍相当的差定义为预定的相位差,则通过利用上述的水平同步信号控制第一定时信号或者第二定时信号的开始定时,能够容易地生成具有与一行的拍摄期间或一行的显示期间的整数倍相当的预定的相位差的信号。
预定的相位差可变的构成中,例如相位差控制部能够采用接收示出预定的相位差的值,基于接收的值设定预定的相位差的构成等。该构成例如能够通过相位差控制部接收使用者的指示值或每个动作模式的值,基于该值设定预定的相位差的构成等实现。另外,也可以以能够通过各种单位输入该值的方式构成,例如,可以列举在以一行的拍摄期间或一行的显示期间为单位使预定的相位差可变的构成中,形成能够输入行数的构成等。通过以上的构成,能够容易地设定预定的相位差。
传感器基于第一定时信号而被驱动,其为拍摄图像的传感器即可。当然,可以具备用于拍摄图像的透镜或光圈等的构成。总之,传感器只要被第一定时信号驱动即可。即,只要基于第一定时信号控制图像的拍摄或输出的定时,生成作为显示对象的图像的基础的信息即可。
图像处理部只要能够基于传感器的输出数据而生成示出被拍摄体的图像的图像数据即可,只要能够在显示部中基于该图像数据而显示被拍摄体的图像即可。图像处理能够通过任意种类的处理构成,可以通过预先统计等指定处理所需的期间。
显示部只要基于第二定时信号而被驱动,能够显示由传感器拍摄的图像即可。即,只要基于第二定时信号控制图像的显示定时,由传感器拍摄的图像显示于显示部即可。
而且,如本发明所述,基于共同的振荡器生成第一定时信号及第二定时信号和两信号的相位差的方法能够作为程序或方法而适用。并且,以上的装置、程序、方法,既有作为独立的装置而实现的情况,也有在具有多功能的装置中使用共同的部件而实现的情况,包含各种方式。

Claims (5)

1.一种拍摄装置,其特征在于,
具备:
振荡器;
第一定时信号生成部,基于所述振荡器的输出信号生成第一定时信号;
第二定时信号生成部,基于所述振荡器的输出信号生成第二定时信号;
相位差控制部,基于所述振荡器的输出信号将所述第一定时信号与所述第二定时信号的相位差控制为预定的相位差;
传感器,基于所述第一定时信号而被驱动;
图像处理部,基于所述传感器的输出而生成显示对象的图像;以及
显示部,基于所述第二定时信号而被驱动,并显示由所述传感器拍摄到的图像,
所述预定的相位差具有与通过所述传感器拍摄为进行所述显示部中任意行的显示所需的行数的信息的期间的长度的值和通过所述图像处理部处理该信息的期间的长度的值的总和相等的值。
2.根据权利要求1所述的拍摄装置,其特征在于,
所述第一定时信号的周期与所述第二定时信号的周期一致。
3.根据权利要求1或2所述的拍摄装置,其特征在于,
所述预定的相位差具有与所述传感器中一行的拍摄期间的整数倍的长度的值相等的值或所述显示部中一行的显示期间的整数倍的长度的值相等的值。
4.根据权利要求1或2所述的拍摄装置,其特征在于,
所述第一定时信号生成部和所述第二定时信号生成部基于所述振荡器的输出信号而生成水平同步信号,
所述相位差控制部将所述第一定时信号与所述第二定时信号的相位差控制为具有与所述水平同步信号的一周期的整数倍的长度的值相等的值的所述预定的相位差。
5.根据权利要求1或2所述的拍摄装置,其特征在于,
所述相位差控制部接收表示所述预定的相位差的值,并基于接收到的值来设定所述预定的相位差。
CN201710144111.3A 2016-03-11 2017-03-10 拍摄装置 Active CN107181894B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2016047939A JP6645279B2 (ja) 2016-03-11 2016-03-11 撮影装置
JP2016-047939 2016-03-11

Publications (2)

Publication Number Publication Date
CN107181894A CN107181894A (zh) 2017-09-19
CN107181894B true CN107181894B (zh) 2021-07-06

Family

ID=58266984

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710144111.3A Active CN107181894B (zh) 2016-03-11 2017-03-10 拍摄装置

Country Status (4)

Country Link
US (1) US10313619B2 (zh)
EP (1) EP3217641B1 (zh)
JP (1) JP6645279B2 (zh)
CN (1) CN107181894B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6620615B2 (ja) * 2016-03-11 2019-12-18 セイコーエプソン株式会社 撮影装置
JP2019114884A (ja) * 2017-12-22 2019-07-11 セイコーエプソン株式会社 検出装置、表示装置、検出方法
CN108419068A (zh) * 2018-05-25 2018-08-17 张家港康得新光电材料有限公司 一种3d图像处理方法和装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09307786A (ja) * 1996-05-13 1997-11-28 Sony Corp 画像表示装置
CN103703754A (zh) * 2011-07-29 2014-04-02 索尼电脑娱乐公司 拍摄装置、信息处理装置、信息处理系统以及帧数据输出同步化方法
WO2015145515A1 (en) * 2014-03-25 2015-10-01 Seiko Epson Corporation Imaging device, image processing device, display control device and imaging display apparatus
WO2016013185A1 (en) * 2014-07-22 2016-01-28 Seiko Epson Corporation Imaging apparatus, imaging-displaying apparatus, and control method thereof

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0738709B2 (ja) 1987-05-14 1995-04-26 富士写真フイルム株式会社 ディジタル電子スチルカメラ
JPH02100477A (ja) 1988-10-06 1990-04-12 Minolta Camera Co Ltd 電子カメラの映像記録制御装置
JPH06292064A (ja) 1993-04-05 1994-10-18 Matsushita Electric Ind Co Ltd ビデオカメラクロックシステム
JPH077640A (ja) 1993-06-21 1995-01-10 Matsushita Electric Ind Co Ltd 電子ビューファインダ付きビデオカメラ
JPH08163493A (ja) 1994-12-09 1996-06-21 Chinon Ind Inc 画像信号処理装置
JP3893441B2 (ja) 1998-04-07 2007-03-14 富士フイルム株式会社 表示装置およびその制御方法
JP2000050150A (ja) 1998-08-03 2000-02-18 Matsushita Electric Ind Co Ltd 撮像装置
JP3838844B2 (ja) 2000-02-14 2006-10-25 Necビューテクノロジー株式会社 基準信号生成装置及びその信号生成方法
JP4223702B2 (ja) 2001-09-18 2009-02-12 株式会社リコー 撮像装置
EP2281877A3 (en) * 2003-05-21 2011-06-01 Genzyme Corporation Methods for producing preparations of recombinant AAV virions substantially free of empty capsids
JP4727457B2 (ja) 2006-03-08 2011-07-20 富士フイルム株式会社 撮影装置
JP4917345B2 (ja) 2006-04-21 2012-04-18 オリンパスイメージング株式会社 同期信号生成装置、デジタルカメラ、及び同期信号生成方法
JP2010268388A (ja) 2009-05-18 2010-11-25 Olympus Imaging Corp 撮像装置
EP2388771B1 (en) 2010-05-18 2019-10-16 Seiko Epson Corporation Image-displaying device and display control circuit
JP5310647B2 (ja) 2010-05-25 2013-10-09 セイコーエプソン株式会社 撮影装置
JP5029725B2 (ja) 2010-05-18 2012-09-19 セイコーエプソン株式会社 撮影装置
US9159297B2 (en) 2010-05-18 2015-10-13 Seiko Epson Corporation Image-displaying device and display timing control circuit
JP2011254416A (ja) * 2010-06-04 2011-12-15 Seiko Epson Corp 撮影装置
JP5784382B2 (ja) 2011-06-20 2015-09-24 オリンパス株式会社 電子内視鏡装置
JP5784383B2 (ja) 2011-06-20 2015-09-24 オリンパス株式会社 電子内視鏡装置
JP5972030B2 (ja) 2012-04-27 2016-08-17 キヤノン株式会社 信号処理装置
JP6170311B2 (ja) * 2013-02-26 2017-07-26 キヤノン株式会社 撮像装置及びその制御方法
JP2015106769A (ja) 2013-11-29 2015-06-08 株式会社島津製作所 撮像装置の制御装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09307786A (ja) * 1996-05-13 1997-11-28 Sony Corp 画像表示装置
CN103703754A (zh) * 2011-07-29 2014-04-02 索尼电脑娱乐公司 拍摄装置、信息处理装置、信息处理系统以及帧数据输出同步化方法
WO2015145515A1 (en) * 2014-03-25 2015-10-01 Seiko Epson Corporation Imaging device, image processing device, display control device and imaging display apparatus
WO2016013185A1 (en) * 2014-07-22 2016-01-28 Seiko Epson Corporation Imaging apparatus, imaging-displaying apparatus, and control method thereof

Also Published As

Publication number Publication date
CN107181894A (zh) 2017-09-19
US10313619B2 (en) 2019-06-04
JP2017163449A (ja) 2017-09-14
US20170264849A1 (en) 2017-09-14
EP3217641B1 (en) 2019-09-18
EP3217641A1 (en) 2017-09-13
JP6645279B2 (ja) 2020-02-14

Similar Documents

Publication Publication Date Title
US9159297B2 (en) Image-displaying device and display timing control circuit
US9148572B2 (en) Timing generator, imaging device, and dot-clock output method
US20110285734A1 (en) Image-displaying device and display control circuit
CN107181894B (zh) 拍摄装置
US20170366777A1 (en) Imaging device
JP5310647B2 (ja) 撮影装置
US10070064B2 (en) Display control device including display control section that causes display data to be displayed in first and second regions og display, and controlling method of image capturing sensor and display
JP2016226015A (ja) 撮像装置
CN107181909B (zh) 拍摄装置
US11356603B2 (en) Image capturing apparatus and control method therefor
JP5482475B2 (ja) 画像処理装置、表示装置及び撮影装置
JP6481701B2 (ja) 撮影表示装置、制御方法、制御装置、表示装置及び撮影装置
JP2013225923A (ja) カメラ、表示装置および画像処理装置
JP6103106B2 (ja) 撮影表示装置、その撮影制御方法、制御装置、表示装置および撮影装置。
JP5987394B2 (ja) 撮影装置、撮影方法
JP5924382B2 (ja) 撮像装置、表示装置および画像処理装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant