CN106991955A - 扫描驱动电路、显示面板以及驱动方法 - Google Patents

扫描驱动电路、显示面板以及驱动方法 Download PDF

Info

Publication number
CN106991955A
CN106991955A CN201710364228.2A CN201710364228A CN106991955A CN 106991955 A CN106991955 A CN 106991955A CN 201710364228 A CN201710364228 A CN 201710364228A CN 106991955 A CN106991955 A CN 106991955A
Authority
CN
China
Prior art keywords
transistor
input
signal
level signal
module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201710364228.2A
Other languages
English (en)
Inventor
吴昊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xiamen Tianma Microelectronics Co Ltd
Original Assignee
Xiamen Tianma Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xiamen Tianma Microelectronics Co Ltd filed Critical Xiamen Tianma Microelectronics Co Ltd
Priority to CN201710364228.2A priority Critical patent/CN106991955A/zh
Publication of CN106991955A publication Critical patent/CN106991955A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请公开了扫描驱动电路、显示面板以及驱动方法,扫描驱动电路包括多级级联的扫描驱动单元,每一个扫描驱动单元包括移位模块、使能模块以及输出模块;其中:使能模块包括复位单元、第一电平信号端、第二电平信号端以及多个使能单元;复位单元包括第一晶体管、第二晶体管以及复位信号输入端;第一晶体管在复位信号输入端接收到的信号控制下,控制第一电平信号端与之间的电连接;第二晶体管在复位信号输入端接收到的信号控制下,控制第二电平信号端与使能单元的输出端之间的电连接。同一个扫描驱动单元中,多个使能单元通过第一晶体管与第一电平信号端电连接,可以减少显示面板中第一晶体管的数量,有利于实现窄边框的设计。

Description

扫描驱动电路、显示面板以及驱动方法
技术领域
本申请涉及显示技术领域,尤其涉及扫描驱动电路、显示面板及应用于扫描驱动电路的驱动方法。
背景技术
随着显示技术的发展,显示器件的尺寸规格日新月异。例如,为了满足用户的视觉体验,高分辨率和窄边框的显示屏幕的需求量不断增长。
现有的显示面板通常分为显示区以及设置于显示区周围的电路区,其中电路区设置有用于向显示区的扫描信号线分时提供扫描驱动信号的移位寄存电路。现有的移位寄存电路通常至少包括与扫描线数量相同的多级移位寄存单元,每级移位寄存单元中包含多个晶体管。在高分辨率的显示面板中,移位寄存单元级数较多,因此整个移位寄存电路包含大量的晶体管,这些晶体管的设计需要占用较大的电路区的面积,不利于实现窄边框的设计。
发明内容
有鉴于此,期望能够提供一种改进的扫描驱动电路、包含上述扫描驱动电路的显示面板以及应用于上述扫描驱动电路的驱动方法,来解决以上背景技术部分提到的技术问题。
第一方面,本申请提供了一种扫描驱动电路,扫描驱动电路包括多级级联的扫描驱动单元,每一个扫描驱动单元包括移位模块、使能模块以及输出模块;其中:使能模块包括第一电平信号端、第二电平信号端、复位单元以及多个使能单元;复位单元包括第一晶体管、第二晶体管以及复位信号输入端;各使能单元包括第一输入端、第二输入端、第一电平信号输入端、第二电平信号输入端以及输出端,第一输入端用于接收移位模块提供的第一输入信号,第二输入端用于接收第一时钟控制信号;第一晶体管连接在第一电平信号端以及第一电平信号输入端之间,用于控制第一电平信号端与第一电平信号输入端之间的电连接,第一晶体管的栅极连接至复位信号输入端;第二电平信号输入端连接至第二电平信号端,第二晶体管连接在第二电平信号端与使能单元的输出端之间,用于控制第二电平信号端与使能单元的输出端之间的电连接,第二晶体管的栅极连接至复位信号输入端;在扫描期间使能模块在第一输入端接收到的移位模块提供的第一输入信号、第二输入端接收到的第一时钟控制信号以及复位信号输入端接收到的第二电平信号的作用下,通过各使能单元的输出端向与其连接的输出模块提供扫描信号,在复位期间,使能模块在复位信号输入端接收到的第一电平信号的控制下,通过各使能单元的输出端向与其连接的输出模块提供复位信号。
第二方面,本申请提供了一种显示面板,该显示面板包括多条扫描信号线以及如第一方面提供的扫描驱动电路;各输出模块的输出端与扫描信号线一一对应电连接。
第三方面,本申请提供了一种应用于上述扫描驱动电路的驱动方法,该驱动方法包括:在扫描期间,向各使能单元的第一输入端提供第一输入信号,分时向各使能单元的第二输入端提供第一时钟控制信号,向复位单元提供第二电平信号,第一晶体管导通,第二晶体管截止,各使能单元输出扫描信号;在复位期间,向复位单元的复位信号输入端提供第一电平信号,第一晶体管截止,第二晶体管导通,各使能单元输出复位信号。
本申请提供的扫描驱动电路、显示面板以及应用于扫描驱动电路的驱动方法,通过将同一个使能模块中所有的使能单元中的第一电平信号输入端连接至同一个第一晶体管的第二极。可以减少使能模块中第一晶体管数量,从而减少扫描驱动电路中的晶体管数量,能够减小扫描驱动电路所占用的显示面板的边框面积,有利于实现窄边框的设计。
在一些实施例中,通过将同一个使能模块中所有的使能单元中的输出端均连接至第二晶体管的第二极,可以进一步减少使能模块中的晶体管的数目,从而进一步减少扫描驱动电路占用的显示面板的边框面积。
附图说明
通过阅读参照以下附图所作的对非限制性实施例详细描述,本申请的其它特征、目的和优点将会变得更明显:
图1是本申请提供的扫描驱动电路的一个扫描驱动单元的实施例的整体结构示意图;
图2是本申请提供的扫描驱动电路的扫描驱动单元的又一个实施例的结构示意图;
图3是本申请提供的扫描驱动电路的扫描驱动单元的又一个实施例的结构示意图;
图4a-图4c是本申请提供的与图3所示的实施例对应的结构的局部放大示意图;
图5是本申请提供的扫描驱动电路的一个实施例的结构示意图;
图6是本申请提供的显示面板的一个示意性结构图;
图7是本申请提供的用于驱动图1-图3所示的扫描驱动电路的时序图;
图8是本申请提供的驱动方法的一个实施例的流程图。
具体实施方式
下面结合附图和实施例对本申请作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释相关发明,而非对该发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与有关发明相关的部分。
需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。下面将参考附图并结合实施例来详细说明本申请。
本申请的扫描驱动电路应用于显示面板,显示面板包括多条扫描信号线,扫描驱动电路包括多级级连的扫描驱动单元,各扫描信号线与扫描驱动单元的输出端一一对应连接。在显示期间,扫描驱动电路用于向各条扫描信号线提供显示信号。图1示出了本申请提供的扫描驱动电路的一个扫描驱动单元的实施例的整体结构示意图。
如图1所示,扫描驱动单元100包括移位模块11、使能模块12以及输出模块13。其中,移位模块11的输出端与使能模块12电连接,使能模块12的输出端与输出模块13电连接。
在本实施例中,使能模块12包括第一电平信号端VGH、第二电平信号端VGL、复位单元121以及多个使能单元122。其中,上述第一电平信号端VGH用于接收第一电平信号,该第一电平信号可以为高电平信号,也可以为低电平信号;第二电平信号端VGL用于接收第二电平信号,该第二电平信号可以为高电平信号,也可以为低电平信号。其中,第一电平信号端VGH与第二电平信号端VGL接收不同类型的信号。例如,当第一电平信号端VGH接收高电平信号时,第二电平信号端VGL接收低电平信号;当第一电平信号端VGH接收低电平信号时,第二电平信号端VGL接收高电平信号。
复位单元121包括第一晶体管M1、第二晶体管M2以及复位信号输入端GAS。
每一个使能单元122包括第一输入端IN1、第二输入端IN2、第一电平信号输入端Vg1、第二电平信号输入端Vg2以及输出端OUT。本实施例中,每一个使能单元122的第一输入端IN1均连接在一起,并连接至移位模块11的输出端。上述第一输入端IN1用于接收移位模块11提供的第一输入信号,第二输出端IN2用于接收第一时钟控制信号。上述各使能单元122在第二输入端IN2接收到的第一时钟控制信号以及第一输入端IN1接收到的移位模块11的输出端提供的信号的控制下,分时向其输出端OUT提供扫描电压信号。
本实施例中,第一晶体管M1连接在第一电平信号端VGH与第一电平信号输入端Vg1之间,即第一晶体管M1的第一极连接至第一电平信号端VGH,第一晶体管M1的第二极连接至使能单元122的第一电平信号输入端Vg1。第一晶体管M1的栅极连接至复位单元121的复位信号输入端GAS。第一晶体管M1在复位信号输入端GAS提供的信号的作用下,控制第一电平信号端VGH与第一电平信号输入端Vg1之间是否电连接。
本实施中,第二电平信号输入端Vg2连接至第二电平信号端VGL。第二晶体管M2连接在第二电平信号端VGL与使能单元122的输出端OUT之间,即第二晶体管M2的第一极连接至第二电平信号端VGL,第二晶体管M2的第二极连接至使能单元122的输出端。第二晶体管M2的栅极连接至复位单元121的复位信号输入端GAS。第二晶体管M2的栅极在复位信号输入端GAS接收到的信号的作用下,控制第二电平信号端VGL与使能单元122的输出端OUT之间的电连接。
在这里值得注意的是,虽然图1中的复位单元121仅示出了一个复位信号输入端GAS,本实施例中,复位单元121也可以设置两个复位信号输入端,其中第一晶体管M1的栅极连接至其中一个复位信号输入端,第二晶体管M2的栅极连接至另外一个复位信号输入端。当上述第一晶体管M1与第二晶体管M2均连接至同一个复位信号输入端GAS时,第一晶体管M1与第二晶体管M2具有不同的沟道类型。
本实施例中,输出模块13包括多个输入端,每一个使能单元122的输出端OUT与输出模块13的输入端一一对应连接。输出模块13的输出端与显示面板的扫描信号线一一对应连接。
在扫描期间,在第一输入端IN1接收到的移位模块11提供的第一输入信号、第二输入端IN2接收到的第一时钟控制信号以及复位信号输入端GAS接收到的第二电平信号的作用下,第一晶体管M1导通,第二晶体管M2截止,使能模块12通过各使能单元122的输出端OUT向与其电连接的输出模块13提供扫描信号,该扫描信号经过输出模块13后分时提供至各条扫描信号线。
在复位期间,当第一晶体管M1与第二晶体管M2均连接至复位信号输入端GAS时,在复位信号输入端GAS接收到的第一电平信号的控制下,第一晶体管M1截止,第二晶体管M2导通,使能模块12通过各使能单元122的输出端OUT向与其连接的输出模块13提供复位信号。该复位信号经过各输出模块13后同时传输至扫描信号线。
本实施例通过在使能模块12中设置复位单元121以及多个使能单元122,将同一个使能模块12中所有的使能单元122中的第一电平信号输入端Vg1连接至第一晶体管M1的第二极。这样一来,可以减少使能模块12中第一晶体管M1的数量,降低扫描驱动电路所占有用的显示面板的面积,有利于实现窄边框的设计。
本实施例的一些可选的实现方式中,复位单元121可以包括一个第一晶体管M1以及多个第二晶体管M2,如图1所示。使能模块12中的每一个使能单元122的第一电平信号输入端Vg1均连接至第一晶体管M1的第二极。第二晶体管M2的数目可以与使能模块12中使能单元122的数目相同。其中,第二晶体管连接在与其对应的使能单元的第二电平信号输入端Vg2与输出端OUT之间,即各第二晶体管M2的第一极连接至第二电平信号端VGL,各第二晶体管M2的第二极与各使能单元122的输出端OUT一一对应连接。
本实施例的一些可选的实现方式中,复位单元121可以包括一个第一晶体管M1以及一个第二晶体管M2,如图2所示。每一个使能单元122的第一电平信号输入端Vg1均连接至第一晶体管M1的第二极,每一个使能单元122的输出端OUT均连接至第二晶体管M2的第二极。通过将使能单元122的输出端OUT均连接至第二晶体管M2的第二极,可以进一步减少使能模块12中的晶体管的数目,从而进一步减少扫描驱动单元100占用的显示面板的面积,从而有利于实现窄边框的设计。
图3示出了本申请提供的扫描驱动电路的扫描驱动单元的又一个实施例的结构示意图。图4a-图4c分别为扫描驱动单元中移位模块31、使能单元322以及输出模块33的局部放大示意图。
如图3所示,扫描驱动单元300包括移位模块31、使能模块32以及输出模块33。使能模块32包括第一电平信号端VGH、第二电平信号端VGL、复位单元321以及多个使能单元322。复位单元321包括第一晶体管M1、第二晶体管M2以及复位信号输入端GAS。每一个使能单元322包括第一输入端IN1、第二输入端IN2、第一电平信号输入端、第二电平信号输入端以及输出端OUT。其中,每一个使能单元322的第一电平信号输入端与使能模块的第一电平信号端VGH电连接,每一个使能单元322的第二电平信号输入端与使能模块的第二电平信号端VGH电连接。
在图1所示的实施例的基础上,本实施例对移位模块31、输出模块33以及每一个使能单元322的具体结构进行了进一步的说明。
本实施例中,移位模块31可以包括时钟信号端CK1、输入端IN3、输出端NEXT、第一时钟反相器R1、第二时钟反相器R2、第一反相器K1以及第二反相器K2。
第一反相器K1的输入端连接至时钟信号端CK1,第一反相器K1的输出端连接至第一时钟反相器R1的第一控制端。第一时钟反相器R1的第二控制端连接至时钟信号端CK1,第一时钟反相器R1的输入端连接至移位模块31的输入端IN3,第一时钟反相器R1的输出端连接至第二反相器K2的输入端。第二反相器K2的输出端连接至移位模块31的输出端NEXT,第二时钟反相器R2的输入端连接至第二反相器K2的输出端,第二时钟反相器R2的输出端连接至第二反相器K2的输入端,第二时钟反相器R2的第一控制端连接至时钟信号端CK1,第二时钟反相器R2的第二控制端连接至第一反相器K1的输出端。
本实施例中上述各时钟反相器分别在它们第一控制端以及第二控制端的控制下工作。以第一时钟反相器R1为例,简单介绍下时钟反相器的工作原理。第一时钟反相器R1的第一控制端与第二控制端均导通时,第一时钟反相器R1工作在导通状态,此时第一时钟反相器R1相当于反相器;第一时钟反相器R1的两个控制端中的至少一个控制端截止时,第一时钟反相器R1截止。
本实施例中,使能单元322可以包括第三晶体管M3、第四晶体管M4、第五晶体管M5以及第六晶体管M6。
第三晶体管M3的栅极连接至使能单元322的第一输入端IN1,该第一输入端IN1电连接至移位模块31的输出端NEXT,也即电连接至移位模块31中的第二时钟反相器R2的输入端,第三晶体管M3的第一极连接至使能单元的第一电平信号输入端,也即第一晶体管M1的第二极,第三晶体管M3的第二极连接至使能单元322的输出端OUT。第四晶体管M4的栅极连接至使能单元322的第二输入端IN2,第四晶体管M4的第一极连接至使能单元的第一电平信号输入端,也即第一晶体管M1的第二极,第四晶体管M4的第二极连接至使能单元322的输出端OUT。第五晶体管M5的栅极连接至使能单元322的第一输入端IN1,第五晶体管M5的第一极连接至第六晶体管M6的第二极,第五晶体管M5的第二极连接至使能单元322的输出端OUT。第六晶体管M6的栅极连接至第二输入端IN2,第六晶体管M6的第一极连接至使能单元的第二电平信号输入端,也即驱动模块的第二电平信号端VGL。
本实施例中,上述第一晶体管M1、第三晶体管M3、第四晶体管M4具有相同的沟道类型,例如可以为PMOS晶体管。上述第二晶体管M2、第五晶体管M5、第六晶体管M6具有相同的沟道类型,例如可以为NMOS晶体管。上述第一晶体管M1与第二晶体管M2具有不同的沟道类型。例如,当第一晶体管M1为NMOS晶体管时,第二晶体管M2为PMOS晶体管;当第一晶体管M1为PMOS晶体管时,第二晶体管M2为NMOS晶体管。
输出模块33包括与使能单元322一一对应的多个输出单元331,其中,每一个输出单元331包括至少一个第三反相器K3。若各输出单元331包括至少两个第三反相器K3,该至少两个第三反相器K3依次级联。输出单元331的输入端与第一级第三反相器K3的输入端电连接,并且与对应的使能单元322的输出端OUT电连接,输出单元331的输出端与最后一级反相器K3的输出端电连接。
本实施例通过将输出模块33的输出单元331设置多个级连的反相器,可以对使能模块32输出的信号进行放大,同时提高使能模块32输出的信号的稳定性。
请继续参看图5,其示出了本申请提供的扫描驱动电路的一个实施例的结构示意图。
如图5所示,扫描驱动电路500包括多级级联的扫描驱动单元51,例如包括如图1-3之一所示的扫描驱动单元。
本实施例中,每一个扫描驱动单元51包括移位模块511、使能模块512以及输出模块513。第二级至最后一级扫描驱动单元51中的移位模块511的输入端IN3连接至上一级扫描驱动单元51中移位模块511的输出端NEXT。这样一来,扫描驱动单元51在输入端IN3以及时钟信号端CK1接收到的信号的作用下,向移位模块511的输出端NEXT提供信号。该信号作为一下级扫描驱动单元51工作的启动信号,以启动下一级扫描驱动单元51的工作。与同一级移位模块511电连接的多个使能单元分别在第二输入端输入的第一时钟控制信号以及移位模块511的输出端NEXT提供的信号的作用下,分时向使能单元的输出端提供扫描信号。由此,在显示期间,与扫描驱动电路500电连接的扫描信号线分时接收扫描驱动电路500提供的扫描信号。
请继续参考图6,其示出了本申请提供的显示面板的一个示意性结构图。
如图6所示,显示面板600包括扫描驱动电路61,扫描驱动电路61包括n级级联的扫描驱动单元611,n为大于等于2的正整数。在本实施例中,每一级扫描驱动单元611包括使能单元的多个第二输入端IN2,复位单元的复位信号输入端GAS,移位模块的时钟信号端CK1,移位模块的输入端IN3、输出端NEXT,使能模块的第一电平信号端VGH、使能模块的第二电平信号端VGL,输出模块的多个输出端OUT1。扫描驱动电路61中的移位模块的输出端NEXT与各使能单元的第一输入端电连接,第一输入端在图6中未示出。
本实施例中,显示面板600还包括第三信号线63、时钟信号线64、第一电平信号线65、第二电平信号线66、复位信号线67、多条第二信号线62。其中,每一个扫描驱动单元611的移位模块的时钟信号端CK1均连接至时钟信号线64,第一级扫描驱动单元611的移位模块的输入端IN3连接至第三信号线63,第一级至第n-1级扫描驱动单元611的移位模块的输出端NEXT分别连接至第二级至最后一级的扫描驱动单元611的移位模块的输入端IN3。同一扫描驱动单元中的各使能单元的第二输入端IN2与各第二信号线62一一对应电连接。每一个扫描驱动单元611的复位单元的复位信号输入端GAS均连接至复位信号线67。每一个扫描驱动单元611的使能模块的第一电平信号端VGH均连接至第一电平信号线65,每一个扫描驱动电路61的使能模块的第二电平信号端VGL均连接至第二电平信号线66。上述各信号线向与其电连接的扫描驱动单元611的各端口提供相应的信号。
显示面板61还包括多条扫描信号线68。每一个扫描驱动单元611的输出模块的输出端OUT1与扫描信号线68一一对应连接。在扫描期间,扫描驱动电路61用于向各扫描信号线68分时提供扫描信号,在复位期间,扫描驱动电路61用于向各扫描信号线68提供复位信号。
请继续参考图7,其示出了本申请提供的用于驱动上述任意实施例提供的扫描驱动电路的时序图。结合图3-图6,以第一晶体管M1、第三晶体管M3、第四晶体管M4为PMOS晶体管,以第二晶体管M2、第五晶体管M5、第六晶体管M6为NMOS晶体管,每一个使能模块包括2个使能单元为例,以第一级扫描驱动单元为例,对扫描驱动电路的工作原理进行进一步的描述。
在图7中,gas表示复位模块的复位信号输入端GAS接收到的信号,in3表示移位模块的输入端IN3接收到的信号,ck1表示移位模块的时钟信号端CK1接收到的信号,in2_1表示第一级使能单元的第二输入端IN2接收到的信号,in2_2表示第二级使能单元的第二输入端IN2接收到的信号,in1表示每一个使能单元的第一输入端IN1接收到的信号,也即移位模块的输出端NEXT输出的信号,out1表示输出模块的第一个输出端OUT1提供的信号,也即与其电连接的扫描信号线68接收到的信号,out2表示输出模块的第二个输出端提供的信号,也即与其电连接的扫描信号线68接收到的信号。
如图7所示,扫描驱动电路中的每一个扫描驱动单元的工作时序可以分为两个阶段:扫描阶段T1和复位阶段T2。在扫描阶段T1,向复位单元的复位信号输入端GAS提供低电平信号,此时第一晶体管M1导通,第二晶体管M2截止。在复位阶段T2,向复位单元的复位信号输入端GAS提供高电平信号,此时第一晶体管M1导通,第二晶体管M2截止。
在扫描阶段T1,向移位模块的时钟信号端CK1提供高电平信号,向移位模块的输入端IN3提供高电平信号,此时第一时钟反相器R1导通,移位模块的输入端IN3将接收到高电平信号提供至移位模块的输出端NEXT,该高电平信号提供至使能模块中各使能单元的第一信号输入端IN1。接着,向移位模块的时钟信号端CK1提供低电平信号,向移位模块的输入端IN3提供低电平信号,此时第一时钟反相器R1截止,第二时钟反相器R2导通。移位模块的输出端NEXT保持之前的高电平信号不变。
在移位模块的输出端NEXT提供高电平信号时,向使能模块的第一级使能单元的第二输入端IN2提供高电平信号,此时第五晶体管M5以及第六晶体管M6导通,第一级使能单元的输出端输出低电平信号,该低电平信号经过输出单元的多级反相器R3反相放大后提供至扫描驱动单元的其中一个输出端。接着,向第一级使能单元的第二输入端IN2提供低电平信号,向第二级使能单元的第二输入端IN2提供高电平信号。此时,第一级使能单元的第四晶体管M4导通,第一级使能单元的输出端输出高电平信号,该高电平信号经过输出模块的反相器反相后,提供至扫描驱动单元的其中一个输出端。第二级使能单元的信号输出端此时输出低电平信号,该低电平信号经过与第二级使能单元电连接的输出单元反相后,提供至扫描驱动单元的输出端。
第一级扫描驱动单元的输出端将高电平信号也即扫描信号分时提供至与其电连接的扫描信号线后,下一级扫描驱动单元在移位模块的输出端NEXT输出的信号的控制下启动,并将扫描信号分时提供至与其电连接的扫描信号线。
在复位阶段T2,第一晶体管M1在复位信号输入端GAS接收到的高电平信号的控制下截止,第二晶体管M2在复位信号输入端GAS接收到的高电平信号的控制下导通。第二晶体管M2将第二电平信号端VGL提供的信号传输至使能单元的输出端。由于所有的扫描驱动电路中的复位单元的复位信号输入端GAS均连接至复位信号线,此时,驱动扫描电路的输出端均输出高电平的复位信号。
继续参考图8,其示出了本申请提供的应用于上述扫描驱动电路的驱动方法的一个实施例的流程图800。
步骤801,在扫描期间,向各使能单元的第一输入端提供第一输入信号,分时向各使能单元的第二输入端提供第一时钟控制信号,向复位单元提供第二电平信号,第一晶体管导通,第二晶体管截止,各使能单元输出扫描信号。
步骤802,在复位期间,向复位单元的复位信号输入端提供第一电平信号,第一晶体管截止,第二晶体管导通,各使能单元输出复位信号。
在本实施例的一些可选的实现方式中,上述方法还包括:向移位模块的时钟信号端提供第二时钟信号,向第一级移位模块的输入端提供移位启动信号,各移位模块在第二时钟信号以及移位启动信号的控制下,向与其相连接的使能单元提供第一输入信号,以及向与其相连接的下一级移位模块提供移位信号。
本实施例所示的驱动方法800的具体工作原理请参考图7所示的时序图,在此不再赘述。
以上描述仅为本申请的较佳实施例以及对所运用技术原理的说明。本领域技术人员应当理解,本申请中所涉及的发明范围,并不限于上述技术特征的特定组合而成的技术方案,同时也应涵盖在不脱离发明构思的情况下,由上述技术特征或其等同特征进行任意组合而形成的其它技术方案。例如上述特征与本申请中公开的(但不限于)具有类似功能的技术特征进行互相替换而形成的技术方案。

Claims (10)

1.一种扫描驱动电路,其特征在于,所述扫描驱动电路包括多级级联的扫描驱动单元,每一个扫描驱动单元包括移位模块、使能模块以及输出模块;其中:
所述使能模块包括第一电平信号端、第二电平信号端、复位单元以及多个使能单元;
所述复位单元包括第一晶体管、第二晶体管以及复位信号输入端;
各所述使能单元包括第一输入端、第二输入端、第一电平信号输入端、第二电平信号输入端以及输出端,所述第一输入端用于接收所述移位模块提供的第一输入信号,所述第二输入端用于接收第一时钟控制信号;
所述第一晶体管连接在所述第一电平信号端以及所述第一电平信号输入端之间,用于控制所述第一电平信号端与所述第一电平信号输入端之间的电连接,所述第一晶体管的栅极连接至所述复位信号输入端;
所述第二电平信号输入端连接至所述第二电平信号端,所述第二晶体管连接在所述第二电平信号端与所述使能单元的输出端之间,用于控制所述第二电平信号端与所述使能单元的输出端之间的电连接,所述第二晶体管的栅极连接至所述复位信号输入端;
在扫描期间所述使能模块在所述第一输入端接收到的所述移位模块提供的第一输入信号、所述第二输入端接收到的所述第一时钟控制信号以及所述复位信号输入端接收到的第二电平信号的作用下,通过各所述使能单元的输出端向与其连接的输出模块提供扫描信号;在复位期间,所述使能模块在所述复位信号输入端接收到的第一电平信号的控制下,通过各所述使能单元的输出端向与其连接的输出模块提供复位信号。
2.根据权利要求1所述的扫描驱动电路,其特征在于,所述使能单元还包括第三晶体管、第四晶体管、第五晶体管、第六晶体管;其中,
所述第三晶体管的栅极连接至所述第一输入端,所述第三晶体管的第一极连接至所述第一电平信号输入端,所述第三晶体管的第二极连接至所述使能单元的输出端;
所述第四晶体管的栅极连接至所述第二输入端,所述第四晶体管的第一极连接至所述第一电平信号输入端,所述第四晶体管的第二极连接至所述使能单元的输出端;
所述第五晶体管的栅极连接至所述第一输入端,所述第五晶体管的第一极连接至所述第六晶体管的第二极,所第五晶体管的第二极连接至所述使能单元的输出端;
所述第六晶体管的栅极连接至所述第二输入端,所述第六晶体管的第一极连接至所述第二电平信号输入端;
其中,所述第一晶体管、所述第三晶体管、所述第四晶体管具有相同的沟道类型,所述第二晶体管、所述第五晶体管、所述第六晶体管具有相同的沟道类型,所述第一晶体管与所述第二晶体管具有不同的沟道类型。
3.根据权利要求1所述的扫描驱动电路,其特征在于,所述移位模块包括时钟信号端、输入端、输出端、第一时钟反相器、第二时钟反相器、第一反相器以及第二反相器;其中:
所述第一反相器的输入端连接至所述时钟信号端,所述第一反相器的输出端连接至所述第一时钟反相器的第一控制端;
所述第一时钟反相器的第二控制端连接至所述时钟信号端,所述第一时钟反相器的输入端连接至所述移位模块的输入端,所述第一时钟反相器的输出端连接至所述第二反相器的输入端;
所述第二反相器的输出端连接至所述移位模块的输出端,所述第二时钟反相器的输入端连接至所述第二反相器的输出端,所述第二时钟反相器的输出端连接至所述第二反相器的输入端,所述第二时钟反相器的第一控制端连接至所述时钟信号端,所述第二时钟反相器的第二控制端连接至所述第一反相器的输出端。
4.根据权利要求3所述的扫描驱动电路,其特征在于,第二级至最后一级所述扫描驱动单元中移位模块的输入端连接至上一级扫描驱动单元中移位模块的输出端。
5.根据权利要求1所述的扫描驱动电路,其特征在于,所述输出模块包括多个输出单元,所述输出单元的输入端与各所述使能单元的输出端一一对应连接;
所述输出单元包括至少一个第三反相器,各所述第三反相器依次级联;
所述输出单元的输入端与第一级第三反相器的输入端电连接,所述输出单元的输出端与最后一级第三反相器的输出端电连接。
6.根据权利要求1所述的扫描驱动电路,其特征在于,在同一个所述使能模块中,所述复位单元包括一个所述第一晶体管以及一个所述第二晶体管;其中:
各所述使能单元的第一电平信号输入端均连接至所述第一晶体管的第二极,各所述使能单元的输出端均连接至所述第二晶体管的第二极。
7.根据权利要求1所述的扫描驱动电路,其特征在于,在同一个所述使能模块中,所述复位单元包括一个所述第一晶体管以及多个所述第二晶体管;其中:
各所述使能单元的第一电平信号输入端均连接至所述第一晶体管的第二极,所述第二晶体管与所述使能单元一一对应,所述第二晶体管连接在对应的所述使能单元的第二电平信号输入端与输出端之间。
8.一种显示面板,其特征在于,所述显示面板包括多条扫描信号线以及如权利要求1-7任意一项所述的扫描驱动电路;
各所述输出模块的输出端与所述扫描信号线一一对应电连接。
9.一种应用于如权利要求1-7之一所述的扫描驱动电路的驱动方法,其特征在于,包括:
在扫描期间,向各所述使能单元的第一输入端提供第一输入信号,分时向各所述使能单元的第二输入端提供第一时钟控制信号,向复位单元提供第二电平信号,所述第一晶体管导通,所述第二晶体管截止,各所述使能单元输出扫描信号;
在复位期间,向所述复位单元的复位信号输入端提供第一电平信号,所述第一晶体管截止,所述第二晶体管导通,各所述使能单元输出复位信号。
10.根据权利要求9所述的方法,其特征在于,所述方法还包括:
向移位模块的时钟信号端提供第二时钟信号,向第一级移位模块的输入端提供移位启动信号,各所述移位模块在所述第二时钟信号以及所述移位启动信号的控制下,向与其相连接的使能单元提供所述第一输入信号,以及向与其相连接的下一级移位模块提供移位信号。
CN201710364228.2A 2017-05-22 2017-05-22 扫描驱动电路、显示面板以及驱动方法 Pending CN106991955A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710364228.2A CN106991955A (zh) 2017-05-22 2017-05-22 扫描驱动电路、显示面板以及驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710364228.2A CN106991955A (zh) 2017-05-22 2017-05-22 扫描驱动电路、显示面板以及驱动方法

Publications (1)

Publication Number Publication Date
CN106991955A true CN106991955A (zh) 2017-07-28

Family

ID=59420174

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710364228.2A Pending CN106991955A (zh) 2017-05-22 2017-05-22 扫描驱动电路、显示面板以及驱动方法

Country Status (1)

Country Link
CN (1) CN106991955A (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107731174A (zh) * 2017-10-31 2018-02-23 武汉天马微电子有限公司 一种显示装置和电子设备
CN107978277A (zh) * 2018-01-19 2018-05-01 昆山国显光电有限公司 扫描驱动器及其驱动方法、有机发光显示器
CN111564132A (zh) * 2020-05-29 2020-08-21 厦门天马微电子有限公司 移位寄存器、显示面板和显示装置
WO2021174607A1 (zh) * 2020-03-03 2021-09-10 武汉华星光电技术有限公司 Goa 驱动电路、显示面板及显示装置

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060017685A1 (en) * 2004-07-23 2006-01-26 Au Optronics Corp. Single clock driven shift register and driving method for same
CN101882470A (zh) * 2009-05-08 2010-11-10 联咏科技股份有限公司 移位寄存装置
JP2014056630A (ja) * 2012-09-13 2014-03-27 Seiko Epson Corp 回路、電気光学装置、及び電子機器
CN104299583A (zh) * 2014-09-26 2015-01-21 京东方科技集团股份有限公司 一种移位寄存器及其驱动方法、驱动电路和显示装置
CN104392686A (zh) * 2014-10-21 2015-03-04 厦门天马微电子有限公司 移位寄存单元及驱动电路及显示装置
CN104681000A (zh) * 2015-03-20 2015-06-03 厦门天马微电子有限公司 移位寄存器、栅极控制电路、阵列基板和显示面板
CN104700799A (zh) * 2015-03-17 2015-06-10 深圳市华星光电技术有限公司 栅极驱动电路及显示装置
CN105096891A (zh) * 2015-09-02 2015-11-25 深圳市华星光电技术有限公司 Cmos goa电路
US20160093265A1 (en) * 2013-03-22 2016-03-31 Japan Display Inc. Display device
CN106157898A (zh) * 2016-06-28 2016-11-23 厦门天马微电子有限公司 一种扫描电路、栅极驱动电路及显示装置
CN106652964A (zh) * 2017-03-10 2017-05-10 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060017685A1 (en) * 2004-07-23 2006-01-26 Au Optronics Corp. Single clock driven shift register and driving method for same
CN101882470A (zh) * 2009-05-08 2010-11-10 联咏科技股份有限公司 移位寄存装置
JP2014056630A (ja) * 2012-09-13 2014-03-27 Seiko Epson Corp 回路、電気光学装置、及び電子機器
US20160093265A1 (en) * 2013-03-22 2016-03-31 Japan Display Inc. Display device
CN104299583A (zh) * 2014-09-26 2015-01-21 京东方科技集团股份有限公司 一种移位寄存器及其驱动方法、驱动电路和显示装置
CN104392686A (zh) * 2014-10-21 2015-03-04 厦门天马微电子有限公司 移位寄存单元及驱动电路及显示装置
CN104700799A (zh) * 2015-03-17 2015-06-10 深圳市华星光电技术有限公司 栅极驱动电路及显示装置
CN104681000A (zh) * 2015-03-20 2015-06-03 厦门天马微电子有限公司 移位寄存器、栅极控制电路、阵列基板和显示面板
CN105096891A (zh) * 2015-09-02 2015-11-25 深圳市华星光电技术有限公司 Cmos goa电路
CN106157898A (zh) * 2016-06-28 2016-11-23 厦门天马微电子有限公司 一种扫描电路、栅极驱动电路及显示装置
CN106652964A (zh) * 2017-03-10 2017-05-10 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107731174A (zh) * 2017-10-31 2018-02-23 武汉天马微电子有限公司 一种显示装置和电子设备
CN107978277A (zh) * 2018-01-19 2018-05-01 昆山国显光电有限公司 扫描驱动器及其驱动方法、有机发光显示器
CN107978277B (zh) * 2018-01-19 2019-03-26 昆山国显光电有限公司 扫描驱动器及其驱动方法、有机发光显示器
WO2019140944A1 (zh) * 2018-01-19 2019-07-25 昆山国显光电有限公司 扫描驱动器及其驱动方法、有机发光显示器
US10902788B2 (en) 2018-01-19 2021-01-26 Kunshan Go-Visionox Opto-Electronics Co., Ltd. Scan drivers, driving methods thereof and organic light emitting displays
WO2021174607A1 (zh) * 2020-03-03 2021-09-10 武汉华星光电技术有限公司 Goa 驱动电路、显示面板及显示装置
US11328640B1 (en) 2020-03-03 2022-05-10 Wuhan China Star Optoelectronics Technology Co., Ltd. GOA driving circuit, display panel and display device
CN111564132A (zh) * 2020-05-29 2020-08-21 厦门天马微电子有限公司 移位寄存器、显示面板和显示装置
WO2021237854A1 (zh) * 2020-05-29 2021-12-02 厦门天马微电子有限公司 移位寄存器、显示面板和显示装置
US11823625B2 (en) 2020-05-29 2023-11-21 Xiamen Tianma Micro-Electronics Co., Ltd. Display panel and display device

Similar Documents

Publication Publication Date Title
CN106157912B (zh) 移位寄存器单元、其驱动方法、栅极驱动电路及显示装置
CN104299590B (zh) 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置
CN105096902B (zh) 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置
CN105355179B (zh) 一种扫描驱动电路及其显示装置
CN105096803B (zh) 移位寄存器及其驱动方法、栅极驱动电路、显示装置
CN105427825B (zh) 一种移位寄存器、其驱动方法及栅极驱动电路
CN104134430B (zh) 一种移位寄存器、栅极驱动电路及显示装置
CN104157252B (zh) 一种移位寄存器、栅极驱动电路及显示装置
CN106991955A (zh) 扫描驱动电路、显示面板以及驱动方法
CN105529009A (zh) 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN105741744A (zh) 一种移位寄存器单元、栅极驱动电路及显示装置
CN105185290A (zh) 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置
CN105185287A (zh) 一种移位寄存器、栅极驱动电路和相关显示装置
CN104254890B (zh) 移位寄存器、驱动电路、显示装置
CN104766586A (zh) 移位寄存器单元、其驱动方法、栅极驱动电路及显示装置
CN105469738A (zh) 一种移位寄存器、栅极驱动电路及显示装置
CN102778798B (zh) 液晶显示面板以及显示驱动方法
CN105976755A (zh) 一种显示驱动电路及其控制方法、显示装置
CN104575411A (zh) 液晶显示器及其双向移位暂存装置
CN101339810B (zh) 移位寄存器和采用该移位寄存器的液晶显示装置
CN109410886A (zh) Goa电路
CN103714774B (zh) 斜坡信号发生电路及信号发生器、阵列基板及显示装置
CN105632563A (zh) 一种移位寄存器、栅极驱动电路及显示装置
CN106782399A (zh) 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置
CN108417170A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20170728