CN106157898A - 一种扫描电路、栅极驱动电路及显示装置 - Google Patents

一种扫描电路、栅极驱动电路及显示装置 Download PDF

Info

Publication number
CN106157898A
CN106157898A CN201610487195.6A CN201610487195A CN106157898A CN 106157898 A CN106157898 A CN 106157898A CN 201610487195 A CN201610487195 A CN 201610487195A CN 106157898 A CN106157898 A CN 106157898A
Authority
CN
China
Prior art keywords
gate
signal
controlled switch
clock signal
scanning circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201610487195.6A
Other languages
English (en)
Other versions
CN106157898B (zh
Inventor
胡胜华
许喜爱
蔡选宪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tianma Microelectronics Co Ltd
Xiamen Tianma Microelectronics Co Ltd
Original Assignee
Tianma Microelectronics Co Ltd
Xiamen Tianma Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tianma Microelectronics Co Ltd, Xiamen Tianma Microelectronics Co Ltd filed Critical Tianma Microelectronics Co Ltd
Priority to CN201610487195.6A priority Critical patent/CN106157898B/zh
Publication of CN106157898A publication Critical patent/CN106157898A/zh
Application granted granted Critical
Publication of CN106157898B publication Critical patent/CN106157898B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Electronic Switches (AREA)

Abstract

本发明公开了一种扫描电路、栅极驱动电路及显示装置,扫描电路用于扫描n级栅极线,所述扫描电路包括:第一时钟信号端至第m时钟信号端、一信号控制单元、一锁存单元及第一输出单元至第n输出单元;其中,通过m个时钟信号端的控制,控制信号控制单元输出开启信号至锁存单元后,控制锁存单元锁存开启信号且输出至输出单元,并控制n个输出单元逐一输出开启信号以完成扫描,扫描电路结构简单,占用版图面积小,利于显示装置的窄边框设计。

Description

一种扫描电路、栅极驱动电路及显示装置
技术领域
本发明涉及显示技术领域,更为具体的说,涉及一种扫描电路、栅极驱动电路及显示装置。
背景技术
一般的,现有的显示装置包括有液晶显示装置和有机发光显示装置。其中,显示装置包括有一栅极驱动电路为显示装置的扫描线路提供开启信号,以控制扫描线路进行显示扫描而使显示装置显示画面。现有的栅极驱动电路是由多级移位寄存器组成的,通过移位寄存器将开启信号逐级传递至扫描线路。但是,由于移位寄存器的组成器件繁多,占用版图面积大,使得现有显示装置的边框较宽,不符合现今显示装置窄边框的发展趋势。
发明内容
有鉴于此,本发明提供了一种扫描电路、栅极驱动电路及显示装置,通过m个时钟信号端的控制,控制信号控制单元输出开启信号至锁存单元后,控制锁存单元锁存开启信号且输出至输出单元,并控制n个输出单元逐一输出开启信号以完成扫描,扫描电路结构简单,占用版图面积小,利于显示装置的窄边框设计。
为实现上述目的,本发明提供的技术方案如下:
一种扫描电路,用于扫描n级栅极线,所述扫描电路包括:
第一时钟信号端至第m时钟信号端、一信号控制单元、一锁存单元及第一输出单元至第n输出单元;
所述第一时钟信号端至第m时钟信号端分别用于输出第一时钟信号至第m时钟信号,所述第一输出单元至第n输出单元的输出端分别对应与所述n级栅极线电连接;
所述信号控制单元与所述第一时钟信号端电连接,包括用于根据所述第一时钟信号的控制输出开启信号的第一输出端,以及,包括用于在输出所述开启信号后,根据所述第一时钟信号的控制输出锁存控制信号的第二输出端;
所述锁存单元的第一输入端与所述信号控制单元的第一输出端电连接,所述锁存单元的第二输入端与所述信号控制单元的第二输出端电连接,所述锁存单元用于在接入所述开启信号的同时输出所述开启信号,且根据所述锁存控制信号的控制保持输出所述开启信号,直至扫描完毕所述n级栅极线;
所述第一输出单元至第n输出单元中每一输出单元的第一输入端与所述锁存单元的输出端电连接,且所述第一输出单元至第n输出单元的第二输入端分别对应与所述第二时钟信号端至第m时钟信号端电连接,所述第一输出单元至第n输出单元用于在所述信号控制单元将所述开启信号传输至所述锁存单元后,根据所述开启信号和相应时钟信号的控制逐一输出所述开启信号,其中,所述n为不小于1的整数、且m-n为1。
可选的,所述信号控制单元包括:
第一可控开关和第一反相器;
所述第一可控开关的控制端和第一反相器的输入端均与所述第一时钟信号端电连接,所述第一可控开关的第一端接入所述开启信号,所述第一可控开关的第二端与所述锁存单元的第一输入端电连接,所述第一反相器的输出端与所述锁存单元的第二输入端电连接。
可选的,所述锁存单元包括:
第二可控开关、第二反相器和第三反相器;
所述第二可控开关的控制端与所述信号控制单元的第二输出端电连接,所述第二可控开关的第一端和第二反相器的输入端均与信号控制单元的第一输出端电连接,所述第二可控开关的第二端与所述第三反相器的输出端电连接,所述第二反相器的输出端与第三反相器的输入端电连接。
可选的,所述第一输出端元至第n输出单元均包括:
与非门电路和缓冲电路;
其中,所述与非门电路的第一输入端和第二输入端分别电连接所述锁存单元的输出端和相应时钟信号端;
所述缓冲电路的输入端与所述与非门电路的输出端电连接,用于将所述与非门电路的输出信号反相后输出。
可选的,所述与非门电路包括:
第三可控开关、第四可控开关、第五可控开关和第六可控开关;
其中,所述第三可控开关和第五可控开关的控制端均与所述锁存单元的输出端电连接,所述第四可控开关和第六可控开关的控制端均与相应时钟信号端电连接,所述第三可控开关和第四可控开关的第一端均接入第一电平信号,所述第六可控开关的第一端接入第二电平信号,所述第六可控开关的第二端与第五可控开关的第一端电连接,所述第三可控开关、第四可控开关和第五可控开关的第二端均与所述缓冲电路的输入端电连接。
可选的,所述第三可控开关和第四可控开关的导通类型相同,所述第五可控开关和第六可控开关的导通类型相同,且所述第三可控开关和第五可控开关的导通类型相反,所述第一电平信号和第二电平信号互为相反电平,且所述第一电平信号与所述开启信号为相同电平;
其中,所述第五可控开关根据所述开启信号的控制导通的同时,所述第六可控开关根据相应时钟信号的控制导通。
可选的,所述缓冲电路包括串联的奇数个第四反相器。
可选的,所述扫描电路还包括:
复位信号端及复位单元;
其中,所述复位信号端用于输出复位控制信号,所述复位单元根据所述复位控制信号的控制,控制所述第一输出单元至第n输出端单元均输出与所述开启信号反相的电平信号。
可选的,所述复位单元包括:
第七可控开关;
所述第七可控开关的第一端接入所述复位信号,所述第七可控开关的控制端与所述复位信号端电连接,所述第七可控开关的第二端与锁存单元的第三输入端电连接,所述锁存单元将所述复位信号反相后传输至所述第一输出单元至第n输出单元中每一输出单元的第一输入端。
可选的,所述第一时钟信号至第m时钟信号均相同,且第i时钟信号较第i-1时钟信号延迟一有效电平时间输出,其中,i为大于1且不大于m的整数。
可选的,所述n为4、且m为5。
相应的,本发明还提供了一种栅极驱动电路,所述栅极驱动电路包括级联的多级扫描电路,所述扫描电路为上述的扫描电路。
可选的,所述第一时钟信号至第m时钟信号的周期相同,且第i时钟信号较第i-1时钟信号延迟一有效电平时间输出;其中,所述栅极驱动电路包括多级子栅极驱动电路,且每级子栅极驱动电路包括第一级扫描电路至第m级扫描电路,在所述第一级扫描电路至第m级扫描电路中:
第k级扫描电路的第一时钟信号端与上一级扫描电路的第m时钟信号端均连接至同一信号线,所述第k级扫描电路的第j时钟信号端与上一级扫描电路的第j-1时钟信号端均连接至同一信号线,其中,k和j均为大于1且不大于m的整数。
相应的,本发明还提供了一种显示装置,所述显示装置包括上述的栅极驱动电路。
相较于现有技术,本发明提供的技术方案至少具有以下优点:
本发明提供了一种扫描电路、栅极驱动电路及显示装置,扫描电路用于扫描n级栅极线,所述扫描电路包括:第一时钟信号端至第m时钟信号端、一信号控制单元、一锁存单元及第一输出单元至第n输出单元;其中,通过m个时钟信号端的控制,控制信号控制单元输出开启信号至锁存单元后,控制锁存单元锁存开启信号且输出至输出单元,并控制n个输出单元逐一输出开启信号以完成扫描,扫描电路结构简单,占用版图面积小,利于显示装置的窄边框设计。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本申请实施例提供的一种扫描电路的结构示意图;
图2为本申请实施例提供的另一种扫描电路的结构示意图;
图3为本申请实施例提供的又一种扫描电路的结构示意图;
图4为本申请实施例提供的一种时序图;
图5为本申请实施例提供的又一种扫描电路的结构示意图;
图6为本申请实施例提供的一种栅极驱动电路的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
正如背景技术所述,现有的栅极驱动电路是由多级移位寄存器组成的,通过移位寄存器将开启信号逐级传递至扫描线路。但是,由于移位寄存器的组成器件繁多,占用版图面积大,使得现有显示装置的边框较宽,不符合现今显示装置窄边框的发展趋势。
基于此,本申请实施例提供了一种扫描电路、栅极驱动电路及显示装置,通过m个时钟信号端的控制,控制信号控制单元输出开启信号至锁存单元后,控制锁存单元锁存开启信号且输出至输出单元,并控制n个输出单元逐一输出开启信号以完成扫描,扫描电路结构简单,占用版图面积小,利于显示装置的窄边框设计。为实现上述目的,本申请实施例提供的技术方案如下,具体结合图1至图6所示,对本申请实施例提供的技术方案进行详细的描述。
参考图1所示,为本申请实施例提供的一种扫描电路的结构示意图,其中,扫描电路用于扫描n级栅极线(G1至Gn),所述扫描电路包括:
第一时钟信号端CK1至第m时钟信号端CKm、一信号控制单元100、一锁存单元200及第一输出单元301至第n输出单元30n;
所述第一时钟信号端CK1至第m时钟信号端CKm分别用于输出第一时钟信号至第m时钟信号,所述第一输出单元301至第n输出单元30n的输出端分别对应与所述n级栅极线(G1至Gn)电连接;
所述信号控制单元100与所述第一时钟信号端CK1电连接,包括用于根据所述第一时钟信号的控制输出开启信号的第一输出端,以及,包括用于在输出所述开启信号后,根据所述第一时钟信号的控制输出锁存控制信号的第二输出端;
所述锁存单元200的第一输入端与所述信号控制单元100的第一输出端电连接,所述锁存单元200的第二输入端与所述信号控制单元100的第二输出端电连接,所述锁存单元用于在接入所述开启信号的同时输出所述开启信号,且根据所述锁存控制信号的控制保持输出所述开启信号,直至扫描完毕所述n级栅极线(G1至Gn);
所述第一输出单元301至第n输出单元30n中每一输出单元的第一输入端与所述锁存单元200的输出端电连接,且所述第一输出单元301至第n输出单元30n的第二输入端分别对应与所述第二时钟信号端CK2至第m时钟信号端CKm电连接,所述第一输出单元301至第n输出单元30n用于在所述信号控制单元100将所述开启信号传输至所述锁存单元200后,根据所述开启信号和相应时钟信号的控制逐一输出所述开启信号,其中,所述n为不小于1的整数、且m-n为1。
由上述内容可知,本申请实施例提供的扫描电路,通过m个时钟信号端的控制,控制信号控制单元100输出开启信号至锁存单元200后,控制锁存单元200锁存开启信号且输出至输出单元,并控制n个输出单元逐一输出开启信号以完成扫描,扫描电路结构简单,占用版图面积小,利于显示装置的窄边框设计。
在本申请实施例中,信号控制单元100用于根据第一时钟信号的控制输出开启信号至锁存单元200,而后,再根据第一时钟信号的控制输出锁存控制信号至锁存单元200。参考图2所示,为本申请实施例提供的另一种扫描电路的结构示意图,其中,本申请实施例提供的所述信号控制单元100包括:
第一可控开关M1和第一反相器INV1;
所述第一可控开关M1的控制端和第一反相器INV1的输入端均与所述第一时钟信号端CK1电连接,所述第一可控开关M1的第一端接入所述开启信号STV,所述第一可控开关M1的第二端与所述锁存单元200的第一输入端电连接,所述第一反相器INV1的输出端与所述锁存单元200的第二输入端电连接。
信号控制单元100包括有第一可控开关M1和第一反相器INV1,其中,第一可控开关M1的第二端即为信号控制单元100的第一输出端,其与锁存单元200的第一输入端电连接,用于将开启信号STV传输至锁存单元200;另外,第一反相器INV1的输出端即为信号控制单元100的第二输出端,其与锁存单元200的第二输入端电连接,用于将锁存控制信号传输至锁存单元200。
其中,第一时钟信号首先控制第一可控开关M1导通,以将第一可控开关M1接入的开启信号STV传输至锁存单元200;而后,第一时钟信号的电平反相,该反相后的信号控制第一可控开关M1截止,且该反相后的信号通过反相器再次反相后为锁存控制信号,并传输至锁存单元200。
在信号控制单元100输出开启信号STV至锁存单元200的同时,锁存单元200同步输出开启信号STV;而后,信号控制单元100输出锁存控制信号至锁存单元200,且锁存单元200根据锁存控制信号的控制保持输出开启信号STV,直至扫描完毕n级栅极线后,锁存控制信号消失,且使锁存单元停止输出开启信号STV。具体参考图2所示,本申请实施例提供的所述锁存单元包括:
第二可控开关M2、第二反相器INV2和第三反相器INV3;
所述第二可控开关M2的控制端与所述信号控制单元100的第二输出端电连接,所述第二可控开关M2的第一端和第二反相器INV2的输入端均与信号控制单元100的第一输出端电连接,所述第二可控开关M2的第二端与所述第三反相器INV3的输出端电连接,所述第二反相器INV2的输出端与第三反相器INV3的输入端电连接。
锁存单元200包括有第二可控开关M2、第二反相器INV2和第三反相器INV3,其中,第二可控开关M2的第一端和第二反相器INV2的输入端相连接,且第二可控开关M2的第一端和第二反相器INV2的输入端的连接端为锁存单元200的第一输入端,其与信号控制单元100的第一输出端电连接;另外,第二可控开关M2的控制端为锁存单元200的第二输入端,其与信号控制单元100的第二输出端电连接;此外,第二可控开关M2的第二端与第三反相器INV3的输出端相连接,且第二可控开关M2的第二端和第三反相器INV3的输出端的连接端为锁存单元200的输出端,其与输出单元对应连接。
其中,当信号输出单元输出开启信号STV的同时,第二反相器INV2的输入端接入该开启信号STV,第二反相器INV2将该开启信号STV反相后输出至第三反相器INV3的输入端,而后第三反相器INV3再次对输入信号反相为开启信号STV后输出;而后,当信号输出单元输出开启信号STV后,信号输出单元将锁存控制信号输出至锁存单元200,第二可控开关M2根据该锁存控制信号的控制而导通,第二可控开关M2将第二反相器INV2的输入端和第三反相器INV3的输出端相连通,且此时由于锁存单元200的第一输入端未有信号输入,则此时锁存单元200内电平变化为:第三反相器INV3在上一时段末输出的开启信号STV同时输出至输出单元和第二反相器INV2的输入端,而后经过第二反相器INV2的反相后输出至第三反相器INV3,而后,第三反相器INV3再次对输入信号反相为开启信号STV后输出至输出单元和第二反相器INV2的输入端,以此循环使锁存单元200保持输出开启信号STV,直至扫描完毕n级栅极线后,第一时钟信号端CK1控制信号控制单元100停止输出锁存控制信号,以控制第二可控开关M2截止,停止锁存单元200内部的电平信号循环。
在信号控制单元100输出开启信号STV至锁存单元200后,锁存单元200保持输出开启信号STV至输出单元,而后,输出单元根据相应时钟信号端的控制,选择输出开启信号STV至对应的栅极线进行扫描。具体参考图2所示,本申请实施例提供的所述第一输出端元301至第n输出单元30n均包括:
与非门电路3001和缓冲电路3002;
其中,所述与非门电路3001的第一输入端和第二输入端分别电连接所述锁存单元200的输出端和相应时钟信号端;
所述缓冲电路3002的输入端与所述与非门电路3001的输出端电连接,用于将所述与非门电路3001的输出信号反相后输出。
其中,本申请实施例提供的所述与非门电路3001包括:
第三可控开关M3、第四可控开关M4、第五可控开关M5和第六可控开关M6;
其中,所述第三可控开关M3和第五可控开关M5的控制端均与所述锁存单元200的输出端电连接,所述第四可控开关M4和第六可控开关M6的控制端均与相应时钟信号端电连接,所述第三可控开关M3和第四可控开关M4的第一端均接入第一电平信号VG1,所述第六可控开关M6的第一端接入第二电平信号VG2,所述第六可控开关M6的第二端与第五可控开关M5的第一端电连接,所述第三可控开关M3、第四可控开关M4和第五可控开关M5的第二端均与所述缓冲电路3002的输入端电连接。
其中,本申请实施例提供的所述第三可控开关M3和第四可控开关M4的导通类型相同,所述第五可控开关M5和第六可控开关M6的导通类型相同,且所述第三可控开关M3和第五可控开关M5的导通类型相反,所述第一电平信号VG1和第二电平信号VG2互为相反电平,且所述第一电平信号VG1与所述开启信号STV为相同电平;
其中,所述第五可控开关M5根据所述开启信号STV的控制导通的同时,所述第六可控开关M6根据相应时钟信号的控制导通。
与非门电路3001包括有第三可控开关M3、第四可控开关M4、第五可控开关M5和第六可控开关M6,其中,第三可控开关M3的控制端和第五可控开关M5的控制端相连接,且第三可控开关M3的控制端和第五可控开关M5的控制端的连接端为与非门电路3001的第一输入端(亦即输出单元的第一输入端),其与锁存单元200的输出端电连接;另外,第四可控开关M4的控制端和第六可控开关M6的控制端相连接,且第四可控开关M4的控制端和第六可控开关M6的控制端的连接端为与非门电路3001的第二输入端(亦即输出单元的第二输入端),其与相应时钟信号端电连接,即,第一输出单元301的与非门电路3001的第二输入端与第二时钟信号端CK2电连接,第二输出单元302的与非门电路3001的第二输入端与第三时钟信号端CK3电连接,以此类推,第n输出单元30n的与非门电路3001的第二输入端与第m时钟信号端CKm电连接。
其中,当信号输出单元输出开启信号STV至锁存单元200后,锁存单元200保持输出开启信号STV,且在锁存单元200保持输出开启信号STV的同时,n个输出单元根据开启信号STV和相应时钟信号端的控制逐一输出与开启信号STV电平反相的信号。以任意一输出单元为例,其第五可控开关M5根据开启信号STV的控制导通,且由于第三可控开关M3与第五可控开关M5的导通类型相反,故第三可控开关M3截止;而此时,相应时钟信号控制第六可控开关M6导通,且由于第四可控开关M4与第六可控开关M6的导通类型相反,故第四可控开关M4为截止状态;由于第五可控开关M5和第六可控开关M6均为导通状态,因此与非门电路3001将第六可控开关M6接入的第二电平信号VG2输出,且由于开启信号STV与第一电平信号VG1为相同电平,而第一电平信号VG1和第二电平信号VG2互为相反电平,故开启信号STV与第二电平信号VG2互为相反电平,即,与非门电路3001输出与开启信号STV反相的电平信号至缓冲电路3002。
其中,当n个输出单元中有一输出单元正在输出开启信号STV时,对于其他未输出开启信号STV的输出单元而言,其与非门电路3001的第一输入端同样输入的开启信号STV,而在此时刻其与非门电路3001的第二输入端输入的时钟信号控制与非门电路的第四可控开关M4导通、且控制第六可控开关M6截止,以控制其他未输出开启信号STV输出单元的与非门电路3001输出第四可控开关M4接入的、且与开启信号STV相同电平的第一电平信号VG1,进而通过缓冲电路3002的反相作用控制这些输出单元输出与开启信号STV相反电平的信号。
由上述内容可知,为了保证输出单元最终输出信号为开启信号STV,参考图2所示,本申请实施例提供的所述缓冲电路3002包括串联的奇数个第四反相器INV4,其中,当开启信号STV和相应时钟信号控制与非门电路3001输出与开启信号STV反相的电平信号时,通过奇数个第四反相器INV4将与非门电路3001输出的电平信号最终反相为开启信号STV输出至栅极线中。
在上述任意一实施例中,本申请提供的所述第一时钟信号至第m时钟信号均相同,且第i时钟信号较第i-1时钟信号延迟一有效电平时间输出,其中,i为大于1且不大于m的整数。在本申请实施例中,第一可控开关M1至第六可控开关M6均优选为薄膜晶体管;其中,在本申请实施例提供的扫描电路中,第一可控开关M1、第二可控开关M2、第五可控开关M5和第六可控开关M6的导通类型相同,第三可控开关M3和第四可控开关M4的导通类型相同,且第一可控开关M1和第三可控开关M3的导通类型相反。其中,优选的开启信号STV为高电平信号,且第一可控开关M1、第二可控开关M2、第五可控开关M5和第六可控开关M6均为N型开关,第三可控开关M3和第四可控开关M4均为P型开关,且时钟信号的有效电平为高电平。
由上述内容可知,本申请实施例提供的扫描电路,通过m个时钟信号端的控制,控制信号控制单元100输出开启信号STV至锁存单元200后,控制锁存单元200锁存开启信号STV且输出至输出单元,并控制n个输出单元逐一输出开启信号STV以完成扫描。本申请实施例提供的扫描电路的结构简单,其中,当反相器为一个P型可控开关和一个N型可控开关组成的反相器时,信号控制单元和锁存单元只需要八个可控开关即可,可控开关的使用数量大大减小,其占用版图面积小,利于显示装置的窄边框设计。而且,本申请实施例提供的扫描电路,其锁存单元200后可以连接更多的输出单元,而使得栅极驱动电路减少信号控制单元100和锁存单元200的数量,进而可以进一步减小栅极驱动电路占用的版图面积,进一步缩小显示装置的边框。并且,本申请实施例提供的扫描电路其时钟信号端的数量较少,能够保证扫描电路的功耗低。
下面结合图3和图4对本申请实施例提供的一种具体的扫描电路进行具体的描述,图3为图2所示扫描的电路的一种具体的扫描电路,其中,图3以4级栅极线和5个时钟信号为例进行说明,即,所述n为4、且m为5;图4为图3所示扫描电路的一种时序图。另外,下面所描述的开启信号为高电平信号,且第一可控开关、第二可控开关、第五可控开关和第六可控开关均为N型开关,第三可控开关和第四可控开关均为P型开关,且时钟信号的有效电平为高电平。此外,第一时钟信号至第五时钟信号的有效电平均为高电平,且第一时钟信号至第五时钟信号均相同,后一时钟信号较前一时钟信号延迟一有效电平时间输出。
结合图3和图4所示,首先在T1阶段,信号控制单元100的第一可控开关M1受到第一时钟信号端CK1输出的高电平信号的控制而导通,以将其接入的高电平的开启信号STV输出;与此同时,锁存单元200接入开启信号STV,经过第二反相器INV2的反相后,传输至第三反相器INV3,并再次经过反相器INV3的反相后输出高电平的开启信号STV,即图4所述OUT信号即为锁存单元200的输出端的信号。在T1阶段,由于第一反相器INV1将第一时钟信号端CK1输出的高电平信号反相为低电平信号,故而第二可控开关M2为截止状态;且第二时钟信号端CK2至第五时钟信号端CK5均输出为低电平信号,故而在T1阶段与非门电路3001接入高电平的开启信号STV和低电平的时钟信号后,输出为与开启信号STV同相的高电平信号,再次经过缓冲电路3002的反相后输出为低电平信号,即,此时所有输出单元均未对相应栅极线进行扫描。
而后在T2阶段,第一时钟信号端CK1输出低电平信号而控制第一可控开关M1截止,且第一时钟信号端CK1输出低电平信号经过第一反相器INV1反相为高电平信号后为锁存控制信号,以控制第二可控开关M2导通,即,在T2阶段开始,锁存单元200的第三反相器INV3输出的高电平的开启信号STV同时输出至输出单元(即图4所示OUT信号为高电平信号)和通过第二可控开关M2传输至第二反相器INV2的输入端,进而在锁存单元200内部形成第三反相器INV3-第二可控开关单元M2-第二反相器INV2的信号循环过程,使得锁存单元200保持输出高电平的开启信号STV;而在此时,第二时钟信号端CK2输出为高电平信号,因而,与非门电路3001接入高电平的开启信号STV和高电平的时钟信号,进而输出为与开启信号STV反相的低电平的电平信号,而后经过缓冲电路3002对该低电平的电平信号反相为高电平的开启信号STV后输出至栅极线G1进行扫描,而其余栅极线(G2至G4)同样与T1阶段相同为低电平信号。
在T3阶段,与T2阶段相同的,锁存单元200同样保持输出高电平的开启信号STV,而此时第一时钟信号端CK1、第二时钟信号端CK2、第四时钟信号端CK4和第五时钟信号端CK5均为低电平信号,使得输出至栅极线G1、栅极线G3和栅极线G4均为低电平信号;而由于第三时钟信号端CK3输出为高电平信号,使得输出至栅极线G2的信号为高电平的开启信号STV。在T4阶段,与T3阶段相同的,锁存单元200同样保持输出高电平的开启信号STV,而由于第四时钟信号端CK4输出为高电平信号,使得输出至栅极线G3的信号为高电平的开启信号STV。同样的,在T5阶段,锁存单元200同样保持输出高电平的开启信号STV,而由于第五时钟信号端CK5输出为高电平信号,使得输出至栅极线G4的信号为高电平的开启信号STV。
而后,当4级栅极线均扫描完毕后,第一时钟信号端CK1输出高电平信号而控制第一可控开关M1导通,将其接入的低电平信号传输至锁存单元200,同时使锁存单元200输出低电平信号;而后,第一时钟信号端CK1输出低电平信号而能够控制第二可控开关M2导通,进而使得锁存单元200实现内部信号循环,保持输出低电平信号,配合第二时钟信号端CK2至第五时钟信号端CK5的时钟信号,使得所有输出单元均输出低电平信号至栅极线,直至下一轮扫描开启、且当第一可控开关,M1再次传输开启信号时重复上述T1至T5阶段的扫描过程。
进一步的,参考图5所示,为本申请实施例提供的又一种扫描电路的结构示意图,其中,所述扫描电路还包括:
复位信号端RESET及复位单元400;
其中,所述复位信号端RESET用于输出复位控制信号,所述复位单元400根据所述复位控制信号的控制,控制所述第一输出单元301至第n输出端单元30n均输出与所述开启信号STV反相的电平信号。
其中,本申请实施例提供的所述复位单元400包括:
第七可控开关M7;
所述第七可控开关的M7第一端接入所述复位信号,所述第七可控开关的控制端与所述复位信号端RESET电连接,所述第七可控开关M7的第二端与锁存单元200的第三输入端电连接,所述锁存单元200将所述复位信号反相后传输至所述第一输出单元301至第n输出单元30n中每一输出单元的第一输入端。
其中,当本申请提供的扫描电路为图2所示扫描电路时,第七可控开关M7的第二端与第三反相器INV3的输入端电连接,即,第三反相器INV3的输入端即为锁存单元200的第三输入端;其中,通过第三反相器INV3将复位信号反相后传输至输出单元,以配合时钟信号端的控制,使输出单元均输出与开启信号STV反相的电平信号,以对栅极线上的信号进行复位。
相应的,本申请实施例还提供了一种栅极驱动电路,其中,所述栅极驱动电路包括级联的多级扫描电路,所述扫描电路为上述任意一实施例提供的扫描电路。
其中,上一级扫描电路的锁存单元的输出端与下一级扫描单元的信号控制单元相连,即,信号控制单元包括有一输入端口,且输入端口用于接入开启信号,本申请实施例提供的上一级扫描电路的锁存单元的输出端与下一级扫描电路的信号控制单元的输入端口相连,以通过上一级扫描电路的锁存单元的输出信号为下一级扫描电路的信号控制单元的输入端口提供开启信号;其中,当扫描电路为图2所示扫描电路时,信号控制单元的输入端口即为第一可控开关的第一端,即,上一级扫描电路的锁存单元的输出端与下一级扫描电路的信号控制单元的第一可控开关的第一端相连接。
具体的,参考图6所示,为本申请实施例提供的一种栅极驱动电路的结构示意图,当扫描电路为图2所示扫描电路时,且所述第一时钟信号CK1至第m时钟信号CKm的周期相同,且第i时钟信号较第i-1时钟信号延迟一有效电平时间输出;其中,所述栅极驱动电路包括多级子栅极驱动电路1000,且每级子栅极驱动电路1000包括第一级扫描电路11至第m级扫描电路1m,在所述第一级扫描电路11至第m级扫描电路1m中:
第k级扫描电路的第一时钟信号端CK1与上一级扫描电路的第m时钟信号端CKm均连接至同一信号线,所述第k级扫描电路的第j时钟信号端与上一级扫描电路的第j-1时钟信号端均连接至同一信号线,其中,k和j均为大于1且不大于m的整数。
例如,参考图6所示,第二级扫描电路12的第一时钟信号端CK1与第一级扫描电路11的第m时钟信号端CKm连接至同一信号线,以及,第二级扫描电路12的第二时钟信号端CK2与第一级扫描电路11的第一时钟信号CK1端连接至同一信号线等,由此,通过上述的级联连接方式,能够实现子栅极驱动电路1000中第一级扫描电路至第m级扫描电路的逐一扫描。以及,以扫描电路为图3所示扫描电路为例,即,当一扫描电路对应栅极线为4级栅极线、且对应时钟信号端为5个时钟信号端时,本申请实施例提供的子栅极驱动电路1000能够对20级栅极线进行扫描。其中,图6中所示IN端口即为扫描电路的信号控制单元的输入端;以及,OUT端口即为扫描电路的锁存单元的输出端。
相应的,本申请实施例还提供了一种显示装置,所述显示装置包括上述的栅极驱动电路。
其中,本申请实施例提供的显示装置可以为液晶显示装置,还可以为有机发光显示装置,对此本申请实施例不作具体限制。
本申请实施例提供了一种扫描电路、栅极驱动电路及显示装置,扫描电路用于扫描n级栅极线,所述扫描电路包括:第一时钟信号端至第m时钟信号端、一信号控制单元、一锁存单元及第一输出单元至第n输出单元;所述第一时钟信号端至第m时钟信号端分别用于输出第一时钟信号至第m时钟信号,所述第一输出单元至第n输出单元的输出端分别对应与所述n级栅极线电连接;所述信号控制单元与所述第一时钟信号端电连接,包括用于根据所述第一时钟信号的控制输出开启信号的第一输出端,以及,包括用于在输出所述开启信号后,根据所述第一时钟信号的控制输出锁存控制信号的第二输出端;所述锁存单元的第一输入端与所述信号控制单元的第一输出端电连接,所述锁存单元的第二输入端与所述信号控制单元的第二输出端电连接,所述锁存单元用于在接入所述开启信号的同时输出所述开启信号,且根据所述锁存控制信号的控制保持输出所述开启信号,直至扫描完毕所述n级栅极线;所述第一输出单元至第n输出单元中每一输出单元的第一输入端与所述锁存单元的输出端电连接,且所述第一输出单元至第n输出单元的第二输入端分别对应与所述第二时钟信号端至第m时钟信号端电连接,所述第一输出单元至第n输出单元用于在所述信号控制单元将所述开启信号传输至所述锁存单元后,根据所述开启信号和相应时钟信号的控制逐一输出所述开启信号,其中,所述n为不小于1的整数、且m-n为1。
由上述内容可知,本申请实施例提供的技术方案,通过m个时钟信号端的控制,控制信号控制单元输出开启信号至锁存单元后,控制锁存单元锁存开启信号且输出至输出单元,并控制n个输出单元逐一输出开启信号以完成扫描,扫描电路结构简单,占用版图面积小,利于显示装置的窄边框设计。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

Claims (14)

1.一种扫描电路,用于扫描n级栅极线,其特征在于,所述扫描电路包括:
第一时钟信号端至第m时钟信号端、一信号控制单元、一锁存单元及第一输出单元至第n输出单元;
所述第一时钟信号端至第m时钟信号端分别用于输出第一时钟信号至第m时钟信号,所述第一输出单元至第n输出单元的输出端分别对应与所述n级栅极线电连接;
所述信号控制单元与所述第一时钟信号端电连接,包括用于根据所述第一时钟信号的控制输出开启信号的第一输出端,以及,包括用于在输出所述开启信号后,根据所述第一时钟信号的控制输出锁存控制信号的第二输出端;
所述锁存单元的第一输入端与所述信号控制单元的第一输出端电连接,所述锁存单元的第二输入端与所述信号控制单元的第二输出端电连接,所述锁存单元用于在接入所述开启信号的同时输出所述开启信号,且根据所述锁存控制信号的控制保持输出所述开启信号,直至扫描完毕所述n级栅极线;
所述第一输出单元至第n输出单元中每一输出单元的第一输入端与所述锁存单元的输出端电连接,且所述第一输出单元至第n输出单元的第二输入端分别对应与所述第二时钟信号端至第m时钟信号端电连接,所述第一输出单元至第n输出单元用于在所述信号控制单元将所述开启信号传输至所述锁存单元后,根据所述开启信号和相应时钟信号的控制逐一输出所述开启信号,其中,所述n为不小于1的整数、且m-n为1。
2.根据权利要求1所述的扫描电路,其特征在于,所述信号控制单元包括:
第一可控开关和第一反相器;
所述第一可控开关的控制端和第一反相器的输入端均与所述第一时钟信号端电连接,所述第一可控开关的第一端接入所述开启信号,所述第一可控开关的第二端与所述锁存单元的第一输入端电连接,所述第一反相器的输出端与所述锁存单元的第二输入端电连接。
3.根据权利要求1所述的扫描电路,其特征在于,所述锁存单元包括:
第二可控开关、第二反相器和第三反相器;
所述第二可控开关的控制端与所述信号控制单元的第二输出端电连接,所述第二可控开关的第一端和第二反相器的输入端均与信号控制单元的第一输出端电连接,所述第二可控开关的第二端与所述第三反相器的输出端电连接,所述第二反相器的输出端与第三反相器的输入端电连接。
4.根据权利要求1所述的扫描电路,其特征在于,所述第一输出端元至第n输出单元均包括:
与非门电路和缓冲电路;
其中,所述与非门电路的第一输入端和第二输入端分别电连接所述锁存单元的输出端和相应时钟信号端;
所述缓冲电路的输入端与所述与非门电路的输出端电连接,用于将所述与非门电路的输出信号反相后输出。
5.根据权利要求4所述的扫描电路,其特征在于,所述与非门电路包括:
第三可控开关、第四可控开关、第五可控开关和第六可控开关;
其中,所述第三可控开关和第五可控开关的控制端均与所述锁存单元的输出端电连接,所述第四可控开关和第六可控开关的控制端均与相应时钟信号端电连接,所述第三可控开关和第四可控开关的第一端均接入第一电平信号,所述第六可控开关的第一端接入第二电平信号,所述第六可控开关的第二端与第五可控开关的第一端电连接,所述第三可控开关、第四可控开关和第五可控开关的第二端均与所述缓冲电路的输入端电连接。
6.根据权利要求5所述的扫描电路,其特征在于,所述第三可控开关和第四可控开关的导通类型相同,所述第五可控开关和第六可控开关的导通类型相同,且所述第三可控开关和第五可控开关的导通类型相反,所述第一电平信号和第二电平信号互为相反电平,且所述第一电平信号与所述开启信号为相同电平;
其中,所述第五可控开关根据所述开启信号的控制导通的同时,所述第六可控开关根据相应时钟信号的控制导通。
7.根据权利要求4所述的扫描电路,其特征在于,所述缓冲电路包括串联的奇数个第四反相器。
8.根据权利要求1所述的扫描电路,其特征在于,所述扫描电路还包括:
复位信号端及复位单元;
其中,所述复位信号端用于输出复位控制信号,所述复位单元根据所述复位控制信号的控制,控制所述第一输出单元至第n输出端单元均输出与所述开启信号反相的电平信号。
9.根据权利要求8所述的扫描电路,其特征在于,所述复位单元包括:
第七可控开关;
所述第七可控开关的第一端接入所述复位信号,所述第七可控开关的控制端与所述复位信号端电连接,所述第七可控开关的第二端与锁存单元的第三输入端电连接,所述锁存单元将所述复位信号反相后传输至所述第一输出单元至第n输出单元中每一输出单元的第一输入端。
10.根据权利要求1所述的扫描电路,其特征在于,所述第一时钟信号至第m时钟信号均相同,且第i时钟信号较第i-1时钟信号延迟一有效电平时间输出,其中,i为大于1且不大于m的整数。
11.根据权利要求1所述的扫描电路,其特征在于,所述n为4、且m为5。
12.一种栅极驱动电路,其特征在于,所述栅极驱动电路包括级联的多级扫描电路,所述扫描电路为权利要求1~11任意一项所述的扫描电路。
13.根据权利要求12所述的栅极驱动电路,其特征在于,所述第一时钟信号至第m时钟信号的周期相同,且第i时钟信号较第i-1时钟信号延迟一有效电平时间输出;其中,所述栅极驱动电路包括多级子栅极驱动电路,且每级子栅极驱动电路包括第一级扫描电路至第m级扫描电路,在所述第一级扫描电路至第m级扫描电路中:
第k级扫描电路的第一时钟信号端与上一级扫描电路的第m时钟信号端均连接至同一信号线,所述第k级扫描电路的第j时钟信号端与上一级扫描电路的第j-1时钟信号端均连接至同一信号线,其中,k和j均为大于1且不大于m的整数。
14.一种显示装置,其特征在于,所述显示装置包括权利要求12或13所述的栅极驱动电路。
CN201610487195.6A 2016-06-28 2016-06-28 一种扫描电路、栅极驱动电路及显示装置 Active CN106157898B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610487195.6A CN106157898B (zh) 2016-06-28 2016-06-28 一种扫描电路、栅极驱动电路及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610487195.6A CN106157898B (zh) 2016-06-28 2016-06-28 一种扫描电路、栅极驱动电路及显示装置

Publications (2)

Publication Number Publication Date
CN106157898A true CN106157898A (zh) 2016-11-23
CN106157898B CN106157898B (zh) 2019-05-03

Family

ID=57349189

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610487195.6A Active CN106157898B (zh) 2016-06-28 2016-06-28 一种扫描电路、栅极驱动电路及显示装置

Country Status (1)

Country Link
CN (1) CN106157898B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106991955A (zh) * 2017-05-22 2017-07-28 厦门天马微电子有限公司 扫描驱动电路、显示面板以及驱动方法
WO2018184372A1 (zh) * 2017-04-05 2018-10-11 京东方科技集团股份有限公司 移位缓存电路、栅极驱动电路、显示面板、显示设备和驱动方法
WO2019061604A1 (zh) * 2017-09-27 2019-04-04 武汉华星光电技术有限公司 扫描驱动电路及显示装置
CN111754916A (zh) * 2020-07-09 2020-10-09 武汉华星光电技术有限公司 Goa电路及显示面板

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080003065A (ko) * 2006-06-30 2008-01-07 엘지.필립스 엘시디 주식회사 게이트 드라이버
CN103345911A (zh) * 2013-06-26 2013-10-09 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路及显示装置
CN104992660A (zh) * 2015-07-29 2015-10-21 武汉华星光电技术有限公司 驱动电路
CN105225625A (zh) * 2015-11-05 2016-01-06 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及其驱动方法、显示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080003065A (ko) * 2006-06-30 2008-01-07 엘지.필립스 엘시디 주식회사 게이트 드라이버
CN103345911A (zh) * 2013-06-26 2013-10-09 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路及显示装置
CN104992660A (zh) * 2015-07-29 2015-10-21 武汉华星光电技术有限公司 驱动电路
CN105225625A (zh) * 2015-11-05 2016-01-06 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及其驱动方法、显示装置

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018184372A1 (zh) * 2017-04-05 2018-10-11 京东方科技集团股份有限公司 移位缓存电路、栅极驱动电路、显示面板、显示设备和驱动方法
US10540938B2 (en) 2017-04-05 2020-01-21 Boe Technology Group Co., Ltd. Shift-buffer circuit, gate driving circuit, display panel and driving method
CN106991955A (zh) * 2017-05-22 2017-07-28 厦门天马微电子有限公司 扫描驱动电路、显示面板以及驱动方法
WO2019061604A1 (zh) * 2017-09-27 2019-04-04 武汉华星光电技术有限公司 扫描驱动电路及显示装置
CN111754916A (zh) * 2020-07-09 2020-10-09 武汉华星光电技术有限公司 Goa电路及显示面板
CN111754916B (zh) * 2020-07-09 2021-07-23 武汉华星光电技术有限公司 Goa电路及显示面板

Also Published As

Publication number Publication date
CN106157898B (zh) 2019-05-03

Similar Documents

Publication Publication Date Title
CN106898319B (zh) 一种goa电路及液晶显示面板
CN104318888B (zh) 阵列基板栅极驱动单元、方法、电路和显示装置
CN104575396B (zh) 移位寄存器单元及其驱动方法、栅极扫描电路
CN104392686B (zh) 移位寄存单元及驱动电路及显示装置
CN105070263B (zh) Cmos goa电路
CN105405381B (zh) 移位寄存器及其驱动方法、驱动电路和阵列基板
CN104992662B (zh) Goa单元及其驱动方法、goa电路、显示装置
CN106710548B (zh) Cmos goa电路
CN107329612A (zh) 一种扫描电路、驱动电路及触控显示装置
CN106531048A (zh) 移位寄存器、栅极驱动电路、显示面板和驱动方法
CN106157898A (zh) 一种扫描电路、栅极驱动电路及显示装置
CN105185411B (zh) 一种移位寄存器及其驱动方法
CN106910453A (zh) 移位寄存器、其驱动方法、栅极集成驱动电路及显示装置
CN105096900B (zh) 扫描驱动电路及具有该电路的液晶显示装置
CN103915074B (zh) 一种移位寄存器单元、栅极驱动装置和显示面板
CN106128349B (zh) 平面显示装置及其扫描驱动电路
CN104485061B (zh) 动态逻辑电路、栅极驱动电路、显示面板及显示装置
CN107025872A (zh) 移位寄存器单元、栅极驱动电路及显示装置
CN106128348A (zh) 扫描驱动电路
CN106023949A (zh) 一种移位寄存器、栅极集成驱动电路及显示装置
CN108231034A (zh) 移位寄存器单元、栅极驱动电路、显示面板及显示装置
CN107154235B (zh) 扫描移位电路、触控移位电路、驱动方法及相关装置
CN109872699A (zh) 移位寄存器、栅极驱动电路和显示装置
CN104517571B (zh) 反相器及驱动电路、显示面板、显示装置
CN109427307A (zh) 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant