CN106910526B - 信号移位电路、基底芯片以及包括其的半导体系统 - Google Patents
信号移位电路、基底芯片以及包括其的半导体系统 Download PDFInfo
- Publication number
- CN106910526B CN106910526B CN201610665603.2A CN201610665603A CN106910526B CN 106910526 B CN106910526 B CN 106910526B CN 201610665603 A CN201610665603 A CN 201610665603A CN 106910526 B CN106910526 B CN 106910526B
- Authority
- CN
- China
- Prior art keywords
- clock
- signal
- shift
- shifted
- bank selection
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/22—Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/22—Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management
- G11C7/222—Clock generating, synchronizing or distributing circuits within memory device
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/12—Group selection circuits, e.g. for memory block selection, chip selection, array selection
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/18—Address timing or clocking circuits; Address control signal generation or management, e.g. for row address strobe [RAS] or column address strobe [CAS] signals
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2207/00—Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
- G11C2207/22—Control and timing of internal memory operations
- G11C2207/2272—Latency related aspects
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Dram (AREA)
Abstract
一种信号移位电路可以包括:存储体选择信号发生单元,适用于响应于存储体地址和内部写入信号而同步于第一时钟来产生存储体选择信号;以及移位器件,适用于根据时延信息通过将存储体选择信号移位若干次来产生移位的存储体选择信号,以及适用于每当将存储体选择信号移位一次或更多次,使移位的存储体选择信号的相位提前,以便移位的存储体选择信号与具有比第一时钟相位领先的相位的第二时钟同步。
Description
相关申请的交叉引用
本申请要求2015年12月23日提交的申请号为10-2015-0185165的韩国专利申请的优先权,其通过引用合并于此。
技术领域
本发明的示例性实施例涉及一种信号移位电路、基底芯片以及包括其的半导体系统。
背景技术
图1是示出包括多个芯片的半导体系统的示图,所述多个芯片包括基底芯片BASE和四个核心芯片CORE0至CORE3。
核心芯片CORE0至CORE3顺序地层叠在基底芯片BASE之上。每个核心芯片包括多个存储体(未示出)。基底芯片BASE负责与半导体封装体的外部通信。基底芯片BASE可以响应于从外部提供的命令和地址而产生用于控制所述多个核心芯片CORE0至CORE3的信号,且可以经由通孔TSV将产生的信号发送给各个核心芯片CORE0至CORE3,或者在所述多个核心芯片CORE0至CORE3与外部设备之间传送数据。
在写入操作期间,半导体系统通常使用数据选通信号以精确地识别从外部提供的数据。数据选通信号与数据一起从芯片组传输给半导体封装体,且在一个时钟周期期间数据选通信号在两个状态之间切换。数据和外部时钟经由不同的传输线从芯片组传输给半导体存储器件。因不同传输线的传输速度的差异而导致在数据的识别中产生错误。相应地,芯片组经由数据选通信号的传输线将数据选通信号传送给半导体系统,数据选通信号的传输线类似于用于传输数据的传输线。选通信号编码允许半导体系统更精确地识别数据。
在半导体系统包括图1中所示的多个芯片的情况下,数据和数据选通信号经由基底芯片BASE来提供给核心芯片CORE0至CORE3。因此,因为数据选通信号从基底芯片BASE传送给核心芯片CORE0至CORE3的全部,所以核心芯片CORE0至CORE3中的每个需要接收数据选通信号的一部分。在这种情况下,裕度可能由于半导体系统的内部时钟与数据选通信号之间的相位差而减小。
发明内容
各种实施例针对一种信号移位电路、基底芯片和半导体系统,在将存储体选择信号移位时,其能够根据具有渐变相位的多个参考时钟来逐渐改变移位的存储体选择信号的相位,从而甚至在参考时钟改变时仍能防止错误。
在一个实施例中,一种信号移位电路可以包括:存储体选择信号发生单元,适用于响应于存储体地址和内部写入信号来产生同步于第一时钟的存储体选择信号;以及移位器件,适用于通过根据时延信息将存储体选择信号移位若干次来产生移位的存储体选择信号,以及适用于每当将存储体选择信号移位一次或更多次,使移位的存储体选择信号的相位提前,使得移位的存储体选择信号与具有比第一时钟相位领先的相位的第二时钟同步。
在一个实施例中,一种半导体系统可以包括:基底芯片,适用于:传送写入选通信号;根据时延信息通过将与延迟的内部时钟同步的多个存储体选择信号移位若干次来产生多个移位的存储体选择信号,所述延迟的内部时钟从内部时钟来延迟;以及多个核心芯片,分别包括多个存储体,且层叠在基底芯片之上,以及适用于分别根据所述多个移位的存储体选择信号和写入选通信号来接收写入数据,其中,每当将所述多个存储体选择信号移位一次或更多次时,基底芯片使多个移位的存储体选择信号的相位提前,使得多个移位的存储体选择信号与具有比延迟的内部时钟的相位领先的相位的内部时钟同步。
在一个实施例中,一种信号移位电路可以包括串联耦接的多个移位单元,且适用于将输入信号移位并输出移位的信号,其中,所述多个移位单元之中的一个或更多个将各个输入信号移位,以及其中,所述多个移位单元分别同步于具有顺序不同的相位的第一时钟至第N时钟来操作,以通过顺序地改变与第一时钟同步的输入信号的相位来产生与第N时钟同步的移位信号。
附图说明
图1是示出包括多个芯片的半导体系统的示图。
图2是示出根据本发明的一个实施例的信号移位电路的配置的示图。
图3是示出图2的信号移位电路中使用的时钟之间的相位关系的示图。
图4是示出根据本发明的一个实施例的基底芯片的配置的示图。
图5是示出根据本发明的一个实施例的半导体系统的配置的示图。
图6是图示图5的半导体系统的操作的示图。
图7是示出根据本发明的一个实施例的信号移位电路的配置的示图。
图8是示出根据本发明的另一实施例的信号移位电路的配置的示图。
图9是示出图7和图8的信号移位电路中使用的时钟之间的相位关系的示图。
具体实施方式
下面将参照附图更详细地描述各种实施例。然而,本发明可以以不同的形式来实施,而不应当被解释为局限于本文中所阐述的实施例。相反地,提供这些实施例使得本公开将是彻底且完整的,且这些实施例将把本发明充分传达给本领域技术人员。贯穿本公开,相同的附图标记在本发明的各种附图和实施例中指代相同的部分。
将理解的是,虽然在本文中可以使用术语“第一”、“第二”和“第三”等来描述各种元件,但这些元件不受这些术语的限制。这些术语是用来将一个元件与另一元件区分开。因此,在不脱离本发明的精神和范围的情况下,下面描述的第一元件也可以被称作第二元件或第三元件。
本文中使用的术语仅用于描述特定实施例的目的,而非意在限制本发明。如本文中所使用,除非上下文清楚地另外指出,否则单数形式意在也包括复数形式。
还将理解的是,当在此说明书中使用术语“包含”、“包含有”、“包括”和“包括有”时,指定存在所陈述的元件,而非排斥存在或添加一个或更多个其他元件。如本文中所使用,术语“和/或”包括相关联的列出项中的一个或更多个的任意组合或全部组合。
除非另外定义,否则本文中所使用的所有术语(包括技术术语和科学术语)具有与本发明所属领域技术人员通常所理解的意思相同的意思。还将理解的是,诸如在通用词典中定义的术语应当被解释为具有与它们的相关领域的环境中的意思一致的意思,而将不以理想化或过度形式化的意义来解释,除非本文中明确如此定义。
在下面的描述中,阐述了大量具体细节以提供对本发明的透彻理解。可以在无这些具体细节中的一些或全部的情况下实施本发明。在其他情况下,未详细描述公知的工艺结构和/或工艺,以免必要地混淆本发明。
在一些情况下,对本领域技术人员将明显的是,除非另外具体指出,否则与特定实施例有关的描述元件可以单独使用,或者可以与其他实施例结合使用。
在下文中,将参照附图来详细地描述本发明的各种实施例。
现在参见图2,根据本发明的一个实施例,提供了一种信号移位电路,该信号移位电路一般用数字200来标示。
根据图2的实施例,信号移位电路200可以包括存储体选择信号发生单元210和移位器件220。
存储体选择信号发生单元210可以响应于存储体地址BK_ADD和内部写入信号ITW而产生与第一时钟ICK同步的存储体选择信号IWT_SUM。为了这种操作,存储体选择信号发生单元210可以包括解码器211和信号组合单元212。解码器211可以通过将存储体地址BK_ADD解码来产生切片信号SLICE。当存储体地址BK_ADD的值具有特定值时,解码器211可以使能切片信号SLICE,而当存储体地址BK_ADD的值具有除该特定值之外的值时,解码器211可以禁止切片信号SLICE。信号组合单元212可以通过将内部写入信号ITW与切片信号SLICE进行组合来产生存储体选择信号IWT_SUM。内部写入信号ITW和存储体选择信号IWT_SUM二者可以与第一时钟ICK同步。
移位器件220根据时延信息LAT<0:6>通过移位存储体选择信号IWT_SUM来产生移位的存储体选择信号BKSEL。每当移位器件220将存储体选择信号IWT_SUM移位多于一次时,移位器件220就可以使移位的存储体选择信号BKSEL的相位提前,使得移位的存储体选择信号BKSEL与第二时钟FCK同步,所述第二时钟FCK具有领先于第一时钟ICK相位的相位。
移位器件220可以通过将存储体选择信号IWT_SUM移位多于两次来产生移位的存储体选择信号BKSEL。每当移位器件220将存储体选择信号IWT_SUM移位一次时,移位器件220就可以使移位的存储体选择信号BKSEL的相位维持或提前。每当移位器件220将存储体选择信号IWT_SUM移位时,移位器件220可以通过逐渐改变移位的存储体选择信号BKSEL的相位来产生移位的存储体选择信号BKSEL。
为了这种操作,移位器件220可以包括多个移位单元221_0至221_6和多个选择单元220_0至222_6。多个移位单元221_0至221_6可以串联耦接。多个选择单元222_0至222_6分别对应于时延信息LAT<0:6>。例如,对于具有二进制值“0”的时延信息LAT<0:6>中的每个时延信息,多个选择单元222_0至222_6中的对应的一个可以经由端子0将存储体选择信号IWT_SUM传送给移位单元221_0至221_6中的对应的一个。对于具有二进制值“1”的时延信息LAT<0:6>中的每个时延信息,多个选择单元222_0至222_6中的对应的一个可以经由端子1将从前一级移位单元输出的信号传送给移位单元221_0至221_6中的对应的一个。移位单元221_0至221_6中的每个可以包括D触发器。
时延信息LAT<0:6>表示为了产生移位的存储体选择信号BKSE而存储体选择信号IWT_SUM经历的移位的数量。
例如,如果移位的存储体选择信号BKSEL要通过将存储体选择信号IWT_SUM移位6次来产生,则时延信息LAT<0:6>可以具有二进制值“0111111”(按照从LAT<6>至LAT<0>的次序)。在这种情况下,仅选择单元222_6经由端子0将存储体选择信号IWT_SUM传送给对应的移位单元221_6。其余的选择单元222_0至222_5中的每个经由端子1将其前一级的信号传送给多个移位单元221_0至221_5之中的对应的下一级移位单元。具体地,选择单元222_5将移位单元221_6的信号传送给移位单元221_5,选择单元222_4将移位单元221_5的信号传送给移位单元221_4,选择单元222_3将移位单元221_4的信号传送给移位单元221_3,选择单元222_2将移位单元221_3的信号传送给移位单元221_2,选择单元222_1将移位单元221_2的信号传送给移位单元221_1,以及选择单元222_0将移位单元221_1的信号传送给移位单元221_0。因此,存储体选择信号IWT_SUM可以通过六个移位单元221_0至221_5移位六次。
对于另一示例,如果移位的存储体选择信号BKSEL要通过将存储体选择信号IWT_SUM移位三次来产生,则时延信息LAT<0:6>可以具有二进制值“0000111”(按照从LAT<6>至LAY<0>的次序)。在这种情况下,存储体选择信号IWT_SUM可以通过三个移位单元221_0至221_2移位三次。对于又一示例,如果移位的存储体选择信号BKSEL要通过将存储体选择信号IWT_SUM移位一次来产生,则时延信息(LAT<0:6>)可以具有二进制值“0000001”(按照从LAT<6>至LAT<0>的次序)。在这种情况下,存储体选择信号IWT_SUM可以通过单个移位单元221_0移位一次。
以供参考,在半导体存储系统中,半导体器件通过交换信号来操作。闲置时间(standby time)已经被定义为在施加特定信号之后至执行与该特定信号相对应的操作之前。这种闲置时间被称作时延。例如,在半导体存储系统中,在施加读取命令之后至实际输出数据之前的时间被称作CAS时延,而在施加写入命令之后至实际输入数据之前的时间被称作写入时延。
多个移位单元221_0至221_6中的每个可以同步于多个时钟ICK、FCK以及FCKD1至FCKD3中的对应的时钟来移位输入信号。在这种情况下,中间时钟FCKD1至FCKD3中的每个可以具有第一时钟ICK与第二时钟FCK之间的相位。最前级的移位单元221_6可以与第一时钟ICK同步。最后级的移位单元221_0可以与第二时钟FCK同步。耦接在最前级的移位单元221_6与最后级的移位单元221_0之间的移位单元221_1至221_5中的每个可以与这样的时钟同步,即该时钟具有比与前一级的移位单元同步的时钟领先或相同的相位。
例如,第四级的移位单元221_3可以与具有比与第三级的移位单元221_4同步的时钟领先或相同的相位的时钟同步。
从移位单元221_0至221_6输出的信号的相位分别与与移位单元221_0至221_6同步的对应的时钟的相位同步。相应地,移位单元221_0至221_6中的每个的输出信号的相位可以通过改变对应时钟的相位来改变。
图2示出了这样的示例:移位单元221_6、221_5和221_4同步于第一时钟ICK来操作,移位单元221_3同步于中间时钟FCKD3来操作,移位单元221_2同步于中间时钟FCKD2来操作,移位单元221_1同步于中间时钟FCKD1来操作,而移位单元221_0同步于第二时钟FCK来操作。在这种情况下,各个时钟的相位按照时钟ICK、FCKD3、FCKD2、FCKD1和FCK的次序来向后提前。中间时钟FCKD1至FCKD3中的每个可以通过将第二时钟FCK延迟不同延迟量来产生。出于此目的,可以使用延迟单元DLY1至DLY3。
如上所述,由于分别用于移位单元221_0至221_6的时钟FCK、FCKD1、FCKD2、FCKD3和ICK的相位变得提前,因此每当存储体选择信号IWT_SUM被移位时,与第一时钟ICK同步的信号可以通过使存储体选择信号IWT_SUM的相位提前来与第二时钟FCK逐渐同步。在这种情况下,相比于与第一时钟ICK同步的信号同时地与第二时钟FCK同步的情况,可以减少因裕度而出现的问题。
图3是示出图2的信号移位电路中使用的时钟ICK、FCKD3、FCKD2、FCKD1和FCK之间的相位关系的示图。
参见图3,时钟ICK、FCKD3、FCKD2、FCKD1和FCK的相位按照所列举的次序逐渐提前。第一时钟ICK与第二时钟FCK的相位之差可以小于1tCK(1tCK是与第一时钟ICK和第二时钟FCK的一个周期相对应的时间)。图4是示出根据本发明的一个实施例的通常用数字400来标示的基底芯片的配置的示图。
参见图4,基底芯片400可以包括第一缓冲器410、第二缓冲器420、多个第三缓冲器430_0至430_A、内部命令信号发生单元440、存储体选择信号发生单元450和多个移位单元460_0至460_3。
第一缓冲器410可以将写入选通信号WDQS传送给核心芯片CORE0至CORE3。第二缓冲器420可以接收外部时钟ECK并产生内部时钟FCK,内部时钟FCK对应于图2和图3中的第二时钟FCK。多个第三缓冲器430_0至430_A可以将数据DATA传送给核心芯片CORE0至CORE3。
内部命令信号发生单元440可以包括命令/地址锁存器单元441和命令解码器442。命令/地址锁存器单元441可以锁存和输出从外部提供的命令/地址信号CAs。命令解码器442可以使用从命令/地址锁存器单元441输出的命令/地址信号CAs来产生内部写入信号ITW。在这种情况下,命令/地址锁存器单元441和命令解码器442可以同步于时钟来操作。命令/地址锁存器单元441可以同步于外部时钟ECK来操作。命令解码器442可以同步于从命令/地址锁存器单元441输出的时钟ICK2来操作。内部命令信号发生单元440可以将外部时钟ECK延迟以产生延迟的内部时钟ICK,该延迟的内部时钟ICK对应于图2和图3中的第一时钟ICK。
存储体选择信号发生单元450可以响应于存储体地址BK_ADD和内部写入信号ITW而产生与第一时钟ICK同步的多个存储体选择信号IWT_SUM<0:3>。多个存储体选择信号IWT_SUM<0:3>可以分别对应于核心芯片CORE0至CORE3。存储体选择信号发生单元450可以以类似于图2的存储体选择信号发生单元210的方式来操作。
多个移位单元460_0至460_3中的每个的配置和操作可以与图2的移位器件220相同。多个移位单元460_0至460_3中的每个可以通过将存储体选择信号IWT_SUM<0:3>中的每个移位若干次(该次数由对应的时延信息LAT<0:6>来表示)来产生移位的存储体选择信号BKSEL<0:3>中的每个。在这种情况下,移位的存储体选择信号BKSEL<0:3>可以为与第二时钟FCK同步的信号。
基底芯片BASE可以产生并输出多个移位的存储体选择信号BKSEL<0:3>至各个核心芯片CORE0至CORE3。此外,基底芯片BASE可以将写入选通信号WDQS和数据DATA发送给核心芯片CORE0至CORE3。在基底芯片BASE与核心芯片之间传输的信号以及在核心芯片之间传输的信号可以经由通孔(在图4中未示出)来传输。
图5是示出根据本发明的一个实施例的半导体系统的配置的示图。
根据图5的实施例,半导体系统可以包括基底芯片BASE和多个核心芯片CORE0至CORE3。虽然在图5的实施例中仅示出了四个核心芯片,但我们注意到核心芯片的数量可以通过设计来改变。
多个核心芯片CORE0至CORE3可以顺序地层叠在基底芯片BASE之上,且分别包括多个存储体BKs和芯片写入选通信号发生单元510至540。存储体BKs可以包括用于储存和输出数据的多个存储单元(在图5中未示出)。
芯片写入选通信号发生单元510至540可以分别响应于移位的存储体选择信号BKSEL<0:3>和写入选通信号WDQS而产生用于核心芯片CORE0至CORE3的芯片写入选通信号WDQS_S0至WDQS_S3。芯片CORE0至CORE3可以分别响应于芯片写入选通信号WDQS_S0至WDQS_S3来接收要写入的数据。
图6是图示图5的半导体系统的操作的示图。
参见图6,可以切换写入选通信号WDQS以用于将数据传输给包括在核心芯片CORE0至CORE3中的存储体BKs。
在图6中,写入选通信号WDQS的第一切换是先导,其第二切换可以对应于要传输给包括在核心芯片CORE0中的存储体的数据,其第三切换可以对应于要传输给包括在核心芯片CORE1中的存储体的数据,其第四切换可以对应于要传输给包括在核心芯片CORE2中的存储体的数据,以及其第五切换可以对应于要传输给包括在核心芯片CORE3中的存储体的数据。
在这种情况下,移位的存储体选择信号BKSEL<0:3>分别通过多个移位单元460_0至460_3来产生。移位的存储体选择信号BKSEL<0:3>可以被传输给各个核心芯片CORE0至CORE3。核心芯片CORE0至CORE3可以使用写入选通信号WDQS和各个移位的存储体选择信号BKSEL<0:3>来产生各个芯片写入选通信号WDQS_S0至WDQS_S3。
图7是示出根据本发明的一个实施例的通常由数字700来标示的信号移位电路的配置的示图。
参见图7,信号移位电路可以包括多个移位单元710至750和多个选择单元701至705。多个移位单元710至750可以同步于多个时钟A_CK至E_CK中的对应时钟来执行移位。在这种情况下,由移位单元710至750中的一个移位单元所移位的信号的相位可以与时钟A_CK至E_CK中与该移位单元同步的对应时钟的相位相同。
图7的信号移位电路可以根据移位信息SFT<0:4>来选择多个移位单元710至750中的一个或更多个以将输入信号SIG移位。
在第一实施例中,当移位单元710至750同步于各个时钟A_CK至E_CK来操作且输入信号SIG要与时钟E_CK同步时,移位单元710至750顺序地同步于时钟E_CK、时钟D_CK、时钟C_CK、时钟B_CK和时钟A_CK来移位输入信号SIG。相应地,分别由移位单元710至750移位的信号的相位根据按照此次序的时钟E_CK、时钟D_CK、时钟C_CK、时钟B_CK和时钟A_CK的相位来顺序地改变,从而图7的信号移位电路的输出信号或移位信号SHT_SIG与时钟A_CK同步。
在第二实施例中,当移位单元710至750同步于各个时钟E_CK至A_CK来操作且输入信号SIG要与时钟A_CK同步时,移位单元710至750顺序地同步于时钟A_CK、时钟B_CK、时钟C_CK、时钟D_CK和时钟E_CK来将输入信号SIG移位。相应地,分别由移位单元710至750移位的信号的相位根据按照此次序的时钟A_CK、时钟B_CK、时钟C_CK、时钟D_CK和时钟E_CK的相位来顺序地改变,从而移位信号SHT_SIG与时钟E_CK同步。
当假设在多个时钟A_CK至E_CK之中时钟E_CK的相位提前最多时,且时钟D_CK至A_CK的相位按照时钟D_CK、时钟C_CK、时钟B_CK和时钟A_CK的次序逐渐滞后,如图9中所示例的。相应地,在第一实施例中,移位信号的相位可以逐渐滞后,而在第二实施例中,移位信号的相位可以逐渐提前。
如上所述,通过具有顺序领先或滞后的相位的多个时钟来逐渐移位信号,可以防止裕度的降低,以及可以改变已经与信号同步的时钟的相位。
图8是示出根据本发明的另一实施例的信号移位电路的配置的示图。
参见图8,信号移位电路可以包括多个移位单元810至850。多个移位单元810至850可以同步于多个时钟A_CK至E_CK中的各个时钟来执行移位。图8的信号移位电路与图7的移位电路具有相同的操作,不同在于:图8的信号移位电路不能选择用来移位输入信号SIG的移位单元,而是该信号移位电路通过总是使用全部移位单元810至850来将输入信号SIG移位而产生移位信号SHT_SIG。
图9是示出图7和图8的信号移位电路中使用的时钟之间的相位关系的示图。
参见图9,时钟A_CK、B_CK、C_CK、D_CK和E_CK的相位可以按照所列举的次序逐渐提前,且时钟A_CK与时钟E_CK的相位之差可以小于1tCK。
在将存储体选择信号移位时,此技术可以在通过逐渐改变存储体选择信号的相位来改变与存储体选择信号同步的参考时钟时,防止因参考时钟的相位差而导致的问题。
虽然已经出于说明的目的而描述了各种实施例,但是对于本领域技术人员将明显的是,在不脱离所附权利要求中所限定的本发明的精神和/或范围的情况下,可以作出各种改变和修改。
Claims (16)
1.一种信号移位电路,包括:
存储体选择信号发生单元,适用于响应于存储体地址和内部写入信号来产生与第一时钟同步的存储体选择信号;以及
移位器件,适用于通过根据时延信息将存储体选择信号的相位移位来产生移位的存储体选择信号,以及适用于每当将存储体选择信号移位一次或更多次时,使移位的存储体选择信号的相位提前,使得移位的存储体选择信号与具有比第一时钟相位领先的相位的第二时钟同步。
2.如权利要求1所述的信号移位电路,其中,每当将存储体选择信号移位时,移位器件通过逐渐改变移位的存储体选择信号的相位来产生移位的存储体选择信号。
3.如权利要求1所述的信号移位电路,其中,移位器件包括串联耦接的多个移位单元,且通过使用根据时延信息在所述多个移位单元之中选中的两个或更多个移位单元来将存储体选择信号移位,而产生移位的存储体选择信号。
4.如权利要求3所述的信号移位电路,其中:
所述多个移位单元同步于多个时钟中的对应时钟来将各个输入信号移位,以及
所述多个时钟包括第一时钟、第二时钟以及一个或更多个中间时钟,所述一个或更多个中间时钟中的每个具有在第一时钟的相位与第二时钟的相位之间的相位。
5.如权利要求4所述的信号移位电路,其中:
所述多个移位单元之中的最前级的移位单元同步于第一时钟来执行移位,
所述多个移位单元之中的最后级的移位单元同步于第二时钟来执行移位,以及
所述多个移位单元之中的其余移位单元中的每个同步于所述多个时钟之中的具有比另一时钟领先或者与另一时钟相同的相位的时钟来执行移位,所述另一时钟与所述多个移位单元之中的前一级移位单元同步。
6.如权利要求4所述的信号移位电路,其中,所述一个或更多个中间时钟包括通过将第二时钟延迟不同的延迟量而产生的时钟。
7.一种半导体系统,包括:
基底芯片,适用于:
传送写入选通信号;
通过根据时延信息将与延迟的内部时钟同步的多个存储体选择信号的相位移位来产生多个移位的存储体选择信号,所述延迟的内部时钟从内部时钟来延迟;以及
多个核心芯片,分别包括多个存储体,且层叠在基底芯片之上,以及适用于分别根据所述多个移位的存储体选择信号和写入选通信号来接收写入数据,
其中,每当将所述多个存储体选择信号移位一次或更多次时,基底芯片使所述多个移位的存储体选择信号的相位提前,使得所述多个移位的存储体选择信号与具有比延迟的内部时钟的相位领先的相位的内部时钟同步。
8.如权利要求7所述的半导体系统,其中,所述多个核心芯片通过分别将所述多个移位的存储体选择信号与写入选通信号进行组合来分别产生多个芯片写入选通信号。
9.如权利要求8所述的半导体系统,其中,所述多个核心芯片中的每个同步于所述多个芯片写入选通信号中的每个来接收写入数据。
10.如权利要求7所述的半导体系统,其中,基底芯片包括:
第一缓冲器,适用于接收写入选通信号;
第二缓冲器,适用于使用从外部提供的时钟来产生内部时钟;
内部命令信号发生单元,适用于响应于内部时钟来锁存多个命令/地址信号,响应于锁存的命令信号来产生内部写入信号,以及通过将内部时钟延迟来产生延迟的内部时钟;以及
多个移位单元,所述多个移位单元中的每个适用于响应于存储体地址和内部写入信号而根据时延信息通过将存储体选择信号移位若干次来产生移位的存储体选择信号,
其中,每当将存储体选择信号移位一次或更多次时,所述多个移位单元使移位的存储体选择信号的相位提前,使得移位的存储体选择信号与内部时钟同步。
11.如权利要求10所述的半导体系统,其中,每当将存储体选择信号移位时,所述多个移位单元中的每个通过逐渐改变移位的存储体选择信号的相位来产生所述多个移位的存储体选择信号中的每个。
12.如权利要求10所述的半导体系统,其中,所述多个移位器件中的每个包括串联耦接的多个移位单元,且通过使用根据时延信息在所述多个移位单元之中选中的两个或更多个移位单元来将存储体选择信号移位,而产生移位的存储体选择信号。
13.如权利要求12所述的半导体系统,其中:
所述多个移位单元同步于多个时钟中的对应时钟来将各个输入信号移位,以及
所述多个时钟包括第一时钟、第二时钟以及一个或更多个中间时钟,所述一个或更多个中间时钟中的每个具有在第一时钟的相位与第二时钟的相位之间的相位。
14.如权利要求13所述的半导体系统,其中:
所述多个移位单元之中的最前级的移位单元同步于第一时钟来执行移位,
所述多个移位单元之中的最后级的移位单元同步于第二时钟来执行移位,以及
所述多个移位单元之中的其余移位单元之中的每个同步于所述多个时钟之中的具有比另一时钟领先或者与另一时钟相同的相位的时钟来执行移位,所述另一时钟与所述多个移位单元之中的前一级移位单元同步。
15.如权利要求13所述的半导体系统,其中,所述一个或更多个中间时钟包括通过将第二时钟延迟不同的时延值而产生的时钟。
16.如权利要求7所述的半导体系统,其中,基底芯片将所述多个移位的存储体选择信号分别发送给所述多个核心芯片。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2015-0185165 | 2015-12-23 | ||
KR1020150185165A KR102405066B1 (ko) | 2015-12-23 | 2015-12-23 | 신호 쉬프팅 회로, 베이스 칩 및 이를 포함하는 반도체 시스템 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN106910526A CN106910526A (zh) | 2017-06-30 |
CN106910526B true CN106910526B (zh) | 2020-08-14 |
Family
ID=59086720
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610665603.2A Active CN106910526B (zh) | 2015-12-23 | 2016-08-12 | 信号移位电路、基底芯片以及包括其的半导体系统 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9972372B2 (zh) |
KR (1) | KR102405066B1 (zh) |
CN (1) | CN106910526B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102407184B1 (ko) * | 2017-10-31 | 2022-06-10 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치 및 이를 포함하는 반도체 시스템 |
US10360951B1 (en) | 2018-01-19 | 2019-07-23 | Micron Technology, Inc. | Internal write adjust for a memory device |
KR102543177B1 (ko) * | 2018-03-12 | 2023-06-14 | 삼성전자주식회사 | 고 대역폭 메모리 장치 및 이 장치를 포함하는 시스템 장치 |
KR20220028888A (ko) | 2020-08-31 | 2022-03-08 | 에스케이하이닉스 주식회사 | 저장 장치 및 그 동작 방법 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1953099A (zh) * | 2005-10-20 | 2007-04-25 | 尔必达存储器株式会社 | 同步型半导体存储装置 |
CN103258561A (zh) * | 2012-02-20 | 2013-08-21 | 爱思开海力士有限公司 | 半导体装置的数据输出定时控制电路 |
CN104867435A (zh) * | 2015-03-18 | 2015-08-26 | 友达光电股份有限公司 | 移位暂存器及移位暂存电路 |
CN104954009A (zh) * | 2014-03-27 | 2015-09-30 | 爱思开海力士有限公司 | 用于半导体装置的输出控制电路和包括其的输出驱动电路 |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100425472B1 (ko) * | 2001-11-12 | 2004-03-30 | 삼성전자주식회사 | 동기식 반도체 메모리 장치의 출력 제어 신호 발생 회로및 출력 제어 신호 발생 방법 |
KR100596443B1 (ko) * | 2004-04-27 | 2006-07-05 | 주식회사 하이닉스반도체 | 다수 뱅크 구조 디램을 위한 리프레시 제어회로 및 그 방법 |
JP2007184052A (ja) * | 2006-01-10 | 2007-07-19 | Elpida Memory Inc | コマンド生成回路及びこれらを備えた半導体記憶装置 |
JP5019427B2 (ja) * | 2006-12-07 | 2012-09-05 | ルネサスエレクトロニクス株式会社 | 駆動ドライバ、シフトレジスタ及び表示装置 |
KR101533120B1 (ko) * | 2006-12-14 | 2015-07-01 | 램버스 인코포레이티드 | 멀티 다이 메모리 디바이스 |
US7782992B2 (en) * | 2007-02-19 | 2010-08-24 | Ittiam Systems (P) Ltd. | Method and apparatus for signal synchronizing |
KR101153794B1 (ko) * | 2009-07-30 | 2012-06-13 | 에스케이하이닉스 주식회사 | 데이터 입출력 회로 및 이를 포함하는 반도체 메모리 장치 |
JP2011061457A (ja) * | 2009-09-09 | 2011-03-24 | Elpida Memory Inc | クロック生成回路及びこれを備える半導体装置並びにデータ処理システム |
JP5564230B2 (ja) * | 2009-10-09 | 2014-07-30 | ピーエスフォー ルクスコ エスエイアールエル | 積層型半導体装置 |
KR101097437B1 (ko) | 2009-10-12 | 2011-12-23 | 주식회사 하이닉스반도체 | 반도체 메모리 장치 및 이의 데이터 입출력 방법 |
KR20110040538A (ko) * | 2009-10-14 | 2011-04-20 | 삼성전자주식회사 | 레이턴시 회로 및 이를 포함하는 반도체 장치 |
WO2011094437A2 (en) * | 2010-01-28 | 2011-08-04 | Hewlett-Packard Development Company, L.P. | Memory access methods and apparatus |
KR101075496B1 (ko) * | 2010-07-06 | 2011-10-20 | 주식회사 하이닉스반도체 | 반도체 메모리 장치 |
KR20130092299A (ko) * | 2012-02-10 | 2013-08-20 | 삼성전자주식회사 | 레이턴시 제어 회로 및 이를 포함하는 반도체 메모리 장치 |
US8826057B1 (en) * | 2012-03-30 | 2014-09-02 | Integrated Device Technology Inc. | Multiple time domain synchronizer circuits |
KR20140019941A (ko) * | 2012-08-07 | 2014-02-18 | 에스케이하이닉스 주식회사 | 반도체 장치의 데이터 출력 회로 |
KR20140112257A (ko) | 2013-03-13 | 2014-09-23 | 삼성전자주식회사 | 반도체 패키지 |
KR102047938B1 (ko) * | 2013-05-28 | 2019-11-22 | 에스케이하이닉스 주식회사 | 메모리 칩 및 이를 포함하는 반도체 패키지 |
-
2015
- 2015-12-23 KR KR1020150185165A patent/KR102405066B1/ko active IP Right Grant
-
2016
- 2016-05-31 US US15/169,287 patent/US9972372B2/en active Active
- 2016-08-12 CN CN201610665603.2A patent/CN106910526B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1953099A (zh) * | 2005-10-20 | 2007-04-25 | 尔必达存储器株式会社 | 同步型半导体存储装置 |
CN103258561A (zh) * | 2012-02-20 | 2013-08-21 | 爱思开海力士有限公司 | 半导体装置的数据输出定时控制电路 |
CN104954009A (zh) * | 2014-03-27 | 2015-09-30 | 爱思开海力士有限公司 | 用于半导体装置的输出控制电路和包括其的输出驱动电路 |
CN104867435A (zh) * | 2015-03-18 | 2015-08-26 | 友达光电股份有限公司 | 移位暂存器及移位暂存电路 |
Also Published As
Publication number | Publication date |
---|---|
KR20170075473A (ko) | 2017-07-03 |
US9972372B2 (en) | 2018-05-15 |
KR102405066B1 (ko) | 2022-06-07 |
US20170186470A1 (en) | 2017-06-29 |
CN106910526A (zh) | 2017-06-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9330741B2 (en) | Semiconductor devices | |
US8432769B2 (en) | Semiconductor memory device and memory system having the same | |
US9640232B2 (en) | Semiconductor systems and semiconductor devices | |
US7872940B2 (en) | Semiconductor memory device and method for testing the same | |
CN106910526B (zh) | 信号移位电路、基底芯片以及包括其的半导体系统 | |
US10402202B2 (en) | Pipe latch circuit which controls output of data in a read operation and data output circuit including the same | |
US9704547B2 (en) | Semiconductor apparatus configured to control data output timing | |
US8295100B2 (en) | Pipe latch circuit and method for operating the same | |
US10186314B2 (en) | Data output circuit and semiconductor memory device including the same | |
JP2007052910A (ja) | 同期式メモリ装置のウェーブパイプライン構造の出力回路 | |
US10204665B2 (en) | Memory device with interleaved bank access | |
US8947956B2 (en) | Delay circuit and latency control circuit of memory, and signal delay method thereof | |
CN109727621B (zh) | 半导体存储装置以及包括其的半导体系统 | |
US9530474B2 (en) | Semiconductor integrated circuit including semiconductor memory apparatus including a plurality of banks | |
CN106815175B (zh) | 数据传输设备 | |
US20120030497A1 (en) | Control circuit and operating method thereof | |
CN110970068B (zh) | 半导体器件 | |
US10304504B2 (en) | Data alignment circuit and semiconductor device including the same | |
US20110228627A1 (en) | Double data rate memory device having data selection circuit and data paths | |
US9508401B2 (en) | Semiconductor system and method of operating the same | |
US9128511B2 (en) | Semiconductor device and operation method thereof | |
US9489010B2 (en) | Pulse generation circuit, burst order control circuit, and data output circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |