CN106447033B - 神经元突触电路及神经元电路 - Google Patents
神经元突触电路及神经元电路 Download PDFInfo
- Publication number
- CN106447033B CN106447033B CN201610893675.2A CN201610893675A CN106447033B CN 106447033 B CN106447033 B CN 106447033B CN 201610893675 A CN201610893675 A CN 201610893675A CN 106447033 B CN106447033 B CN 106447033B
- Authority
- CN
- China
- Prior art keywords
- mos device
- neuron
- circuit
- mos
- synaptic
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06N—COMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
- G06N3/00—Computing arrangements based on biological models
- G06N3/02—Neural networks
- G06N3/06—Physical realisation, i.e. hardware implementation of neural networks, neurons or parts of neurons
- G06N3/061—Physical realisation, i.e. hardware implementation of neural networks, neurons or parts of neurons using biological neurons, e.g. biological neurons connected to an integrated circuit
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06N—COMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
- G06N3/00—Computing arrangements based on biological models
- G06N3/02—Neural networks
- G06N3/06—Physical realisation, i.e. hardware implementation of neural networks, neurons or parts of neurons
- G06N3/063—Physical realisation, i.e. hardware implementation of neural networks, neurons or parts of neurons using electronic means
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Health & Medical Sciences (AREA)
- Life Sciences & Earth Sciences (AREA)
- Biomedical Technology (AREA)
- Biophysics (AREA)
- Theoretical Computer Science (AREA)
- Molecular Biology (AREA)
- Neurology (AREA)
- Computational Linguistics (AREA)
- Artificial Intelligence (AREA)
- Data Mining & Analysis (AREA)
- Evolutionary Computation (AREA)
- General Health & Medical Sciences (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Mathematical Physics (AREA)
- Software Systems (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Logic Circuits (AREA)
- Amplifiers (AREA)
Abstract
本发明公开了一种神经元突触电路及神经元电路,其中神经元突触电路包括:充电电路,放电电路,以及分别与所述充电电路和所述放电电路连接的MOS电容;所述充电电路和所述放电电路均由多个MOS器件构成,且接入突触前神经元产生的脉冲序列和突触后神经元产生的脉冲序列;所述充电电路被构造为在突触前神经元产生的脉冲序列比突触后神经元产生的脉冲序列先到达时,通过对所述MOS电容进行充电输出使突触权值增加的模拟电压;所述放电电路被构造为在突触前神经元产生的脉冲序列比突触后神经元产生的脉冲序列后到达时,通过对所述MOS电容进行放电输出使突触权值减小的模拟电压。本发明可以减少电路功耗,并提高集成度。
Description
技术领域
本发明涉及人工神经网络技术领域,尤其涉及神经元突触电路及神经元电路。
背景技术
人体大脑有数亿神经元,而突触数目更加庞大。因此功耗和集成度是类脑神经芯片最为关注的两个因素。类脑神经芯片无论是从计算速度,学习机制还是功耗,被科学家认为是下一代最有前景技术。由于数字存储技术已经非常成熟,其存储的权值精度高,数据可靠,技术成熟,设计规范,因此在很多方案中突触及神经元电路都是用数字方法实现的。然而,随着人工神经网络的研究深入,传统的采用数字电路实现神经网络算法的缺点越来越明显。现阶段,用以实现所需的乘法和加法运算和非线性变换所需的神经元突触电路规模庞大,功耗和体积巨大,而且在模拟神经网络中需要将突触权值在数字和模拟之间不断地转换,需要大量的D/A和A/D转换器,更是极大地增加了电路的功耗,难以适应发展的需要。
发明内容
本发明实施例提供一种神经元突触电路,用以减少神经元突触电路的功耗,并提高集成度,该神经元突触电路包括:
充电电路,放电电路,以及分别与所述充电电路和所述放电电路连接的MOS电容;
所述充电电路和所述放电电路均由多个MOS器件构成,且接入突触前神经元产生的脉冲序列和突触后神经元产生的脉冲序列;
所述充电电路被构造为在突触前神经元产生的脉冲序列比突触后神经元产生的脉冲序列先到达时,通过对所述MOS电容进行充电输出使突触权值增加的模拟电压;
所述放电电路被构造为在突触前神经元产生的脉冲序列比突触后神经元产生的脉冲序列后到达时,通过对所述MOS电容进行放电输出使突触权值减小的模拟电压。
本发明实施例还提供一种神经元电路,用以减少神经元电路的功耗,并提高集成度,该神经元电路包括:
突触前神经元,突触后神经元,上述的神经元突触电路,电压电流转换模块;
所述突触前神经元输出端与所述神经元突触电路第一输入端和所述电压电流转换模块第一输入端连接;所述突触后神经元输出端与所述神经元突触电路第二输入端连接;所述神经元突触电路输出端与所述电压电流转换模块第二输入端连接;所述电压电流转换模块输出端与所述突触后神经元输入端连接;
所述电压电流转换模块用于将所述神经元突触电路输出的模拟电压转换为相应的电流刺激注入到所述突触后神经元。
本发明实施例采用模拟电路实现神经元突触电路,相对于现有数字电路方式而言,结构简单、功耗低、运算速度快,能显著提高神经网络的运算效率;本发明实施例的神经元突触电路可以将突触前神经元的脉冲与突触后神经元的脉冲进行比较,实现基于脉冲时间依赖可塑性(Spike-Timing-Dependent Plasticity,STDP)的神经传导学习机制。本发明实施例的神经元电路,也因采用上述神经元突触电路,减少了电路功耗,提高了集成度。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。在附图中:
图1为本发明实施例中神经元突触电路的具体实例图;
图2为本发明实施例中神经元电路的结构示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚明白,下面结合附图对本发明实施例做进一步详细说明。在此,本发明的示意性实施例及其说明用于解释本发明,但并不作为对本发明的限定。
发明人考虑到,如果采用模拟电路实现神经元突触电路,则相对于现有数字电路方式,结构简单、功耗低、运算速度快,能显著提高神经网络的运算效率。因此,在本发明实施例中将模拟突触电路作为模拟神经网络的基本单元之一。在本发明实施例中,同一个突触连接的两个神经元分别称为突触前神经元(Presynaptic Neuron)和突触后神经元(Postsynaptic Neuron)。神经元突触电路决定着突触前神经元和突触后神经元之间的信号传递机制,本发明实施例的神经元突触电路利用模拟电路实现突触前神经元和突触后神经元之间的STDP传导机制。STDP传导机制是指:如果神经元在接收到其它神经元传递的信息之后自身产生活动,则两神经元之间的联系会加强,即突触权值会增加;如果神经元在接收到其它神经元传递信息之前自身已经产生活动,则两神经元的连接会减弱,即突触权值会减小。
本发明实施例中的神经元突触电路可以包括:充电电路,放电电路,以及分别与充电电路和放电电路连接的MOS电容;充电电路和放电电路均由多个MOS器件构成,且接入突触前神经元产生的脉冲序列和突触后神经元产生的脉冲序列;充电电路被构造为在突触前神经元产生的脉冲序列比突触后神经元产生的脉冲序列先到达时,通过对MOS电容进行充电输出使突触权值增加的模拟电压;放电电路被构造为在突触前神经元产生的脉冲序列比突触后神经元产生的脉冲序列后到达时,通过对MOS电容进行放电输出使突触权值减小的模拟电压。
由上述实施例可知,本发明实施例的神经元突触电路可以在神经元类脑芯片中用于实现权值存储。该神经元突触电路可以将突触前神经元的脉冲序列与突触后神经元的脉冲序列进行比较,实现基于STDP的神经传导学习机制。该神经元突触电路采用模拟MOS(Metal Oxide Semiconductor,金属氧化物半导体)器件实现。
在具体的实例中,上述多个MOS器件均工作在亚阈值区域,这样可以降低导通电流和工作电压,进一步减小功耗。在功耗方面,当晶体管工作在亚阈值区域,工作在该区域的晶体管工作电流小,工作电压也小,例如可以使神经元突触电路的工作电压低到0.6V,极大地减小功耗。
在具体的实例中,上述MOS电容可以是由NMOS器件漏极与源极短接而形成。当然,本领域技术人员容易理解,也可以根据实际需求采用其它方式形成上述MOS电容。
在具体的实例中,充电电路可以包括至少一对由两个MOS器件构成的电流镜,用于控制为MOS电容充电的电流大小;和/或,放电电路可以包括至少一对由两个MOS器件构成的电流镜,用于控制为MOS电容放电的电流大小。
下面结合图1的示例说明本发明实施例的神经元突触电路的具体实施。当然,本领域技术人员容易理解,图1所示的具体电路结构仅为实现本发明实施例神经元突触电路的一个具体实例,在具体实施时完全可以将电路中的部分或全部结构单元进行变形,例如可以通过增加或增少晶体管来实现相同的功能,进一步的,比如对于充电电路或放电电路中的电流镜、或MOS电容进行结构上的重新设计,而保持电路的实现原理相同。
如图1所示,本例的神经元突触电路由MOS器件组成,其中的充电电路包括:第一MOS器件M1、第二MOS器件M2、第三MOS器件M3、第四MOS器件M4和第五MOS器件M5;放电电路包括:第六MOS器件M6、第七MOS器件M7、第八MOS器件M8、第九MOS器件M9和第十MOS器件M10;这些MOS器件均工作在亚阈值区域,以降低导通电流和工作电压。
其中第一MOS器件M1、第四MOS器件M4、第五MOS器件M5、第八MOS器件M8和第九MOS器件M9为PMOS器件,在低电平时导通;第二MOS器件M2、第三MOS器件M3、第六MOS器件M6、第七MOS器件M7和第十MOS器件M10为NMOS器件,在高电平时导通;
第一MOS器件M1源极接入输入电压VDD,并分别连接第四MOS器件M4源极和第八MOS器件M8源极;第一MOS器件M1漏极连接第二MOS器件M2漏极,并与第一MOS器件M1栅极短接;第一MOS器件M1栅极还连接第四MOS器件M4栅极;在具体的实例中输入电压VDD可以采用超低压直流供电,进一步使神经元突触电路实现低功耗,高集成度等优点。例如该神经元突触电路可以在超低压(0.6V)供电的情况下,实现神经元之间的STDP传导机制。
第二MOS器件M2源极连接第三MOS器件M3漏极;第二MOS器件M2栅极接入突触前神经元产生的脉冲序列Vpre,并连接第六MOS器件M6栅极;
第三MOS器件M3栅极接入用于确定充电电路静态工作电流的第一电压Vd;第三MOS器件M3源极接地,并分别连接第七MOS器件M7源极和第十MOS器件M10源极;
第四MOS器件M4源极还连接第八MOS器件M8源极;第四MOS器件M4漏极连接第五MOS器件M5源极;
第五MOS器件M5栅极接入突触后神经元产生的脉冲序列Vpost,并连接第九MOS器件M9栅极;第五MOS器件M5漏极输出模拟电压Vw,并分别连接第六MOS器件M6漏极和形成MOS电容的NMOS器件栅极;
第六MOS器件M6源极连接第七MOS器件M7漏极;
第七MOS器件M7漏极与第七MOS器件M7栅极短接;第七MOS器件M7栅极还连接第十MOS器件M10栅极;第七MOS器件M7源极接地,并连接第十MOS器件M10源极;
第八MOS器件M8源极接入输入电压VDD;第八MOS器件M8栅极接入用于确定放电电路静态工作电流的第二电压Vp;第八MOS器件M8漏极连接第九MOS器件M9源极;
第九MOS器件M9漏极连接第十MOS器件M10漏极;
形成MOS电容的NMOS器件源极与漏极短接,并接地。该MOS电容在图1中被标记为Mcw。
进一步的,在本例中,第五MOS器件M5栅极和第九MOS器件M9栅极还可以经一反相器IN1接入突触后神经元产生的脉冲序列。该反相器IN1将脉冲序列的低电平变成高电平,高电平变为低电平。
模拟电压Vw决定了突触权值的强弱,Vw的大小由突触前神经元产生的脉冲序列和突触后神经元产生的脉冲序列的相对时间决定:当突触前神经元产生的脉冲序列比突触后神经元产生的脉冲序列先到达时(说明突触后神经元是在突触前神经元的刺激后产生的活动,二者的联系应加强),神经元突触电路中第一MOS器件M1、第二MOS器件M2、第三MOS器件M3、第四MOS器件M4和第五MOS器件M5工作,突触前神经元产生的脉冲序列经第二MOS器件M2产生电流I1经过第一MOS器件M1、第四MOS器件M4和第五MOS器件M5作用后,转换为电流IA对MOS电容Mcw进行充电,使Vw升高,即突触权值增加;当突触后神经元产生的脉冲序列比突触前神经元产生的脉冲序列先到达(说明突触后神经元是在突触前神经元所传递的信息到达之前自身已经产生活动,二者的联系应减弱),此时神经元突触电路中的第六MOS器件M6、第七MOS器件M7、第八MOS器件M8、第九MOS器件M9和第十MOS器件M10工作,突触后神经元产生的脉冲序列经过反相器IN1后经第九MOS器件M9产生电流I2,经过第六MOS器件M6、第七MOS器件M7和第十MOS器件M10作用后,转换为IB对MOS电容Mcw进行放电,使Vw降低,即突触权值减小。
第一MOS器件M1和第四MOS器件M4是一对电流镜,控制为Mcw充电的电流IA大小(与I1呈一定比例);同理,第七MOS器件M7和第十MOS器件M10也是一对电流镜,控制为Mcw放电的电流IB大小(与I2呈一定比例)。第一电压Vd和第二电压Vp分别通过第三MOS器件M3和第八MOS器件M8确定所在电路静态工作电流;突触前神经元和突触后神经元产生的脉冲序列打开或关断第五MOS器件M5和第六MOS器件M6,使得电流IA和IB可以流过MOS电容Mcw,增加或减小模拟电压Vw的值。
本发明实施例还提供一种神经元电路,图2为本发明实施例中神经元电路的结构示意图,如图2所示,该神经元电路可以包括:
突触前神经元201,突触后神经元202,上述的神经元突触电路203,电压电流转换模块204;
突触前神经元201输出端与神经元突触电路203第一输入端和电压电流转换模块204第一输入端连接;突触后神经元202输出端与神经元突触电路203第二输入端连接;神经元突触电路203输出端与电压电流转换模块204第二输入端连接;电压电流转换模块204输出端与突触后神经元203输入端连接;
电压电流转换模块204用于将神经元突触电路203输出的模拟电压转换为相应的电流刺激注入到突触后神经元202。
如图2所示,突触前神经元201和突触后神经元202产生的脉冲序列Vpre和Vpost进入本发明实施例的神经元突触电路203。神经元突触电路203将两个脉冲序列进行比较,将比较后得到的突触权值输出。输出的突触权值经过电压电流转换模块204后,转变为相应的电流刺激注入到突触后神经元202,突触权值越大,电流刺激越大,对突触后神经元203的影响越大,说明两神经元的联系越紧密;反之则越不紧密。
综上所述,本发明实施例采用模拟电路实现神经元突触电路,相对于现有数字电路方式而言,结构简单,所用的晶体管数量少,同时用晶体管电容来存储突触权值,可以极大地减小电路所占用的芯片面积,提高集成度;且本发明实施例的神经元突触电路功耗低,运算速度快,能显著提高神经网络的运算效率;本发明实施例的神经元突触电路可以将突触前神经元的脉冲与突触后神经元的脉冲进行比较,实现基于STDP的神经传导学习机制。本发明实施例的神经元电路,也因采用上述神经元突触电路,减少了电路功耗,提高了集成度。
本领域内的技术人员应明白,本发明的实施例可提供为方法、系统、或计算机程序产品。因此,本发明可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本发明可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本发明是参照根据本发明实施例的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
以上所述的具体实施例,对本发明的目的、技术方案和有益效果进行了进一步详细说明,所应理解的是,以上所述仅为本发明的具体实施例而已,并不用于限定本发明的保护范围,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
Claims (5)
1.一种神经元突触电路,其特征在于,包括充电电路,放电电路,以及分别与所述充电电路和所述放电电路连接的MOS电容;
所述充电电路和所述放电电路均由多个MOS器件构成,且接入突触前神经元产生的脉冲序列和突触后神经元产生的脉冲序列;
所述充电电路被构造为在突触前神经元产生的脉冲序列比突触后神经元产生的脉冲序列先到达时,通过对所述MOS电容进行充电输出使突触权值增加的模拟电压;
所述放电电路被构造为在突触前神经元产生的脉冲序列比突触后神经元产生的脉冲序列后到达时,通过对所述MOS电容进行放电输出使突触权值减小的模拟电压;
所述充电电路包括:第一MOS器件M1、第二MOS器件M2、第三MOS器件M3、第四MOS器件M4和第五MOS器件M5;
所述放电电路包括:第六MOS器件M6、第七MOS器件M7、第八MOS器件M8、第九MOS器件M9和第十MOS器件M10;
其中第一MOS器件M1、第四MOS器件M4、第五MOS器件M5、第八MOS器件M8和第九MOS器件M9为PMOS器件;第二MOS器件M2、第三MOS器件M3、第六MOS器件M6、第七MOS器件M7和第十MOS器件M10为NMOS器件;
第一MOS器件M1源极接入输入电压VDD,并分别连接第四MOS器件M4源极和第八MOS器件M8源极;第一MOS器件M1漏极连接第二MOS器件M2漏极,并与第一MOS器件M1栅极短接;第一MOS器件M1栅极还连接第四MOS器件M4栅极;
第二MOS器件M2源极连接第三MOS器件M3漏极;第二MOS器件M2栅极接入突触前神经元产生的脉冲序列,并连接第六MOS器件M6栅极;
第三MOS器件M3栅极接入用于确定充电电路静态工作电流的第一电压Vd;第三MOS器件M3源极接地,并分别连接第七MOS器件M7源极和第十MOS器件M10源极;
第四MOS器件M4源极还连接第八MOS器件M8源极;第四MOS器件M4漏极连接第五MOS器件M5源极;
第五MOS器件M5栅极接入突触后神经元产生的脉冲序列,并连接第九MOS器件M9栅极;第五MOS器件M5漏极输出模拟电压Vw,并分别连接第六MOS器件M6漏极和形成MOS电容的NMOS器件栅极;
第六MOS器件M6源极连接第七MOS器件M7漏极;
第七MOS器件M7漏极与第七MOS器件M7栅极短接;第七MOS器件M7栅极还连接第十MOS器件M10栅极;第七MOS器件M7源极接地,并连接第十MOS器件M10源极;
第八MOS器件M8源极接入输入电压VDD;第八MOS器件M8栅极接入用于确定放电电路静态工作电流的第二电压Vp;第八MOS器件M8漏极连接第九MOS器件M9源极;
第九MOS器件M9漏极连接第十MOS器件M10漏极;
形成MOS电容的NMOS器件源极与漏极短接,并接地;
第一MOS器件M1和第四MOS器件M4是一对电流镜,用于控制为所述MOS电容充电的电流大小,其中,为所述MOS电容充电的电流与第二MOS器件M2产生的电流呈一定比例;
第七MOS器件M7和第十MOS器件M10是一对电流镜,用于控制为所述MOS电容放电的电流大小,其中,为所述MOS电容放电的电流与第九MOS器件M9产生的电流呈一定比例。
2.如权利要求1所述的神经元突触电路,其特征在于,所述多个MOS器件均工作在亚阈值区域。
3.如权利要求1所述的神经元突触电路,其特征在于,所述MOS电容是由NMOS器件漏极与源极短接而形成。
4.如权利要求1所述的神经元突触电路,其特征在于,第五MOS器件M5栅极和第九MOS器件M9栅极经一反相器IN1接入突触后神经元产生的脉冲序列。
5.一种神经元电路,其特征在于,包括:
突触前神经元,突触后神经元,权利要求1至4任一项所述的神经元突触电路,电压电流转换模块;
所述突触前神经元输出端与所述神经元突触电路第一输入端和所述电压电流转换模块第一输入端连接;所述突触后神经元输出端与所述神经元突触电路第二输入端连接;所述神经元突触电路输出端与所述电压电流转换模块第二输入端连接;所述电压电流转换模块输出端与所述突触后神经元输入端连接;
所述电压电流转换模块用于将所述神经元突触电路输出的模拟电压转换为相应的电流刺激注入到所述突触后神经元。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610893675.2A CN106447033B (zh) | 2016-10-13 | 2016-10-13 | 神经元突触电路及神经元电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610893675.2A CN106447033B (zh) | 2016-10-13 | 2016-10-13 | 神经元突触电路及神经元电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN106447033A CN106447033A (zh) | 2017-02-22 |
CN106447033B true CN106447033B (zh) | 2023-07-25 |
Family
ID=58175111
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610893675.2A Active CN106447033B (zh) | 2016-10-13 | 2016-10-13 | 神经元突触电路及神经元电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN106447033B (zh) |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2018068255A1 (zh) * | 2016-10-13 | 2018-04-19 | 中国科学院深圳先进技术研究院 | 神经元突触电路及神经元电路 |
FR3064383B1 (fr) | 2017-03-23 | 2019-11-15 | Stmicroelectronics Sa | Dispositif integre de neurone artificiel |
CN107194463B (zh) * | 2017-04-20 | 2019-11-22 | 北京大学 | 神经元电路和神经形态电路 |
CN107832846A (zh) * | 2017-11-30 | 2018-03-23 | 电子科技大学 | 一种整合多种激活函数的神经元电路 |
CN108446762A (zh) * | 2018-03-30 | 2018-08-24 | 广西师范大学 | 一种基于mos场效应晶体管的模拟脉冲神经元的硬件电路及其应用 |
CN108681772B (zh) * | 2018-04-02 | 2020-09-29 | 北京大学 | 多模态神经元电路及神经元实现方法 |
CN109635943B (zh) * | 2018-12-13 | 2022-03-18 | 佛山眼图科技有限公司 | 数模混合神经元电路 |
CN109800851B (zh) * | 2018-12-29 | 2024-03-01 | 中国人民解放军陆军工程大学 | 神经突触电路和脉冲神经网络电路 |
US20200394502A1 (en) * | 2019-06-14 | 2020-12-17 | Macronix International Co., Ltd. | Neuromorphic computing device |
US11468307B2 (en) | 2019-11-15 | 2022-10-11 | Jiangsu Advanced Memory Technology Co., Ltd. | Artificial neuromorphic circuit and operation method |
WO2021092897A1 (zh) * | 2019-11-15 | 2021-05-20 | 江苏时代全芯存储科技股份有限公司 | 类神经电路以及运作方法 |
WO2021092896A1 (zh) | 2019-11-15 | 2021-05-20 | 江苏时代全芯存储科技股份有限公司 | 类神经电路以及运作方法 |
CN111615707B (zh) | 2019-11-15 | 2022-05-24 | 江苏时代全芯存储科技股份有限公司 | 类神经电路以及运作方法 |
CN110991635B (zh) * | 2019-12-23 | 2023-05-05 | 北京大学 | 多模态突触时间依赖可塑性算法的电路及实现方法 |
CN113110040A (zh) * | 2021-03-04 | 2021-07-13 | 重庆邮电大学 | 一种基于stdp学习规则的突触电路 |
CN113673674A (zh) * | 2021-08-09 | 2021-11-19 | 江南大学 | 一种基于cmos的模拟脉冲神经元电路 |
CN114089630B (zh) * | 2021-11-12 | 2024-05-17 | 南京模数智芯微电子科技有限公司 | 一种基于stdp学习规则的低功耗非对称性可调突触电路 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102610274A (zh) * | 2012-04-06 | 2012-07-25 | 电子科技大学 | 一种阻变突触权值调整电路 |
CN206147705U (zh) * | 2016-10-13 | 2017-05-03 | 中国科学院深圳先进技术研究院 | 神经元突触电路及神经元电路 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9990580B2 (en) * | 2015-03-13 | 2018-06-05 | International Business Machines Corporation | Neuromorphic synapses |
-
2016
- 2016-10-13 CN CN201610893675.2A patent/CN106447033B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102610274A (zh) * | 2012-04-06 | 2012-07-25 | 电子科技大学 | 一种阻变突触权值调整电路 |
CN206147705U (zh) * | 2016-10-13 | 2017-05-03 | 中国科学院深圳先进技术研究院 | 神经元突触电路及神经元电路 |
Non-Patent Citations (2)
Title |
---|
IZHIKEVICH E M et al.Simple model of spiking neurons .《IEEE Transactions on Neural Networks》.2003,第14卷(第6期),第1569-1572页. * |
刘文鹏 等.基于单电子晶体管的脉冲神经元模型.《应用科学学报》.2012,(第06期),第95-100页. * |
Also Published As
Publication number | Publication date |
---|---|
CN106447033A (zh) | 2017-02-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106447033B (zh) | 神经元突触电路及神经元电路 | |
Indiveri et al. | A VLSI array of low-power spiking neurons and bistable synapses with spike-timing dependent plasticity | |
US8473439B2 (en) | Integrate and fire electronic neurons | |
US11334787B2 (en) | Neuron circuit | |
CN206147705U (zh) | 神经元突触电路及神经元电路 | |
US9959499B2 (en) | Methods and apparatus for implementation of group tags for neural models | |
CN109816096B (zh) | 一种基于忆阻器的感知器神经网络电路及其调节方法 | |
Indiveri et al. | A VLSI neuromorphic device for implementing spike-based neural networks | |
CN103324979A (zh) | 一种可编程阈值电路 | |
KR102026332B1 (ko) | 뉴런 모방 회로 | |
CN108446762A (zh) | 一种基于mos场效应晶体管的模拟脉冲神经元的硬件电路及其应用 | |
CN206147706U (zh) | 神经元电路 | |
Hussain et al. | Delay learning architectures for memory and classification | |
Yajima | Ultra-low-power switching circuits based on a binary pattern generator with spiking neurons | |
Danneville et al. | Sub-0.3 V CMOS neuromorphic technology and its potential application | |
Saraswat et al. | Hardware-friendly synaptic orders and timescales in liquid state machines for speech classification | |
CN106250983B (zh) | 神经元电路 | |
US20140365413A1 (en) | Efficient implementation of neural population diversity in neural system | |
Xu et al. | Analog memristor based neuromorphic crossbar circuit for image recognition | |
WO2018068255A1 (zh) | 神经元突触电路及神经元电路 | |
Pradyumna et al. | Analysis of CMOS synapse generating excitatory postsynaptic potential using DC control voltages | |
CN110766149A (zh) | 放电速率依赖可塑性结构及实现方法 | |
EP3680825A1 (en) | Random weight generating circuit | |
Hasan et al. | Hardware model based simulation of spiking neuron using phase plane | |
JP2004110421A (ja) | 演算回路およびこれを用いたニューラルネットワーク |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |