CN105931672B - 移位寄存器 - Google Patents
移位寄存器 Download PDFInfo
- Publication number
- CN105931672B CN105931672B CN201510616907.5A CN201510616907A CN105931672B CN 105931672 B CN105931672 B CN 105931672B CN 201510616907 A CN201510616907 A CN 201510616907A CN 105931672 B CN105931672 B CN 105931672B
- Authority
- CN
- China
- Prior art keywords
- node
- control signal
- signal
- transistor
- scanning
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
公开了一种移位寄存器,能够防止提供至Q节点以开启用于输出扫描脉冲的上拉晶体管的电荷向外泄漏。该移位寄存器包括:多个级,连接至形成在面板上的栅极线,其中每个级包括:扫描信号产生器,用于产生扫描脉冲或者关闭信号;扫描脉冲控制器,用于产生Q节点控制信号,所述Q节点控制信号用于控制扫描脉冲的产生;Q节点调整器,用于在将所述Q节点控制信号提供至与该扫描信号产生器连接的Q节点期间,防止所述Q节点控制信号向外泄漏;和关闭信号控制器,用于在不从所述扫描信号产生器产生扫描脉冲时,经由Qb节点将Qb节点控制信号传送至所述扫描信号产生器,所述Qb节点控制信号用于控制关闭信号的产生。
Description
本申请要求2015年2月27日提交的美国临时专利申请No.62/126,329的权益,在此通过参考将其并入本文。
技术领域
本发明涉及一种移位寄存器,更特别地,涉及一种能够执行稳定操作的移位寄存器。
背景技术
移位寄存器顺序地输出多个扫描脉冲,如此顺序地驱动显示装置诸如液晶显示(LCD)装置的栅极线。
为此,这种移位寄存器包括多个级以顺序地输出扫描脉冲。
图1是示出应用于常规移位寄存器的级的构造的电路图。图2是描述应用于图1的常规移位寄存器的级的输入和输出信号波形的时序图。图3是示出根据常规氧化物半导体晶体管的温度在栅极电压和漏极电流之间的关系的特性的图。图4是描述当图1的常规移位寄存器正常和不正常操作时的波形的时序图。
通常,移位寄存器包括多个级。自每个级输出的输出信号“Vout”是将被传输至形成在面板上的栅极线的扫描信号“SS”。
扫描信号“SS”包括扫描脉冲,扫描脉冲具有能够开启连接至每条栅极线的每个像素的开关元件的开启电压,和用于对于一帧的剩余时间段保持开关元件处于关闭状态的关闭信号。
一般而言,每个级都在一帧期间输出一次扫描脉冲,如此,以顺序方式自多个级输出扫描脉冲。
如图1中所示,每个级都包括:上拉开关元件T6,其根据Q节点的逻辑状态开启或关闭并且在开启状态接收第一时钟信号CLK1,从而输出扫描脉冲;下拉开关元件T7,当上拉开关元件T6开启时被关闭且当上拉开关元件T6关闭时开启,从而输出关闭信号;和连接在Q节点和放电电压源“VSS”之间以通过控制信号受控的Q节点控制开关元件T2。
每个级可包括执行Q节点控制开关元件T2的功能的至少一个元件。
一般而言,当Q节点处于高电平状态时,被输入至Q节点控制开关元件T2的栅极的控制信号被保持为低电平状态。
也就是,当高电平信号A被输入到Q节点时,上拉开关元件T6开启,如此输出扫描脉冲。这种情况下,没有来自放电电压源“VSS”的放电电压被提供至Q节点控制开关元件T2,除非Q节点控制开关元件T2开启。
当输出扫描脉冲时,高电平控制信号A被输入到Q节点控制开关元件T2的栅极,如此,Q节点控制开关元件T2开启。这种情况下,放电电压被提供至上拉晶体管T6的栅极,从而关闭上拉晶体管T6。结果,不从上拉晶体管T6输出扫描脉冲。
在仅通过N型晶体管构成移位寄存器的情况下,不可能降低某一节点处的电压为低于放电电压源“VSS”的放电电压。至少由于此原因,即使栅极连接到该节点的晶体管处于逻辑关闭状态,由于晶体管的栅极-源极电压“Vgs”高于0,因此也会有漏电流流过晶体管。
特别是,当晶体管的阈值电压为负时,漏电流增加,如此,电路不正常操作。
相似地,在图1中所示的级中,由于与上述相同的原因,提供至Q节点以开启上拉晶体管T6的一些电荷即电荷B会经由Q节点控制开关元件T2泄漏到放电电压源“VSS”。这种情况下,级不正常操作。
将参照图2至4具体描述上述原因。
当将N型氧化物半导体晶体管应用到移位寄存器中时,优选晶体管的阈值电压是正的。但是,晶体管的阈值电压根据温度的增加在负向方向上变化,如图3中所示。除了温度之外,晶体管的阈值电压也可能由于其它各种原因在负向方向上变化。
这种情况下,在从级输出扫描脉冲的时间段内应当关闭的N型氧化物半导体晶体管T2不会关闭,如此会产生漏电流。由于这种漏电流,置位节点(set node)处的电压会降低,由此,不会自该级产生正常输出。
当不从Q节点控制开关元件T2产生漏电流时,起始信号“Vst”被提供至该级,如图2和4(a)中所示。这种情况下,当自该级输出扫描脉冲“SS”(“Vout”)时,被提供至Q节点的Q节点信号通过扫描脉冲“SS”正常自举。结果,可正常输出扫描脉冲“SS”。
但是,当从Q节点控制开关元件T2产生漏电流时,产生扫描脉冲“SS”时提供到Q节点的Q节点信号不能通过扫描脉冲“SS”正常自举,如图4(b)中所示。结果,自该级输出的扫描脉冲“SS”的波形变化,如此,通过扫描脉冲驱动的电路会不正常操作。
发明内容
因此,本发明旨在提供一种移位寄存器,其基本避免了由于现有技术的限制和不足导致的一个或多个问题。
本发明的一个目的是提供一种移位寄存器,能够防止提供至Q节点的开启用于输出扫描脉冲的上拉晶体管的电荷向外泄漏。
在以下的说明书中将部分地列出本发明的附加优势、目的和特征,且一部分对所属领域技术人员在研究下文之后将是显而易见的,或者可通过实践本发明获知。本发明的目的和其他优势可通过所撰写的说明书及其权利要求书以及附图中具体指出的结构实现或获得。
为了实现这些目的和其他优势,根据本发明的意图,如本文中所具体化并广义描述的,一种移位寄存器包括:多个级,连接至形成在面板上的栅极线,其中每个级包括:扫描信号产生器,用于产生扫描脉冲或者关闭信号;扫描脉冲控制器,用于产生Q节点控制信号,所述Q节点控制信号用于控制扫描脉冲的产生;Q节点调整器,用于在将所述Q节点控制信号提供至与该扫描信号产生器连接的Q节点期间,防止所述Q节点控制信号向外泄漏;和关闭信号控制器,用于在不从所述扫描信号产生器产生扫描脉冲时,经由Qb节点将Qb节点控制信号传送至所述扫描信号产生器,所述Qb节点控制信号用于控制关闭信号的产生。
实施方式还涉及到一种移位寄存器,包括:多个级,连接至形成于显示面板上的栅极线,其中每个级包括:扫描脉冲控制器,用于在Q节点处产生Q节点控制信号;关闭信号控制器,用于在Qb节点处产生Qb节点控制信号,该Qb节点控制信号与该Q节点控制信号反相;扫描信号产生器,用于基于在所述Q节点处的Q节点控制信号产生扫描脉冲或者基于在所述Qb节点处的Qb节点控制信号产生关闭信号;和Q节点调整器电路,所述Q节点调整器电路包括:第一开关元件,通过第一控制信号控制且连接在所述Q节点和第一连接节点之间;和第二开关元件,通过所述第一控制信号控制且连接在所述第一连接节点和第二控制信号之间,其中所述Q节点调整器电路被配置成与该第一控制信号相关地向所述第一连接节点提供第三控制信号,以确保在将所述Q节点控制信号提供至所述Q节点期间关闭所述第一开关元件。
附图说明
包括附图以提供对本发明的进一步理解,且附图结合到本申请中并构成本申请的一部分,附图示出了本发明的实施方式且与说明书一起用于解释本发明的原理。附图中:
图1是示出应用于常规移位寄存器的级的构造的电路图。
图2是描述应用于图1的常规移位寄存器的级的输入和输出信号的波形的时序图。
图3是示出根据常规氧化物半导体晶体管的温度在栅极电压和漏极电流之间的关系的特性的图。
图4(a)是描述图1的常规移位寄存器正常操作时的波形的时序图。
图4(b)是描述图1的常规移位寄存器不正常操作时的波形的时序图。
图5是示出根据本发明的有机发光显示(OLED)装置的图。
图6是示出根据本发明的移位寄存器的构造的图。
图7是示出根据本发明应用到图6的移位寄存器的级之一的构造的图。
图8是示出根据本发明应用于图6的移位寄存器的级之一的操作方法的图。
图9是示出根据本发明应用于图6的移位寄存器的级之一的具体构造的图。
图10是示出根据本发明应用于图6的移位寄存器的级之一的另一具体构造的图。
图11是示出根据本发明应用于图6的移位寄存器的级之一的又一具体构造的图。
具体实施方式
现在将具体参考本发明的优选实施方式进行描述,其中的实例在附图中示出。根据本发明的移位寄存器可应用于液晶显示(LCD)装置、有机发光显示装置以及各种其他显示装置。但是,在下文描述中,将结合将本发明应用于有机发光显示装置的实例来具体描述本发明。
图5是示出根据本发明的有机发光显示(OLED)装置的图。
如图5中所示,根据本发明的移位寄存器所应用到的有机发光显示装置包括:面板100、栅极驱动器200和数据驱动器300,其中面板100包括形成在栅极线“GL1”至“GLg”和数据线“DL1”至“DLd”之间的各交叉区域处的像素“P”,栅极驱动器200包括移位寄存器600以将扫描脉冲顺序地提供至形成在面板100上的栅极线“GL1”至“GLg”,数据驱动器300用于将数据电压提供至形成在面板100上的数据线“DL1”至“DLd”。有机发光显示装置还包括时序控制器400,用于控制栅极驱动器200和数据驱动器300的功能。
由参考数字“110”指代的像素“P”形成在多条栅极线“GL”和多条数据线“DL”之间的各交叉区域处。
如图5的放大圆中所示,每个像素“P”110可包括:有机发光二极管(OLED);连接至一条数据线“DL”和一条栅极线“GL”以控制OLED的两个晶体管TR1和TR2;和存储电容器(Cst)。这种情况下,图5中示出的像素“P”110是具有包括两个晶体管TR1和TR2的理想结构的像素。但是,像素110可包括三个或更多个晶体管。
也就是,有机发光显示装置的每个像素“P”通常包括各种补偿电路以消除发光不均匀性,例如云纹等。为此,根据本发明的移位寄存器所应用到的有机发光显示装置的每个像素“P”110可包括三个或更多个晶体管。例如,可提供五个或更多晶体管。
同时,可以仅需要一个扫描信号“SS”以驱动每个像素“P”110。但是,也可需要两个扫描信号或者三个或更多扫描信号。
除了这种扫描信号“SS”之外,可将各种控制信号例如控制发光晶体管的发光信号“EM”提供至每个像素“P”110。
这种情况下,扫描信号“SS”包括扫描脉冲已开启形成在每个像素“P”110处的晶体管。以顺序方式经由栅极线“GL”将扫描脉冲提供至像素“P”110。
经由构成栅极驱动器200的移位寄存器以顺序方式将扫描脉冲提供至栅极线“GL”。
构成图5中所示像素“P”110的电路是说明性的,用于描述本发明。因此,本发明不限于这种像素结构。
时序控制器400使用自外部系统(未示出)提供的垂直和水平同步信号“V”和“H”以及时钟信号“CLK”,输出控制栅极驱动器200的栅极控制信号“GCS”和控制数据驱动器300的数据控制信号“DCS”。
栅极控制信号“GCS”包括栅极起始脉冲“GSP”、栅极移位时钟“GSC”、栅极输出使能信号“GOE”、起始信号“VST”、栅极时钟“GCLK”等。此外,栅极控制信号“GCS”可包括控制移位寄存器600的各种控制信号。
自时序控制器400产生的数据控制信号“DCS”包括源极起始脉冲“SSP”、源极移位时钟信号“SSC”、源极输出使能信号“SOE”、极性控制信号“POL”等。
此外,时序控制器400取样自外部系统接收的输入图像数据,并重新排列取样的图像数据。时序控制器400将获得的重新排列的数字图像数据提供至数据驱动器300。
也就是,时序控制器400重新排列自外部系统提供的输入图像数据,并将重新排列的数字图像数据传送至数据驱动器300。时序控制器400使用自外部系统(未示出)提供的时钟信号“CLK”、水平同步信号“Hsync”和垂直同步信号“Vsync”,也产生控制栅极驱动器200的栅极控制信号“GCS”和控制数据驱动器300的数据控制信号“DCS”。时序控制器400将栅极控制信号“GCS”和数据控制信号“DCS”传送至相关的栅极驱动器200和数据驱动器300。
数据驱动器300将自时序控制器400接收的图像数据转换成模拟数据电压,并在将栅极脉冲提供至一条栅极线“GL”的每个水平时间段中,将与一个水平行对应的数据电压提供至数据线“DL”。
栅极驱动器200具有将栅极驱动器200内置在面板100中的面板内栅极(GIP)结构。这种情况下,用于控制栅极驱动器200的栅极控制信号“GCS”可包括起始信号“VST”、栅极时钟“GCLK”等。
栅极驱动器200响应于自时序控制器400接收的栅极控制信号,以顺序方式将扫描脉冲提供至面板100的栅极线“GL1”至“GLg”。结果,形成在当前扫描脉冲所输入到的一个水平行的每个像素“P”110处的薄膜晶体管(TFT)开启,如此,可将图像输出至像素“P”110。
特别是,根据本发明在构成栅极驱动器200的移位寄存器600中实现上述功能。
也就是,对于一帧,使用自时序控制器400接收的起始信号“VST”、“栅极时钟“GCLK”等,移位寄存器600将扫描脉冲顺序地提供至栅极线。此处,“一帧”是指经由面板100输出一个图像的时间段。
扫描脉冲具有能够开启形成在每个像素“P”110处的开关元件(薄膜晶体管)的开启电压。
在不提供扫描脉冲的一帧的剩余时间段期间,移位寄存器600将能够关闭每个像素“P”110的开关元件的关闭信号提供至栅极线“GL”。
在下文描述中,扫描脉冲和关闭信号总地称作“扫描信号”。也就是,扫描信号包括:具有能够开启连接至每条栅极线“GL”的每个像素“P”110的开关元件的开启电压的扫描脉冲;和用于在一帧的剩余时间段内保持开关元件处于关闭状态的关闭信号。
图6是示出根据本发明的移位寄存器的构造的图。图7是示出根据本发明应用于图6的移位寄存器的一个级的构造的图。
如图6中所示,根据本发明的移位寄存器600包括“g”个级690,也就是级“ST1”至“STg”。
根据本发明的移位寄存器600经由形成在一个水平行上的一条栅极线“GL”将一个扫描信号传送至形成在该水平行处的像素“P”110。栅极线“GL”分别连接至级690。
因此,由于“g”条栅极线“GL1”至“GLg”形成在面板100处,因此“g”个级690,也就是级“ST1”至“STg”形成在移位寄存器600处。
如图7中所示,每个级690都包括:用于产生扫描脉冲或者关闭信号的扫描信号产生器640;用于产生Q节点控制信号以控制扫描脉冲的产生的扫描脉冲控制器610;Q节点调整器(或称为Q节点调整器电路)620,用于在将Q节点控制信号提供至连接到扫描信号产生器640的Q节点期间防止Q节点控制信号向外泄漏;和关闭信号控制器630,用于在不从扫描信号产生器640产生扫描脉冲时,经由Qb节点将用于控制关闭信号的产生的Qb节点控制信号传送至扫描信号产生器640。
扫描信号产生器640包括上拉晶体管“Tu”和下拉晶体管“Td”,上拉晶体管用于根据Q节点控制信号在开启时输出第一时钟“CLK1”作为扫描脉冲,下拉晶体管用于根据Qb节点控制信号在开启时输出自关闭电压源“VSS1”提供的关闭电压作为关闭信号。
在下文描述中,将结合构成级的晶体管是N型晶体管的实例描述本发明,以便于描述。
因此,自关闭电压源“VSS1”提供的关闭电压是低电平电压,并且扫描脉冲具有高电平电压。此外,关闭信号具有低电平电压。
扫描脉冲控制器610经由Q节点将用于控制扫描脉冲的产生的Q节点控制信号传送至扫描信号产生器640。
如图7中所示,扫描脉冲控制器610包括:连接在上拉晶体管“Tu”(以下简单称作“Q节点”)的栅极和电源电压源“VD”之间的扫描脉冲产生器晶体管“T1”。自前级输出的进位信号(“Prev”)被输入至扫描脉冲产生器晶体管“T1”的栅极。
通过进位信号“Prev”,扫描脉冲产生器晶体管“T1”开启,如此,经由Q节点将Q节点控制信号传送至上拉晶体管“Tu”的栅极。此处,Q节点控制信号是自电源电压源“VD”提供的电压。
进位信号“Prev”可以是自前级输出的扫描脉冲。这种情况下,前级可以是被设置成紧接在图7中所示的级的上游的级。另一方面,在将至少一个级设置在其间的条件下,前级可以是在上游方向上与图7中所示的级间隔开的级。
进位信号“Prev”也可以是自时序控制器400传送的起始信号“Vst”。
除了进位信号“Prev”之外,待输入到级中的各种控制信号都可被输入到晶体管“T1”的栅极。
当不从扫描信号产生器640产生扫描脉冲时,关闭信号控制器630经由Qb节点传送用于控制关闭信号的产生的Qb节点控制信号。
如上所述,对于每一水平时间段,通过能够开启连接至栅极线的每个像素的开关元件的开启电压将数据电压输出至数据线。对于一帧的剩余时间段,应当将用于保持开关元件处于关闭状态的关闭信号输出至栅极线。
为此,除了水平时间段之外,对于一帧的剩余时间段,关闭信号控制器630经由Qb节点将Qb节点控制信号传送至扫描信号产生器640的下拉晶体管“Td”。
通过自关闭信号控制器630提供的Q节点控制信号开启下拉晶体管“Td”,如此,关闭信号被输出至栅极线。
当下拉晶体管“Td”开启时,上拉晶体管“Tu”应当关闭。另一方面,当下拉晶体管“Td”关闭时,上拉晶体管“Tu”应当开启。为此,关闭信号控制器630可包括连接在Q节点和Qb节点之间的反相器“I”。
反相器“I”可反相Q节点控制信号的极性,且可经由Qb节点将极性反相的Qb节点控制信号传送至下拉晶体管“Td”。Qb节点控制信号的电压由被施加至反相器“I”的高电平电压VD和低电平电压“VSSb”确定。
可将各种类型的反相器应用于构成关闭信号控制器630的反相器“I”。
在将Q节点控制信号传送至扫描信号产生器640时,Q节点调整器620防止用于控制扫描脉冲的输出的Q节点控制信号向外泄漏。
这种情况下,Q节点调整器620可连接在输出能够复位扫描信号产生器640的复位信号的复位电压源“Vc2”和Q节点之间。
也就是,当自扫描信号产生器640不输出扫描脉冲时,Q节点调整器620使用复位信号复位扫描信号产生器640,从而关闭上拉晶体管“Tu”。
这种情况下,当Q节点控制信号被提供至上拉晶体管“Tu”时,Q节点控制信号会经由Q节点调整器620泄漏至复位电压源“Vc2”,如结合现有技术所述的。
为了避免这种现象,当Q节点控制信号被传送至扫描信号产生器640时,Q节点调整器620执行将Q节点与复位电压源“Vc2”断开连接的功能。
具体地,为了防止输出扫描脉冲,根据自第一控制信号提供器“Vc1”提供的第一控制信号,Q节点调整器620将自第二控制信号提供器“Vc2”提供的第二控制信号传送至扫描信号产生器640。这种情况下,第二控制信号提供器“Vc2”可以是复位电压源。
此外,当Q节点控制信号被传送至扫描信号产生器640时,根据自第三控制信号提供器“Vc3”与第一控制信号相关地提供的第三控制信号,Q节点调整器620将Q节点与第二控制信号提供器“Vc2”断开连接。
Q节点调整器620包括:第一晶体管“Tc1”,连接至Q节点且同时在其栅极处连接至第一控制信号提供器“Vc1”;第二晶体管“Tc2”,连接在第二控制信号提供器“Vc2”和第一晶体管“Tc1”之间,且同时在其栅极处连接至第一控制信号提供器“Vc1”;和第三晶体管“Tc3”,连接至第三控制信号提供器“Vc3”与第一晶体管“Tc1”和第二晶体管“Tc2”之间的连接节点,且同时在其栅极处连接至Q节点。
当Q节点控制信号被传输至扫描信号产生器640时,使用第一和第三控制信号,Q节点调整器620执行关闭第一晶体管“Tc1”的功能。将参照图8对此进行具体描述。
为了防止输出扫描脉冲,使用第一和第三控制信号,Q节点调整器620也开启第一和第二晶体管“Tc1”和“Tc2”,从而将Q节点连接至第二控制信号提供器“Vc2”。
也就是,当第二控制信号提供器“Vc2”是用于输出能够关闭上拉晶体管“Tu”的复位信号的复位电压源时,如上所述,在第一和第二晶体管“Tc1”和“Tc2”通过第一和第三控制信号开启时,复位信号自第二控制信号提供器“Vc2”提供至上拉晶体管“Tu”。
同时,如上所述,扫描脉冲控制器器610产生Q节点控制信号,并将所产生的Q节点控制信号传送至Q节点。在Q节点控制信号处于高电平状态的时间段期间,Q节点调整器620防止Q节点控制信号向外泄漏。
也就是,即使根据扫描脉冲控制器610的扫描脉冲产生器晶体管“T1”的关闭,不再自扫描脉冲控制器610产生Q节点控制信号,在Q节点控制信号处于高电平状态的时间段期间,Q节点调整器620也连续地防止Q节点控制信号向外泄漏。
图8是解释根据本发明应用于图7的移位寄存器的级之一的操作方法的图。
在自扫描信号产生器640输出扫描脉冲的时间段期间,形成在应用于根据本发明的移位寄存器的级690处的Q节点调整器620防止Q节点控制信号泄漏至第二控制信号提供器Vc2,如上所述。Q节点调整器620也经由Q节点将能够复位扫描信号产生器640的复位信号、也就是能够关闭上拉晶体管“Tu”的信号提供至上拉晶体管“Tu”的栅极。
首先,将描述在自扫描信号产生器640输出扫描脉冲的时间段期间,用于防止Q节点控制信号的电荷泄漏到Q节点调整器620中的第二控制信号提供器“Vc2”的方法。
当通过自前级传送的进位信号“Prev”或者各种其他控制信号开启形成在扫描脉冲控制器610处的扫描脉冲产生器晶体管“T1”时,经由Q节点将能够输出扫描脉冲的Q节点控制信号传送至上拉晶体管“Tu”的栅极。
当将Q节点控制信号传送至Q节点时,来自第一控制信号提供器“Vc1”的第一控制信号被输入到第一晶体管“Tc1”的栅极。第一控制信号是用于关闭第一晶体管“Tc1”的信号。这种情况下,即使第一晶体管“Tc1”关闭,由于第一晶体管“Tc1”的特性变化,漏电流也会流经第一晶体管“Tc1”,如上文结合现有技术所述的。
为了避免这种现象,来自第三控制信号提供器“Vc3”的第三控制信号被输入到第三晶体管“Tc3”,并将Q节点控制信号提供至第三晶体管“Tc3”的栅极。当假设被提供至扫描脉冲控制器610的电源电压源“VD”的电压为20V时,将约20V的Q节点控制信号提供至Q节点。结果,20V被施加至第三晶体管“Tc3”的栅极。
也就是,通过Q节点控制信号开启第三晶体管“Tc3”,如此,第三控制信号提供器“Vc3”的电压(例如10V)被提供至第一晶体管“Tc1”和第二晶体管“Tc2”之间的连接节点。
这种情况下,将能够关闭第一晶体管“Tc1”的第一控制信号(例如0V)输入到第一晶体管“Tc1”的栅极,并将10V和20V分别施加至第一晶体管“Tc1”的源极和漏极。
通常,当晶体管的栅极电压低于晶体管的源极和漏极电压时,晶体管处于关闭状态。因此,当图8中所示的第一晶体管“Tc1”的源极和漏极电压分别为10V和20V且第一晶体管“Tc1”的栅极电压为0V时,确保第一晶体管“Tc1”处于关闭状态。
这种情况下,第一晶体管“Tc1”的栅极-源极电压“Vgs”为-10V,如此,即使第一晶体管“Tc1”的阈值电压在负向方向上或多或少地变化,第一晶体管Tc1也保持处于关闭状态。
也就是,在自扫描信号产生器640输出扫描脉冲的时间段期间,通过第一和第三控制信号确保第一晶体管“Tc1”处于关闭状态。
因此,在自扫描信号产生器640输出扫描脉冲的时间段期间,经由第一晶体管“Tc1”防止Q节点控制信号泄漏到第二控制信号提供器“Vc2”。
这种情况下,可不同地设置通过Q节点调整器620防止Q节点控制信号泄漏的第一至第三控制信号。
在第一实例中,第一控制信号可以是自后级输出的扫描脉冲(进位信号),第二控制信号可以是放电电压,第三控制信号可以是用于执行上述功能的控制电压。
在第二实例中,第一控制信号可以是用于执行上述功能的时钟脉冲,第二控制信号可以是自前级输出的扫描脉冲(进位信号),第三控制信号可以是用于执行上述功能的控制电压。
在第三实例中,第一控制信号可以是被传送至复位节点以复位扫描信号产生器640的复位信号,第二控制信号可以是放电电压,第三控制信号可以是用于执行上述功能的控制电压。
除了上述实例之外,可以经由各种组合设置第一至第三控制信号。
第二,将描述在自扫描信号产生器640输出关闭信号的时间段期间,用于复位扫描信号产生器640的上拉晶体管“Tu”的方法,从而防止扫描脉冲被输出。
当形成在扫描脉冲控制器610处的扫描脉冲产生器晶体管“T1”通过自前级传送的信号或者各种其他控制信号关闭时,能够输出扫描脉冲的Q节点控制信号不被提供至Q节点。
这种情况下,自Q节点调整器620的第一控制信号提供器“Vc1”提供能够开启第一晶体管“Tc1”的第一控制信号。
当第一晶体管“Tc1”开启时,经由Q节点,自第二控制信号提供器“Vc2”(例如复位电压源“VSS”)将复位信号、即能够关闭上拉晶体管“Tu”的信号提供至上拉晶体管“Tu”。
当通过复位信号关闭上拉晶体管“Tu”时,不能经由上拉晶体管“Tu”输出扫描脉冲。
也就是,由于通过自Q节点控制器620传送的复位信号关闭上拉晶体管“Tu”,因此在自扫描信号产生器640输出关闭信号的时间段期间,没有扫描脉冲从扫描信号产生器640输出。
具体地,Q节点调整器620执行使用至少三个控制信号防止在输出扫描脉冲的时间段期间Q节点控制信号向外泄漏、以及传送复位信号以防止在输出关闭信号的时刻输出扫描脉冲的功能。
图9是示出根据本发明应用至移位寄存器的级之一的具体构造的图。图10是根据本发明应用至移位寄存器的级之一的另一具体构造的图。在以下描述中,将省略或者简单给出与参照图6至8描述的那些相同或相似的内容。
参照图9和10,应用至根据本发明的移位寄存器的级690包括:用于产生扫描脉冲或者关闭信号的扫描信号产生器640;用于产生Q节点控制信号以控制扫描脉冲的产生以及经由Q节点将Q节点控制信号传送至扫描信号产生器640的扫描脉冲控制器610;用于防止在Q节点控制信号向连接到扫描信号产生器640的Q节点提供期间Q节点控制信号向外泄漏的Q节点调整器620;和关闭信号控制器630,用于在自扫描信号产生器640不产生扫描脉冲时,经由Qb节点将用于控制关闭信号的产生的Qb节点控制信号传送至扫描信号产生器640。
这种情况下,扫描脉冲控制器610、Q节点控制器620和扫描信号产生器640的构造和功能与上文描述的那些相同。
也就是,除了经由具体电路图示出了被描述为图7中的反相器“I”的关闭信号控制器630之外,图9和10中示出的级690包括与参照图7描述的级相同的构造,并执行与前述级相同的功能。在图9中,“Prev”指代自前级输出的进位信号,“next”指代从后级输出的进位信号。
如上所述,当自扫描信号产生器640不产生扫描脉冲时,关闭信号控制器630经由Qb节点传送用于传送用于控制关闭信号的产生的Qb节点控制信号。
例如,在图9中所示的关闭信号控制器630中,通过用于控制输出扫描脉冲的Q节点控制信号,第五晶体管“T5q”开启。通过第五晶体管“T5q”,低电平电压“VSS2”被提供至第三晶体管“T3c”和下拉晶体管“Td”。
因此,在将Q节点控制信号提供至上拉晶体管“Tu”的时间段期间,下拉晶体管“Td”关闭,如此,输出了扫描脉冲。结果,关闭信号不被输出至栅极线。
但是,当停止输出扫描脉冲时,通过连接至时钟“CLK”的电容器“C_QB”,周期性地开启下拉晶体管“Td”。因此,经由下拉晶体管“Td”,具有低电平电压“VSS1”的关闭信号被输出到栅极线。
在另一实例中,在图10中示出的关闭信号控制器630中,通过用于输出扫描脉冲的Q节点控制信号和用于开启扫描产生器晶体管“T1”的控制信号开启第七晶体管“T7”。通过第七晶体管“T7”,低电平电压“VSS3”被提供至下拉晶体管“Td”。
因此,在Q节点控制信号被提供至上拉晶体管“Tu”的时间段期间,下拉晶体管“Td”关闭,如此,输出扫描脉冲。结果,关闭信号不输出至栅极线。
但是,当停止输出扫描脉冲时,通过经由第六晶体管“T6”提供的高电平信号开启下拉晶体管“Td”。因此,经由下拉晶体管“Td”将具有低电平电压“VSS1”的关闭信号输出至栅极线。
图11是示出根据本发明应用至移位寄存器的级之一的又一具体构造的图。在下文描述中,将省略或简单给出与参照图7描述的那些相同或相似的内容。
结合参照图7至10描述的级690,已经描述了Q节点控制信号的电荷经由Q节点控制器620防止泄漏至复位电压源“Vc2”以输出复位信号的情况,作为本发明的实例。
但是,Q节点控制信号可能经由扫描脉冲控制器610泄漏。
例如,当扫描脉冲控制器610产生Q节点控制信号时,使用自前级输出的信号,即扫描脉冲(或者进位信号),Q节点控制信号会泄漏到前级。
也就是,如图11中所示,当扫描脉冲控制器610产生Q节点控制信号时,使用自前级输出的信号“Prev1”和“Prev2”,在输出扫描脉冲的时间段期间可将Q节点控制信号输出至前级。
为了避免这种现象,扫描脉冲控制器610可具有与Q节点控制器620相似的构造。
这种情况下,扫描脉冲控制器610可包括:第一晶体管“T1”,连接至Q节点,同时在其栅极连接至第一控制信号提供器“Prev1”;第二晶体管“T2”,连接在第二控制信号提供器“Prev2”和第一晶体管“T1”之间,同时在其栅极连接至第一控制信号提供器“Prev1”;和第三晶体管“T3”,连接至第三控制信号提供器“V3”与第一晶体管“T1”和第二晶体管“T2”之间的连接节点,同时在其栅极连接到Q节点。
第一至第三晶体管“T1”至“T3”的操作方法和功能与参照图7描述的第一至第三晶体管“Tc1”至“Tc3”的那些相同。
这种情况下,自第一和第二控制信号提供器“Prev1”和“Prevc2”提供的第一和第二控制信号可以是自相同级输出的信号或者可以是自不同级输出的信号。
用于实现图7至11中所示电路中的低电平逻辑的低电平电压,也就是放电电压“VSS”、“VSS1”、“VSS2”、“VSS3”、“VSSb”等可相同或不同。当放电电压相同时,可经由相同电源线将它们提供至电路。
根据上文描述显而易见的是,在根据本发明的移位寄存器中,可以防止当自一个级输出扫描脉冲时,提供至Q节点以开启用于输出扫描脉冲的上拉晶体管的电荷向外泄漏。因此,可稳定输出扫描脉冲。
对所属领域技术人员显而易见的是,在本发明中可作出各种修改和变化,而不脱离本发明的精神或范围。由此,本发明意指覆盖落入所附权利要求书的范围及其等同范围内的对本发明的所有修改和变化。
Claims (15)
1.一种移位寄存器,包括:
多个级,连接至形成在面板上的栅极线,
其中每个级包括:
扫描信号产生器,用于产生包括扫描脉冲或者关闭信号的输出信号;
扫描脉冲控制器,用于产生Q节点控制信号,所述Q节点控制信号用于控制扫描脉冲的产生;
Q节点调整器,用于在将所述Q节点控制信号提供至与该扫描信号产生器连接的Q节点期间,防止所述Q节点控制信号向外泄漏;和
关闭信号控制器,用于在不从所述扫描信号产生器产生扫描脉冲时,经由Qb节点将Qb节点控制信号传送至所述扫描信号产生器,所述Qb节点控制信号用于控制关闭信号的产生,
其中所述Q节点调整器包括:
第一晶体管,所述第一晶体管的漏极连接至所述Q节点;以及
第二晶体管,所述第二晶体管的漏极连接至所述第一晶体管的源极,并且所述第二晶体管的源极被提供从所述多个级的前级输出的另一输出信号。
2.如权利要求1所述的移位寄存器,其中所述Q节点调整器用于在所述Q节点输出用于复位所述扫描信号产生器的复位信号。
3.如权利要求1所述的移位寄存器,其中在将所述Q节点控制信号提供至所述Q节点的时间段期间,所述Q节点调整器防止所述Q节点控制信号泄漏到来自所述多个级的前级的另一输出信号。
4.如权利要求1所述的移位寄存器,其中根据从第一控制信号提供器提供的第一控制信号,所述Q节点调整器将来自所述多个级的前级的另一输出信号传送至所述扫描信号产生器,以防止输出扫描脉冲。
5.如权利要求4所述的移位寄存器,其中在将所述Q节点控制信号提供至所述Q节点的时间段期间,根据从第三控制信号提供器提供的第三控制信号,所述Q节点调整器将所述Q节点与来自所述多个级的前级的另一输出信号断开连接。
6.如权利要求1所述的移位寄存器,其中所述Q节点调整器还包括:
第三晶体管,其连接至第三控制信号提供器以及位于所述第一晶体管和所述第二晶体管之间的连接节点,同时在其栅极处连接至所述Q节点。
7.如权利要求6所述的移位寄存器,其中使用提供至所述第一晶体管和所述第二晶体管的第一控制信号以及提供至所述第三晶体管的第三控制信号,在将所述Q节点控制信号提供至所述Q节点的时间段期间,所述Q节点调整器关闭所述第一晶体管。
8.如权利要求6所述的移位寄存器,其中使用提供至所述第一晶体管和所述第二晶体管的第一控制信号以及所述第三控制信号,所述Q节点调整器开启所述第一晶体管和所述第二晶体管,从而将所述Q节点连接至来自所述多个级的前级的另一输出信号,以防止输出扫描脉冲。
9.如权利要求1所述的移位寄存器,其中所述Q节点调整器用于在输出关闭信号的时刻防止输出扫描脉冲。
10.如权利要求1所述的移位寄存器,其中,在所述扫描脉冲控制器使用从前级输出的信号产生所述Q节点控制信号时,所述扫描脉冲控制器在将所述Q节点控制信号传送至所述扫描信号产生器时防止所述Q节点控制信号泄漏到前级。
11.一种移位寄存器,包括:
多个级,连接至形成于显示面板上的栅极线,
其中每个级包括:
扫描脉冲控制器,用于在Q节点处产生Q节点控制信号;
关闭信号控制器,用于在Qb节点处产生Qb节点控制信号,该Qb节点控制信号与该Q节点控制信号反相;
扫描信号产生器,用于基于在所述Q节点处的Q节点控制信号产生扫描脉冲或者基于在所述Qb节点处的Qb节点控制信号产生关闭信号,以输出所述扫描脉冲或所述关闭信号作为输出信号;和
Q节点调整器电路,所述Q节点调整器电路包括:
第一开关元件,通过第一控制信号控制且连接在所述Q节点和第一连接节点之间;和
第二开关元件,通过所述第一控制信号控制且连接在所述第一连接节点和第二控制信号之间,所述第二控制信号是从所述多个级的前级输出的另一输出信号,
其中所述Q节点调整器电路被配置成与该第一控制信号相关地向所述第一连接节点提供第三控制信号,以确保在将所述Q节点控制信号提供至所述Q节点期间关闭所述第一开关元件。
12.如权利要求11所述的移位寄存器,其中所述Q节点调整器电路还包括第三开关元件,所述第三开关元件通过所述Q节点控制信号控制且连接在所述第三控制信号和所述第一连接节点之间。
13.如权利要求11所述的移位寄存器,其中所述Q节点调整器电路被进一步配置成:
将所述第一控制信号提供至所述第一开关元件和所述第二开关元件,以确保在不将所述Q节点控制信号提供至所述Q节点时开启所述第一开关元件和所述第二开关元件;和
响应于将所述第一控制信号提供至所述第一开关元件和所述第二开关元件,将所述第二控制信号提供至所述Q节点以复位所述Q节点。
14.如权利要求11所述的移位寄存器,其中所述扫描脉冲控制器包括:
第四开关元件,由第四控制信号控制且连接在所述Q节点和第二连接节点之间,和
第五开关元件,由所述第四控制信号控制且连接在所述第二连接节点和第五控制信号之间,
其中所述扫描脉冲控制器被配置成:与所述第四控制信号相关地向所述第二连接节点提供第六控制信号,以确保在将所述Q节点控制信号提供至所述Q节点期间关闭所述第四开关元件。
15.如权利要求14所述的移位寄存器,其中所述扫描脉冲控制器还包括第六开关元件,所述第六开关元件由所述Q节点控制信号控制且连接在所述第六控制信号和所述第二连接节点之间。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201562126329P | 2015-02-27 | 2015-02-27 | |
US62/126,329 | 2015-02-27 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105931672A CN105931672A (zh) | 2016-09-07 |
CN105931672B true CN105931672B (zh) | 2019-11-12 |
Family
ID=56798368
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510616907.5A Active CN105931672B (zh) | 2015-02-27 | 2015-09-24 | 移位寄存器 |
Country Status (2)
Country | Link |
---|---|
US (1) | US10074329B2 (zh) |
CN (1) | CN105931672B (zh) |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10810920B2 (en) * | 2014-05-02 | 2020-10-20 | Lg Display Co., Ltd. | Shift register and display device using the same |
CN104766586B (zh) * | 2015-04-29 | 2017-08-29 | 合肥京东方光电科技有限公司 | 移位寄存器单元、其驱动方法、栅极驱动电路及显示装置 |
EP3089144B1 (en) * | 2015-04-29 | 2018-04-11 | LG Display Co., Ltd. | Shift register using oxide transistor and display device using the same |
CN104992661B (zh) * | 2015-07-29 | 2017-09-19 | 京东方科技集团股份有限公司 | 移位寄存电路及其驱动方法、栅极驱动电路及显示装置 |
CN105139822B (zh) * | 2015-09-30 | 2017-11-10 | 上海中航光电子有限公司 | 移位寄存器及其驱动方法,栅极驱动电路 |
CN106710546B (zh) * | 2016-12-27 | 2019-05-07 | 武汉华星光电技术有限公司 | 栅极驱动电路及显示装置 |
KR102700470B1 (ko) * | 2016-12-30 | 2024-08-28 | 엘지디스플레이 주식회사 | 유기발광표시패널 및 이를 이용한 유기발광표시장치 |
CN106652953A (zh) * | 2016-12-30 | 2017-05-10 | 深圳市华星光电技术有限公司 | 一种goa电路以及液晶显示器 |
CN106548746A (zh) * | 2017-01-20 | 2017-03-29 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路及显示器件 |
KR102348667B1 (ko) * | 2017-06-15 | 2022-01-06 | 엘지디스플레이 주식회사 | 쉬프트 레지스터 및 이를 포함하는 디스플레이 장치 |
US10475390B2 (en) * | 2017-07-12 | 2019-11-12 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd | Scanning driving circuit and display apparatus |
CN107705762B (zh) * | 2017-09-27 | 2020-03-10 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动装置和显示装置 |
CN107967903A (zh) * | 2017-12-26 | 2018-04-27 | 惠科股份有限公司 | 关断信号产生电路和显示装置 |
CN108470535A (zh) * | 2018-06-11 | 2018-08-31 | 京东方科技集团股份有限公司 | 一种移位寄存器、其驱动方法及栅极驱动电路、显示装置 |
CN108648686B (zh) * | 2018-07-27 | 2021-01-26 | 京东方科技集团股份有限公司 | 移位寄存器单元及栅极驱动电路 |
CN108711401B (zh) * | 2018-08-10 | 2021-08-03 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路、显示装置及驱动方法 |
CN109935187B (zh) * | 2019-01-18 | 2020-08-18 | 合肥京东方卓印科技有限公司 | 移位寄存器单元、栅极驱动电路、显示装置及驱动方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1841565A (zh) * | 2005-03-30 | 2006-10-04 | 三菱电机株式会社 | 移位寄存器电路及具备它的图像显示装置 |
CN102419949A (zh) * | 2011-09-02 | 2012-04-18 | 友达光电股份有限公司 | 移位寄存器电路 |
CN103700333A (zh) * | 2012-09-27 | 2014-04-02 | 乐金显示有限公司 | 选通移位寄存器以及包括选通移位寄存器的显示装置 |
WO2014054518A1 (ja) * | 2012-10-05 | 2014-04-10 | シャープ株式会社 | シフトレジスタ |
CN104021750A (zh) * | 2014-05-30 | 2014-09-03 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路及驱动方法和显示装置 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101032945B1 (ko) * | 2004-03-12 | 2011-05-09 | 삼성전자주식회사 | 시프트 레지스터 및 이를 포함하는 표시 장치 |
JP2006164477A (ja) * | 2004-12-10 | 2006-06-22 | Casio Comput Co Ltd | シフトレジスタ、該シフトレジスタの駆動制御方法及び該シフトレジスタを備えた表示駆動装置 |
JP5090008B2 (ja) * | 2007-02-07 | 2012-12-05 | 三菱電機株式会社 | 半導体装置およびシフトレジスタ回路 |
JP4912186B2 (ja) * | 2007-03-05 | 2012-04-11 | 三菱電機株式会社 | シフトレジスタ回路およびそれを備える画像表示装置 |
TWI416530B (zh) * | 2009-03-25 | 2013-11-21 | Wintek Corp | 移位暫存器 |
KR101768485B1 (ko) * | 2011-04-21 | 2017-08-31 | 엘지디스플레이 주식회사 | 쉬프트 레지스터 |
US20140354655A1 (en) * | 2013-06-04 | 2014-12-04 | Qualcomm Mems Technologies, Inc. | Reducing floating node leakage current with a feedback transistor |
US10810920B2 (en) * | 2014-05-02 | 2020-10-20 | Lg Display Co., Ltd. | Shift register and display device using the same |
US20160267854A1 (en) * | 2015-03-09 | 2016-09-15 | Qualcomm Mems Technologies, Inc. | Driver circuit with reduced leakage |
-
2015
- 2015-08-25 US US14/835,631 patent/US10074329B2/en active Active
- 2015-09-24 CN CN201510616907.5A patent/CN105931672B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1841565A (zh) * | 2005-03-30 | 2006-10-04 | 三菱电机株式会社 | 移位寄存器电路及具备它的图像显示装置 |
CN102419949A (zh) * | 2011-09-02 | 2012-04-18 | 友达光电股份有限公司 | 移位寄存器电路 |
CN103700333A (zh) * | 2012-09-27 | 2014-04-02 | 乐金显示有限公司 | 选通移位寄存器以及包括选通移位寄存器的显示装置 |
WO2014054518A1 (ja) * | 2012-10-05 | 2014-04-10 | シャープ株式会社 | シフトレジスタ |
CN104021750A (zh) * | 2014-05-30 | 2014-09-03 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路及驱动方法和显示装置 |
Also Published As
Publication number | Publication date |
---|---|
US20160253976A1 (en) | 2016-09-01 |
US10074329B2 (en) | 2018-09-11 |
CN105931672A (zh) | 2016-09-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105931672B (zh) | 移位寄存器 | |
CN106104665B (zh) | 显示装置 | |
US9620241B2 (en) | Shift register unit, method for driving the same, shift register and display device | |
CN106104664B (zh) | 显示装置及其驱动方法 | |
CN103928009B (zh) | 用于窄边框液晶显示器的栅极驱动器 | |
CN105609041B (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 | |
CN104575420B (zh) | 一种扫描驱动电路 | |
EP3324397B1 (en) | Display device | |
CN109285505B (zh) | 一种移位寄存器单元、栅极驱动电路和显示装置 | |
US10146362B2 (en) | Shift register unit, a shift register, a driving method, and an array substrate | |
CN106847201B (zh) | 选通驱动电路和使用该选通驱动电路的显示装置 | |
CN103106873B (zh) | 有机发光二极管显示装置 | |
US9620061B2 (en) | Gate driver circuit, gate driving method, gate-on-array circuit, display device, and electronic product | |
US20160172054A1 (en) | Shift register unit, its driving method, shift register and display device | |
WO2018040711A1 (zh) | 移位寄存器及其中的驱动方法、栅极驱动电路和显示装置 | |
USRE48737E1 (en) | Scan driver and organic light-emitting display using same | |
CN108538241A (zh) | 像素电路及其驱动方法、显示装置 | |
KR102147645B1 (ko) | 쉬프트 레지스터 | |
CN103839518B (zh) | 移位寄存器及其驱动方法 | |
US9640124B2 (en) | GOA circuit based on LTPS semiconductor TFT | |
CN105609042B (zh) | 移位寄存器单元、驱动方法、栅极驱动电路和显示装置 | |
US10923064B2 (en) | Scanning signal line drive circuit and display device equipped with same | |
CN104299570A (zh) | 一种像素电路及其驱动方法、阵列基板和显示面板 | |
CN107731170A (zh) | 补偿模块、栅极驱动单元、电路及其驱动方法和显示装置 | |
JP6246976B2 (ja) | シフトレジスタ回路およびそれを備えた表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |