CN1055849A - 供视频处理之显示锁定定时信号 - Google Patents

供视频处理之显示锁定定时信号 Download PDF

Info

Publication number
CN1055849A
CN1055849A CN91102358A CN91102358A CN1055849A CN 1055849 A CN1055849 A CN 1055849A CN 91102358 A CN91102358 A CN 91102358A CN 91102358 A CN91102358 A CN 91102358A CN 1055849 A CN1055849 A CN 1055849A
Authority
CN
China
Prior art keywords
signal
frequency
circuit
horizontal
horizontal synchronization
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN91102358A
Other languages
English (en)
Other versions
CN1035302C (zh
Inventor
托德·J·克里斯托弗
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Technicolor USA Inc
Original Assignee
Thomson Consumer Electronics Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thomson Consumer Electronics Inc filed Critical Thomson Consumer Electronics Inc
Publication of CN1055849A publication Critical patent/CN1055849A/zh
Application granted granted Critical
Publication of CN1035302C publication Critical patent/CN1035302C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/12Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/12Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising
    • H04N5/126Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising whereby the synchronisation signal indirectly commands a frequency generator

Landscapes

  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Engineering & Computer Science (AREA)
  • Synchronizing For Television (AREA)
  • Details Of Television Scanning (AREA)
  • Television Systems (AREA)
  • Electric Clocks (AREA)
  • Television Signal Processing For Recording (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Burglar Alarm Systems (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)
  • Radar Systems Or Details Thereof (AREA)

Abstract

电路12接收线11上具有行同步分量的视频信 号以产生同步于行同步分量的中间同步信号。水平 偏转电路40和50产生同步于中间同步信号的水平 偏转电流。振荡器62产生同步于从水平偏转电流 导得的时钟同步信号的显示锁定时钟信号。计数器 64对该时钟信号分频提供可解码输出。解码电路从 计数器64输出产生显示锁定定时信号。中间信号 的频率是行扫描分量倍数。与计数器和解码电路相 耦的电路使显示锁定时钟信号的一些脉冲与视频信 号视频行间距起点相关。

Description

本发明是关于提供视频处理用的精确定时信号的系统,一般是视频加速电路和/或数字处理。此种定时信号可以是相同频率或不同频率,例如fH和其整数倍数nfH,并可将此种定时信号分别与引入的视频信号以及例如来自水平偏转电路的输出信号(例如来自水平偏转电流的信号)同步。
电视装置需要将产生光栅扫描的电路与所显示的视频信号同步,例如标准的NTSC视频信号用隔行连续扫描场显示,每一场都是由光栅扫描操作以大约15,734赫的基本或标准水平扫描速率所产生的。
视频信号的基本扫描速率各为fH、1fH及1H等。1fH信号的实际频率将依据不同的视频标准而改变。由改良电视装置图象品质的努力,已发展了各种系统,用于以一种非隔行扫描方式顺序显示视频信号。顺序扫描要求必须在用于隔行扫描格式的两场之一所分配的同一期间内扫描每一显示图框。因此,水平扫描频率必须为隔行扫描视频信号的两倍。该顺序扫描显示的扫描速率分别为2fH及2H。例如,依据美国标准的2fH扫描频率大约为31,468赫。可将一项未指定的倍数速率例如称之为nfH,其中n为大于1的整数。
例如在顺序扫描系统的视频处理及偏转系统中所可能遇到的一个问题为必须以1fH速率就引入的隔行扫描视频信号完成某种视频处理,同时该显示的视频信号必须以例如2fH的较快顺序速率进行其他视频处理,且必须提供1fH及2fH两种定时信号。例如在一种数字电视接收机中或录象机中,都是将引入的视频信号数字化,以供信号处理之用。转换后,必须将引入的视频信号以1fH速率写入例如一移位寄存器和/或缓冲器的储存装置中。可是,却必须以例如2fH的较快速率从储存装置读出视频输出信号。消隐信号就是一种需2fH定时信号的另外实例。不仅必须将用于视频处理的定时信号予以彼此同步,而且必须与引入的视频信号以及与视频扫描的起点同步。将视频/光栅定相及定时信号作适当同步时的问题是会产生图象的失真,例如,此种失真可能成为偏心或者显示一种分裂光栅。典型的电视装置接收的视频信息都是以例如1fH的第一或基本水平扫描速率一次接收一条线。例如在一种顺序扫描系统中,可在以2fH速率显示以前一次储存一条或更多线条的视频信息。有时所读出或显示的每一线条均在一次以上。有时是处理连续线条或成组线条中的信息,例如,其方法为由内插法予以组合起来。在任何一种情形中,均须以例如2fH的更快速率显示许多线条的视频信息。
因此,必须产生1fH及2fH定时信号,以供用在顺序扫描电视接收机中的隔行式至顺序式扫描变换电路内。非常重要的是2fH信号对其周期上的1fH调制最小,有时将此种调制称为1fH纹波或颤动。而且,若1fH及2fH定时信号两者都是来自同一时钟振荡器则尤其方便。以往都是利用一种线锁时钟或振荡器来产生此种定时信号。线条锁定就是一般所知表示一种操作情况的名词,其中是将一振荡器或时钟与一引入的隔行扫描视频信号的水平同步脉冲同步,即与其锁定。某些颤动情况,即使在一种1fH系统中而没有视频加速电路时,均可发生视频线之起点与水平轨迹起点的错误符合,虽然实施了通常的线锁时钟,用以控制视频处理。然而,若将2fH偏转电路由并非例如直接引入的视频信号的水平同步成分的来源的视频信号同步,以及可将偏转电路中的1fH纹波略而不计时,那么,可将用以产生1fH及2fH定时信号的主时钟振荡器锁定于2fH偏转电路而未将1fH纹波成分引入1fH及2fH定时信号中。同样,在没有顺序扫描的1fH系统中,一种视频处理电路可拥有某些视频特色,例如,需要视频信号的数字处理。此种视频处理电路可要求将视频信号写入存储器并加以暂存,而该视频信号是以前从存储器读出而送入电视或监视器屏幕的信号。在此种情况中,必须将该视频线与引入的视频信号同步地写入存储器中,但必须与水平偏转电路同步地从存储器中读出该视频线。当将一通常的线锁时钟与引入的视频信号同步时,偏转电路中各种颤动情况,例如波束电流负载变化所造成的回扫脉冲的相位变化,均可干扰每一水平轨迹的起点与正被扫描视频线起点的定位或时间吻合。
依据本发明的特点之一是确定一种新的主时钟,即被锁定于一输出显示控制信号的时钟,例如偏转电路的输出信号,诸如水平偏转电流或从其中所得的信号。此种时钟在本文中称为一显示锁定时钟或振荡器,以便与一通常的线锁时钟或振荡器相区别。显示锁定时钟或振荡器在凡是将视频轨迹的起点无法可靠地锁定于一视频信号的水平同步脉冲的任何系统中都是有用的。在采用阴极射线管及对应水平偏转系统的显示系统中,扫描锁定一词也是适当的。
从而,本发明的目的是为提供用以产生电视装置的定时信号的系统,其中可能并非将水平扫描信号总是可靠地被锁定于一引入的视频信号的水平同步成分。此种系统包括用以接受一引入的视频信号的水平同步成分及与此水平同步成分同步产生一立即同步信号的电路。将水平偏转电路与此立即同步信号同步并产生一扫描同步信号。将一锁相环与水平偏转电路同步。锁相环具有频率可控振荡器,用以产生一时钟信号。一相位检波器以及一滤波器,用以形成响应该相位检波器的振荡器所用的控制信号。该相位检波器一个输入端耦合接收时钟信号,另一输入端耦合接收水平偏转电路所产生的时钟同步信号。一解码电路响应该时钟信号,用以产生分别与水平扫描成分及立即同步信号同步的第一及第二定时信号。用于视频信号的视频处理电路响应第一及第二定时时号。该时钟同步信号可相关于扫描同步信号或水平偏转电流,特别是该时钟同步信号可由水平回扫脉冲所形成。
本发明的另一特点是提供一种用于顺序扫描系统的显示锁定振荡器,并将该显示锁定振荡器与水平偏转电路的输出信号或从其中取得的信号同步,用来以与一引入的视频信号的水平同步成分的频率相对应的频率并以其倍数(例如,1fH及2fH)产生定时信号,该定时信号将会表现可略而不计的1fH纹波,如果有任何纹波的话。可依据本发明该特点实施一主显示锁定振荡器,其方法仅为就该项解释性实例提供或指认一适当来源的大致无1fH纹波的2fH速率信号而已,并可将时钟振荡器与该信号同步。此种来源的无1fH纹波的2fH定时信号已经描述在共同拥有的共同待核准的美国专利申请案(499,249,1990年5月26日申请)中。如该待核准的申请案中所提及的,用取自一1fH视频信号的水平同步成分的1fH定时信号产生一2fH定时信号时可能遇到的问题是,为确保该倍数频率定时信号在基本频率信号的周期充分精确对称或固定不变。该倍数频率信号的周期可能因基本频率信号所造成的颤动而改变。例如,若一2fH定时信号的对称并非在任何1fH周期内十分精确,即将2fH轨迹在不同瞬间处每隔一线地产生在光栅中,这样会造成一种分裂光栅效应,其中该光栅以第一组交错扫描线形成偏向右方的第一图象部分及以第二组交错扫描线形成偏向左方的第二图象部分。相邻的回扫脉冲均为不同幅度,因为不同的峰至峰偏向轭电流会在相邻轨迹期间内流动。不同的峰至峰偏向轭电流之所以在相邻轨迹期间内流动,是因为相邻轨迹周期均为不同长度所致。相邻线条间的扫描差别量取决于周期差别的大小及偏转电路的总能量恢复效率而定。只有100毫微秒量级的相邻轨迹周期之间的时间差别可能造成光栅分裂的不满意量。
例如可以1fH将第一同步信号中的不对称加在用于具有两个锁相环并形成一种视频加速系统一部分的水平偏转系统同步电路的第一锁相环中。此种不对称在某些集成电路中可能同样固有。没有以1fH频率取得第一锁相环用的反馈信号的1fH回扫信号时,则需要将基本频率的定时信号用作为通至锁相环中的相位比较器的反馈信号。这样会因基本频率加入纹波而产生不对称。
可将共同待核发的申请案中所述解决方法实施在拥有精确同步电路而以倍数扫描速率用于显示视频信号的水平偏转系统中,这里的不对称来自一同步或定时信号的周期性拢动。其中第一锁相环是以与一视频信号中的水平同步成分相对应的第一水平同步频率产生一第一定时信号。一转换器电路则从第一定时信号取得一具有第二频率的第二定时信号,其第二频率为第一频率的倍数并与第一频率相对应的速率受制于频率变化。第二锁相环则以第二频率接收第二定时信号及一反馈信号,并包含一电压控制振荡器,用来以第二频率产生一平滑的水平同步信号。第二锁相环所拥有的特性环路仍以和第二定时信号的改变速率一样快的速率防止电压控制振荡器改变频率。可将一水平输出偏转级耦合至第二锁相环,以供对应例如2fH的第二频率作同步水平扫描之用。将两个锁相环与信号速率转换器或倍增器共同配置为串联形式。无需额外的信号处理电路来校正第一锁相环所产生的定时信号的对称或转换器所取得的倍数速率定时信号的对称。
依据本发明的这些特点,用以产生一顺序扫描电视接收机用的定时信号的系统,包括用来与一水平同步成分同步并以水平扫描频率接收一视频信号以及水平同步成分的倍数频率产生一立即同步信号的电路。水平偏转电路用于以倍数频率产生与立即同步信号同步的扫描同步信号。一振荡器则产生与扫描同步信号同步的时钟信号。一多级计数器将时钟信号予以相除,以产生多项可解码输出。一解码电路是以水平同步成分的频率及以来自计数装置输出的倍数频率这两者产生定时信号。
顺序扫描系统由于因缺乏基本的或1fH频率的回扫脉冲而出现的另一问题。多频率扫描所产生的回扫脉冲多于视频信号中的视频线间隔。例如,随着接收它时应储存视频的每一完整线条的写电路,如将写电路与错误的回扫脉冲同步而不是与发生在每一视频线间隔的起点处的回扫脉冲同步时,将会储存一条线的终点和视频信息的下一线条的起点。例如在1fH至2fH的转换中,2fH水平偏转电路所产生的许多回扫脉冲则为1fH水平偏转电路的两倍。有一种模糊情况存在于来自主视频时钟振荡器的1fH定时信号的定时中,因为不知道以2fH速率发生的哪一些回扫脉冲发生在1fH视频线间隔的起点附近,以及哪一些回扫脉冲发生在视频线间隔的中点附近。
本发明的另外特点是为解决此种模糊情况,以促成有关来自一显示锁定时钟振荡器的定时信号的可靠性。依据本发明的特点,耦合至计数器及解码电路的电路是将时钟信号的若干脉冲与视频信号中的视频线间隔的起点相关联。也可将此种脉冲关联电路视为解码电路的构成部分。在第一具体实施例中,采用水平同步成分频率并锁定于其上的驱动信号由时钟信号以倍数速率用例如D型触发器所抽样。此种触发器的输出将会在基本频率驱动信号的连续半个周期上的高(HI)与低(LO)数字电平之间交错进行。并可将此种输出用作为以水平同步成分的频率将定时信号解码的最高有效位。在另一项具体实施例中,则是采用可响应时钟信号及多级计数器输出的除以2计数器(例如,一同步计数器)来产生用作为最高有效位的输出。将采用水平同步成分频率的驱动信号中的每一脉冲的前沿予以检波并用来将计数器复位。在许多情况中,若完全必要,则在此种电路的每次操作期间内计数器只需要复位一次而已。
图1为一种水平偏转系统的方框图,该系统拥有依据本发明特点之一的显示锁定时钟振荡器,用来以2fH将1fH隔行扫描视频信号转换为顺序扫描;
图2为更详细表示图1方框图中一部分的电路图;
图3为一显示锁定振荡器及第一解码电路的方框图;
图4(a)、4(b)、4(c)及4(d)形成说明图3所示振荡器及第一解码电路操作时有用的定时图解;
图5为一显示锁定振荡器及第二解码电路的方框图;
图6(a)、6(b)、6(c)形成说明图5所示振荡器及第二解码电路操作时有用的定时图解。
用以提供一1fH视频信号的2fH顺序扫描的水平偏转系统以方框图形式表示在图1中,并由参考编号10表示。可利用一个芯片12来实施锁相环路,该锁相环是以一种通常1fH速率产生第一定时信号作为其输出。例如,TA8360型就是包含一同步分离器14一相位比较器16及一电压控制振荡器20的一个芯片。线路11上的1fH视频信号就是同步分离器14的输入。同步分离器14提供线路21上的垂直同步脉冲及线路13上的1fH水平同步脉冲。线路13上的1fH同步信号就是相位比较器16的输入。线路15上的相位比较器16的输出就是到低通滤波器18的误差控制信号输入。例如,TA8360中的低通滤波器的频率特性曲线主要是由外部定时组件所决定,因此,由虚线表示为方框18。外部元件可为一种串联R-C网络,以10微法拉电容器及3K的电阻器耦合在电容器与地之间。电压控制振荡器20可响应一陶瓷或L-C谐振电路24以32fH速率操作。线路19上的32fH定时信号就是除以32电路22的输入。线路23上的除以32电路的输出则为1fH驱动信号。1fH信号就是线路25上通至相位比较器16的另外输入,该相位比较器可产生被一1fH纹波予以不利改变的32fH电压控制振荡器用的误差控制电压。如果被反馈至相位比较器16的1fH脉冲宽度太宽,则可将此种脉冲宽度例如由串联耦合电容器26予以减小。采用32fH的谐振电路24的输出也可出现在线路27上的一个芯片外部。
将1fH变为2fH的变频器电路30由线路23耦合至第一锁相环的1fH输出定时信号以及由线路27耦合至谐振电路24。电路30产生表示为2fH·REF的定时信号作为线路35上的输出。将线路27上的谐振电路24的32fH输出耦合至除以16计数器32的时钟输入。将32fH信号除以16时产生一2fH信号。可产生基本水平扫描频率的其他倍数的方法是采用时钟频率与除法因数的适当组合。将线路23上的1fH定时信号耦合至计数器32的予置输入。除以16计数器32可以是一4位计数器。采用2fH的线路33上的计数器32的输出信号就是脉冲宽度电路34的输入,该脉冲宽度电路在线路35上的输出是2fH·REF信号。脉冲宽度电路34确保在线路35上的未校正2fH·REF定时信号的脉冲宽度足以确保相位比较器在第二锁相环40中的适当操作。
2fH·REF信号的对称仅达到1fH信号的初始占空度为50%的程度而已。1fH纹波对32fH电压控制振荡器用的误差控制电压的影响就是脱离50%占空度的偏差。此种误差控制电压在每一1fH周期内均定期下降。因此,32fH电压控制振荡器的输出频率fvco会在每一1fH周期内定期下降。当频率下降时,来自32fH电压控制振荡器的每一后来输出脉冲均有一较低频率。当频率减少时,脉冲宽度1/fvco增加。除法器电路32将1fH信号频率加倍,而其周期则具有32fH电压控制振荡器的32个输出脉冲。其方法为将此周期分成一半,即分成两个16个脉冲的周期。可是,由于定期增加的脉冲宽度,每一组16个脉冲的总宽小于次一组16个脉冲的总宽。当成组连续16个脉冲的周期不相等时,虽然数字除法器是精密的,2fH·REF定时信号在1fH信号的周期内仍不对称。此种不对称可产生交错幅度的回扫脉冲,这样会导致光栅分裂。所以,也必须将数字电路所产生的2fH·REF信号视为需要进一步处理的未校正信号。此种未校正信号也不适合作为用于产生供顺序视频扫描电路用的1fH及2fH定时信号的基准。
该2fH·REF信号由第二锁相环40进一步处理。第二锁相环包括相位比较器42,低通滤波器44及电压控制振荡器46。将锁相环具体为一种CA1391型。低通滤波器44所改变的线路43上的相位比较器42的误差输出信号,就是电压控制振荡器46的控制输入,该振荡器是以2fH速率操作并表示为2fHVCO。CA1391型中的低通滤波器的频率响应和振荡器的工作频率主要由外部定时组件所决定。对应的低通滤波器44用虚线示出。低通滤波器44的频率特性是由例如1.5微法拉电容器C53与2K电阻器R68所形成的外部串联R-C网络所决定。线路47上的电压控制振荡器46的输出提供水平输出电路50用的校正2fH扫描同步信号。线路51上的水平输出电路50的输出提供2fH回扫脉冲形式的2fH信号。此种2fH回扫脉冲就是斜波发生器52的输入。线路53上的斜波发生器52的输出则被电容器56交流耦合至相位比较器42的另一输入。一手动控制电路54的输出是在线路55上,用于调节2fH回扫脉冲的相位延迟,其方法为调节斜波发生器52。
将图1所示方框图的一部分电路图表示在图2中。作为CA1391型电路的锁相环40包含一电压控制振荡器46,相位比较器42,前置驱动器84,相位检波器输出驱动器86,及Vcc稳压器87。RC型振荡器46用接头7控制频率,一外部电容器C51从接头7连接至地,并通过耦合在接头6与7之间的外部电阻R62充电。当接头7处的电压超过一内部电位偏压时,则使电容器C51经由一内部电阻器放电。此种导电产生一驱动脉冲,此种驱动脉冲在电容器充分放电时结束。将接头3处的负向同步脉冲与接头4处的锯齿波形作相位比较,后者得自水平回扫脉冲。如在同步信号与锯齿波形之间没有相位差时,接头5处即无净输出电流。当有相位补偿发生时,即有电流流入或流出接头5,以校正频率。可调节前置驱动器84的占空度或标空比的方法来设定接头8处的电位。在图2电路中,这由电阻器R63及64所形成之分压器所决定。可利用经由电阻器R72所耦合至接头7的电位器R37来手动调节振荡器46的频率。
斜波发生器电路70包括晶体管Q4,电阻器R55及电容器C50。将电容器C50两端所产生的斜波信号经由电容器C56交流偶合至接头4。晶体管Q2与电位器R20形成一个手动操作延迟电路72,此种电路改变将斜波电容器充电所需的电流。将电容器C50充电所需的时间变化是在2fH·REF脉冲与校正2fH脉冲的相对相位上提供大约自0-2微秒的可变延迟。
线路67上的前置驱动器84的校正2fH输出就是包括晶体管Q5及Q6的推挽式驱动器电路的输入,此种驱动器电路对水平输出电路提供2fH驱动输出信号。
再参照图1,线路51上的2fH回扫信号是以顺序扫描速率2fH表示大致无颤动的信号,并可将时钟振荡器方便地显示锁定于此种扫描速率。可由其输出在线路59上的反相器58将2fH回扫脉冲施以数字化,亦即形成脉冲,以作此种用途。可将此种时钟振荡器用于产生定时信号,以供用于将1fH隔行扫描视频信号转换为采用2nfH的顺序扫描信号。依据本发明的一种特点,线路59上的反向2fH回扫信号就是第三锁相环60的输入。锁相环60包含一相位比较器66,该比较器的输出被低通滤波器(LPF)68的特性曲线响应所改变并作为一控制电压提供至2nfH电压控制振荡器(2nfHVCO)62。电压控制振荡器62类似于电压控制振荡器20,可响应一外部谐振电路。电压控制振荡器62的输出就是线路63上的2nfH时钟信号。该2nfH时钟信号则为图3及5所示除以n的K位计数器64的输入和视频处理电路82的输入。视频处理电路82可作为一种隔行扫描至顺序扫描的转换电路,此种电路采用多个控制及时钟信号,如所熟知的,这些信号包含例如采用1fH速率的写及钳位信号,以及采用2fH速率的读及消隐信号。线路65上的计数器输出就是相位比较器68的另一输入。计数器64也有一组K输出,由参考编号75表示。第三锁相环60形成一般由上文所述的主时钟振荡器并提供定时信号的同步显示锁定来源,以供转换隔行扫描视频信号之用。
多频率扫描所产生的回扫脉冲多于视频信号中的视频线间隔。在1fH至2fH转换中,例如2fH水平偏转电路所产生的回扫脉冲则为1fH水平偏转电路的两倍。在来自共同时钟振荡器的1fH定时信号的定时中有一种模糊情况存在,因为不知道以2fH速率发生的那些回扫脉冲是否与1fH视频线间隔的起点相对应,以及那些回扫脉冲是否与1fH视频线间隔的中点相对应。例如,当接收它时应储存视频的每一完整线条的写电路,如果将写电路与错误的回扫脉冲同步而非与每一视频线间隔的起点处所发生的回扫脉冲同步时,将会储存视频信息的一条线的终点及下一条线的起点。将包含用于以1fH视频线间隔的起点为准解决2fH回扫信号的模糊情况的第一装置的解码电路表示在图3中。将包含用于以1fH视频线间隔的起点为准解决2fH回扫信号的模糊情况的另一实施例的解码电路表示在图5中。在每种情形中,第三锁相环60也被表明。此外,在每种情形中,均可从图1中的线路23上的第一锁相环输出取得1fH驱动信号。该信号应在其他电路中是通用的,其中均是采用与图1及2所示的不同的装置,用于产生线条锁定于引入的视频信号的大致无纹波的倍数速率扫描同步信号。
参照图3,锁相环60的计数器64的2fH反馈信号输出是在线路65上。该反馈信号就是相位比较器66的输入及除以2计数器61的输入。计数器64为具有K级的K位计数器,每一级均有可供解码用的输出。该组K输出线路由参考编号75表示。将线路77及79上的各种定时信号分别由2fH解码器74及1fH解码器76予以处理及产生。这些解码器接收来自K位计数器的每一K级的输出。某些定时信号可能就是特定的计数,例如,每周期的第五或第十个时钟脉冲。其他的定时脉冲则可利用特定计数来开始及结束定时信号,例如,在第7个时钟脉冲的起点处开始以及在第25个时钟脉冲的终点处结束。这些例示性时钟脉冲都是任意的。解码器的分辨率只受位的实际数目及主时钟信号的频率限制。这些定时信号都被视频处理电路82所运用,例如,隔行扫描至顺序扫描转换电路,用以将隔行扫描视频信号转换为适于顺序扫描的格式而不用同步成分,以及用来以顺序速率显示所转换的视频。
进一步参照图4(a)至4(d)了解来自主时钟振荡器的1fH信号定时中所存在的模糊情况。图4(a)表示与引入的视频1fH视频信号的水平同步成分同步的1fH驱动脉冲。每一脉冲周期1/1fH均包含脉冲部分A及B。脉冲部分A之前沿(正向)对应于每一视频线间隔的起点。图4(b)表示计数器64产生在线路65上的2fH反馈信号。两组交错时钟脉冲分别由参考字母C及D表示。每组中的每一时钟脉冲均对应于一个2fH水平回扫脉冲。每一脉冲周期1/2fH均包含C或D脉冲中的一个。图4(a)与图4(b)的波形间的相位关系都是任意的,但却属例示性。脉冲C就是发生在每一视频线间隔的起点附近的时钟脉冲。脉冲D则为发生在每一视频线间隔之中点附近的时钟脉冲。将除以2计数器61的输出表示在图4(C)中。解码器76将此种波形用作一种补充解码位,例如最高有效位。就对应于视频线间隔的起点的2fH反馈脉冲的一个周期而言,此种波形应为一逻辑高(HI)。边缘检波器78提供一输出脉冲,以便将除以2计数器61复位在1fH驱动信号的每一前沿或正向边沿处。复位脉冲表示在图4(d)中。在复位脉冲I以前,如有机会可能发生的并为说明的目的,除以2计数器的输出在C脉冲期内为一逻辑低(LO)及在D脉冲期内为一逻辑高(HI)。这与正确解码所必需的相反。将脉冲I复位时则令除以2计数器的输出于时间t1处复位于一逻辑低(LO)。该项输出则视需要于时间t2的次一2fH反馈脉冲的前沿处送一逻辑高(HI),该项反馈脉冲就是C脉冲。而后,当此输出已为一逻辑低(LO)时,诸如J及K等后来复位脉冲均无影响。可是,如果以如同前面复位脉冲I将输出以逆向的方式中断此种电路,则后来的复位脉冲对恢复模糊的适当分辨率有效。此具体实施例是有益的,因为若中断1fH驱动信号,将继续产生定时信号。此种具体实施例也是有益的,因为此种电路对1fH驱动信号的占空度较不敏感。
另外一具体实施例表示在图5中。采用D型触发器80来取代同步计数器61及边缘检波器78。将1fH驱动信号耦合至触发器的D输入。1fH驱动信号由耦合至触发器的时钟输入CLK的2fH反馈信号予以抽样。将触发器80的Q输出由1fH解码器76用作为一补充解码位,例如最高有效位。将此种抽样电路的操作表示在图6(a)、6(b)及6(c)中。并将同一1fH驱动信号表示在图6(a)中及将同一2fH反馈信号表示在图6(b)中,如图4(a)及4(b)中分别所示。将1fH驱动信号在表示为时间t1、t2、t3、t4、t5及t6的每一2fH反馈脉冲的前沿处抽样。并将触发器80的Q输出表示在图6(c)中。在时间t1、t3及t5处1fH驱动信号为一逻辑高(HI),并将Q输出改变为一逻辑高(HI)。在时间t2、t4及t6处,1fH驱动信号为一逻辑低(LO),Q输出被改变为一逻辑低(LO)。如图6(c)中所见的,就发生在1fH驱动信号的前沿处的每一2fH反馈脉冲,Q输出均为一逻辑高(HI),如解码器所要求的,此点对应于视频线间隔的起点。1fH驱动信号的占空度必须严密足够达到50%,因而,于适当2fH反馈脉冲触发触发器时,此信号仍为一逻辑高(HI)。该具体实施例是有益的,因为,仅需要一个单独组件和一种单独触发器可以比一种同步计数器及边缘检波器更易在集成电路中实施。
本发明的特点还在于,不一定涉及顺序扫描时才有用。电视装置有时具有视频处理电路,可要求视频信号作数字处理,例如,在从存储器读出至电视或监视器屏幕上以前,予以写入存储器中并作暂时储存。在此种情形中,必须与引入的视频信号同步地将视频线写入存储器中,但却必须与水平偏转电路同步地从存储器中读出视频线。这些以前均用间接方式,其方法为设法确保回扫脉冲与引入的视频信号间的同步。其他的视频电路都是提供屏幕上显示,其中是与用引入的视频信号所产生的显示一起或有时在没有视频信号出现时的空白期间同时显示存储器中所储存的符号。
将传统的线锁时钟与进来的视频信号同步时,例如由波束电流负载变化所造成的偏转电路中各种颤动情况均可干扰每一水平轨迹的起点与被扫描视频线的起点的定位或时间吻合。用其他术语说明此种问题时,有时会发生无法将水平偏转系统,特别是水平回扫脉冲,可靠地锁定于视频信号的水平同步脉冲。也能做到将作为锁相环一部分并产生偏转电流的振荡器本身锁定于适当频率的现有技术,本方案均可实现。一般而言,由于回扫脉冲颤动,锁相环可能无法响应例如少数线条中的某些误差。相反地,锁相环更可能响应许多视频线上面的平均偏差,如水平偏转电路中的许多锁相环的特性使然。
依据本发明的特点之一,一种显示锁定主视频时钟可与来自水平偏转电流的时钟同步信号形成锁相环的一部分。来自水平偏转电流的信号的一个实例就是扫描同步信号。另外实例则为由水平回扫脉冲所形成的信号。水平回扫脉冲所形成的信号例如可由图1中的反相器58予以制成脉冲形状。

Claims (26)

1、用以产生顺序扫描电视接收机用的定时信号系统,其特征在于包括:
用于以水平扫描频率接收具有一水平同步成分的视频信号(11),并以水平同步成分频率的倍数产生一立即同步信号(35)的电路(14、16、18、20、22、30);
用于以倍数频率与立即同步信号同步产生扫描同步信号(47)的水平偏转电路(40);
用于与扫描同步信号(51)同步产生一时钟信号(63)的振荡装置(62);
用于将时钟信号予以相除的计数装置(64);
用于以水平同步成分的频率和以来自计数装置(64)的输出的倍数频率将定时信号解码的装置(74、76);以及
耦合至计数装置(64)及解码装置(74、76)的装置(61、78),用于使时钟信号的若干脉冲与视频信号中的视频线间隔的起点发生关联。
2、根据权利1的该系统,其中用于使若干脉冲发生关联的装置产生供至解码装置(74、76)的输出信号,用作为一解码位,用于以水平同步成分的频率将定时信号解码。
3、根据权利2的该系统,其中用于使若干脉冲发生关联的装置包括用于将采用水平同步成分的频率的驱动信号由时钟信号(63)以倍数频率予以抽样的电路(80),以产生输出信号。
4、根据权利1的该系统,其中用于使若干脉冲发生关联的装置包括用于将采用水平同步成分的频率的驱动信号(23)由时钟信号以倍数频率予以抽样的电路(80),该抽样电路产生供至解码装置(74、76)的输出信号(81),用作为一解码位,用于以水平同步成分的频率将定时信号解码。
5、根据权利2的该系统,其中用于使若干脉冲发生关联的装置包括:
响应时钟信号(65)的除以2计数器,以产生输出信号;以及
采用水平同步成分的频率的驱动信号的前沿用的检波器(78),用以复位除以2计数器(61)。
6、根据权利1的该系统,其中用以使若干脉冲发生关联的装置包括:
响应时钟信号的除以2计数器(61),以产生供至解码装置(76)的输出信号(73),用作为一解码位,用于以水平同步成分的频率将定时信号解码;以及
采用水平同步成分的频率的驱动信号前沿用的检波器(78),用以复位除以2计数器。
7、根据权利1的该系统,其中用于接收视频信号的电路包括:
以水平同步成分的频率操作并产生第一驱动信号(23)的第一锁相环(12);以及
用于将第一驱动信号以倍数频率转换为第二驱动信号(35)的装置(30)。
8、根据权利7的该系统,其中水平偏转电路包括以倍数频率操作的第二锁相环(40)。
9、根据权利1的该系统,其中水平偏转电路包以倍数频率操作的第三锁相环(60)。
10、根据权利1的该系统,其中振荡装置(62)与计数装置(60)形成以倍数频率操作的锁相环的一部分。
11、用于产生顺序扫描电视接收机用的定时信号系统,其特征在于包括:
第一锁相环(12),用于以水平扫描频率接收具有一水平同步成分的视频信号(11),该锁相环是以水平同步成分的频率操作并产生第一驱动信号(23);
用于以水平同步成分的倍数频率将第一驱动信号(23)转换为第二驱动信号(35)的装置(30);
第二锁相环(40),以倍数频率操作并与第二驱动信号(35)同步产生一扫描同步信号(47);
第三锁相环(60),具有用以与扫描同步信号同步产生一时钟信号(63)的振荡装置(62),以及用以将时钟信号予以相除的计数装置(64);以及
用于以水平同步成分的频率及以来自计数装置(64)输出的倍数频率将定时信号解码的装置(74、76)。
12、根据权利11的该系统,还包括响应定时信号的视频加速电路。
13、根据权利11的该系统,其中解码装置(74、76)包括耦合至计数装置(61)的装置,用于使时钟信号的若干脉冲与视频信号中的视频线间隔的起点发生关联。
14、根据权利13的该系统,其中用以使若干脉冲发生关联的装置包括用于将第一驱动信号(23)由时钟信号予以抽样的电路(80),该抽样电路产生解码装置(74、76)所用的作为一解码位的输出信号,用于以水平同步成分的频率将定时信号解码。
15、根据权利14的该系统,其中抽样电路包括一D型触发器(80),该触发器以其D输入耦合至第一驱动信号(23),并以其时钟输入耦合至时钟信号(65)。
16、根据权利13的该系统,其中用以使若干脉冲发生关联的装置包括:
响应时钟信号(23)的除以2计数器(61),以产生解码装置(74、76)所用的作为一解码位的输出信号(73),用于以水平同步成分的频率将定时信号解码;以及
采用水平同步成分的频率的驱动信号(23)前沿用的检波器(78),用以复位除以2计数器(61)。
17、用以在顺序扫描电视接收机中产生一主时钟信号的系统,其特征在于包括:
供视频信号中的信息用的视频处理电路(82),该电路响应第一定时信号(79)及第二定时信号(77),前者的频率对应于视频信号的水平同步成分,后者的频率对应于水平同步成分的倍数;
水平偏转电路(40、50)与水平同步成分同步操作并以第二频率产生一扫描同步信号(47);
锁相环(60)则与水平同步成分及顺序扫描同步信号(47)同步操作,该锁相环具有频率可控装置(62),用以产生一主时钟信号(65),一相位检波器(66)和一滤波器(68),用以产生一控制信号(69),以供响应于相位检波器(66)的振荡装置(62)之用,该相位检波器以一个输入(65)耦合供接收时钟信号之用,以另一输入(59)耦合接收水平偏转电路所产生的主时钟同步信号之用;以及
响应时钟信号的装置,用于产生第一(79)及第二(77)定时信号。
18、根据权利17的该系统,还包括:
用于将时钟信号(65)予以相除的计数装置(64);以及
用于自计数装置(64)的输出将第一(79)及第二(77)定时信号解码的装置(74、76)。
19、根据权利18的该系统,还包括耦合至计数装置(64)及解码装置(74、76)的装置(80),用于使时钟信号(65)的若干脉冲与视频信号中的视频线间隔的起点发生关联。
20、根据权利18的该系统,其中是以倍数频率从回扫脉冲(51)取得主时钟同步信号(65)。
21、根据权利17的该系统,其中是以倍数频率从扫描同步信号(47)取得主时钟同步信号(65)。
22、根据权利17的该系统,其中振荡装置包括:
用于将时钟信号(63)予以相除的计数装置(61);
用于以水平同步成分的频率及以来自计数装置输出的倍数频率将定时信号解码的装置(74、76);以及
耦合至计数装置(61)及解码装置(74、76)的装置(80),用于使时钟信号的若干脉冲与视频信号中的视频线间隔的起点发生关联。
23、用于在电视装置中产生显示锁定主时钟信号的系统,其特征在于包括:
用于接收一引入的视频信号的水平同步成分(13)并产生与该水平同步成分同步的立即同步信号(23)的装置(12);
与立即同步信号(23)同步并产生水平偏转电流的水平偏转电路(40、50),该水平偏转电流产生轨迹和回扫脉冲(51),某些脉冲受制于引入的视频信号的水平同步成分的相位变化;
与水平偏转电路同步的锁相环(60),具有用于产生一显示锁定主时钟信号的频率可控装置(62),一相位检波器(66)和一滤波器(68),用于形成响应相位检波器产生振荡装置用的控制信号,该相位检波器以一项输入(65)耦合接收主时钟信号,另一输入(59)耦合接收来自水平偏转电流的时钟同步信号;
响应显示锁定时钟信号(75)的解码装置(74、76),用于产生一显示锁定的定时信号;以及
一视频处理电路(82),以供视频信号响应定时信号之用。
24、根据权利23的该系统,其中水平偏转电流产生一扫描同步信号(51),该信号的频率为水平同步成分频率的倍数。
25、根据权利23的该系统,其中水平偏转电流产生一扫描同步信号(51),该时钟同步信号(65)来自扫描同步信号。
26、根据权利23的该系统,其中时钟同步信号(65)是由水平回扫脉冲(51)形成的。
CN91102358A 1990-03-26 1991-03-25 产生电视接收机用的定时信号的系统 Expired - Fee Related CN1035302C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US07/499,123 US5043813A (en) 1990-03-26 1990-03-26 Display locked timing signals for video processing
US499,123 1990-03-26

Publications (2)

Publication Number Publication Date
CN1055849A true CN1055849A (zh) 1991-10-30
CN1035302C CN1035302C (zh) 1997-06-25

Family

ID=23983926

Family Applications (1)

Application Number Title Priority Date Filing Date
CN91102358A Expired - Fee Related CN1035302C (zh) 1990-03-26 1991-03-25 产生电视接收机用的定时信号的系统

Country Status (19)

Country Link
US (1) US5043813A (zh)
EP (1) EP0473771B1 (zh)
JP (1) JP3520082B2 (zh)
KR (1) KR100214770B1 (zh)
CN (1) CN1035302C (zh)
AT (1) ATE138519T1 (zh)
BR (1) BR9105135A (zh)
CA (1) CA2056989A1 (zh)
CZ (1) CZ281757B6 (zh)
DE (1) DE69119671T2 (zh)
ES (1) ES2087292T3 (zh)
FI (1) FI915527A0 (zh)
MY (1) MY105383A (zh)
PL (1) PL165610B1 (zh)
RU (1) RU2128888C1 (zh)
SG (1) SG82527A1 (zh)
SK (1) SK279307B6 (zh)
TR (1) TR25570A (zh)
WO (1) WO1991015081A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1917615B (zh) * 1995-09-15 2012-06-13 汤姆森消费电子有限公司 屏上显示插入器

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2714112B2 (ja) * 1989-03-10 1998-02-16 株式会社日立製作所 テレビジョン受像機
IT1251352B (it) * 1990-06-27 1995-05-08 St Microelectronics Srl Dispositivo automatico ad ampio spettro operativo per il cambio di frequenza nella deflessione orizzontale di monitor a multisincronismo
US5142366A (en) * 1990-12-18 1992-08-25 General Electric Company Video-sync locked horizontal size regulation in projection light valve system
KR930011431B1 (ko) * 1991-01-31 1993-12-06 삼성전자 주식회사 표준 영상신호를 위한 동기신호 재발생회로
JPH0591485A (ja) * 1991-09-27 1993-04-09 Sanyo Electric Co Ltd クローズドキヤプシヨン放送受信装置
US5247229A (en) * 1992-01-17 1993-09-21 Zenith Electronics Corporation Adaptive scan control having horizontal scan locked clock system
JPH05207327A (ja) * 1992-01-27 1993-08-13 Mitsubishi Electric Corp 水平同期回路
US5521468A (en) * 1993-11-05 1996-05-28 Display Technologies Inc. Synchronization pulse separation circuit for CRT device
US5506627A (en) * 1994-06-10 1996-04-09 Tektronix, Inc. Phase locked loop chain for locking audio sampling to serial digital component vide timing
US5677737A (en) * 1995-12-27 1997-10-14 Rca Thomson Licensing Corporation Video compression for wide screen television
US6177959B1 (en) * 1997-12-31 2001-01-23 Telecruz Technology, Inc. Circuit and method for generating a clock signal synchronized with time reference signals associated with television signals
JP3270406B2 (ja) * 1998-12-08 2002-04-02 エヌイーシーマイクロシステム株式会社 ポジション制御回路
JP2002101316A (ja) * 2000-09-26 2002-04-05 Mitsubishi Electric Corp クロック生成回路及び画像表示装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4636861A (en) * 1985-04-01 1987-01-13 Rca Corporation Two-loop line deflection system
US4639780A (en) * 1985-04-01 1987-01-27 Rca Corporation Television synchronizing apparatus
US4630098A (en) * 1985-07-31 1986-12-16 Rca Corporation Progressive scan display system with correction for non-standard signals
JP2526558B2 (ja) * 1986-10-21 1996-08-21 ソニー株式会社 ビデオ信号のスキャンコンバ−タ装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1917615B (zh) * 1995-09-15 2012-06-13 汤姆森消费电子有限公司 屏上显示插入器

Also Published As

Publication number Publication date
EP0473771B1 (en) 1996-05-22
KR920702143A (ko) 1992-08-12
DE69119671T2 (de) 1996-10-02
BR9105135A (pt) 1992-08-04
SK279307B6 (sk) 1998-09-09
WO1991015081A1 (en) 1991-10-03
FI915527A0 (fi) 1991-11-25
DE69119671D1 (de) 1996-06-27
MY105383A (en) 1994-09-30
PL293017A1 (en) 1992-08-10
RU2128888C1 (ru) 1999-04-10
JP3520082B2 (ja) 2004-04-19
CN1035302C (zh) 1997-06-25
PL165610B1 (pl) 1995-01-31
SG82527A1 (en) 2001-08-21
JPH04506739A (ja) 1992-11-19
CS9100799A2 (en) 1991-11-12
CZ281757B6 (cs) 1997-01-15
TR25570A (tr) 1993-07-01
US5043813A (en) 1991-08-27
CA2056989A1 (en) 1991-09-27
KR100214770B1 (ko) 1999-08-02
ATE138519T1 (de) 1996-06-15
EP0473771A1 (en) 1992-03-11
ES2087292T3 (es) 1996-07-16

Similar Documents

Publication Publication Date Title
CN1035302C (zh) 产生电视接收机用的定时信号的系统
US5189515A (en) Television synchronization signal separator
EP0461897B1 (en) A horizontal synchronizing signal separation circuit for a display apparatus
EP0919985A1 (en) Device and method for converting scanning
FI103241B (fi) Vaakapoikkeutusjärjestelmä
JPS5871784A (ja) 固体カラ−ビデオカメラの同期信号発生回路
EP0515155B1 (en) Scanning rate conversion
US4833371A (en) Picture display device with symmetrical deflection
CN1112753A (zh) 锁相环的鉴相器
CN1036368C (zh) 多倍行频下同步的行扫描
US5166793A (en) Video camera synchronizing circuit
CN1473440A (zh) 在行锁定数字视频系统中稳定彩色副载波产生的技术
CN1040603C (zh) 水平消隐信号发生器
US5534939A (en) Digital video clock generation system
JPS63280587A (ja) 画像表示装置
CN1034046C (zh) 电视接收机垂直偏转电路
KR870001610B1 (ko) 스텝주사용 스텝신호 발생장치
KR880000809Y1 (ko) 스텝신호 발생장치
KR950007610B1 (ko) 텔레비젼 수상기의 2배속 편향동기신호발생 시스템
JP3118809B2 (ja) 同期回路
JPS6184981A (ja) 走査変換装置
JPH04144365A (ja) フイールド判別回路
JPH07105897B2 (ja) 垂直同期信号作成回路
JPH069381B2 (ja) 走査線位置制御装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C15 Extension of patent right duration from 15 to 20 years for appl. with date before 31.12.1992 and still valid on 11.12.2001 (patent law change 1993)
OR01 Other related matters
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 19970625