CN105306011B - 信号输出电路、电子设备以及移动体 - Google Patents

信号输出电路、电子设备以及移动体 Download PDF

Info

Publication number
CN105306011B
CN105306011B CN201510422871.7A CN201510422871A CN105306011B CN 105306011 B CN105306011 B CN 105306011B CN 201510422871 A CN201510422871 A CN 201510422871A CN 105306011 B CN105306011 B CN 105306011B
Authority
CN
China
Prior art keywords
signal
circuit
frequency
signal output
output circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201510422871.7A
Other languages
English (en)
Other versions
CN105306011A (zh
Inventor
野村昌生
中田章
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Publication of CN105306011A publication Critical patent/CN105306011A/zh
Application granted granted Critical
Publication of CN105306011B publication Critical patent/CN105306011B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K7/00Modulating pulses with a continuously-variable modulating signal
    • H03K7/08Duration or width modulation ; Duty cycle modulation

Landscapes

  • Manipulation Of Pulses (AREA)
  • Pulse Circuits (AREA)
  • Filters And Equalizers (AREA)

Abstract

本发明提供信号输出电路、电子设备以及移动体,其以简易的结构能够改善占空比。信号输出电路(1)包含:信号校正电路(10),其被输入时钟信号,对所述时钟信号进行校正而输出;以及波形整形电路,其对来自信号校正电路(10)的信号进行整形,所述时钟信号按照周期(T)周期性地排列有可用时间长度表示的脉宽τ的脉冲,并且脉宽(τ)和周期(T)满足τ/T≠0.5的关系,信号校正电路(10)使基于脉宽(τ)及(T-τ)中的至少一个时间宽度的第2频率的信号相对于基于周期(T)的第1频率的信号衰减。

Description

信号输出电路、电子设备以及移动体
技术领域
本发明涉及信号输出电路、电子设备以及移动体。
背景技术
根据振荡电路所输出的振荡信号而生成的时钟信号被使用于各种的产品中。另外,按照用途,对于时钟信号的占空比也要求很高的精度。
在专利文献1中,公开了一种占空比校正电路,该占空比校正电路为了改善时钟信号的占空比,具备占空比检测电路、占空比调整信号生成电路以及占空比调整电路。
在专利文献2中,公开了一种倍增器,该倍增器在输出端子侧具备带通滤波器,该带通滤波器去除基波的频率成分而提取倍增频率来输出。
专利文献1:日本特开2010-127632号公报
专利文献2:日本特开平5-102728号公报
发明内容
在专利文献1的占空比校正电路中,需要由占空比检测电路检测占空比且由占空比调整信号生成电路生成调整信号而向占空比调整电路反馈的结构,因此,可能使结构变得复杂。另外,在专利文献2的倍增器中,难以改善输出信号的占空比。
本发明是鉴于如上的技术课题而提出的。根据本发明的几个方式,能够提供一种能够以简易的结构改善占空比的信号输出电路、电子设备以及移动体。
本发明是为了解决上述课题的至少一部分而提出的,能够作为下面的方式或应用例来实现。
[应用例1]
本应用例的信号输出电路包含:信号校正电路,其被输入时钟信号,对所述时钟信号进行校正而输出;以及波形整形电路,其对来自所述信号校正电路的信号进行整形,所述时钟信号按照周期T周期性地排列有可用时间长度表示的脉宽τ的脉冲,并且所述脉宽τ和所述周期T满足τ/T≠0.5的关系,所述信号校正电路使基于所述脉宽τ及T-τ中的至少一个时间宽度的第2频率的信号相对于基于所述周期T的第1频率的信号衰减。
基于周期T的第1频率的信号是以1/T为第1频率的信号。基于脉宽τ的时间宽度的第2频率的信号是以1/(2×τ)为第2频率的信号。基于T-τ的时间宽度的第2频率的信号是以1/(2×(T-τ))为第2频率的信号。
根据本应用例,使作为不需要的的频率成分的第2频率的成分衰减,因此,在输入了τ/T≠0.5的占空比偏离了理想值(0.5)的时钟信号的情况下,能够获得改善了占空比的第1频率的输出信号(时钟信号)。从而,可实现能够以简易的结构改善占空比的信号输出电路。
[应用例2]
在上述的应用例中,也可以是,所述信号校正电路包含滤波电路,所述滤波电路使所述第1频率的信号通过,并且使所述第2频率的信号衰减。
根据本应用例,具有使第1频率的信号通过并且使第2频率的信号衰减的滤波电路,因此,能够获得改善了占空比的第1频率的输出信号。从而,可实现能够以简易的结构改善占空比的信号输出电路。
[应用例3]
在上述的应用例中,也可以是,所述信号校正电路包含串联电路,所述串联电路连接在信号线与基准电位之间,是由电感器和第1静电电容电路串联连接而得到的,其中,所述时钟信号被传递到所述信号线。
根据本应用例,例如,通过将串联电路的串联谐振频率设为第2频率,能够使第2频率的信号衰减,因此,能够获得改善了占空比的第1频率的输出信号。从而,可实现能够以简易的结构改善占空比的信号输出电路。
[应用例4]
在上述的应用例中,也可以是,所述第1静电电容电路包含可变电容元件。
根据本应用例,能够对可衰减的频率进行调整,因此,例如能够根据时钟信号的占空比的偏差,变更信号校正电路的频率特性。从而,可实现能够以简易的结构改善占空比的信号输出电路。
[应用例5]
在上述的应用例中,也可以是,还包含第1校正信号生成电路,所述第1校正信号生成电路生成基于所述脉宽τ及周期T中的至少一个的第1控制信号,所述第1静电电容电路的电容值根据所述第1控制信号而受到控制。
根据本应用例,能够根据时钟信号的占空比的偏差,变更信号校正电路的频率特性。从而,可实现能够以简易的结构改善占空比的信号输出电路。
[应用例6]
在上述的应用例中,也可以是,所述信号校正电路还包含第2静电电容电路,所述第2静电电容电路与所述串联电路并联连接。
根据本应用例,例如通过将串联电路的电感器与第2静电电容电路的并联谐振频率设为第1频率,能够使第1频率的信号通过,因此能够获得改善了占空比的第1频率的输出信号。从而,可实现能够以简易的结构改善占空比的信号输出电路。
[应用例7]
在上述的应用例中,也可以是,所述第2静电电容电路包含可变电容元件。
根据本应用例,能够对可通过的频率进行调整,因此,例如能够根据时钟信号的频率,变更信号校正电路的频率特性。从而,可实现能够以简易的结构改善占空比的信号输出电路。
[应用例8]
在上述的应用例中,也可以是,还包含第2校正信号生成电路,所述第2校正信号生成电路生成基于所述脉宽τ的第2控制信号,所述第2静电电容电路的电容值根据所述第2控制信号而受到控制。
根据本应用例,能够根据时钟信号的频率,变更信号校正电路的频率特性。从而,可实现能够以简易的结构改善占空比的信号输出电路。
[应用例9]
本应用例的电子设备是包含上述的任意一个信号输出电路的电子设备。
[应用例10]
本应用例的移动体是包含上述的任意一个信号输出电路的移动体。
根据这些电子设备以及移动体,包含能够以简易的结构改善占空比的信号输出电路,因此,能够以简易的结构使时钟信号的精度变得良好,从而,可实现使用了精度良好的时钟信号的可靠性高的电子设备以及移动体、或能够以良好的精度进行工作的电子设备以及移动体。
附图说明
图1是第1实施方式的信号输出电路的电路图。
图2是示意性地示出时钟信号的例子的曲线图。
图3是示出信号校正电路的传递特性的曲线图。
图4是示出第1实施方式中的波形例的曲线图。
图5是第2实施方式的信号输出电路的电路图。
图6是第3实施方式的信号输出电路的电路图。
图7是本实施方式的电子设备的功能框图。
图8是示出作为电子设备的一例的智能手机的外观的一例的图。
图9是示出本实施方式的移动体的一例的图(俯视图)。
标号说明
1、1a、1b:信号输出电路;10、10a、10b:信号校正电路;11、11a:串联电路;12:滤波电路;20:波形整形电路;30:第1校正信号生成电路;40:第2校正信号生成电路;300:电子设备;310:倍增电路;320:CPU;330:操作部;340:ROM;350:RAM;360:通信部;370:显示部;380:声音输出部;400:移动体;420:控制器;430:控制器;440:控制器;450:电池;460:备用电池;A:节点;Cdc1、Cdc2:电容元件;C1、C1a:第1静电电容电路;C2、C2a:第2静电电容电路;IN:输入端子;Inv1、Inv2:反相器;L、La:电感器;OUT:输出端子;R、Ra:电阻;S1:第1控制信号;S2:第2控制信号。
具体实施方式
下面,使用附图,对本发明的优选实施方式详细地进行说明。使用的附图是为了便于说明。下面说明的实施方式不对权利要求书中记载的本发明的内容进行不合理的限定。另外,下面说明的所有结构未必都是本发明的必要结构要件。
1.信号输出电路
1-1.第1实施方式
图1是第1实施方式的信号输出电路1的电路图。
本实施方式的信号输出电路1包含信号校正电路10和波形整形电路20。
信号校正电路10被输入时钟信号,对时钟信号进行校正而输出。在图1所示的例子中,从输入端子IN输入的时钟信号经由电容元件Cdc1输入到信号校正电路10。信号校正电路10经由电容元件Cdc2向波形整形电路20输出校正后的信号。电容元件Cdc1及电容元件Cdc2作为去除直流成分的DC去除电容发挥功能。
在图1所示的例子中,信号校正电路10包含串联电路11,串联电路11连接在用于传递时钟信号的信号线与基准电位之间,是由电感器L和第1静电电容电路C1串联连接而得到的。串联电路11是具有串联谐振频率的串联谐振电路。另外,串联电路11还包含与第1静电电容电路C1并联连接的电阻R。本实施方式中的基准电位是接地电位GND。此外,关于第1静电电容电路C1,可以由具有固定的静电电容值的1个以上的静电电容元件、或具有可变静电电容的1个以上的可变电容元件构成,或者也可以由它们的组合构成。
在图1所示的例子中,信号校正电路10还包含与串联电路11并联连接的第2静电电容电路C2。串联电路11的电感器L和第2静电电容电路C2构成具有并联谐振频率的并联谐振电路。此外,关于第2静电电容电路C2,可以由具有固定的静电电容值的1个以上的静电电容元件、或具有可变静电电容的1个以上的可变电容元件构成,或者也可以由它们的组合构成。
波形整形电路20将来自信号校正电路10的信号整形为矩形波。在图1所示的例子中,波形整形电路20包含串联连接的反相器Inv1及反相器Inv2。信号校正电路10的输出信号经由电容元件Cdc2输入到波形整形电路20,波形整形电路20向输出端子OUT输出整形后的信号。
图2是示意性地示出时钟信号的例子的曲线图。图2的横轴表示时间,纵轴表示电压。
时钟信号是按照周期T周期性地排列可用时间长度表示(在时间轴上)的脉宽τ的脉冲而得到的。在图2所示的例子中,例如,1个周期是从信号的上升时刻即时刻t1到下一个上升时刻即时刻t3为止。脉宽τ是成为高电平电压的期间的长度。在图2所示的例子中,例如,脉宽τ是从信号的上升时刻即时刻t1到下一个下降时刻即时刻t2为止的时间。时钟信号的占空比D1是脉宽τ相对于1个周期的比例,可由下式表示。
D1=τ/T
信号校正电路10使基于脉宽τ以及T-τ中的至少一个时间宽度的第2频率的信号相对于基于周期T的第1频率的信号衰减。信号校正电路10的频率特性(传递特性)可以是频带通过特性,或者也可以是频带截止特性。另外,关于所输入的时钟信号的占空比D1,D1≠0.5。
基于周期T的第1频率的信号是以1/T为第1频率的信号。基于脉宽τ的时间宽度的第2频率的信号是以1/(2×τ)为第2频率的信号。基于T-τ的时间宽度的第2频率的信号是以1/(2×(T-τ))为第2频率的信号。
图3是示出信号校正电路10的传递特性的曲线图。图3的横轴表示频率,纵轴表示电压放大率(S21)。在图3所示的例子中,信号校正电路10的电压放大率在频率f1下取极大值,在频率f2下取极小值。频率f1是相当于将串联电路11的电感器L与第2静电电容电路C2并联连接而成的并联谐振电路的并联谐振频率的频率。频率f2是相对于串联电路11的串联谐振频率的频率。
在本实施方式中,将频率f1设为相当于1/T的第1频率,将频率f2设为相当于1/(2×(T-τ))的第2频率。即,是第2频率f2比第1频率f1低的例子。
图4是示出本实施方式中的波形例的曲线图。从图4的上部依次表示输入端子IN的波形、信号校正电路10的输出节点即节点A的波形、输出端子OUT的波形。在图4的各曲线图中,横轴表示时间,纵轴表示电压。
在图4所示的例子中,输入端子IN被输入占空比小于0.5的时钟信号。即,从周期T中减去脉宽τ所得到的值即T-τ满足T-τ>0.5×T,因此,第2频率1/(2×(T-τ))比第1频率1/T低。在节点A处,第2频率的成分被衰减而产生与第1频率的正弦波接近的信号。通过由波形整形电路20对节点A的信号进行整形,在输出端子OUT上产生占空比比输入端子IN的波形更接近0.5的波形。此外,在上述的例子中,第2频率f2为比第1频率f1低的频率,但不限于此,即使第2频率f2为比第1频率f1高的频率,例如通过将第2频率设为1/(2×τ)而使第2频率的成分衰减,也能够获得同样的效果。
根据本实施方式,由于使作为不需要的频率成分的第2频率的成分衰减,所以能够获得改善了占空比的第1频率的输出信号。从而,可实现能够以简易的结构改善占空比的信号输出电路1。此外,在输入了占空比比0.5大的时钟信号的情况下,只要将频率f2设为相当于1/(2×τ)的第2频率,就能够得到同样的效果。
根据本实施方式,例如,通过将串联电路11的串联谐振频率设为第2频率,能够使第2频率的信号衰减,因此,能够获得改善了占空比的第1频率的输出信号。从而,可实现能够以简易的结构改善占空比的信号输出电路1。
根据本实施方式,例如通过将串联电路11的电感器L与第2静电电容电路C2的并联谐振频率设为第1频率,能够使第1频率的信号通过,因此,能够获得改善了占空比的第1频率的输出信号。从而,可实现能够以简易的结构改善占空比的信号输出电路1。
1-2.第2实施方式
图5是第2实施方式的信号输出电路1a的电路图。对与图1所示的结构相同的的结构标注相同的标号,省略详细的说明。
本实施方式的信号输出电路1a包含信号校正电路10a、第1校正信号生成电路30和第2校正信号生成电路40。信号校正电路10a包含串联电路11a。
本实施方式的信号输出电路1a的第1静电电容电路C1由电容值可变的可变电容电路构成。在图5所示的例子中,第1静电电容电路C1构成为包含可变电容元件。第1静电电容电路C1也可以由电容值可变的电容阵列电路构成。
根据本实施方式的例子,能够对可衰减的频率(第2频率)进行调整,因此,例如能够根据时钟信号的占空比的偏差,变更信号校正电路10a的频率特性(传递特性)。即,即使在所输入的时钟信号的占空比发生了变化的情况下,也能够将可衰减的频率容易地调整为例如基于周期T及脉宽τ的频率(第2频率)。从而,可实现能够以简易的结构改善占空比的信号输出电路1a。
本实施方式的信号输出电路1a的第2静电电容电路C2由电容值可变的可变电容电路构成。在图5所示的例子中,第2静电电容电路C2构成为包含可变电容元件。第2静电电容电路C2也可以由电容值可变的电容阵列电路构成。
根据本实施方式,能够对可通过的频率(第1频率)进行调整,因此,例如能够根据时钟信号的频率,变更信号校正电路10a的频率特性(传递特性)。即,即使在所输入的时钟信号的频率发生了变化的情况下,也能够将可通过的频率容易地调整为例如基于周期T的频率(第1频率)。从而,可实现能够以简易的结构改善占空比的信号输出电路1a。
第1校正信号生成电路30生成基于脉宽τ及周期T中的至少一个的第1控制信号S1。根据第1控制信号S1,控制第1静电电容电路C1的电容值。
在图5所示的例子中,第1校正信号生成电路30被输入来自输入端子IN的时钟信号,向第1静电电容电路C1的控制端子输出第1控制信号S1,以使得串联电路11的串联谐振频率接近基于脉宽τ及T-τ中的至少一个时间宽度的频率。
根据本实施方式,能够根据时钟信号的占空比的偏差,变更信号校正电路10a的频率特性(传递特性)。即,即使在所输入的时钟信号的占空比发生了变化的情况下,也能够将可衰减的频率容易地调整为例如基于周期T及脉宽τ的频率(第2频率)。从而,可实现能够以简易的结构改善占空比的信号输出电路1a。
第2校正信号生成电路40生成基于周期T的第2控制信号S2。根据第2控制信号S2,控制第2静电电容电路C2的电容值。
在图5所示的例子中,第2校正信号生成电路40被输入来自输入端子IN的时钟信号,向第2静电电容电路C2的控制端子输出第2控制信号S2,以使得串联电路11的电感器L与第2静电电容电路C2的并联谐振电路的并联谐振频率接近基于周期T的时间宽度的频率。
根据本实施方式,能够根据时钟信号的频率,变更信号校正电路10a的频率特性。即,即使在所输入的时钟信号的频率发生了变化的情况下,也能够将可通过的频率容易地调整为例如基于周期T的频率(第1频率)。从而,可实现能够以简易的结构改善占空比的信号输出电路1a。
另外,在第2实施方式中,根据与第1实施方式同样的理由,也产生同样的效果。
1-3.第3实施方式
图6是第3实施方式的信号输出电路1b的电路图。对与图1所示的结构相同的结构标注相同的标号,省略详细的说明。
本实施方式的信号输出电路1b包含信号校正电路10b。信号校正电路10b包含滤波电路12,滤波电路12使第1频率的信号通过,并且使第2频率的信号衰减。滤波电路12的频率特性(传递特性)可以是频带通过特性,也可以是频带截止特性。此外,滤波电路12不限定于上述的结构,例如也可以采用使用了SAW谐振器的SAW滤波器、横向型SAW滤波器、使用了石英振子的石英滤波器、使用了陶瓷振子的陶瓷滤波器、使用了MEMS(Micro ElectroMechanical Systems)谐振子的MEMS滤波器等。
在图6所示的例子中,滤波电路12包含电感器La与第1静电电容电路C1a的串联谐振电路,该串联谐振电路连接在传递时钟信号的信号路径内。电感器La和第1静电电容电路C1a构成具有串联谐振频率的串联谐振电路。另外,滤波电路12还包含与第1静电电容电路C1a并联连接的电阻Ra。另外,滤波电路12还包含与上述的串联谐振电路并联连接的第2静电电容电路C2a。电感器La和第2静电电容电路C2a构成具有并联谐振频率的并联谐振电路。第1静电电容电路C1a及第2静电电容电路C2a也可以由电容可变的可变电容电路构成。
根据本实施方式,例如,通过将滤波电路12的并联谐振频率设为第2频率,能够使第2频率的信号衰减,因此能够获得改善了占空比的第1频率的输出信号。从而,可实现能够以简易的结构改善占空比的信号输出电路1b。
根据本实施方式,例如通过将滤波电路12的串联谐振频率设为第1频率,能够使第1频率的信号通过,因此能够获得改善了占空比的第1频率的输出信号。从而,可实现能够以简易的结构改善占空比的信号输出电路1b。
另外,在第3实施方式中,根据与第1实施方式及第2实施方式同样的理由,也产生同样的效果。
2.电子设备
图7是本实施方式的电子设备300的功能框图。此外,对与上述的各实施方式相同的结构标注相同的标号,省略详细的说明。
本实施方式的电子设备300是包含信号输出电路1、信号输出电路1a或信号输出电路1b的电子设备300。在图6所示的例子中,电子设备300构成为包含信号输出电路1、振荡电路100、振子110、倍增电路310、CPU(Central Processing Unit:中央处理单元)320、操作部330、ROM(Read Only Memory:只读存储器)340、RAM(Random Access Memory:随机存取存储器)350、通信部360、显示部370、声音输出部380。此外,本实施方式的电子设备300可以省略或变更图6所示的结构要素(各部分)的一部分,或者也可以采用附加其他结构要素后的结构。
振荡电路100和振子110生成振荡信号。振荡电路100向倍增电路310供给振荡信号。
倍增电路310向信号输出电路1供给时钟信号。时钟信号例如可以是倍增电路310从来自与振子110连接的振荡电路100的振荡信号中获取所期望的高次谐波信号而得到的信号,或者也可以是具有PLL合成器的倍增电路310对来自振荡电路100的振荡信号进行倍增而得到的信号(省略图示),也可以不经由倍增电路310而向信号输出电路1供给从与振子110连接的振荡电路100输出的振荡信号(时钟信号)(省略图示)。
信号输出电路1不仅向CPU 320供给输出信号,还向各部分供给输出信号(省略图示)。
CPU 320按照ROM 340等中存储的程序,将信号输出电路1的输出信号用作时钟脉冲来进行各种计算处理和控制处理。具体而言,CPU 320进行与来自操作部330的操作信号相应的各种处理、为了与外部进行数据通信而对通信部360进行控制的处理、发送用于使显示部370显示各种信息的显示信号的处理、使声音输出部380输出各种声音的处理等。
操作部330是由操作键、按钮开关等构成的输入装置,向CPU 320输出与用户的操作相应的操作信号。
ROM 340存储有用于供CPU 320进行各种计算处理和控制处理的程序及数据等。
RAM350被用作CPU 320的作业区域,临时存储从ROM 340读取的程序及数据、从操作部330输入的数据、CPU 320按照各种程序执行的运算结果等。
通信部360进行用于建立CPU 320与外部装置之间的数据通信的各种控制。
显示部370是由LCD(Liquid Crystal Display:液晶显示器)或电泳显示器等构成的显示装置,根据从CPU 320输入的显示信号来显示各种信息。
另外,声音输出部380是扬声器等输出声音的装置。
根据本实施方式的电子设备300,包含以简易的结构能够改善占空比的信号输出电路1、信号输出电路1a或信号输出电路1b,因此,能够以简易的结构使时钟信号的精度变得良好,从而,可实现使用了精度良好的时钟信号的可靠性高的电子设备300、或能够以良好的精度进行工作的电子设备300。
作为电子设备300,可以考虑各种电子设备。例如,可列举出个人计算机(例如,移动型个人计算机、膝上型个人计算机、平板型个人计算机)、便携电话机等移动体终端、数码照相机、喷墨式喷出装置(例如,喷墨打印机)、路由器或交换机等存储区域网络设备、局域网设备、移动体终端基站用设备、电视机、摄像机、录像机、汽车导航装置、寻呼机、实时时钟装置、电子记事本(包含带通信功能的电子记事本)、电子词典、计算器、电子游戏设备、游戏用控制器、文字处理器、工作站、电视电话、安全用电视监视器、电子望远镜、POS(point ofsale)终端、医疗设备(例如电子体温计、血压计、血糖仪、心电图计测装置、超声波诊断装置、电子内窥镜)、鱼群探测器、各种测定设备、计量仪器类(例如车辆、飞机、船舶的计量仪器类)、飞行模拟器、头戴式显示器、运动轨迹仪、运动跟踪仪、运动控制器、PDR(步行者位置方位计测)、振荡器等。
图8是示出作为电子设备300的一例的智能手机的外观的一例的图。作为电子设备300的智能手机具备作为操作部330的按钮和作为显示部370的LCD。而且,作为电子设备300的智能手机包含以简易的结构能够改善占空比的信号输出电路1、信号输出电路1a或信号输出电路1b,因此,能够以简易的结构使时钟信号的精度变得良好,从而,可实现使用了精度良好的时钟信号的可靠性高的电子设备300、或能够以良好的精度进行工作的电子设备300。
3.移动体
图9是示出本实施方式的移动体400的一例的图(俯视图)。此外,对与上述的各实施方式相同的结构标注相同的标号,并省略详细的说明。
本实施方式的移动体400是包含信号输出电路1、信号输出电路1a或信号输出电路1b的移动体400。在图9中示出了构成为包含信号输出电路1的移动体400,信号输出电路1根据振荡电路100所输出的时钟信号,将输出信号输出到各结构。另外,在图9所示的例子中,移动体400构成为包含进行发动机系统、制动系统、无钥匙门禁系统等的各种控制的控制器420、控制器430、控制器440、电池450以及备用电池460。此外,本实施方式的移动体400可以省略或变更图9所示的结构要素(各部分)的一部分,或者也可以采用附加其他结构要素后的结构。
根据本实施方式的移动体400,包含能够以简易的结构改善占空比的信号输出电路1、信号输出电路1a或信号输出电路1b,因此,能够以简易的结构使时钟信号的精度变得良好,从而,可实现使用了精度良好的时钟信号的可靠性高的移动体400、或能够以良好的精度进行工作的移动体400。
作为这样的移动体400,可考虑各种移动体,例如可列举出汽车(还包含电动车)、喷气式飞机或直升飞机等飞机、船舶、火箭、人造卫星等。
以上对本实施方式或变形例进行了说明,但是,本发明并不限于这些本实施方式或变形例,能够在不脱离其主旨的范围内以各种方式来实施。
本发明包含实质上与实施方式中说明的结构相同的结构(例如,功能、方法以及结果相同的结构、或者目的及效果相同的结构)。另外,本发明包含对实施方式中说明的结构的非本质部分进行置换后的结构。另外,本发明包含产生与实施方式中说明的机构相同的作用效果的结构或能够达到相同的目的的结构。另外,本发明包含对实施方式中说明的结构附加了公知技术所得到的结构。

Claims (13)

1.一种信号输出电路,其包含:
信号校正电路,其被输入时钟信号,对所述时钟信号进行校正而输出;以及
波形整形电路,其对来自所述信号校正电路的信号进行整形,
所述时钟信号按照周期T周期性地排列有可用时间长度表示的脉宽τ的脉冲,并且所述脉宽τ和所述周期T满足τ/T≠0.5的关系,
所述信号校正电路使基于所述脉宽τ及T-τ中的至少一个时间宽度的第2频率的信号相对于基于所述周期T的第1频率的信号衰减。
2.根据权利要求1所述的信号输出电路,其中,
所述信号校正电路包含滤波电路,所述滤波电路使所述第1频率的信号通过,并且使所述第2频率的信号衰减。
3.根据权利要求1所述的信号输出电路,其中,
所述信号校正电路包含串联电路,所述串联电路连接在信号线与基准电位之间,是由电感器和第1静电电容电路串联连接而得到的,其中,所述时钟信号被传递到所述信号线。
4.根据权利要求3所述的信号输出电路,其中,
所述第1静电电容电路包含可变电容元件。
5.根据权利要求3或4所述的信号输出电路,其中,
所述信号输出电路还包含第1校正信号生成电路,所述第1校正信号生成电路生成基于所述脉宽τ及周期T中的至少一个的第1控制信号,
所述第1静电电容电路的电容值根据所述第1控制信号而受到控制。
6.根据权利要求3或4所述的信号输出电路,其中,
所述信号校正电路还包含第2静电电容电路,所述第2静电电容电路与所述串联电路并联连接。
7.根据权利要求5所述的信号输出电路,其中,
所述信号校正电路还包含第2静电电容电路,所述第2静电电容电路与所述串联电路并联连接。
8.根据权利要求6所述的信号输出电路,其中,
所述第2静电电容电路包含可变电容元件。
9.根据权利要求7所述的信号输出电路,其中,
所述第2静电电容电路包含可变电容元件。
10.根据权利要求6所述的信号输出电路,其中,
所述信号输出电路还包含第2校正信号生成电路,所述第2校正信号生成电路生成基于所述周期T的第2控制信号,
所述第2静电电容电路的电容值根据所述第2控制信号而受到控制。
11.根据权利要求7所述的信号输出电路,其中,
所述信号输出电路还包含第2校正信号生成电路,所述第2校正信号生成电路生成基于所述周期T的第2控制信号,
所述第2静电电容电路的电容值根据所述第2控制信号而受到控制。
12.一种电子设备,其包含权利要求1所述的信号输出电路。
13.一种移动体,其包含权利要求1所述的信号输出电路。
CN201510422871.7A 2014-07-23 2015-07-17 信号输出电路、电子设备以及移动体 Expired - Fee Related CN105306011B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2014149631A JP2016025553A (ja) 2014-07-23 2014-07-23 信号出力回路、電子機器及び移動体
JP2014-149631 2014-07-23

Publications (2)

Publication Number Publication Date
CN105306011A CN105306011A (zh) 2016-02-03
CN105306011B true CN105306011B (zh) 2020-08-04

Family

ID=55167530

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510422871.7A Expired - Fee Related CN105306011B (zh) 2014-07-23 2015-07-17 信号输出电路、电子设备以及移动体

Country Status (3)

Country Link
US (1) US9473131B2 (zh)
JP (1) JP2016025553A (zh)
CN (1) CN105306011B (zh)

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2910421B2 (ja) 1991-09-17 1999-06-23 日本電気株式会社 マイクロ波発振器
JP3030977B2 (ja) 1991-10-08 2000-04-10 日本電気株式会社 逓倍器
JPH06350374A (ja) * 1993-06-10 1994-12-22 Uniden Corp 帯域通過フィルタ
JPH0758604A (ja) * 1993-08-10 1995-03-03 Oki Electric Ind Co Ltd クロック生成回路
US6329980B1 (en) * 1997-03-31 2001-12-11 Sanjo Electric Co., Ltd. Driving circuit for display device
US6188733B1 (en) * 1998-01-16 2001-02-13 General Research Of Electronics, Inc. Center frequency error detecting circuit for FSK signal receiver
JP2000323929A (ja) 1999-05-11 2000-11-24 Mitsubishi Electric Corp 逓倍器
JP3455489B2 (ja) 1999-11-17 2003-10-14 日本電信電話株式会社 周波数逓倍器
JP2005286706A (ja) 2004-03-30 2005-10-13 Yokowo Co Ltd 逓倍発振器およびそれを用いた送受信モジュール
US7265597B2 (en) * 2004-12-22 2007-09-04 Intel Corporation Differential clock correction
JP2007158803A (ja) 2005-12-06 2007-06-21 Sharp Corp 周波数逓倍器および無線通信装置
US20070159224A1 (en) * 2005-12-21 2007-07-12 Amar Dwarka Duty-cycle correction circuit for differential clocking
JP2010127632A (ja) 2008-11-25 2010-06-10 Renesas Electronics Corp デューティ検知回路、デューティ補正回路、およびデューティ検知方法
US8143863B2 (en) * 2009-10-12 2012-03-27 O2Micro, Inc Circuits and methods for controlling a current flowing through a battery
CN103051337B (zh) * 2011-10-17 2016-06-22 联发科技股份有限公司 占空比校正装置及相关方法
JP6465270B2 (ja) * 2014-07-23 2019-02-06 セイコーエプソン株式会社 周波数逓倍回路、電子機器及び移動体

Also Published As

Publication number Publication date
CN105306011A (zh) 2016-02-03
US9473131B2 (en) 2016-10-18
JP2016025553A (ja) 2016-02-08
US20160028389A1 (en) 2016-01-28

Similar Documents

Publication Publication Date Title
US10396747B2 (en) Temperature compensated oscillation circuit, oscillator, electronic apparatus, vehicle, and method of manufacturing oscillator
US9065383B2 (en) Oscillation circuit, semiconductor integrated circuit device, vibrating device, electronic apparatus, and moving object
US9628096B2 (en) Oscillation circuit, oscillator, fractional N-PLL circuit, electronic apparatus, moving object, and determination method of reference frequency of fractional N-PLL circuit
US10673382B2 (en) Oscillator, electronic apparatus, vehicle, and method of manufacturing oscillator
US9571072B2 (en) Frequency multiplication circuit, electronic device and moving object
CN104682870A (zh) 振荡电路、振荡器、电子设备以及移动体
US9350291B2 (en) Oscillation circuit, oscillator, electronic apparatus, and moving object
CN105471390B (zh) 半导体电路、振荡器、电子设备以及移动体
US9106237B2 (en) Oscillation circuit, electronic apparatus, and moving object
US10048072B2 (en) Sensor device, electronic apparatus, and moving object
CN105306011B (zh) 信号输出电路、电子设备以及移动体
JP2016134735A (ja) 発振器、電子機器及び移動体
CN105406852B (zh) 振荡电路、振荡器、电子设备、移动体及振荡器的控制方法
US20150280683A1 (en) Phase shift circuit, oscillator, electronic apparatus, and moving object
JP2013197836A (ja) 発振器及び電子機器
JP7392311B2 (ja) 回路装置、発振器、電子機器、及び移動体
JP2014197756A (ja) 逓倍回路、発振器、電子機器及び移動体
JP2015070399A (ja) 発振回路、発振器、電子機器及び移動体
JP2016187132A (ja) 発振器、電子機器および移動体
JP2014197750A (ja) 周波数選択回路、発振器、電子機器、移動体及び周波数選択回路の動作方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20200804

Termination date: 20210717

CF01 Termination of patent right due to non-payment of annual fee