CN105099181A - 一种用于buck变换器的导通时间产生电路 - Google Patents
一种用于buck变换器的导通时间产生电路 Download PDFInfo
- Publication number
- CN105099181A CN105099181A CN201510507699.5A CN201510507699A CN105099181A CN 105099181 A CN105099181 A CN 105099181A CN 201510507699 A CN201510507699 A CN 201510507699A CN 105099181 A CN105099181 A CN 105099181A
- Authority
- CN
- China
- Prior art keywords
- electrode
- drain
- nmos transistor
- source
- tube
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000003990 capacitor Substances 0.000 claims description 14
- 230000000694 effects Effects 0.000 abstract description 2
- 230000003321 amplification Effects 0.000 abstract 2
- 238000003199 nucleic acid amplification method Methods 0.000 abstract 2
- 230000009286 beneficial effect Effects 0.000 abstract 1
- 241000408495 Iton Species 0.000 description 6
- 238000010586 diagram Methods 0.000 description 4
- 230000003044 adaptive effect Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000005070 sampling Methods 0.000 description 1
- 230000001052 transient effect Effects 0.000 description 1
Landscapes
- Electronic Switches (AREA)
- Dc-Dc Converters (AREA)
Abstract
本发明属于电子电路技术领域,具体的说涉及一种用于BUCK变换器的导通时间产生电路。本发明的电路,主要包括充电模块、偏置模块和比较器模块,主要采用电流输入的运放钳位结构,直接采样输入电压实现导通时间与输入电压成反比,最终可以使开关频率稳定的导通时间产生电路。本发明的有益效果为,利用电流输入的运放钳位结构,直接对输入电压进行采样,通过电压转电流得到与输入成正比的充电电流,从而实现开关频率基本不随输入电压变化。
Description
技术领域
本发明属于电子电路技术领域,具体的说涉及一种用于BUCK变换器的导通时间产生电路。
背景技术
恒定导通时间(ConstantOn-Time,COT)控制模式在BULK变换器中有着广泛的应用,因其具有瞬态响应比较快的优点。但由于定时器产生的导通时间恒定,使得开关频率受输入电压影响较大。而ACOT控制模式BUCK变换器定时器电路产生与输入电压成反比的导通时间,使得开关频率与输入电压无关,使得频率更加稳定。
传统的ACOT控制模式BUCK变换器为了实现定时器时间与输入电压成反比的功能,通常需要采样输入电压,然后产生与输入成正比的电流对电容充电,从而实现导通时间与输入成反比。但传统的做法中,采样输入电压,电压转电流结构和最后的充电模块一般被设计为三个独立的模块,会增加芯片面积的消耗,同时会使得芯片功耗变大。
发明内容
本发明所要解决的,就是针对上述问题,提出一种用于BUCK变换器的导通时间产生电路。
为实现上述目的,本发明采用如下技术方案:
一种用于BUCK变换器的导通时间产生电路,如图1所示,包括充电模块、偏置模块和比较器模块;其中,
所述充电模块由第一PMOS管MP1、第二PMOS管MP2、第三PMOS管MP3、第四PMOS管MP4、第五PMOS管MP5、第六PMOS管MP6、第一NMOS管MN1、第二NMOS管MN2、第三NMOS管MN3、第四NMOS管MN4、第五NMOS管MN5、第七NMOS管MN7、第一电阻R1、第三电阻RTON、第一电容C、第一开关S1构成;第一PMOS管MP1的源极接电源VIN,其栅极接第二PMOS管MP2的栅极,其漏极接第三PMOS管MP3的源极;第一PMOS管MP1漏极与第三PMOS管MP3源极的连接点通过第三电阻RTON后接地;第三PMOS管MP3的栅极接第四PMOS管MP4的栅极,其漏极接第三NMOS管MN3的漏极;第一PMOS管MP1栅极与第二PMOS管MP2栅极的连接点接第三PMOS管MP3漏极与第三NMOS管MN3漏极的连接点;第四PMOS管MP4的源极接第二PMOS管MP2的漏极,其栅极与漏极互连,其漏极接第四NMOS管MN4的漏极;第一NMOS管MN1的源极接地GND,其漏极接第三NMOS管MN3的源极,其栅极接第二NMOS管MN2的栅极和第五NMOS管MN5的栅极;第二NMOS管MN2的源极接地GND,其漏极接第四NMOS管MN4的源极;第三NMOS管MN3的栅极接第四NMOS管MN4的栅极和第七NMOS管MN7的栅极;第五PMOS管MP5源极接第四PMOS管MP4源极与第二PMOS管MP2漏极的连接点,其栅极接第六PMOS管MP6的栅极,其漏极通过第一电容C后接地GND;第六PMOS管MP6源极通过第一电阻R1后接电源VIN,其栅极和漏极互连,其漏极接第七NMOS管MN7的漏极;第七NMOS管MN7源极接第五NMOS管MN5的漏极;第五NMOS管MN5源极接GND;第一开关S1与第一电容C并联;
所述偏置模块由第一电流源I1、第二电阻R2、第八NMOS管MN8、第六NMOS管MN6构成;所述第一电流源I1正极接电源VIN,其负极通过第二电阻R2后接第八NMOS管MN8的漏极;第八NMOS管MN8的栅极接第一电流源I1与第二电阻R2的连接点,其栅极还接第七NMOS管MN7的栅极,其漏极接第六NMOS管MN6栅极,其源极接第六NMOS管MN6的漏极;第六NMOS管MN6源极接GND,其栅极接第五NMOS管MN5的栅极;
所述比较器模块由第七PMOS管MP7、第八PMOS管MP8、第九PMOS管MP9、第十PMOS管MP10、第九NMOS管MN9、第十NMOS管MN10、第十一NMOS管MN11、第十二NMOS管MN12和第二电流源IEA构成;所述第七PMOS管MP7的栅极接第五PMOS管MP5的漏极,其源极通过第二电流源IEA接电源VIN,其漏极接第九NMOS管MN9的漏极和第十二NMOS管MN12的栅极;第九NMOS管MN9的漏极与栅极互连,其源极接地GND,其栅极接第十二NMOS管MN12的栅极;第八PMOS管MP8的源极通过第二电流源IEA接电源VIN,其栅极接外部基准电压Vref,其漏极接第十NMOS管MN10的漏极;第十NMOS管MN10的漏极与栅极互连,其栅极接第十一NMOS管MN11的栅极,其源极接地GND;第十一NMOS管MN11的漏极接第九PMOS管MP9的漏极,其源极接GND;第九PMOS管MP9的源极接电源VIN,其栅极接第十PMOS管MP10的栅极,其漏极与栅极互连;第十PMOS管MP10的源极接电源VIN,其漏极接第十二NMOS管MN12的漏极;第十二NMOS管MN12的源极接地GND;第十PMOS管MP10漏极与第十二NMOS管MN12漏极的连接点为电路的输出端。
本发明的有益效果为,利用电流输入的运放钳位结构,直接对输入电压进行采样,通过电压转电流得到与输入成正比的充电电流,从而实现开关频率基本不随输入电压变化。
附图说明
图1为本发明的电路结构示意图;
图2为本发明的原理示意图;
图3为图2中比较器的参考电压设为0.6V、RTON大小为150K、MP5宽长比为15时的开关频率随输入变化的示意图。
具体实施方式
本发明提出一种用于BUCK变换器的通过采用电流输入的运放钳位结构,直接采样输入电压实现导通时间与输入电压成反比,最终可以使开关频率稳定的导通时间产生电路。
如图1所示,本发明的电路包括充电模块、偏置模块和比较器模块;其中,
所述充电模块由第一PMOS管MP1、第二PMOS管MP2、第三PMOS管MP3、第四PMOS管MP4、第五PMOS管MP5、第六PMOS管MP6、第一NMOS管MN1、第二NMOS管MN2、第三NMOS管MN3、第四NMOS管MN4、第五NMOS管MN5、第七NMOS管MN7、第一电阻R1、第三电阻RTON、第一电容C、第一开关S1构成;第三电阻RTON上极接第一PMOS管MP1的漏极,其下极接GND;第一PMOS管MP1的源极接电源VIN,其栅极接第二PMOS管MP2的栅极,其漏极接第三PMOS管MP3的源极;第三PMOS管MP3的源极接第一PMOS管MP1的漏极,其栅极接第四PMOS管MP4的栅极,其漏极接第三NMOS管MN3的漏极;第四PMOS管MP4的源极接第二PMOS管MP2的漏极,其栅极与漏极互连,其漏极接第四NMOS管MN4的漏极;第一NMOS管MN1的源极接地GND,其漏极接第三NMOS管MN3的源极,其栅极接第六NMOS管MN6的栅极;第二NMOS管MN2的源极接地GND,其漏极接第四NMOS管MN34的源极,其栅极接第六NMOS管MN6的栅极;第三NMOS管MN3的源极接第一NMOS管MN1的漏极,其漏极接第三PMOS管MP3的漏极,其栅极接第八NMOS管MN8的栅极;第四NMOS管MN4的源极接第二NMOS管MN2的漏极,其漏极接第四PMOS管MP4的漏极,其栅极接第八NMOS管MN8的栅极;第一电阻R1上极接电源VIN,其下端接第六PMOS管MP6的源极;第五PMOS管MP5源极接第四PMOS管MP4的源极,其栅极接第六PMOS管MP6的栅极,其漏极接第一电容C的上级;第六PMOS管MP6源极接第一电阻R1下级,其栅极和漏极短接,其漏极接第七NMOS管MN7的漏极;第七NMOS管MN7源极接第五NMOS管MN5的漏极,其栅极接第八NMOS管MN8的栅极,其漏极接第六PMOS管MP6的漏极;第五NMOS管MN5源极接GND,其栅极接第六NMOS管MN6的栅极,其漏极接第七NMOS管MN7的源极;第一电容C上极接第五PMOS管MP5漏极,其下极接GND;第一开关S1上极接第一电容C的上极,其下极接GND;
所述偏置模块由第一电流源I1、第二电阻R2、第八NMOS管MN8、第六NMOS管MN6构成;所述第一电流源I1上极接电源VIN,其下极接第二电阻R2上极;第二电阻R2上极接第一电源I1下极,其下极接第八NMOS管MN8漏极;第八NMOS管MN8源极接第六NMOS管MN6漏极,其栅极接第一电流源I1下级,其漏极接第六NMOS管MN6栅极;第六NMOS管MN6源极接GND,其栅极接第八NMOS管MN8漏极,其漏极接第八NMOS管MN8源极;
所述比较器模块由第七PMOS管MP7、第八PMOS管MP8、第九PMOS管MP9、第十PMOS管MP10、第九NMOS管MN9、第十NMOS管MN10、第十一NMOS管MN11、第十二NMOS管MN12和第二电流源IEA构成;所述第七PMOS管MP7的栅极接第五PMOS管MP5的漏极,其源极通过第二电流源IEA接电源VIN,其漏极接第九NMOS管MN9的漏极和第十二NMOS管MN12的栅极;第九NMOS管MN9的漏极与栅极互连,其源极接地GND,其栅极接第十二NMOS管MN12的栅极;第八PMOS管MP8的源极通过第二电流源IEA接电源VIN,其栅极接外部基准电压Vref,其漏极接第十NMOS管MN10的漏极;第十NMOS管MN10的漏极与栅极互连,其栅极接第十一NMOS管MN11的栅极,其源极接地GND;第十一NMOS管MN11的漏极接第九PMOS管MP9的漏极,其源极接GND;第九PMOS管MP9的源极接电源VIN,其栅极接第十PMOS管MP10的栅极,其漏极与栅极互连;第十PMOS管MP10的源极接电源VIN,其漏极接第十二NMOS管MN12的漏极;第十二NMOS管MN12的源极接地GND;第十PMOS管MP10漏极与第十二NMOS管MN12漏极的连接点为电路的输出端。
本发明的工作原理为:
如图2所示,为本发明电路的整体结构简图。在本发明的电路中,外部输入电压电源VIN通过第一PMOS管MP1后在第三电阻RTON上产生一股近似与电源VIN成正比的电流ITON。由于流过MP3和MP4的电流都为I2,且MP2镜像MP1的电流所以流过MP5的电流为ITON,所以其下面的电容C进行充电的电流为ITON,由MP1、MP2、MP3、MP4组成的电流输入的运放结构通过钳位确保MP1的漏端电位与MP2的漏端电位相等,提高MP2镜像MP1电流的精度。随着充电的进行电压V1开始上升,当电压V1上升至基准电压Vref的时候,比较器输出翻转。从电容开始充电至比较器输出翻转的这段时间即为导通时间。
具体为:
设MP1与MP2的漏极电位都为Vx,考虑到流过RTON与流过MP5的电流都为ITON则有:
其中up为PMOS管的沟道迁移率,Cox为MOS管单位面积的栅氧化层电容,PMOS管MP5管的宽长比,VthMP5为MP5的阈值电压,VIN为输入电压,RTON为产生充电电流的电阻。
VA=R1·I3+VsgMP6(2)
其中VgsMP6为MP6管的源极和栅极间的压差,R1和I3为偏置电流和偏置电阻。
将(2)式与(3)式代入(1)式则有:
Vx=k·(Vx-VIN+VA-|VthMP5|)2(4)
把(4)式整理成关于Vx的二元一次方程则有:
从(7)式可知Vx由与电源VIN成线性关系和非线性关系的两部分组成,且从(3)式可知k的大小与电阻RTON和第五PMOS管MP5的宽长比的乘积成正比,所以可以把RTON和MP5的宽长比设置的大些,使k较大,从而使电源VIN的非线性受到开方和k的抑制,是电源VIN的弱函数,最终可以忽略不计。所以最终Vx与电源VIN近似成线性关系,所以充电电流ITON近似于电源VIN成正比。
Vx=VIN-VB(9)
从(8)式和(9)式可以看出,对VA的设置应该是在能保证流过MP5的电流为ITON的情况下,即MP2依然能镜像MP1的电流,越小越好。VA越小,Vx由与电源VIN之间的差值就越小。且VA太大会导致MP5的栅极电位太低,然后使MP5源极电位下降,最终使由MN1、MN2、MN3、MN4组成的电流源进入线性区,使电流输入结构的运放的钳位效果降低。
由经典电容充电公式I·T=C·V有:
ITON·TON=C·Vref(10)
其中ITON为导通时间,Vref为图2中比较器的参考电压。
将(1)式与(9)式代入(10)式则有:
于是从(11),(12)式可得,若VB的设定值使得频率变化在可接受的范围内,则最终得到的自适应导通时间TON只与电源VIN和内置电阻RTON有关,与电源VIN大小成反比,与内置电阻RTON成正比;开关频率FSW只与VOUT和内置电阻RTON有关,与VOUT大小成正比,内置电阻RTON成反比,与输入电压具体大小无关,消除了输入电压对导通时间TON以及开关频率FSW的影响。
图3为当图2中比较器的参考电压设为0.6V、RTON大小为150K、MP5宽长比为15时的开关频率随输入变化的示意图。
综上所述,本发明提出的自适应导通时间产生电路可以在简化电路结构节省芯片面积的基础上,依然使得开关频率与输入电压无关,在输出固定时为一确定值。
Claims (1)
1.一种用于BUCK变换器的导通时间产生电路,包括充电模块、偏置模块和比较器模块;其中,
所述充电模块由第一PMOS管MP1、第二PMOS管MP2、第三PMOS管MP3、第四PMOS管MP4、第五PMOS管MP5、第六PMOS管MP6、第一NMOS管MN1、第二NMOS管MN2、第三NMOS管MN3、第四NMOS管MN4、第五NMOS管MN5、第七NMOS管MN7、第一电阻R1、第三电阻RTON、第一电容C、第一开关S1构成;第一PMOS管MP1的源极接电源VIN,其栅极接第二PMOS管MP2的栅极,其漏极接第三PMOS管MP3的源极;第一PMOS管MP1漏极与第三PMOS管MP3源极的连接点通过第三电阻RTON后接地;第三PMOS管MP3的栅极接第四PMOS管MP4的栅极,其漏极接第三NMOS管MN3的漏极;第一PMOS管MP1栅极与第二PMOS管MP2栅极的连接点接第三PMOS管MP3漏极与第三NMOS管MN3漏极的连接点;第四PMOS管MP4的源极接第二PMOS管MP2的漏极,其栅极与漏极互连,其漏极接第四NMOS管MN4的漏极;第一NMOS管MN1的源极接地GND,其漏极接第三NMOS管MN3的源极,其栅极接第二NMOS管MN2的栅极和第五NMOS管MN5的栅极;第二NMOS管MN2的源极接地GND,其漏极接第四NMOS管MN4的源极;第三NMOS管MN3的栅极接第四NMOS管MN4的栅极和第七NMOS管MN7的栅极;第五PMOS管MP5源极接第四PMOS管MP4源极与第二PMOS管MP2漏极的连接点,其栅极接第六PMOS管MP6的栅极,其漏极通过第一电容C后接地GND;第六PMOS管MP6源极通过第一电阻R1后接电源VIN,其栅极和漏极互连,其漏极接第七NMOS管MN7的漏极;第七NMOS管MN7源极接第五NMOS管MN5的漏极;第五NMOS管MN5源极接GND;第一开关S1与第一电容C并联;
所述偏置模块由第一电流源I1、第二电阻R2、第八NMOS管MN8、第六NMOS管MN6构成;所述第一电流源I1正极接电源VIN,其负极通过第二电阻R2后接第八NMOS管MN8的漏极;第八NMOS管MN8的栅极接第一电流源I1与第二电阻R2的连接点,其栅极还接第七NMOS管MN7的栅极,其漏极接第六NMOS管MN6栅极,其源极接第六NMOS管MN6的漏极;第六NMOS管MN6源极接GND,其栅极接第五NMOS管MN5的栅极;
所述比较器模块由第七PMOS管MP7、第八PMOS管MP8、第九PMOS管MP9、第十PMOS管MP10、第九NMOS管MN9、第十NMOS管MN10、第十一NMOS管MN11、第十二NMOS管MN12和第二电流源IEA构成;所述第七PMOS管MP7的栅极接第五PMOS管MP5的漏极,其源极通过第二电流源IEA接电源VIN,其漏极接第九NMOS管MN9的漏极和第十二NMOS管MN12的栅极;第九NMOS管MN9的漏极与栅极互连,其源极接地GND,其栅极接第十二NMOS管MN12的栅极;第八PMOS管MP8的源极通过第二电流源IEA接电源VIN,其栅极接外部基准电压Vref,其漏极接第十NMOS管MN10的漏极;第十NMOS管MN10的漏极与栅极互连,其栅极接第十一NMOS管MN11的栅极,其源极接地GND;第十一NMOS管MN11的漏极接第九PMOS管MP9的漏极,其源极接GND;第九PMOS管MP9的源极接电源VIN,其栅极接第十PMOS管MP10的栅极,其漏极与栅极互连;第十PMOS管MP10的源极接电源VIN,其漏极接第十二NMOS管MN12的漏极;第十二NMOS管MN12的源极接地GND;第十PMOS管MP10漏极与第十二NMOS管MN12漏极的连接点为电路的输出端。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510507699.5A CN105099181B (zh) | 2015-08-18 | 2015-08-18 | 一种用于buck变换器的导通时间产生电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510507699.5A CN105099181B (zh) | 2015-08-18 | 2015-08-18 | 一种用于buck变换器的导通时间产生电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105099181A true CN105099181A (zh) | 2015-11-25 |
CN105099181B CN105099181B (zh) | 2017-11-03 |
Family
ID=54578966
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510507699.5A Expired - Fee Related CN105099181B (zh) | 2015-08-18 | 2015-08-18 | 一种用于buck变换器的导通时间产生电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN105099181B (zh) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105915054A (zh) * | 2016-06-06 | 2016-08-31 | 电子科技大学 | 一种基于acot控制模式的buck变换器 |
CN111478581A (zh) * | 2020-05-15 | 2020-07-31 | 电子科技大学 | 一种具有宽输入电压范围的上功率管导通时间计时电路 |
CN111555615A (zh) * | 2020-05-11 | 2020-08-18 | 中国电子科技集团公司第五十八研究所 | 一种适用于升降压变换器的频率调节电路 |
CN114552952A (zh) * | 2022-04-22 | 2022-05-27 | 深圳市泰德半导体有限公司 | 用于开关电源的导通时间产生电路及开关电源 |
CN114629331A (zh) * | 2022-05-12 | 2022-06-14 | 上海芯龙半导体技术股份有限公司南京分公司 | 开关电源控制电路及电源芯片 |
CN114785131A (zh) * | 2022-06-20 | 2022-07-22 | 深圳市泰德半导体有限公司 | 频率控制电路及电源管理芯片 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102332823A (zh) * | 2011-09-07 | 2012-01-25 | 复旦大学 | 适用于高频降压型电压转化器的自适应导通时间控制电路 |
US20120019225A1 (en) * | 2010-07-26 | 2012-01-26 | Richtek Technology Corporation, R.O.C. | Control circuit and method for reducing output ripple in constant on-time switching regulator |
CN104779793A (zh) * | 2015-04-27 | 2015-07-15 | 电子科技大学 | 一种用于bulk变换器的导通时间产生电路 |
-
2015
- 2015-08-18 CN CN201510507699.5A patent/CN105099181B/zh not_active Expired - Fee Related
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20120019225A1 (en) * | 2010-07-26 | 2012-01-26 | Richtek Technology Corporation, R.O.C. | Control circuit and method for reducing output ripple in constant on-time switching regulator |
CN102332823A (zh) * | 2011-09-07 | 2012-01-25 | 复旦大学 | 适用于高频降压型电压转化器的自适应导通时间控制电路 |
CN104779793A (zh) * | 2015-04-27 | 2015-07-15 | 电子科技大学 | 一种用于bulk变换器的导通时间产生电路 |
Non-Patent Citations (1)
Title |
---|
黄建刚 等: "一种适用于恒定导通时间控制的高性能定时器电路", 《中国集成电路》 * |
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105915054A (zh) * | 2016-06-06 | 2016-08-31 | 电子科技大学 | 一种基于acot控制模式的buck变换器 |
CN105915054B (zh) * | 2016-06-06 | 2018-05-15 | 电子科技大学 | 一种基于acot控制模式的buck变换器 |
CN111555615A (zh) * | 2020-05-11 | 2020-08-18 | 中国电子科技集团公司第五十八研究所 | 一种适用于升降压变换器的频率调节电路 |
CN111555615B (zh) * | 2020-05-11 | 2021-10-26 | 中国电子科技集团公司第五十八研究所 | 一种适用于升降压变换器的频率调节电路 |
CN111478581A (zh) * | 2020-05-15 | 2020-07-31 | 电子科技大学 | 一种具有宽输入电压范围的上功率管导通时间计时电路 |
CN111478581B (zh) * | 2020-05-15 | 2023-04-25 | 电子科技大学 | 一种具有宽输入电压范围的上功率管导通时间计时电路 |
CN114552952A (zh) * | 2022-04-22 | 2022-05-27 | 深圳市泰德半导体有限公司 | 用于开关电源的导通时间产生电路及开关电源 |
CN114629331A (zh) * | 2022-05-12 | 2022-06-14 | 上海芯龙半导体技术股份有限公司南京分公司 | 开关电源控制电路及电源芯片 |
CN114785131A (zh) * | 2022-06-20 | 2022-07-22 | 深圳市泰德半导体有限公司 | 频率控制电路及电源管理芯片 |
Also Published As
Publication number | Publication date |
---|---|
CN105099181B (zh) | 2017-11-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105099181A (zh) | 一种用于buck变换器的导通时间产生电路 | |
Man et al. | A high slew-rate push–pull output amplifier for low-quiescent current low-dropout regulators with transient-response improvement | |
CN104779793B (zh) | 一种用于buck变换器的导通时间产生电路 | |
CN108667440A (zh) | 一种施密特触发器电路 | |
CN107305403A (zh) | 一种低功耗电压产生电路 | |
CN106155162A (zh) | 一种低压差线性稳压器 | |
CN213934662U (zh) | 一种无片外电容线性稳压电路 | |
CN103472880B (zh) | 一种低压差线性稳压器 | |
CN112860002B (zh) | 一种瞬时响应线性稳压器 | |
CN102156211A (zh) | 全cmos精确电流采样电路 | |
CN102868295B (zh) | 应用于高压dc-dc转换器的自举充电电路 | |
CN105790567B (zh) | 一种抗振铃电路 | |
CN104092368B (zh) | 一种用于cot控制模式开关调整器的定时器电路 | |
CN207039555U (zh) | 一种施密特触发器电路 | |
CN102354246B (zh) | 一种有源箝位电路 | |
CN109274268B (zh) | 一种应用于芯片内部的高压转低压电路 | |
CN202008499U (zh) | 一种电流采样电路 | |
CN103647519A (zh) | 一种运算放大器的输入级 | |
CN114337619B (zh) | 一种消除误翻转的反流比较器 | |
CN202495918U (zh) | 一种方波转三角波电路及芯片 | |
CN201854254U (zh) | 时钟产生电路 | |
Abiri et al. | A low dropout voltage regulator with enhanced transconductance error amplifier and small output voltage variations | |
CN110545096B (zh) | 一种快速启动电路 | |
CN104216457B (zh) | 一种非带隙基准源的高阶温度补偿电路 | |
CN202649298U (zh) | 一种零电流检测电路及电压变换电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20171103 Termination date: 20200818 |