CN105094200A - 电流源电路 - Google Patents

电流源电路 Download PDF

Info

Publication number
CN105094200A
CN105094200A CN201510500939.9A CN201510500939A CN105094200A CN 105094200 A CN105094200 A CN 105094200A CN 201510500939 A CN201510500939 A CN 201510500939A CN 105094200 A CN105094200 A CN 105094200A
Authority
CN
China
Prior art keywords
transistor
current
resistance
circuit
temperature coefficient
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201510500939.9A
Other languages
English (en)
Inventor
陆敏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BRITE SEMICONDUCTOR (SHANGHAI) Corp
Original Assignee
BRITE SEMICONDUCTOR (SHANGHAI) Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BRITE SEMICONDUCTOR (SHANGHAI) Corp filed Critical BRITE SEMICONDUCTOR (SHANGHAI) Corp
Priority to CN201510500939.9A priority Critical patent/CN105094200A/zh
Publication of CN105094200A publication Critical patent/CN105094200A/zh
Pending legal-status Critical Current

Links

Abstract

本发明提供一种电流源电路,其包括:带隙基准电压电路提供正温度系数的初始电流以及零温度系数的带隙基准电压;正温度系数电流产生电路,其包括第二镜像电路,该第二镜像电路复制所述初始电流得到具有正温度系数的第一电流;负温度系数电流产生电路,其根据零温度系数的带隙基准电压和正温度系数的第三电阻产生负温度系数的第二电流;电流混合电路,其将第一电流和第二电流混合产生接近零温度系数的第三电流。这样得到的第三电流基本不随外部的温度变化而变化。

Description

电流源电路
【技术领域】
本发明涉及电路设计领域,特别涉及一种能够提供接近零温度系数电流的电流源电路。
【背景技术】
根据现有的技术,很容易设计出一个不随温度变化而变化的电压源,比如带隙基准电路就是不随温度变化而变化的电压源。然而,通常芯片内部的电阻的阻值都会随温度变化而变化,特别一些比较低端的工艺,电阻阻值的温度系数都会比较大。比如0.35um的工艺,P+diffusion(P型掺杂)电阻的温度系数要达到TC1=1.19E-3,表示温度每变化一度,电阻变化0.119%。这样的话,如果我们通过I=V/R的方式来得到电流的话,会发现虽然V不随温度变化,但是因为R随温度变化,所以最终I也会随温度变化。
因此,有必要提出改进的能够提供接近零温度系数电流的电流源电路。
【发明内容】
本发明的目的之一在于提供一种电流源电路,其能够提供接近零温度系数电流。
为了解决上述问题,本发明提供一种电流源电路,其包括:带隙基准电压电路,其包括第一双极型晶体管、第二双型晶体管、第三双极型晶体管、第一电阻、第二电阻和第一镜像电路,第一双极型晶体管的集电极和基极相连,第二双极型晶体管的集电极和基极相连,第三双极型晶体管的集电极和基极相连,第一双极型晶体管、第二双极型晶体管和第三双极型晶体管的集电极互连,第一电阻的第一连接端与第二双极型晶体管的发射极相连,第二电阻的第一连接端与第三双极型晶体管的发射极相连,第一双极型晶体管的发射极至基极的压降等于第二双级型晶体管的发射极至基极的压降与第一电阻的压降的和,第一电阻和第二双级型晶体管上流过的电流为正温度系数的初始电流,第一镜像电路复制所述初始电流得到第一镜像电流,该第一镜像电流流至第二电阻的第二连接端,该第一镜像电流经过第二电阻和第三双极型晶体管,并在第二电阻的第二连接端得到零温度系数的带隙基准电压;正温度系数电流产生电路,其包括第二镜像电路,该第二镜像电路复制复制所述初始电流得到具有正温度系数的第一电流;负温度系数电流产生电路,其根据零温度系数的带隙基准电压和正温度系数的第三电阻产生负温度系数的第二电流;电流混合电路,其将第一电流和第二电流混合产生接近零温度系数的第三电流。
进一步的,所述带隙基准电压电路还包括NMOS晶体管MN1、MN2、PMOS晶体管MP1、MP2和MP3,所述PMOS晶体管MP1、MP2和MP3的源极与电源电压端相连,它们栅极互相连接,并与PMOS晶体管MP2的漏极相连,PMOS晶体管MP1的漏极与NMOS晶体管MN1的漏极以及栅极相连,NMOS晶体管MN1的源极与第一双极型晶体管的发射极相连,PMOS晶体管MP2的漏极与NMOS晶体管MN2的漏极相连,NMOS晶体管MN2的源极与第一电阻的第二连接端相连,NMOS晶体管MN2的栅极与NMOS晶体管MN1的栅极相连,PMOS晶体管MP3的漏极与第二电阻的第二连接端相连,该PMOS晶体管MP3就是所述第一镜像电路。
进一步的,所述第二镜像电路为PMOS晶体管MP4,该PMOS晶体管MP4的源极接电源电压端,栅极与PMOS晶体管MP2的栅极相连,其漏极提供所述第一电流。
进一步的,除了第三电阻,所述负温度系数电流产生电路还包括运算放大器、PMOS晶体管MP5、PMOS晶体管MP6,其中运算放大器的第一输入端连接所述带隙基准电压,第三电阻串联于运算放大器的第二输入端和接地端之间,PMOS晶体管MP5的源极接电源电压端,其漏极与运算放大器的第二输入端相连,其栅极与运算放大器的输出端相连,PMOS晶体管MP6的栅极和源极分别与PMOS晶体管MP5的栅极和源极相连,所述PMOS晶体管MP6的漏极提供所述第二电流。
进一步的,电流混合电路包括NMOS晶体管MN3和MN4,其中NMOS晶体管MN3的栅极与NMOS晶体管MN4的栅极以及NMOS晶体管MN3的漏极相连,NMOS晶体管MN3的MN4的源极与接地端相连,NMOS晶体管MN3的漏极与PMOS晶体管MP6的漏极以PMOS晶体管MP5的漏极相连,NMOS晶体管MN4的漏极提供所述第三电流。
进一步的,第一电阻、第二电阻和第三电阻都是正温度系数的。
与现有技术相比,本发明中将正温度系数的第一电流和负温度系数的第二电流混合得到了接近零温度系数的第三电流,该电流基本不随外部的温度变化而变化。
【附图说明】
为了更清楚地说明本发明实施例的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其它的附图。其中:
图1示出了本发明中的电流源电路在一个实施例中的电路图;
图2为本发明中的第一电流、第二电流和第三电流随温度的变化的曲线。
【具体实施方式】
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式对本发明作进一步详细的说明。
此处所称的“一个实施例”或“实施例”是指可包含于本发明至少一个实现方式中的特定特征、结构或特性。在本说明书中不同地方出现的“在一个实施例中”并非均指同一个实施例,也不是单独的或选择性的与其他实施例互相排斥的实施例。除非特别说明,本文中的连接、相连、相接的表示电性连接的词均表示直接或间接电性相连,间接电性相连是指经由另外一个器件或电路电性相连。本发明中的零温度系数不是指绝对的不随温度的变化而不变,而是指与随温度的变化而变化的幅度很小,在其使用的领域,可以近似的看做不随温度的变化而不变,因此在本文中有时也称用“接近零温度系数”这样的说法。
图1示出了本发明中的电流源电路100在一个实施例中的电路图。如图1所示,所述电流源电路100,其包括带隙基准电压电路110、正温度系数电流产生电路120、负温度系数电流产生电路130和电流混合电路140。
带隙基准电压电路110其包括第一双极型晶体管Q1、第二双型晶体管Q2、第三双极型晶体管Q2、第一电阻R1、第二电阻R2和第一镜像电路。第一双极型晶体管Q1的集电极和基极相连,第二双极型晶体管Q2的集电极和基极相连,第三双极型晶体管Q3的集电极和基极相连。第一双极型晶体管Q1、第二双极型晶体管Q2和第三双极型晶体管Q3的集电极互连后与接地端VSS相连。第一电阻R1的第一连接端与第二双极型晶体管Q2的发射极相连,第二电阻R2的第一连接端与第三双极型晶体管Q3的发射极相连。第一双极型晶体管Q1的发射极至基极的压降等于第二双级型晶体管Q2的发射极至基极的压降与第一电阻R1的压降的和,第一电阻R1和第二双级型晶体管Q2上流过的电流为正温度系数的初始电流,第一镜像电路复制所述初始电流得到第一镜像电流,该第一镜像电流流至第二电阻R2的第二连接端,该第一镜像电流经过第二电阻R2和第三双极型晶体管Q3,并在第二电阻Q2的第二连接端得到零温度系数的带隙基准电压Vbg。
正温度系数电流产生电路120其包括第二镜像电路,该第二镜像电路复制复制所述初始电流得到具有正温度系数的第一电流I1。负温度系数电流产生电路130根据零温度系数的带隙基准电压Vbg和正温度系数的第三电阻R3产生负温度系数的第二电流I2。电流混合电路140将第一电流和第二电流按比例混合产生接近零温度系数的第三电流I3。
在一个实施例中,所述带隙基准电压电路110还包括NMOS晶体管MN1、MN2、PMOS晶体管MP1、MP2和MP3。所述PMOS晶体管MP1、MP2和MP3的源极与电源电压端VDD相连,它们栅极互相连接,并与PMOS晶体管MP2的漏极相连。PMOS晶体管MP1的漏极与NMOS晶体管MN1的漏极以及栅极相连,NMOS晶体管MN1的源极与第一双极型晶体管Q1的发射极相连。PMOS晶体管MP2的漏极与NMOS晶体管MN2的漏极相连,NMOS晶体管MN2的源极与第一电阻的第二连接端相连,NMOS晶体管MN2的栅极与NMOS晶体管MN1的栅极相连。PMOS晶体管MP3的漏极与第二电阻的第二连接端相连,该PMOS晶体管MP3就是所述第一镜像电路。PMOS晶体管MP3与PMOS晶体管MP2形成电流镜,其复制PMOS晶体管MP2流过的正温度系数的初始电流。第一镜像电流流过正温度系数的第二电阻R2和第三双极型晶体管Q3,其中带隙基准电压Vbg=VR2+VBEQ3,VbeQ3为负温度系数,VR2为正温度系数,通过设置各个参数,可以确保Vbg为零温度系数。
所述第二镜像电路为PMOS晶体管MP4,该PMOS晶体管MP4的源极接电源电压端,栅极与PMOS晶体管MP2的栅极相连,其漏极提供所述第一电流。
除了第三电阻R3,所述负温度系数电流产生电路130还包括运算放大器OP1、PMOS晶体管MP5、PMOS晶体管MP6。其中运算放大器OP1的第一输入端连接所述带隙基准电压Vbg,第三电阻R3串联于运算放大器OP1的第二输入端和接地端VSS之间,PMOS晶体管MP5的源极接电源电压端VDD,其漏极与运算放大器OP1的第二输入端相连,其栅极与运算放大器的输出端相连,PMOS晶体管MP6的栅极和源极分别与PMOS晶体管MP5的栅极和源极相连,所述PMOS晶体管MP6的漏极提供所述第二电流。
所述电流混合电路140包括NMOS晶体管MN3和MN4,其中NMOS晶体管MN3的栅极与NMOS晶体管MN4的栅极以及NMOS晶体管MN3的漏极相连,NMOS晶体管MN3的MN4的源极与接地端相连,NMOS晶体管MN3的漏极与PMOS晶体管MP6的漏极以PMOS晶体管MP5的漏极相连,NMOS晶体管MN4的漏极提供所述第三电流I3。
第一电阻R1、第二电阻R2和第三电阻R3都是正温度系数的,比如可以是P+diffusion(P型掺杂)电阻。
在一个示例中,MP6和MP5的镜像比例为1:1,那么第二电流I2=Vbg/R3,由于电阻R3是正温度系数的,比如TC1=1.19E-3,因此第二电流I2就是负温度系数电流
(NTATcurrent),其中Vbg为零温度系数的带隙基准电压。
如图1所示的,流过电阻R1的初始电流Iin,初始电流Iin=(VBEQ1-VBEQ2)/R1,其中VBEQ1是第一双极型晶体管Q1的发射极至基极电压,VBEQ2是第二双极型晶体管Q2的发射极至基极电压,第一双极型晶体管Q1的发射极和第二双极型晶体管Q2的发射极的面积不同,因此两者的VBE不同。其中(VBEQ1-VBEQ2)/R1=Vt*lnn/R1=(K*T/Q)*lnn/R1,只要通过设计n的值可以使(K/Q)*lnn的正温度系数大于电阻R1的正温度系数,即可得到正温度系数的初始电流。通过镜像复制就可以得到正温度系数的第二电流I2(PTATcurrent)。其中K为玻尔兹曼常数,T为绝对温度,Q为电子电荷量。通过将第一电流I1和第二电流I2按一定比例相加,即可得到零温度系数的第三电流I3(constantcurrent)。即I3=I1*M+I2*N,M和N是比例系数。
图2为图1中的第一电流、第二电流和第三电流随温度的变化的曲线。
图2中的(a)部分中示意出了第一电流的温度曲线C1,其中在温度从-40度至120度,第一电流C1的波动从16uA到26uA,图2中的(b)部分中示意出了第二电流的温度曲线C2,其中在温度从-40度至120度,第二电流C2的波动从62uA到54uA,图2中的(a)和(b)中的Y坐标中的负号,只是表示电流的方向,电流的大小以绝对值为准,图2中的(c)部分中示意出了第三电流的温度曲线C3,其中在温度从-40度至120度,第三电流C3的波动从78.7uA到79.1uA,波动范围非常小,接近零温度系数。
需要指出的是,熟悉该领域的技术人员对本发明的具体实施方式所做的任何改动均不脱离本发明的权利要求书的范围。相应地,本发明的权利要求的范围也并不仅仅局限于前述具体实施方式。

Claims (6)

1.一种电流源电路,其特征在于,其包括:
带隙基准电压电路,其包括第一双极型晶体管、第二双型晶体管、第三双极型晶体管、第一电阻、第二电阻和第一镜像电路,第一双极型晶体管的集电极和基极相连,第二双极型晶体管的集电极和基极相连,第三双极型晶体管的集电极和基极相连,第一双极型晶体管、第二双极型晶体管和第三双极型晶体管的集电极互连,第一电阻的第一连接端与第二双极型晶体管的发射极相连,第二电阻的第一连接端与第三双极型晶体管的发射极相连,第一双极型晶体管的发射极至基极的压降等于第二双级型晶体管的发射极至基极的压降与第一电阻的压降的和,第一电阻和第二双级型晶体管上流过的电流为正温度系数的初始电流,第一镜像电路复制所述初始电流得到第一镜像电流,该第一镜像电流流至第二电阻的第二连接端,该第一镜像电流经过第二电阻和第三双极型晶体管,并在第二电阻的第二连接端得到零温度系数的带隙基准电压;
正温度系数电流产生电路,其包括第二镜像电路,该第二镜像电路复制复制所述初始电流得到具有正温度系数的第一电流;
负温度系数电流产生电路,其根据零温度系数的带隙基准电压和正温度系数的第三电阻产生负温度系数的第二电流;
电流混合电路,其将第一电流和第二电流混合产生接近零温度系数的第三电流。
2.根据权利要求1所述的电流源电路,其特征在于,所述带隙基准电压电路还包括NMOS晶体管MN1、MN2、PMOS晶体管MP1、MP2和MP3,
所述PMOS晶体管MP1、MP2和MP3的源极与电源电压端相连,它们栅极互相连接,并与PMOS晶体管MP2的漏极相连,
PMOS晶体管MP1的漏极与NMOS晶体管MN1的漏极以及栅极相连,NMOS晶体管MN1的源极与第一双极型晶体管的发射极相连,
PMOS晶体管MP2的漏极与NMOS晶体管MN2的漏极相连,NMOS晶体管MN2的源极与第一电阻的第二连接端相连,NMOS晶体管MN2的栅极与NMOS晶体管MN1的栅极相连,
PMOS晶体管MP3的漏极与第二电阻的第二连接端相连,该PMOS晶体管MP3就是所述第一镜像电路。
3.根据权利要求2所述的电流源电路,其特征在于,所述第二镜像电路为PMOS晶体管MP4,该PMOS晶体管MP4的源极接电源电压端,栅极与PMOS晶体管MP2的栅极相连,其漏极提供所述第一电流。
4.根据权利要求3所述的电流源电路,其特征在于,除了第三电阻,所述负温度系数电流产生电路还包括运算放大器、PMOS晶体管MP5、PMOS晶体管MP6,其中运算放大器的第一输入端连接所述带隙基准电压,第三电阻串联于运算放大器的第二输入端和接地端之间,PMOS晶体管MP5的源极接电源电压端,其漏极与运算放大器的第二输入端相连,其栅极与运算放大器的输出端相连,PMOS晶体管MP6的栅极和源极分别与PMOS晶体管MP5的栅极和源极相连,所述PMOS晶体管MP6的漏极提供所述第二电流。
5.根据权利要求4所述的电流源电路,其特征在于,电流混合电路包括NMOS晶体管MN3和MN4,其中NMOS晶体管MN3的栅极与NMOS晶体管MN4的栅极以及NMOS晶体管MN3的漏极相连,
NMOS晶体管MN3的MN4的源极与接地端相连,NMOS晶体管MN3的漏极与PMOS晶体管MP6的漏极以PMOS晶体管MP5的漏极相连,NMOS晶体管MN4的漏极提供所述第三电流。
6.根据权利要求1所述的电流源电路,其特征在于,
第一电阻、第二电阻和第三电阻都是正温度系数的。
CN201510500939.9A 2015-08-14 2015-08-14 电流源电路 Pending CN105094200A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510500939.9A CN105094200A (zh) 2015-08-14 2015-08-14 电流源电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510500939.9A CN105094200A (zh) 2015-08-14 2015-08-14 电流源电路

Publications (1)

Publication Number Publication Date
CN105094200A true CN105094200A (zh) 2015-11-25

Family

ID=54574863

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510500939.9A Pending CN105094200A (zh) 2015-08-14 2015-08-14 电流源电路

Country Status (1)

Country Link
CN (1) CN105094200A (zh)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106708165A (zh) * 2017-03-15 2017-05-24 深圳慧能泰半导体科技有限公司 一种电流源电路、芯片及电子设备
RU172597U1 (ru) * 2017-04-07 2017-07-13 Акционерное общество "Научно-исследовательский институт молекулярной электроники" Источник опорного напряжения и эталонного тока
CN107390758A (zh) * 2017-08-07 2017-11-24 湖南国科微电子股份有限公司 低电压带隙基准源电路
RU183391U1 (ru) * 2018-07-05 2018-09-21 федеральное государственное автономное образовательное учреждение высшего образования "Санкт-Петербургский политехнический университет Петра Великого" (ФГАОУ ВО "СПбПУ") Источник опорного напряжения и тока
CN108693909A (zh) * 2018-08-08 2018-10-23 深圳市锦锐科技有限公司 一种高电源抑制比的带隙基准电压电路
CN110134172A (zh) * 2019-05-09 2019-08-16 重庆大学 一种具有功耗步进调节能力的互补双极性基准电流源
CN110796993A (zh) * 2019-11-15 2020-02-14 福州京东方光电科技有限公司 电压补偿电路和显示装置

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6150872A (en) * 1998-08-28 2000-11-21 Lucent Technologies Inc. CMOS bandgap voltage reference
US6342781B1 (en) * 2001-04-13 2002-01-29 Ami Semiconductor, Inc. Circuits and methods for providing a bandgap voltage reference using composite resistors
CN101042592A (zh) * 2006-03-22 2007-09-26 智原科技股份有限公司 电压参考电路
CN102354250A (zh) * 2011-08-25 2012-02-15 西安电子科技大学 适应用于无源uhfrfid标签芯片的带隙基准电路
CN102375468A (zh) * 2010-08-23 2012-03-14 联咏科技股份有限公司 能带隙参考电路及能带隙参考电流源
CN103197715A (zh) * 2013-02-25 2013-07-10 无锡凌湖科技有限公司 一种基于bcd工艺的耐高压基准电流源
CN103294100A (zh) * 2013-06-01 2013-09-11 湘潭芯力特电子科技有限公司 一种补偿电阻温漂系数的基准电流源电路
CN103631306A (zh) * 2013-12-01 2014-03-12 西安电子科技大学 具有低温度系数的电流源基准电路
CN103926968A (zh) * 2014-04-18 2014-07-16 电子科技大学 一种带隙基准电压产生电路
CN104035470A (zh) * 2014-06-19 2014-09-10 电子科技大学 一种低温漂系数的带隙基准电压产生电路

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6150872A (en) * 1998-08-28 2000-11-21 Lucent Technologies Inc. CMOS bandgap voltage reference
US6342781B1 (en) * 2001-04-13 2002-01-29 Ami Semiconductor, Inc. Circuits and methods for providing a bandgap voltage reference using composite resistors
CN101042592A (zh) * 2006-03-22 2007-09-26 智原科技股份有限公司 电压参考电路
CN102375468A (zh) * 2010-08-23 2012-03-14 联咏科技股份有限公司 能带隙参考电路及能带隙参考电流源
CN102354250A (zh) * 2011-08-25 2012-02-15 西安电子科技大学 适应用于无源uhfrfid标签芯片的带隙基准电路
CN103197715A (zh) * 2013-02-25 2013-07-10 无锡凌湖科技有限公司 一种基于bcd工艺的耐高压基准电流源
CN103294100A (zh) * 2013-06-01 2013-09-11 湘潭芯力特电子科技有限公司 一种补偿电阻温漂系数的基准电流源电路
CN103631306A (zh) * 2013-12-01 2014-03-12 西安电子科技大学 具有低温度系数的电流源基准电路
CN103926968A (zh) * 2014-04-18 2014-07-16 电子科技大学 一种带隙基准电压产生电路
CN104035470A (zh) * 2014-06-19 2014-09-10 电子科技大学 一种低温漂系数的带隙基准电压产生电路

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
毕查德·拉扎维 等: "《模拟CMOS集成电路设计》", 28 February 2003, 西安交通大学出版社 *

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106708165A (zh) * 2017-03-15 2017-05-24 深圳慧能泰半导体科技有限公司 一种电流源电路、芯片及电子设备
RU172597U1 (ru) * 2017-04-07 2017-07-13 Акционерное общество "Научно-исследовательский институт молекулярной электроники" Источник опорного напряжения и эталонного тока
CN107390758A (zh) * 2017-08-07 2017-11-24 湖南国科微电子股份有限公司 低电压带隙基准源电路
RU183391U1 (ru) * 2018-07-05 2018-09-21 федеральное государственное автономное образовательное учреждение высшего образования "Санкт-Петербургский политехнический университет Петра Великого" (ФГАОУ ВО "СПбПУ") Источник опорного напряжения и тока
CN108693909A (zh) * 2018-08-08 2018-10-23 深圳市锦锐科技有限公司 一种高电源抑制比的带隙基准电压电路
CN110134172A (zh) * 2019-05-09 2019-08-16 重庆大学 一种具有功耗步进调节能力的互补双极性基准电流源
CN110134172B (zh) * 2019-05-09 2020-06-30 重庆大学 一种具有功耗步进调节能力的互补双极性基准电流源
CN110796993A (zh) * 2019-11-15 2020-02-14 福州京东方光电科技有限公司 电压补偿电路和显示装置
CN110796993B (zh) * 2019-11-15 2022-03-08 福州京东方光电科技有限公司 电压补偿电路和显示装置

Similar Documents

Publication Publication Date Title
CN105094200A (zh) 电流源电路
CN107045370B (zh) 一种具有高阶温度补偿的带隙基准电压源电路
CN105022441B (zh) 一种与温度无关的集成电路电流基准源
US6815941B2 (en) Bandgap reference circuit
CN103869868B (zh) 一种带温度补偿的带隙基准参考电路
US11137788B2 (en) Sub-bandgap compensated reference voltage generation circuit
CN102541149B (zh) 基准电源电路
CN104298293B (zh) 一种带曲率补偿的带隙基准电压源
CN101930248A (zh) 可调负电压基准电路
CN104765405A (zh) 温度和工艺补偿的电流基准电路
CN105955391A (zh) 一种带隙基准电压产生方法及电路
CN103294100A (zh) 一种补偿电阻温漂系数的基准电流源电路
CN109976437B (zh) 双极npn型带隙基准电压电路
CN207067835U (zh) 一种具有高阶温度补偿的带隙基准电压源电路
TW201447533A (zh) 能帶隙參考電壓產生電路與使用其的電子系統
CN104777870B (zh) 带隙基准电路
CN103365330A (zh) 参考电压/电流产生装置
CN109343641A (zh) 一种高精度的电流基准电路
CN203870501U (zh) 一种与温度无关的集成电路电流基准源
CN104375552A (zh) 一种低温漂cmos带隙基准源电路
CN104460805A (zh) 低温度系数和低电源电压系数的基准电流源
WO2018146878A1 (ja) 基準電圧発生回路及び方法
CN112256078B (zh) 一种正温系数电流源和一种零温度系数电流源
CN104977972B (zh) 一种低压低功耗的带隙基准电路
CN209765365U (zh) 一种带隙基准电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20151125

RJ01 Rejection of invention patent application after publication