CN104656327B - 一种阵列基板及液晶显示面板 - Google Patents
一种阵列基板及液晶显示面板 Download PDFInfo
- Publication number
- CN104656327B CN104656327B CN201510072465.2A CN201510072465A CN104656327B CN 104656327 B CN104656327 B CN 104656327B CN 201510072465 A CN201510072465 A CN 201510072465A CN 104656327 B CN104656327 B CN 104656327B
- Authority
- CN
- China
- Prior art keywords
- hole
- metal layer
- insulating barrier
- metal wire
- metal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1345—Conductors connecting electrodes to cell terminals
- G02F1/13452—Conductors connecting driver circuitry and terminals of panels
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136227—Through-hole connection of the pixel electrode to the active element through an insulation layer
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Liquid Crystal (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Geometry (AREA)
Abstract
本发明公开了一种阵列基板包括一基板,以及依次设置于所述基板表面上的第一金属层、第一绝缘层、第二金属层、第二绝缘层以及像素电极层;在连接线位置处设置有多个第一通孔和多个第二通孔,以裸露出第一金属线和第二金属线,第一金属线与第二金属线通过像素电极层中的导通线电性连接。本发明有效改善漏放模组垂直和水平淡线问题。
Description
【技术领域】
本发明涉及显示技术领域,特别涉及一种阵列基板及液晶显示面板。
【背景技术】
在现有技术中,在设计TFT(Thin Film Transistor,薄膜晶体管)侧外围扇形线路时,为降低阻抗采用双重金属设计,即将第一金属线与第二金属线并联以降低阻抗,所述第一金属线位于非显示区域中的第一金属层上,所述第二金属线位于非显示区域中的第二金属层上,因此可降低信号因电阻电容延迟失真的影响程度。
然而,采用双重金属设计由此带来一个问题:当第一金属线发生断裂时,那么通过未断裂的第二金属线来进行导通,然而这样导致该线路的阻抗会变大,因此,在模组点灯时易出现垂直淡线或水平淡线,从而降低了TFT LCD(Thin Film Transistor LiquidCrystal Display,超薄膜晶体管液晶显示器)产品的显示品质。
综上所述,这种双重金属设计,在其中一层金属发生断裂时,但由于另一层金属并没有断裂,因此这一条线路并未完全断裂。然而,在Array阵列基板和Cell液晶盒的测试中是无法检测出问题,漏放至Mod显示时可输入较低电压,这种阻抗差异在低灰阶低电压下则会呈现淡线的现象,影响了产品的显示品质。
故,有必要提出一种新的技术方案,以解决上述技术问题。
【发明内容】
本发明的目的在于提供一种阵列基板及液晶显示面板,其能有效改善漏放模组垂直和水平淡线的问题。
为解决上述问题,本发明的技术方案如下:
一种阵列基板,所述阵列基板包括:
一基板;
一第一金属层,所述第一金属层设置于所述基板表面上;所述第一金属层形成有显示区域中的薄膜晶体管的栅极、扫描线以及非显示区域中的第一金属线;
一第一绝缘层,所述第一绝缘层设置于所述第一金属层上,用于隔离所述第一金属层和第二金属层;
一所述第二金属层,所述第二金属层设置于所述第一绝缘层上;所述第二金属层形成有显示区域中的薄膜晶体管的源极、薄膜晶体管的漏极、数据线以及非显示区域中的第二金属线;
一第二绝缘层,所述第二绝缘层设置于所述第二金属层上,用于隔离所述第二金属层和像素电极层;
一所述像素电极层,所述像素电极层设置于所述第二绝缘层上;所述像素电极层包括显示区域中的像素电极和非显示区域中的导通线;
其中,所述第一金属线、所述第二金属线和所述导通线均重叠在一起作为连接线,在所述连接线位置处设置有多个第一通孔和相应的多个第二通孔,所述第一通孔用于裸露出所述第一金属线;所述第二通孔用于裸露出所述第二金属线;所述第一通孔中的所述第一金属线与相应的所述第二通孔中的所述第二金属线通过所述导通线连接。
优选的,在所述阵列基板中,所述第一通孔贯穿在非显示区域中的所述第二绝缘层、第二金属层、以及第一绝缘层上;所述第二通孔贯穿在非显示区域中的所述第二绝缘层上。
优选的,在所述阵列基板中,所述第一通孔对应二个所述第二通孔,其中,所述第二通孔设置于所述第一通孔两侧。
优选的,在所述阵列基板中,所述阵列基板还包括扫描驱动芯片和数据驱动芯片,所述扫描驱动芯片通过所述连接线与所述扫描线电性连接,所述数据驱动芯片通过所述连接线与所述数据线电性连接。
优选的,在所述阵列基板中,在所述连接线上均匀设置有多个所述第一通孔和相应的所述第二通孔。
一种液晶显示面板,包括阵列基板、彩膜基板、以及设置于所述阵列基板与彩膜基板之间的液晶盒;
所述阵列基板包括:
一基板;
一第一金属层,所述第一金属层设置于所述基板表面上;所述第一金属层形成有显示区域中的薄膜晶体管的栅极、扫描线以及非显示区域中的第一金属线;
一第一绝缘层,所述第一绝缘层设置于所述第一金属层上,用于隔离所述第一金属层和第二金属层;
一所述第二金属层,所述第二金属层设置于所述第一绝缘层上;所述第二金属层形成有显示区域中的薄膜晶体管的源极、薄膜晶体管的漏极、数据线以及非显示区域中的第二金属线;
一第二绝缘层,所述第二绝缘层设置于所述第二金属层上,用于隔离所述第二金属层和像素电极层;
一所述像素电极层,所述像素电极层设置于所述第二绝缘层上;所述像素电极层包括显示区域中的像素电极和非显示区域中的导通线;
其中,所述第一金属线、所述第二金属线和所述导通线均重叠在一起作为连接线,在所述连接线位置处设置有多个第一通孔和相应的多个第二通孔,所述第一通孔用于裸露出所述第一金属线;所述第二通孔用于裸露出所述第二金属线;所述第一通孔中的所述第一金属线与相应的所述第二通孔中的所述第二金属线通过所述导通线连接。
优选的,在所述液晶显示面板中,所述第一通孔依次设置在非显示区域中的所述第二绝缘层、第二金属层、以及第一绝缘层上;所述第二通孔设置在非显示区域中的所述第二绝缘层上。
优选的,在所述液晶显示面板中,所述第一通孔对应二个所述第二通孔,其中,所述第二通孔设置于所述第一通孔两侧。
优选的,在所述液晶显示面板中,所述阵列基板还包括扫描驱动芯片和数据驱动芯片,所述扫描驱动芯片通过所述连接线与所述扫描线电性连接,所述数据驱动芯片通过所述连接线与所述数据线电性连接。
优选的,在所述液晶显示面板中,在所述连接线上均匀设置有多个所述第一通孔和相应的所述第二通孔。
相对现有技术,本发明提供的阵列基板和液晶显示面板,由于在非显示区域的连接线位置处设置多个第一通孔和多个第二通孔,所述第一通孔用于裸露出第一金属线,以使像素电极层中的导通线与所述第一金属线电性连接;所述第二通孔用于裸露出第二金属线,以使所述像素电极层中的导通线与所述第二金属线电性连接;所述第一金属线与所述第二金属线通过所述导通线电性连接。这种设计带来的好处是:在同一线路上增加了多个连接点以使第一金属线与第二金属线导通。因此,当非显示区域上的其中一层金属发生断裂时,仅仅影响其中一小段线路不能导通,而不会导致整条断裂层金属线无法导通,因此,有效改善漏放模组垂直和水平淡线的问题。。
为让本发明的上述内容能更明显易懂,下文特举优选实施例,并配合所附图式,作详细说明如下。
【附图说明】
图1为本发明实施例提供的非显示区域中的阵列基板的结构示意图;
图2为本发明实施例提供的液晶显示面板的结构示意图。
【具体实施方式】
本说明书所使用的词语“实施例”意指用作实例、示例或例证。此外,本说明书和所附权利要求中所使用的冠词“一”一般地可以被解释为意指“一个或多个”,除非另外指定或从上下文清楚导向单数形式。
本发明的显示面板可以是诸如TFT-LCD(Thin Film Transistor Liquid CrystalDisplay,薄膜晶体管液晶显示面板)、AMOLED(Active Matrix Organic Light EmittingDiode,有源矩阵有机发光二极管面板)等显示面板。
在本发明实施例中,在非显示区域上设置多个第一通孔和多个第二通孔,所述第一通孔用于裸露出第一金属线,以使像素电极层中的导通线与所述第一金属线电性连接;所述第二通孔用于裸露出第二金属线,以使所述像素电极层中的导通线与所述第二金属线电性连接;所述第一金属线与所述第二金属线通过所述导通线电性连接。这种设计带来的好处是:在同一线路上增加了多个连接点以使第一金属线与第二金属线导通。因此,当非显示区域上的其中一层金属发生断裂时,仅仅影响其中一小段线路不能导通,而不会导致整条断裂层金属线无法导通,因此,有效改善漏放模组垂直和水平淡线的问题。
为了说明本发明所述的技术方案,下面通过具体实施例来进行说明。
请参阅图1,为本发明实施例提供的阵列基板的结构示意图。为了便于说明,仅示出了与本发明实施例相关的部分。
所述阵列基板包括:一基板100,一第一金属层101、一第一绝缘层102、一第二金属层103、一第二绝缘层104、以及一像素电极层105。其中,所述第一金属层101设置于所述基板100表面上;所述第一绝缘层102设置于所述第一金属层101上;所述第二金属层103设置于所述第一绝缘层102上;所述第一绝缘层102用于隔离所述第一金属层101和第二金属层103;所述第二绝缘层104设置于所述第二金属层103上;所述像素电极层105设置于所述第二绝缘层104上;所述第二绝缘层104用于隔离所述第二金属层103和像素电极层105。
在本发明实施例中,在基板100表面上沉积第一金属层101,并接着利用黄光及蚀刻工艺形成第一金属层101的图样,其中该第一金属层101的图样包括显示区域中的薄膜晶体管的栅极和扫描线、以及非显示区域中的第一金属线。然而,可以理解的是,所述第一金属线包括多条。
在本发明实施例中,溅射沉积第二金属层103后,并接着利用黄光及蚀刻工艺形成第二金属层103的图样,其中,所述第二金属层103的图样包括显示区域中的薄膜晶体管的源极、薄膜晶体管的漏极以及数据线、和非显示区域中的第二金属线。然而,可以理解的是,所述第二金属线包括多条,第一金属线与第二金属线的条数一一对应。
在本发明实施例中,溅射沉积一像素电极层105后,并接着利用黄光及蚀刻工艺形成所述像素电极层105的图样,其中,所述像素电极层105的图样包括显示区域中的像素电极和非显示区域中的导通线。然而,可以理解的是,所述导通线包括多条,所述第一金属线、所述第二金属线以及所述导通线的条数一一对应。
在本发明实施例中,所述第一金属线、所述第二金属线和所述导通线均重叠在一起作为连接线,其中,多条连接线分别电性连接对应的扫描线和数据线。在所述连接线位置处设置有多个第一通孔106和相应的多个第二通孔107,所述第一通孔106用于裸露出所述第一金属线,以使所述像素电极层中的导通线与所述第一金属线电性连接;所述第二通孔107用于裸露出所述第二金属线,以使所述像素电极层中的导通线与所述第二金属线电性连接;所述第一通孔中的所述第一金属线与相应的所述第二通孔中的所述第二金属线通过所述导通线连接。
在本发明实施例中,所述像素电极层105采用ITO(Indium Tin Oxide,掺锡氧化铟)或铟锌氧化物IZO等等材料制成;所述第一绝缘层102可采用G-Sinx材料制成;所述第二绝缘层104可采用P-Sinx材料制成。然而,可以理解的是,并不限于上述材料,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。
在本发明实施例中,在形成所述第二绝缘层104之后,然后进行过孔蚀刻,即依次在非显示区域中的所述第二绝缘层104、第二金属层103、以及第一绝缘层102上均设置第一通孔106,该第一通孔贯穿非显示区域中的所述第二绝缘层104、第二金属层103、以及第一绝缘层102,以裸露出所述第一金属线,以使所述像素电极层中的导通线与所述第一金属线电性连接。
然而,可以理解的是,在形成所述第二绝缘层104之后,在设置第一通孔的同一道工序中,在非显示区域中的所述第二绝缘层104上设置第二通孔107,以裸露出所述第二金属线,以使所述像素电极层中的导通线与所述第二金属线电性连接。
然而,可以理解的是,可以在完成了第一通孔后,再进行第二通孔的过孔蚀刻的工序。即在非显示区域中的所述第二绝缘层104上进行过孔蚀刻,得到第二通孔,从而裸露出所述第二金属线,以使所述像素电极层中的导通线与所述第二金属线电性连接。
在本发明实施例中,在设置完所述第一通孔106和所述第二通孔107后,然后在溅射沉积一像素电极层105,以形成显示区域中的像素电极和非显示区域中的导通线。此时,由于具有所述第一通孔和所述第二通孔,因此,所述像素电极层中的导通线与所述第一金属线电性连接,所述像素电极层中的导通线与所述第二金属线电性连接。
作为本发明一优选实施例,所述第一通孔106对应二个所述第二通孔107,其中,所述第二通孔107设置于所述第一通孔106两侧。然而,可以理解的是,所述第一通孔和所述第二通孔的个数可根据实际需求进行设置。在所述连接线上均匀设置有多个所述第一通孔和相应的所述第二通孔。所述第一通孔与所述第二通孔间隔设置,间隔距离可根据实际需求进行设置。
在本发明实施例中,请参阅图2,所述阵列基板还包括扫描驱动芯片110和数据驱动芯片109,所述扫描驱动芯片110通过所述连接线108与所述扫描线电性连接,所述数据驱动芯片109通过所述连接线108与所述数据线电性连接。
由上可知,本实施例在非显示区域的连接线位置处设置多个第一通孔和多个第二通孔,所述第一通孔用于裸露出第一金属线,以使像素电极层中的导通线与所述第一金属线电性连接;所述第二通孔用于裸露出第二金属线,以使所述像素电极层中的导通线与所述第二金属线电性连接;所述第一金属线与所述第二金属线通过所述导通线电性连接。这种设计带来的好处是:在同一线路上增加了多个连接点以使第一金属线与第二金属线导通。因此,当非显示区域上的其中一层金属发生断裂时,仅仅影响其中一小段线路不能导通,而不会导致整条断裂层金属线无法导通,因此,有效改善漏放模组垂直和水平淡线的问题。
请一并参阅图1和图2,本发明实施例还提供了一种液晶显示面板。为了便于说明,仅示出了与本发明实施例相关的部分。所述液晶显示面板包括阵列基板、彩膜基板、以及设置于所述阵列基板与彩膜基板之间的液晶盒。
所述阵列基板包括:一基板100,一第一金属层101、一第一绝缘层102、一第二金属层103、一第二绝缘层104、以及一像素电极层105。其中,所述第一金属层101设置于所述基板100表面上;所述第一绝缘层102设置于所述第一金属层101上;所述第二金属层103设置于所述第一绝缘层102上;所述第一绝缘层102用于隔离所述第一金属层101和第二金属层103;所述第二绝缘层104设置于所述第二金属层103上;所述像素电极层105设置于所述第二绝缘层104上;所述第二绝缘层104用于隔离所述第二金属层103和像素电极层105。
在本发明实施例中,所述第一金属线、所述第二金属线和所述导通线均重叠在一起作为连接线,在所述连接线位置处设置有多个第一通孔106和相应的多个第二通孔107,所述第一通孔106用于裸露出所述第一金属线,以使所述像素电极层中的导通线与所述第一金属线电性连接;所述第二通孔107用于裸露出所述第二金属线,以使所述像素电极层中的导通线与所述第二金属线电性连接;所述第一通孔中的所述第一金属线与相应的所述第二通孔中的所述第二金属线通过所述导通线连接。
在本发明实施例中,所述第一通孔106依次设置在非显示区域中的所述第二绝缘层、第二金属层、以及第一绝缘层上;所述第二通孔107设置在非显示区域中的所述第二绝缘层上。
作为本发明一优选实施例,所述第一通孔106对应二个所述第二通孔107,其中,所述第二通孔107设置于所述第一通孔106两侧。在所述连接线上均匀设置有多个所述第一通孔和相应的所述第二通孔。所述第一通孔106与所述第二通孔107间隔设置,间隔距离可根据实际需求进行设置。
在本发明实施例中,所述阵列基板还包括扫描驱动芯片110和数据驱动芯片109,所述扫描驱动芯片110通过所述连接线108与所述扫描线电性连接,所述数据驱动芯片109通过所述连接线108与所述数据线电性连接。
然而,可以理解的是,所述第一通孔和所述第二通孔的个数根据实际需求进行设置。
综上所述,本发明实施例提供的阵列基板和液晶显示面板,由于在非显示区域的连接线位置处设置多个第一通孔和多个第二通孔,所述第一通孔用于裸露出第一金属线,以使像素电极层中的导通线与所述第一金属线电性连接;所述第二通孔用于裸露出第二金属线,以使所述像素电极层中的导通线与所述第二金属线电性连接;所述第一金属线与所述第二金属线通过所述导通线电性连接。这种设计带来的好处是:在同一线路上增加了多个连接点以使第一金属线与第二金属线导通。因此,当非显示区域上的其中一层金属发生断裂时,仅仅影响其中一小段线路不能导通,而不会导致整条断裂层金属线无法导通,因此,有效改善漏放模组垂直和水平淡线的问题。
尽管已经相对于一个或多个实现方式示出并描述了本发明,但是本领域技术人员基于对本说明书和附图的阅读和理解将会想到等价变型和修改。本发明包括所有这样的修改和变型,并且仅由所附权利要求的范围限制。特别地关于由上述组件执行的各种功能,用于描述这样的组件的术语旨在对应于执行所述组件的指定功能(例如其在功能上是等价的)的任意组件(除非另外指示),即使在结构上与执行本文所示的本说明书的示范性实现方式中的功能的公开结构不等同。此外,尽管本说明书的特定特征已经相对于若干实现方式中的仅一个被公开,但是这种特征可以与如可以对给定或特定应用而言是期望和有利的其他实现方式的一个或多个其他特征组合。而且,就术语“包括”、“具有”、“含有”或其变形被用在具体实施方式或权利要求中而言,这样的术语旨在以与术语“包含”相似的方式包括。
综上所述,虽然本发明已以优选实施例揭露如上,但上述优选实施例并非用以限制本发明,本领域的普通技术人员,在不脱离本发明的精神和范围内,均可作各种更动与润饰,因此本发明的保护范围以权利要求界定的范围为准。
Claims (8)
1.一种阵列基板,其特征在于,所述阵列基板包括:
一基板;
一第一金属层,所述第一金属层设置于所述基板表面上;所述第一金属层形成有显示区域中的薄膜晶体管的栅极、扫描线以及非显示区域中的第一金属线;
一第一绝缘层,所述第一绝缘层设置于所述第一金属层上,用于隔离所述第一金属层和第二金属层;
一所述第二金属层,所述第二金属层设置于所述第一绝缘层上;所述第二金属层形成有显示区域中的薄膜晶体管的源极、薄膜晶体管的漏极、数据线以及非显示区域中的第二金属线;
一第二绝缘层,所述第二绝缘层设置于所述第二金属层上,用于隔离所述第二金属层和像素电极层;
一所述像素电极层,所述像素电极层设置于所述第二绝缘层上;所述像素电极层包括显示区域中的像素电极和非显示区域中的导通线;
其中,所述第一金属线、所述第二金属线和所述导通线均重叠在一起作为连接线,在所述连接线位置处设置有多个第一通孔和相应的多个第二通孔,所述第一通孔用于裸露出所述第一金属线;所述第二通孔用于裸露出所述第二金属线;所述第一通孔中的所述第一金属线与相应的所述第二通孔中的所述第二金属线通过所述导通线连接;所述第一通孔与所述第二通孔间隔设置;所述第一通孔贯穿在非显示区域中的所述第二绝缘层、第二金属层、以及第一绝缘层上;所述第二通孔贯穿在非显示区域中的所述第二绝缘层上。
2.根据权利要求1所述的阵列基板,其特征在于,所述第一通孔对应二个所述第二通孔,其中,所述第二通孔设置于所述第一通孔两侧。
3.根据权利要求1所述的阵列基板,其特征在于,所述阵列基板还包括扫描驱动芯片和数据驱动芯片,所述扫描驱动芯片通过所述连接线与所述扫描线电性连接,所述数据驱动芯片通过所述连接线与所述数据线电性连接。
4.根据权利要求1所述的阵列基板,其特征在于,在所述连接线上均匀设置有多个所述第一通孔和相应的所述第二通孔。
5.一种液晶显示面板,包括阵列基板、彩膜基板、以及设置于所述阵列基板与彩膜基板之间的液晶盒;其特征在于,
所述阵列基板包括:
一基板;
一第一金属层,所述第一金属层设置于所述基板表面上;所述第一金属层形成有显示区域中的薄膜晶体管的栅极、扫描线以及非显示区域中的第一金属线;
一第一绝缘层,所述第一绝缘层设置于所述第一金属层上,用于隔离所述第一金属层和第二金属层;
一所述第二金属层,所述第二金属层设置于所述第一绝缘层上;所述第二金属层形成有显示区域中的薄膜晶体管的源极、薄膜晶体管的漏极、数据线以及非显示区域中的第二金属线;
一第二绝缘层,所述第二绝缘层设置于所述第二金属层上,用于隔离所述第二金属层和像素电极层;
一所述像素电极层,所述像素电极层设置于所述第二绝缘层上;所述像素电极层包括显示区域中的像素电极和非显示区域中的导通线;
其中,所述第一金属线、所述第二金属线和所述导通线均重叠在一起作为连接线,在所述连接线位置处设置有多个第一通孔和相应的多个第二通孔,所述第一通孔用于裸露出所述第一金属线;所述第二通孔用于裸露出所述第二金属线;所述第一通孔中的所述第一金属线与相应的所述第二通孔中的所述第二金属线通过所述导通线连接;所述第一通孔与所述第二通孔间隔设置;所述第一通孔贯穿在非显示区域中的所述第二绝缘层、第二金属层、以及第一绝缘层上;所述第二通孔贯穿在非显示区域中的所述第二绝缘层上。
6.根据权利要求5所述的液晶显示面板,其特征在于,所述第一通孔对应二个所述第二通孔,其中,所述第二通孔设置于所述第一通孔两侧。
7.根据权利要求5所述的液晶显示面板,其特征在于,所述阵列基板还包括扫描驱动芯片和数据驱动芯片,所述扫描驱动芯片通过所述连接线与所述扫描线电性连接,所述数据驱动芯片通过所述连接线与所述数据线电性连接。
8.根据权利要求5所述的液晶显示面板,其特征在于,在所述连接线上均匀设置有多个所述第一通孔和相应的所述第二通孔。
Priority Applications (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510072465.2A CN104656327B (zh) | 2015-02-11 | 2015-02-11 | 一种阵列基板及液晶显示面板 |
GB1712779.6A GB2550762B (en) | 2015-02-11 | 2015-03-10 | Array substrate and liquid crystal display panel |
KR1020177025517A KR101907079B1 (ko) | 2015-02-11 | 2015-03-10 | 어레이 기판 및 액정 디스플레이 패널 |
US14/766,757 US9618810B2 (en) | 2015-02-11 | 2015-03-10 | Array substrate and liquid crystal display panel |
PCT/CN2015/073925 WO2016127464A1 (zh) | 2015-02-11 | 2015-03-10 | 一种阵列基板及液晶显示面板 |
JP2017541845A JP6539743B2 (ja) | 2015-02-11 | 2015-03-10 | アレイ基板及び液晶表示パネル |
EA201791625A EA032903B1 (ru) | 2015-02-11 | 2015-03-10 | Подложка матрицы и жидкокристаллическая дисплейная панель |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510072465.2A CN104656327B (zh) | 2015-02-11 | 2015-02-11 | 一种阵列基板及液晶显示面板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104656327A CN104656327A (zh) | 2015-05-27 |
CN104656327B true CN104656327B (zh) | 2017-09-19 |
Family
ID=53247644
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510072465.2A Active CN104656327B (zh) | 2015-02-11 | 2015-02-11 | 一种阵列基板及液晶显示面板 |
Country Status (6)
Country | Link |
---|---|
JP (1) | JP6539743B2 (zh) |
KR (1) | KR101907079B1 (zh) |
CN (1) | CN104656327B (zh) |
EA (1) | EA032903B1 (zh) |
GB (1) | GB2550762B (zh) |
WO (1) | WO2016127464A1 (zh) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105785677B (zh) * | 2016-05-11 | 2019-06-07 | 深圳市华星光电技术有限公司 | 显示装置及其显示面板、显示面板的制造方法 |
TWI656461B (zh) * | 2016-07-31 | 2019-04-11 | 矽創電子股份有限公司 | 觸控顯示裝置 |
CN106324934A (zh) * | 2016-11-08 | 2017-01-11 | 深圳市华星光电技术有限公司 | 短路棒结构及阵列基板 |
CN109100896A (zh) * | 2018-10-08 | 2018-12-28 | 深圳市华星光电技术有限公司 | 阵列基板、显示面板及其显示面板的垂直淡线修复方法 |
CN109143709A (zh) * | 2018-11-09 | 2019-01-04 | 信利半导体有限公司 | Tft基板及液晶显示装置 |
CN109872632A (zh) * | 2019-03-20 | 2019-06-11 | 武汉华星光电技术有限公司 | 阵列基板 |
CN111090201B (zh) * | 2020-03-22 | 2020-06-23 | 深圳市华星光电半导体显示技术有限公司 | 显示面板及电子装置 |
CN115830995B (zh) * | 2022-12-29 | 2024-06-11 | Tcl华星光电技术有限公司 | 显示面板 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102819995A (zh) * | 2011-06-10 | 2012-12-12 | 乐金显示有限公司 | 平板显示装置及其制造方法 |
CN102956672A (zh) * | 2011-08-18 | 2013-03-06 | 乐金显示有限公司 | 显示装置及其制造方法 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3716580B2 (ja) * | 1997-02-27 | 2005-11-16 | セイコーエプソン株式会社 | 液晶装置及びその製造方法、並びに投写型表示装置 |
JP4302347B2 (ja) * | 2001-12-18 | 2009-07-22 | シャープ株式会社 | 薄膜トランジスタ基板及びその製造方法 |
KR100745415B1 (ko) * | 2002-12-27 | 2007-08-03 | 엘지.필립스 엘시디 주식회사 | 액정 표시패널의 데이터 패드부 및 그 제조방법 |
JP4082270B2 (ja) * | 2003-05-01 | 2008-04-30 | セイコーエプソン株式会社 | 電気光学装置及び電気光学装置の製造方法 |
US7119411B2 (en) * | 2004-02-17 | 2006-10-10 | Au Optronics Corp. | Interconnect structure for TFT-array substrate and method for fabricating the same |
JP4525174B2 (ja) * | 2004-05-21 | 2010-08-18 | セイコーエプソン株式会社 | 液晶表示装置 |
KR101232160B1 (ko) * | 2006-06-16 | 2013-02-12 | 엘지디스플레이 주식회사 | 표시장치와 그 제조방법 |
JP5019834B2 (ja) * | 2006-09-26 | 2012-09-05 | インフォビジョン オプトエレクトロニクス ホールデングズ リミティッド | 表示装置用基板及び表示装置 |
JP5221082B2 (ja) * | 2007-08-28 | 2013-06-26 | 三菱電機株式会社 | Tft基板 |
JP2010169803A (ja) * | 2009-01-21 | 2010-08-05 | Seiko Epson Corp | 電気光学装置および電子機器 |
JP2014149429A (ja) * | 2013-02-01 | 2014-08-21 | Japan Display Inc | 液晶表示装置および液晶表示装置の製造方法 |
CN203275842U (zh) * | 2013-06-09 | 2013-11-06 | 合肥京东方光电科技有限公司 | 一种阵列基板及显示装置 |
-
2015
- 2015-02-11 CN CN201510072465.2A patent/CN104656327B/zh active Active
- 2015-03-10 JP JP2017541845A patent/JP6539743B2/ja active Active
- 2015-03-10 EA EA201791625A patent/EA032903B1/ru not_active IP Right Cessation
- 2015-03-10 GB GB1712779.6A patent/GB2550762B/en active Active
- 2015-03-10 KR KR1020177025517A patent/KR101907079B1/ko active IP Right Grant
- 2015-03-10 WO PCT/CN2015/073925 patent/WO2016127464A1/zh active Application Filing
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102819995A (zh) * | 2011-06-10 | 2012-12-12 | 乐金显示有限公司 | 平板显示装置及其制造方法 |
CN102956672A (zh) * | 2011-08-18 | 2013-03-06 | 乐金显示有限公司 | 显示装置及其制造方法 |
Also Published As
Publication number | Publication date |
---|---|
CN104656327A (zh) | 2015-05-27 |
JP6539743B2 (ja) | 2019-07-03 |
KR20170109676A (ko) | 2017-09-29 |
WO2016127464A1 (zh) | 2016-08-18 |
EA032903B1 (ru) | 2019-07-31 |
GB201712779D0 (en) | 2017-09-20 |
GB2550762A (en) | 2017-11-29 |
JP2018506075A (ja) | 2018-03-01 |
GB2550762B (en) | 2018-11-21 |
EA201791625A1 (ru) | 2017-11-30 |
KR101907079B1 (ko) | 2018-12-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104656327B (zh) | 一种阵列基板及液晶显示面板 | |
CN100504558C (zh) | 有源矩阵基板及显示装置 | |
CN101833200B (zh) | 水平电场型液晶显示装置及制造方法 | |
US8154674B2 (en) | Liquid crystal display, array substrate and mother glass thereof | |
CN107329298A (zh) | 点灯测试电路、阵列基板及其制作方法、显示装置 | |
CN105047609B (zh) | 有机发光二极管阵列基板及其制备方法、触控显示装置 | |
CN204595382U (zh) | 阵列基板及液晶显示面板及装置及已修复阵列基板 | |
CN107505789B (zh) | 阵列基板及显示面板 | |
CN104460155B (zh) | 一种显示面板、显示面板的制造方法及显示器 | |
CN108919535A (zh) | 显示基板母板、显示基板及其制造方法、显示装置 | |
CN106200167B (zh) | 阵列基板及液晶显示器 | |
CN103268045A (zh) | Tft阵列基板及其制作方法、液晶显示设备 | |
CN104503158B (zh) | 阵列基板、液晶显示面板及液晶显示面板的检测方法 | |
CN105372892A (zh) | 阵列基板及液晶显示面板 | |
CN106094272A (zh) | 一种显示基板、其制作方法及显示装置 | |
CN104375312A (zh) | 一种coa阵列基板及液晶显示面板 | |
JP2007025662A (ja) | アレイ基板及びこれを有する表示装置 | |
CN105319792A (zh) | 阵列基板及液晶显示面板 | |
CN104898342A (zh) | 阵列基板母板及其制作方法 | |
CN104597647B (zh) | 一种液晶显示面板及其制作方法 | |
KR101296907B1 (ko) | 표시장치 | |
CN102929056B (zh) | 一种阵列基板及其制造方法、显示装置 | |
CN104460071A (zh) | 薄膜晶体管阵列基板及液晶显示面板 | |
CN102760750A (zh) | 一种oled金属氧化物及其制造方法 | |
CN103278984A (zh) | 一种薄膜晶体管阵列基板、显示面板及液晶显示器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |