KR101907079B1 - 어레이 기판 및 액정 디스플레이 패널 - Google Patents

어레이 기판 및 액정 디스플레이 패널 Download PDF

Info

Publication number
KR101907079B1
KR101907079B1 KR1020177025517A KR20177025517A KR101907079B1 KR 101907079 B1 KR101907079 B1 KR 101907079B1 KR 1020177025517 A KR1020177025517 A KR 1020177025517A KR 20177025517 A KR20177025517 A KR 20177025517A KR 101907079 B1 KR101907079 B1 KR 101907079B1
Authority
KR
South Korea
Prior art keywords
line
metal
layer
hole
disposed
Prior art date
Application number
KR1020177025517A
Other languages
English (en)
Other versions
KR20170109676A (ko
Inventor
얀펭 푸
Original Assignee
센젠 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 센젠 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 filed Critical 센젠 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드
Publication of KR20170109676A publication Critical patent/KR20170109676A/ko
Application granted granted Critical
Publication of KR101907079B1 publication Critical patent/KR101907079B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133345Insulating layers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/133509Filters, e.g. light shielding masks
    • G02F1/133514Colour filters
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136227Through-hole connection of the pixel electrode to the active element through an insulation layer
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Geometry (AREA)

Abstract

기판을 가지는 어레이 기판이 개시되며, 제 1 금속층, 제 1 절연층, 제 2 금속층, 제 2 절연층 및 화소 전극층은 기판에 연속적으로 배치된다. 다수의 제 1 스루홀 및 다수의 제 2 스루홀은 링크 라인에 배치되어 제 1 금속 라인 및 제 2 금속 라인을 노출시킨다. 제 1 금속 라인은 화소 전극층의 도선을 통해 제 2금속 라인에 전기적으로 연결된다. 따라서, 드레인 방전 모듈의 수직 광 라인 및 평행 광 라인의 문제점이 효율적으로 개선될 수 있다.

Description

어레이 기판 및 액정 디스플레이 패널
본 발명은 디스플레이 기술 분야에 관한 것으로서, 구체적으로 어레이 기판 및 액정 디스플레이 패널에 관한 것이다.
종래 기술에서, 박막 트랜지스터(TFT)의 외부 팬 회로를 설계할 때 저항을 감소시키기 위해, 이중 금속 설계가 채택된다. 즉, 제 1 금속 라인과 제 2 금속 라인이 병렬이므로 저항이 감소된다. 제 1 금속 라인은 비표시 영역 내의 제 1 금속층 상에 배치되고, 제 2 금속은 표시 영역 내의 제 2 금속층 상에 배치되어 저항 캐패시터 지연 왜곡에 의해 야기되는 신호 영향을 감소시킨다.
그러나, 이중 금속 설계는 제 1 금속 라인이 손상되면, 손상되지 않은 제 2 금속 라인이 전도를 위해 사용된다는 문제점을 가진다. 이로 인해 회로의 저항이 커지게 된다. 따라서, 모듈이 광을 발생시킬 때 수직 광 라인 및 평행 광 라인이 쉽게 나타나므로 박막 트랜지스터 액정 디스플레이(TFT LCD)의 디스플레이 품질이 저하된다.
요약하면, 이중 금속 설계에서 한 층이 손상되고 다른 층은 손상되지 않으므로 회로가 완전히 손상되지 않는다. 하지만, 어레이 기판 및 액정 테스트에서 문제가 검출될 수 없다. MOD 디스플레이로 드레인 방전 시 더 낮은 전압을 입력할 수 있다. 저계조 및 저전압에서 저항의 차이는 광 라인 현상을 유발하여 디스플레이 품질에 영향을 미친다.
결과적으로, 전술한 바와 같이 종래 기술에 존재하는 문제점을 해결하기위한 새로운 기술적 해결책을 제공할 필요가 있다.
본 발명의 주된 목적은 어레이 기판 및 액정 디스플레이 패널을 제공하는 것이며, 드레인 방전 모듈의 수직 광 라인 및 평행 광 라인의 문제점을 효율적으로 개선할 수 있다.
전술한 문제점을 해결하기 위해, 본 발명의 기술적 해결책은 다음과 같다:
주어진 어레이 기판은,
기판;
기판 상에 배치되고 박막 트랜지스터의 게이트, 표시 영역 내의 스캔 라인, 비표시 영역 내의 제 1 금속 라인으로 형성된 제 1 금속층;
제 1 금속층 상에 배치되고 제 1 금속층과 제 2 금속층을 절연시키는 제 1 절연층;
박막 트랜지스터의 소스, 박막 트랜지스터의 드레인, 표시 영역 내의 데이터 라인 및 비표시 영역 내의 제 2 금속 라인으로 형성되고 상기 제 1 절연층 상에 배치된 제 2 금속층;
제 2 금속층 상에 배치되고 제 2 금속층과 화소 전극층을 절연시키는 제 2 절연층; 및
표시 영역 내의 화소 전극 및 비표시 영역 내의 도선을 포함하고 상기 제 2 절연층 상에 배치된 화소 전극층; 을 포함하고,
제 1 금속 라인, 제 2 금속 라인 및 도선은 서로 겹쳐져서 링크 라인이 되며, 다수의 제 1 스루홀 및 이에 대응하는 다수의 제 2 스루홀은 링크 라인에 배치되고; 제 1 스루홀은 제 1 금속 라인을 노출시키고; 제 2 스루홀은 제 2 금속 라인을 노출시키고; 제 1 스루홀의 제 1 금속 라인은 도선을 통해 대응하는 제 2 스루홀의 제 2 금속 라인에 연결되고; 제 1 스루홀은 비표시 영역 내에서 제 2 절연층, 제 2 금속층 및 제 1 절연층을 관통하고; 제 2 스루홀은 비표시 영역 내에서 제 2 절연층을 관통하고; 제 1 스루홀은 각각 두개의 제 2 스루홀에 대응하고, 제 2 스루홀은 제 1 스루홀의 양측에 배치된다.
바람직하게, 어레이 기판은 스캔 구동 칩 및 데이터 구동 칩을 더 포함하고, 스캔 구동 칩은 링크 라인을 통해 스캔 라인에 전기적으로 연결되고, 데이터 구동 칩은 링크 라인을 통해 데이터 라인에 전기적으로 연결된다.
바람직하게, 다수의 제 1 스루홀 및 이에 대응하는 다수의 제 2 스루홀은 링크 라인에 균일하게 배치된다.
추가적으로, 주어진 어레이 기판은,
기판;
기판 상에 배치되고 박막 트랜지스터의 게이트, 표시 영역 내의 스캔 라인, 비표시 영역 내의 제 1 금속 라인으로 형성된 제 1 금속층;
제 1 금속층 상에 배치되고 제 1 금속층과 제 2 금속층을 절연시키는 제 1 절연층;
박막 트랜지스터의 소스, 박막 트랜지스터의 드레인, 표시 영역 내의 데이터 라인 및 비표시 영역 내의 제 2 금속 라인으로 형성되고 상기 제 1 절연층 상에 배치된 제 2 금속층;
제 2 금속층 상에 배치되고 제 2 금속층과 화소 전극층을 절연시키는 제 2 절연층; 및
표시 영역 내의 화소 전극 및 비표시 영역 내의 도선을 포함하고 상기 제 2 절연층 상에 배치된 화소 전극층; 을 포함하고,
제 1 금속 라인, 제 2 금속 라인 및 도선은 서로 겹쳐져서 링크 라인이 되며, 다수의 제 1 스루홀 및 이에 대응하는 다수의 제 2 스루홀은 링크 라인에 배치되고; 제 1 스루홀은 제 1 금속 라인을 노출시키고; 제 2 스루홀은 제 2 금속 라인을 노출시키고; 제 1 스루홀의 제 1 금속 라인은 도선을 통해 대응하는 제 2 스루홀의 제 2 금속 라인에 연결된다.
바람직하게, 제 1 스루홀은 비표시 영역 내에서 제 2 절연층, 제 2 금속층 및 제 1 절연층을 관통하고; 제 2 스루홀은 비표시 영역 내에서 제 2 절연층을 관통한다.
바람직하게, 제 1 스루홀은 각각 두개의 제 2 스루홀에 대응하고, 제 2 스루홀은 제 1 스루홀의 양측에 배치된다.
바람직하게, 어레이 기판은 스캔 구동 칩 및 데이터 구동 칩을 더 포함하고, 스캔 구동 칩은 링크 라인을 통해 스캔 라인에 전기적으로 연결되고, 데이터 구동 칩은 링크 라인을 통해 데이터 라인에 전기적으로 연결된다.
바람직하게, 다수의 제 1 스루홀 및 이에 대응하는 다수의 제 2 스루홀은 링크 라인에 균일하게 배치된다.
또한, 주어진 액정 디스플레이 패널은 어레이 기판, 컬러 필터 기판 및 어레이 기판과 컬러 필터 기판 사이에 배치된 액정 셀을 포함하고,
어레이 기판은,
기판;
기판 상에 배치되고 박막 트랜지스터의 게이트, 표시 영역 내의 스캔 라인, 비표시 영역 내의 제 1 금속 라인으로 형성된 제 1 금속층;
제 1 금속층 상에 배치되고 제 1 금속층과 제 2 금속층을 절연시키는 제 1 절연층;
박막 트랜지스터의 소스, 박막 트랜지스터의 드레인, 표시 영역 내의 데이터 라인 및 비표시 영역 내의 제 2 금속 라인으로 형성되고, 상기 제 1 절연층 상에 배치된 제 2 금속층;
제 2 금속층 상에 배치되고 제 2 금속층과 화소 전극층을 절연시키는 제 2 절연층; 및
표시 영역 내의 화소 전극 및 비표시 영역 내의 도선을 포함하고 상기 제 2 절연층 상에 배치된 화소 전극층; 을 포함하고,
제 1 금속 라인, 제 2 금속 라인 및 도선은 서로 겹쳐져서 링크 라인이 되며, 다수의 제 1 스루홀 및 이에 대응하는 다수의 제 2 스루홀은 링크 라인에 배치되고; 제 1 스루홀은 제 1 금속 라인을 노출시키고; 제 2 스루홀은 제 2 금속 라인을 노출시키고; 제 1 스루홀의 제 1 금속 라인은 도선을 통해 대응하는 제 2 스루홀의 제 2 금속 라인에 연결된다.
바람직하게, 제 1 스루홀은 비표시 영역 내에서 제 2 절연층, 제 2 금속층 및 제 1 절연층을 관통하고; 제 2 스루홀은 비표시 영역 내에서 제 2 절연층을 관통한다.
바람직하게, 제 1 스루홀은 각각 두개의 제 2 스루홀에 대응하고, 제 2 스루홀은 제 1 스루홀의 양측에 배치된다.
바람직하게, 어레이 기판은 스캔 구동 칩 및 데이터 구동 칩을 더 포함하고, 스캔 구동 칩은 링크 라인을 통해 스캔 라인에 전기적으로 연결되고, 데이터 구동 칩은 링크 라인을 통해 데이터 라인에 전기적으로 연결된다.
바람직하게, 다수의 제 1 스루홀 및 이에 대응하는 다수의 제 2 스루홀은 링크 라인에 균일하게 배치된다.
종래의 기술에 비해, 본 발명의 어레이 기판 및 액정 디스플레이 패널에서, 다수의 제 1 스루홀 및 다수의 제 2 스루홀은 비표시 영역 내의 링크 라인에 배치된다. 제 1 스루홀을 이용하여 제 1 금속 라인을 노출시켜 화소 전극층의 도선이 제 1 금속 라인에 전기적으로 연결된다. 제 2 스루홀을 이용하여 제 2 금속 라인을 노출시켜 화소 전극층의 도선이 제 2 금속 라인에 전기적으로 연결된다. 제 1 금속 라인은 도선을 통해 제 2 금속 라인에 전기적으로 연결된다. 이러한 설계의 장점은 동일한 회로에서 제 1 금속 라인과 제 2 금속 라인을 전기적으로 연결하는 다수의 연결점이 추가된다는 것이다. 따라서, 비표시 영역에서 하나의 금속층이 손상되면, 손상된 금속층의 전체의 금속 라인이 영향을 받는 것이 아니라 회로의 일부 부분에서만 신호가 전송되지 않는다. 따라서, 드레인 방전 모듈의 수직 광 라인 및 평행 광 라인의 문제점이 효율적으로 개선될 수 있다.
본 발명의 전술한 설명을 보다 명확하고 쉽게 이해할 수 있도록, 상세한 도면과 바람직한 실시예가 제공된다.
도 1은 본 발명의 실시예에 따른 비표시 영역 내의 어레이 기판의 구조도이다.
도 2는 본 발명의 실시예에 따른 액정 디스플레이 패널의 구조도이다.
본 명세서에서 사용된 "실시예"라는 단어는 예 또는 예시를 의미한다. 또한, 본 명세서 및 대응하는 청구 범위에서 사용된 단수 형태의 단어는 명백하게 지정되지 않는 한 "하나 이상"으로 이해될 수 있다.
본 발명의 디스플레이 패널은 박막 트랜지스터 액정 디스플레이(TFT-LCD) 또는 능동형 유기 발광 다이오드(AMOLED)일 수 있다.
본 발명의 실시예에서, 다수의 제 1 스루홀과 다수의 제 2 스루홀이 비표시 영역에 배치된다. 제 1 스루홀을 이용하여 제 1 금속 라인을 노출시켜 화소 전극층의 도선이 제 1 금속 라인에 전기적으로 연결된다. 제 2 스루홀을 이용하여 제 2 금속 라인을 노출시켜 화소 전극층의 도선이 제 2 금속 라인에 전기적으로 연결된다. 제 1 금속 라인은 도선을 통해 제 2 금속 라인에 전기적으로 연결된다. 이러한 설계의 장점은 동일한 회로에서 제 1 금속 라인과 제 2 금속 라인을 전기적으로 연결하는 다수의 연결점이 추가된다는 것이다. 따라서, 비표시 영역에서 하나의 금속층이 손상되면, 손상된 금속층의 전체의 금속 라인이 영향을 받는 것이 아니라 회로의 일부 부분에서만 신호가 전송되지 않는다. 따라서, 드레인 방전 모듈의 수직 광 라인 및 평행 광 라인의 문제점이 효율적으로 개선될 수 있다.
본 발명의 기술적인 해결책을 설명하기 위해, 몇몇 특정 실시예가 아래에 제공된다.
도 1은 본 발명의 바람직한 실시예에 따른 비표시 영역 내의 어레이 기판의 구조도이다. 설명의 편의상, 도 1은 본 발명의 실시예에 관련된 부분만을 나타낸다.
어레이 기판은 기판(100), 제 1 금속층(101), 제 1 절연 층(102), 제 2 금속층(103), 제 2 절연 층(104) 및 화소 전극층(105)를 포함한다. 제 1 금속층(101)은 기판(100) 상에 배치되고; 제 1 절연 층(102)은 제 1 금속층(101) 상에 배치되고; 제 2 금속층(103)은 제 1 절연 층(102) 상에 배치되고; 제 1 절연 층(102)은 제 1 금속층(101)을 제 2 금속층(103)으로부터 절연시키는데 사용되고; 제 2 절연 층(104)은 제 2 금속층(103) 상에 배치되고; 화소 전극층(105)은 제 2 절연 층(104) 상에 배치되고; 제 2 절연 층(104)은 제 2 금속층(103)을 화소 전극층(105)으로부터 절연시키는데 사용된다.
본 발명의 실시예에서, 제 1 금속층(101)은 기판(100)에 증착된다. 다음으로, 본 발명은 황색 광 및 에칭 공정을 이용하여 제 1 금속층(101)의 패턴을 생성한다. 제 1 금속층(101)의 패턴은 박막 트랜지스터의 게이트, 표시 영역 내의 스캔 라인 및 비표시 영역 내의 제 1 금속 라인을 포함한다. 그러나, 제 1 금속 라인은 다수의 라인을 갖는 것으로 이해될 수 있다.
본 발명의 실시예에서, 제 2 금속층(103)을 스퍼터링 및 증착한 후, 황색 광 및 에칭 공정을 이용하여 제 2 금속층(103)의 패턴을 생성한다. 제 2 금속층(103)의 패턴은 박막 트랜지스터의 소스, 박막 트랜지스터의 드레인, 표시 영역 내의 데이터라인 및 비표시 영역 내의 제 2 금속라인으로 형성된다. 그러나, 제 2 금속 라인은 다수의 라인을 포함하고, 각각의 제 1 금속 라인은 각각의 제 2 금속 라인에 대응하는 것으로 이해될 수 있다.
본 발명의 실시예에서, 본 발명은 화소 전극층(105)을 스퍼터링 및 증착한 후 황색 광 및 에칭 공정을 이용하여 화소 전극층(105)의 패턴을 생성한다. 화소 전극층(105)의 패턴은 표시 영역 내의 화소 전극 및 비표시 영역 내의 도선을 포함한다. 그러나, 도선은 다수의 라인을 갖고, 각각의 제 1 금속라인, 각각의 제 2 금속라인 및 각각의 도선은 서로 대응하는 것으로 이해될 수 있다.
본 발명의 실시예에서, 제 1 금속 라인, 제 2 금속 라인 및 도선은 서로 겹쳐져서 링크 라인이 되며, 다수의 링크 라인은 대응하는 스캔 라인 및 데이터 라인에 각각 전기적으로 연결된다. 다수의 제 1 스루홀(106) 및 이에 대응하는 다수의 제 2 스루홀(107)운 링크 라인에 형성된다. 제 1 스루홀(106)은 제 1 금속 라인을 노출시키기 위해 사용되며, 화소 전극층의 도선이 제 1 금속 라인과 전기적으로 연결되도록 한다. 제 2 스루홀(107)은 제 2 금속 라인을 노출시키기 위해 사용되며, 화소 전극층의 도선이 제 2 금속 라인과 전기적으로 연결되도록 한다. 제 1 스루홀 내의 제 1 금속 라인은 도선을 통해 제 2 스루홀 내의 제 2 금속 라인과 전기적으로 연결된다.
본 발명의 실시예에서, 화소 전극층(105)은 ITO(Indium Tin Oxide) 또는 IZO(Indium Zinc Oxide)로 이루어진다. 제 1 절연 층(102)은 G-Sinx 재료로 제조된다. 제 2 절연 층(104)은 P-Sinx 재료로 제조된다. 그러나, 본 발명은 전술한 재료의 사용에 제한되지 않는다. 본 발명의 사상 및 원리 내에서의 수정, 대체 및 개선은 본 발명의 범위 내에 있다.
본 발명의 실시예에서, 제 2 절연 층(104)을 생성한 후에, 비아홀 에칭이 이루어진다. 즉, 제 1 스루홀(106)은 제 2 절연 층(104), 제 2 금속층(103) 및 제 1 절연 층(102)의 비표시 영역에 배치된다. 제 1 스루홀은 비표시 영역에서 제 2 절연 층(104), 제 2 금속층(103) 및 제 1 절연 층(102)을 관통하여 제 1 금속 라인을 노출시키고 화소 전극층의 도선을 제 1 금속 라인과 전기적으로 연결되게 한다.
그러나, 제 2 절연 층(104)을 생성한 후, 제 1 스루홀을 배치하는 동일한 공정에서, 제 2 스루홀(107)은 비표시 영역 내의 제 2 절연 층(104)에 배치되어 제 2 금속 라인을 노출시키고 화소 전극층의 도선을 제 2 금속 라인과 전기적으로 연결되게 한다.
그러나, 제 1 스루홀의 공정이 종료된 후에, 제 2 스루홀의 비아홀 에칭 공정이 실행됨을 알 수 있다. 즉, 비표시 영역을 갖는 제 2 절연 층은 비아홀 에칭으로 제 2 스루홀을 얻게 되어 제 2 금속 라인을 노출시키고 화소 전극층의 도선을 제 2 금속 라인과 전기적으로 연결되게 한다.
본 발명의 실시예에서, 제 1 스루홀(106)과 제 2 스루홀(107)을 배치하고, 화소 전극층(105)을 스퍼터링 및 증착한 후, 표시 영역 내의 화소 전극과 비표시 영역 내의 도선을 생성한다. 제 1 스루홀 및 제 2 스루홀이 존재하므로, 화소 전극층의 도선은 제 1 금속라인에 전기적으로 연결되고, 화소 전극 층의 도선은 제 2 금속라인에 전기적으로 연결된다.
본 발명의 제 1 실시예에서, 제 1 스루홀(106)은 제 1 스루홀(106)의 양측에 배치된 두 개의 제 2 스루홀(107)에 대응된다. 그러나, 실질적인 요구 조건에 따라 제 1 스루홀 및 제 2 스루홀의 수는 조정될 수 있다. 다수의 제 1 스루홀과 이에 대응하는 다수의 제 2 스루홀은 링크 라인에 균일하게 배치된다. 제 1 스루홀(106)과 제 2 스루홀(107)은 이격되어 있고, 이격된 거리는 실질적인 요구 조건에 따라 설정된다.
도 2를 참조하면, 본 발명의 실시예에 따른 어레이 기판은 스캔 구동 칩(110)과 데이터 구동 칩(109)을 더 포함한다. 스캔 구동 칩(110)은 링크 라인(108)을 통해 스캔 라인과 전기적으로 연결되고, 데이터 구동 칩(109)은 링크 라인(108)을 통해 데이터 라인에 전기적으로 연결된다.
요약하면, 다수의 제 1 스루홀 및 다수의 제 2 스루홀이 비표시 영역에 배치된다. 제 1 스루홀을 이용하여 제 1 금속 라인을 노출시켜 화소 전극층의 도선이 제 1 금속 라인에 전기적으로 연결된다. 제 2 스루홀을 이용하여 제 2 금속 라인을 노출시켜 화소 전극층의 도선이 제 2 금속 라인에 전기적으로 연결된다. 제 1 금속 라인은 도선을 통해 제 2 금속 라인에 전기적으로 연결된다. 이러한 설계의 장점은 동일한 회로에서 제 1 금속 라인과 제 2 금속 라인을 전기적으로 연결하는 다수의 연결점이 추가된다는 것이다. 따라서, 비표시 영역에서 하나의 금속층이 손상되면, 손상된 금속층의 전체의 금속 라인이 영향을 받는 것이 아니라 회로의 일부 부분에서만 신호가 전송되지 않는다. 따라서, 드레인 방전 모듈의 수직 광 라인 및 평행 광 라인의 문제점이 효율적으로 개선될 수 있다.
도 1 및 도 2를 참조하면, 본 발명의 실시예는 액정 디스플레이 패널을 개시한다. 설명의 편의상, 도 1 및 도 2는 본 발명의 본 실시예에 관련된 부분만을 나타낸다. 액정 디스플레이 패널은 어레이 기판, 컬러 필터 기판 및 어레이 기판과 컬러 필터 기판 사이에 배치된 액정 셀을 포함한다.
어레이 기판은 기판(100), 제 1 금속층(101), 제 1 절연 층(102), 제 2 금속층(103), 제 2 절연 층(104) 및 화소 전극층(105)를 포함한다. 제 1 금속층(101)은 기판(100) 상에 배치되고; 제 1 절연 층(102)은 제 1 금속층(101) 상에 배치되고; 제 2 금속층(103)은 제 1 절연 층(102) 상에 배치되고; 제 1 절연 층(102)은 제 1 금속층(101)을 제 2 금속층(103)으로부터 절연시키는데 사용되고; 제 2 절연 층(104)은 제 2 금속층(103) 상에 배치되고; 화소 전극층(105)은 제 2 절연 층(104) 상에 배치되고; 제 2 절연 층(104)은 제 2 금속층(103)을 화소 전극층(105)으로부터 절연시키는데 사용된다.
본 발명의 실시예에서, 제 1 금속 라인, 제 2 금속 라인 및 도선은 서로 겹쳐져서 링크 라인이 되며, 다수의 링크 라인은 대응하는 스캔 라인 및 데이터 라인에 각각 전기적으로 연결된다. 다수의 제 1 스루홀(106) 및 이에 대응하는 다수의 제 2 스루홀(107)운 링크 라인에 형성된다. 제 1 스루홀(106)은 제 1 금속 라인을 노출시키기 위해 사용되며, 화소 전극층의 도선이 제 1 금속 라인과 전기적으로 연결되도록 한다. 제 2 스루홀(107)은 제 2 금속 라인을 노출시키기 위해 사용되며, 화소 전극층의 도선이 제 2 금속 라인과 전기적으로 연결되도록 한다. 제 1 스루홀 내의 제 1 금속 라인은 도선을 통해 제 2 스루홀 내의 제 2 금속 라인과 전기적으로 연결된다.
본 발명의 실시예에서, 제 1 스루홀(106)은 제 2 절연층, 제 2 금속층, 제 1 절연층의 비표시 영역에 배치된다. 제 2 스루홀(107)은 제 2 절연층의 비표시 영역에 배치된다.
본 발명의 제 1 실시예에서, 제 1 스루홀(106)은 제 1 스루홀(106)의 양측에 배치된 두 개의 제 2 스루홀(107)에 대응된다. 다수의 제 1 스루홀과 이에 대응하는 다수의 제 2 스루홀은 링크 라인에 균일하게 배치된다. 제 1 스루홀(106)과 제 2 스루홀(107)은 이격되어 있고, 이격된 거리는 실질적인 요구 조건에 따라 설정된다.
본 발명의 실시예에 따른 어레이 기판은 스캔 구동 칩(110)과 데이터 구동 칩(109)을 더 포함한다. 스캔 구동 칩(110)은 링크 라인(108)을 통해 스캔 라인과 전기적으로 연결되고, 데이터 구동 칩(109)은 링크 라인(108)을 통해 데이터 라인에 전기적으로 연결된다.
그러나, 실질적인 요구 조건에 따라 제 1 스루홀 및 제 2 스루홀의 수는 조정될 수 있다.
요약하면, 본 발명의 어레이 기판 및 액정 디스플레이 패널에서, 다수의 제 1 스루홀 및 다수의 제 2 스루홀이 비표시 영역에 배치된다. 제 1 스루홀을 이용하여 제 1 금속 라인을 노출시켜 화소 전극층의 도선이 제 1 금속 라인에 전기적으로 연결된다. 제 2 스루홀을 이용하여 제 2 금속 라인을 노출시켜 화소 전극층의 도선이 제 2 금속 라인에 전기적으로 연결된다. 제 1 금속 라인은 도선을 통해 제 2 금속 라인에 전기적으로 연결된다. 이러한 설계의 장점은 동일한 회로에서 제 1 금속 라인과 제 2 금속 라인을 전기적으로 연결하는 다수의 연결점이 추가된다는 것이다. 따라서, 비표시 영역에서 하나의 금속층이 손상되면, 손상된 금속층의 전체의 금속 라인이 영향을 받는 것이 아니라 회로의 일부 부분에서만 신호가 전송되지 않는다. 따라서, 드레인 방전 모듈의 수직 광 라인 및 평행 광 라인의 문제점이 효율적으로 개선될 수 있다.
본 발명에 대해 표현되거나 기술된 하나 이상의 예시가 있지만, 당업자는 명세서 및 도면의 이해에 기초하여 일부 등가의 변경 및 수정을 가할 수 있다. 본 발명은 모든 등가의 변형 및 수정을 포함하며 청구 범위에 의해서만 한정된다. 특히, 전술한 구성 요소의 다양한 기능과 관련하여, 구성 요소를 설명하는 용어는 본 명세서의 예시적인 실시예와 비교하여 상이한 구성을 가지고 있더라도 (특별히 정의되지 않는 한) 구현된 구성 요소의 특정 기능(예를 들어, 등가의 기능)을 갖는 임의의 요소를 의미할 수 있다. 또한, 명세서가 특정한 특징의 구현만을 개시하더라도, 특정한 특징은 다른 특징과 결합될 수 있다. 또한, 상세한 설명 또는 청구 범위에서 사용된 용어 "가지는", "구비하는" 또는 이와 유사한 용어는 "포함하는"이라는 의미와 유사하다.
요약하면, 본 발명은 그 바람직한 실시예로 설명되었지만, 바람직한 실시예는 본 발명을 제한하려는 것이 아니다. 당업자는 설명된 실시예에 첨부된 청구 범위에 의해서만 한정되는 본 발명의 범위 및 사상을 벗어나지 않고 수행될 수 있는 많은 변경 및 수정을 가할 수 있다.

Claims (13)

  1. 기판;
    박막 트랜지스터의 게이트, 표시 영역 내의 스캔 라인 및 비표시 영역 내의 제 1 금속 라인으로 형성되고, 상기 기판 상에 배치되는 제 1 금속층;
    상기 제 1 금속층 상에 배치되고 상기 제 1 금속층과 제 2 금속층을 절연시키는 제 1 절연층;
    상기 박막 트랜지스터의 소스, 상기 박막 트랜지스터의 드레인, 상기 표시 영역 내의 데이터 라인 및 상기 비표시 영역 내의 제 2 금속 라인으로 형성되고, 상기 제 1 절연층 상에 배치된 상기 제 2 금속층;
    상기 제 2 금속층 상에 배치되고 상기 제 2 금속층과 화소 전극층을 절연시키는 제 2 절연층; 및
    상기 표시 영역 내의 화소 전극 및 상기 비표시 영역 내의 도선을 포함하고, 상기 제 2 절연층 상에 배치된 상기 화소 전극층; 을 포함하고,
    상기 제 1 금속 라인, 상기 제 2 금속 라인 및 상기 도선은 서로 겹쳐져서 링크 라인이 되며, 다수의 제 1 스루홀(through hole) 및 이에 대응하는 다수의 제 2 스루홀은 상기 링크 라인에 배치되고; 상기 제 1 스루홀은 상기 제 1 금속 라인을 노출시키고; 상기 제 2 스루홀은 상기 제 2 금속 라인을 노출시키고; 상기 제 1 스루홀의 상기 제 1 금속 라인은 상기 도선을 통해 대응하는 상기 제 2 스루홀의 상기 제 2 금속 라인에 연결되고; 상기 제 1 스루홀은 상기 비표시 영역 내에서 상기 제 2 절연층, 상기 제 2 금속층 및 제 1 절연층을 관통하고; 상기 제 2 스루홀은 상기 비표시 영역 내에서 상기 제 2 절연층을 관통하고; 상기 제 1 스루홀은 각각 두 개의 제 2 스루홀에 대응하고, 상기 제 2 스루홀은 상기 제 1 스루홀의 양측에 배치되는 어레이 기판.
  2. 제 1 항에 있어서,
    상기 어레이 기판은 스캔 구동 칩 및 데이터 구동 칩을 더 포함하고, 상기 스캔 구동 칩은 상기 링크 라인을 통해 상기 스캔 라인에 전기적으로 연결되고, 상기 데이터 구동 칩은 상기 링크 라인을 통해 상기 데이터 라인에 전기적으로 연결되는 어레이 기판.
  3. 제 1 항에 있어서,
    상기 제 1 스루홀 및 이에 대응하는 상기 제 2 스루홀은 상기 링크 라인에 균일하게 배치되는 어레이 기판.
  4. 기판;
    상기 기판 상에 배치되고 박막 트랜지스터의 게이트, 표시 영역 내의 스캔 라인, 비표시 영역 내의 제 1 금속 라인으로 형성된 제 1 금속층;
    상기 제 1 금속층 상에 배치되고 상기 제 1 금속층과 제 2 금속층을 절연시키는 제 1 절연층;
    상기 박막 트랜지스터의 소스, 상기 박막 트랜지스터의 드레인, 상기 표시 영역 내의 데이터 라인 및 상기 비표시 영역 내의 제 2 금속 라인으로 형성되고, 상기 제 1 절연층 상에 배치된 상기 제 2 금속층;
    상기 제 2 금속층 상에 배치되고 상기 제 2 금속층과 화소 전극층을 절연시키는 제 2 절연층; 및
    상기 표시 영역 내의 화소 전극 및 상기 비표시 영역 내의 도선을 포함하고, 상기 제 2 절연층 상에 배치된 상기 화소 전극층; 을 포함하고,
    상기 제 1 금속 라인, 상기 제 2 금속 라인 및 상기 도선은 서로 겹쳐져서 링크 라인이 되며, 다수의 제 1 스루홀 및 이에 대응하는 다수의 제 2 스루홀은 상기 링크 라인에 배치되고; 상기 제 1 스루홀은 상기 제 1 금속 라인을 노출시키고; 상기 제 2 스루홀은 상기 제 2 금속 라인을 노출시키고; 상기 제 1 스루홀의 상기 제 1 금속 라인은 상기 도선을 통해 대응하는 상기 제 2 스루홀의 상기 제 2 금속 라인에 연결되고; 상기 제 1 스루홀은 각각 두 개의 제 2 스루홀에 대응하고, 상기 제 2 스루홀은 상기 제 1 스루홀의 양측에 배치되는 어레이 기판.
  5. 제 4 항에 있어서,
    상기 제 1 스루홀은 상기 비표시 영역 내에서 상기 제 2 절연층, 상기 제 2 금속층 및 제 1 절연층을 관통하고; 상기 제 2 스루홀은 상기 비표시 영역 내에서 상기 제 2 절연층을 관통하는 어레이 기판.
  6. 제 4 항에 있어서,
    상기 어레이 기판은 스캔 구동 칩 및 데이터 구동 칩을 더 포함하고, 상기 스캔 구동 칩은 상기 링크 라인을 통해 상기 스캔 라인에 전기적으로 연결되고, 상기 데이터 구동 칩은 상기 링크 라인을 통해 상기 데이터 라인에 전기적으로 연결되는 어레이 기판.
  7. 제 4 항에 있어서,
    상기 다수의 제 1 스루홀 및 이에 대응하는 상기 다수의 제 2 스루홀은 상기 링크 라인에 균일하게 배치되는 어레이 기판.
  8. 어레이 기판, 컬러 필터 기판 및 상기 어레이 기판과 상기 컬러 필터 기판 사이에 배치된 액정 셀을 포함하고,
    상기 어레이 기판은,
    기판;
    상기 기판 상에 배치되고 박막 트랜지스터의 게이트, 표시 영역 내의 스캔 라인, 비표시 영역 내의 제 1 금속 라인으로 형성된 제 1 금속층;
    상기 제 1 금속층 상에 배치되고 상기 제 1 금속층과 제 2 금속층을 절연시키는 제 1 절연층;
    상기 박막 트랜지스터의 소스, 상기 박막 트랜지스터의 드레인, 상기 표시 영역 내의 데이터 라인 및 상기 비표시 영역 내의 제 2 금속 라인으로 형성되고, 상기 제 1 절연층 상에 배치된 상기 제 2 금속층;
    상기 제 2 금속층 상에 배치되고 상기 제 2 금속층과 화소 전극층을 절연시키는 제 2 절연층; 및
    상기 표시 영역 내의 화소 전극 및 상기 비표시 영역 내의 도선을 포함하고, 상기 제 2 절연층 상에 배치된 상기 화소 전극층; 을 포함하고,
    상기 제 1 금속 라인, 상기 제 2 금속 라인 및 상기 도선은 서로 겹쳐져서 링크 라인이 되며, 다수의 제 1 스루홀 및 이에 대응하는 다수의 제 2 스루홀은 상기 링크 라인에 배치되고; 상기 제 1 스루홀은 상기 제 1 금속 라인을 노출시키고; 상기 제 2 스루홀은 상기 제 2 금속 라인을 노출시키고; 상기 제 1 스루홀의 상기 제 1 금속 라인은 상기 도선을 통해 대응하는 상기 제 2 스루홀의 상기 제 2 금속 라인에 연결되고; 상기 제 1 스루홀은 각각 두 개의 제 2 스루홀에 대응하고, 상기 제 2 스루홀은 상기 제 1 스루홀의 양측에 배치되는 액정 디스플레이 패널.
  9. 제 8 항에 있어서,
    상기 제 1 스루홀은 상기 비표시 영역 내에서 상기 제 2 절연층, 상기 제 2 금속층 및 제 1 절연층을 관통하고; 상기 제 2 스루홀은 상기 비표시 영역 내에서 상기 제 2 절연층을 관통하는 액정 디스플레이 패널.
  10. 제 8 항에 있어서,
    상기 어레이 기판은 스캔 구동 칩 및 데이터 구동 칩을 더 포함하고, 상기 스캔 구동 칩은 상기 링크 라인을 통해 상기 스캔 라인에 전기적으로 연결되고, 상기 데이터 구동 칩은 상기 링크 라인을 통해 상기 데이터 라인에 전기적으로 연결되는 액정 디스플레이 패널.
  11. 제 8 항에 있어서,
    상기 제 1 스루홀 및 이에 대응하는 상기 제 2 스루홀은 상기 링크 라인에 균일하게 배치되는 액정 디스플레이 패널.
  12. 삭제
  13. 삭제
KR1020177025517A 2015-02-11 2015-03-10 어레이 기판 및 액정 디스플레이 패널 KR101907079B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201510072465.2 2015-02-11
CN201510072465.2A CN104656327B (zh) 2015-02-11 2015-02-11 一种阵列基板及液晶显示面板
PCT/CN2015/073925 WO2016127464A1 (zh) 2015-02-11 2015-03-10 一种阵列基板及液晶显示面板

Publications (2)

Publication Number Publication Date
KR20170109676A KR20170109676A (ko) 2017-09-29
KR101907079B1 true KR101907079B1 (ko) 2018-12-05

Family

ID=53247644

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020177025517A KR101907079B1 (ko) 2015-02-11 2015-03-10 어레이 기판 및 액정 디스플레이 패널

Country Status (6)

Country Link
JP (1) JP6539743B2 (ko)
KR (1) KR101907079B1 (ko)
CN (1) CN104656327B (ko)
EA (1) EA032903B1 (ko)
GB (1) GB2550762B (ko)
WO (1) WO2016127464A1 (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105785677B (zh) * 2016-05-11 2019-06-07 深圳市华星光电技术有限公司 显示装置及其显示面板、显示面板的制造方法
TWI656461B (zh) * 2016-07-31 2019-04-11 矽創電子股份有限公司 觸控顯示裝置
CN106324934A (zh) * 2016-11-08 2017-01-11 深圳市华星光电技术有限公司 短路棒结构及阵列基板
CN109100896A (zh) * 2018-10-08 2018-12-28 深圳市华星光电技术有限公司 阵列基板、显示面板及其显示面板的垂直淡线修复方法
CN109143709A (zh) * 2018-11-09 2019-01-04 信利半导体有限公司 Tft基板及液晶显示装置
CN109872632A (zh) * 2019-03-20 2019-06-11 武汉华星光电技术有限公司 阵列基板
CN111090201B (zh) * 2020-03-22 2020-06-23 深圳市华星光电半导体显示技术有限公司 显示面板及电子装置
CN115830995B (zh) * 2022-12-29 2024-06-11 Tcl华星光电技术有限公司 显示面板

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102819995A (zh) * 2011-06-10 2012-12-12 乐金显示有限公司 平板显示装置及其制造方法
CN102956672A (zh) * 2011-08-18 2013-03-06 乐金显示有限公司 显示装置及其制造方法

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3716580B2 (ja) * 1997-02-27 2005-11-16 セイコーエプソン株式会社 液晶装置及びその製造方法、並びに投写型表示装置
JP4302347B2 (ja) * 2001-12-18 2009-07-22 シャープ株式会社 薄膜トランジスタ基板及びその製造方法
KR100745415B1 (ko) * 2002-12-27 2007-08-03 엘지.필립스 엘시디 주식회사 액정 표시패널의 데이터 패드부 및 그 제조방법
JP4082270B2 (ja) * 2003-05-01 2008-04-30 セイコーエプソン株式会社 電気光学装置及び電気光学装置の製造方法
US7119411B2 (en) * 2004-02-17 2006-10-10 Au Optronics Corp. Interconnect structure for TFT-array substrate and method for fabricating the same
JP4525174B2 (ja) * 2004-05-21 2010-08-18 セイコーエプソン株式会社 液晶表示装置
KR101232160B1 (ko) * 2006-06-16 2013-02-12 엘지디스플레이 주식회사 표시장치와 그 제조방법
JP5019834B2 (ja) * 2006-09-26 2012-09-05 インフォビジョン オプトエレクトロニクス ホールデングズ リミティッド 表示装置用基板及び表示装置
JP5221082B2 (ja) * 2007-08-28 2013-06-26 三菱電機株式会社 Tft基板
JP2010169803A (ja) * 2009-01-21 2010-08-05 Seiko Epson Corp 電気光学装置および電子機器
JP2014149429A (ja) * 2013-02-01 2014-08-21 Japan Display Inc 液晶表示装置および液晶表示装置の製造方法
CN203275842U (zh) * 2013-06-09 2013-11-06 合肥京东方光电科技有限公司 一种阵列基板及显示装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102819995A (zh) * 2011-06-10 2012-12-12 乐金显示有限公司 平板显示装置及其制造方法
CN102956672A (zh) * 2011-08-18 2013-03-06 乐金显示有限公司 显示装置及其制造方法

Also Published As

Publication number Publication date
GB2550762B (en) 2018-11-21
WO2016127464A1 (zh) 2016-08-18
CN104656327A (zh) 2015-05-27
EA032903B1 (ru) 2019-07-31
KR20170109676A (ko) 2017-09-29
JP6539743B2 (ja) 2019-07-03
GB2550762A (en) 2017-11-29
EA201791625A1 (ru) 2017-11-30
JP2018506075A (ja) 2018-03-01
GB201712779D0 (en) 2017-09-20
CN104656327B (zh) 2017-09-19

Similar Documents

Publication Publication Date Title
KR101907079B1 (ko) 어레이 기판 및 액정 디스플레이 패널
US10186464B2 (en) Array substrate motherboard, array substrate and method of manufacturing the same, and display device
US9508751B2 (en) Array substrate, method for manufacturing the same and display device
CN108122536B (zh) 显示装置
US7675600B2 (en) Liquid crystal display panel and liquid crystal display apparatus having the same
US10720450B2 (en) Array substrate and manufacturing method thereof, display panel and display device
CN102998865B (zh) 一种阵列基板及其制作方法、显示装置
US9612495B2 (en) Array substrate and display device
US9536459B2 (en) Testing device and testing method for display panels
US20150325159A1 (en) Array substrate and testing method and manufacturing method thereof
US20160372490A1 (en) Array substrate and manufacturing method thereof, and display panel
KR101989724B1 (ko) 액정 디스플레이 장치, 액정 디스플레이 및 그 제조 방법 및 다크 스폿 작업 방법
US9502438B2 (en) Array substrate and manufacturing and repairing method thereof, display device
US10002887B2 (en) Array substrate, method for producing the same, and display apparatus
JP2014149429A (ja) 液晶表示装置および液晶表示装置の製造方法
US9897878B2 (en) Thin film transistor array substrate, liquid crystal display panel and repair method of liquid crystal display panel
US11538835B2 (en) Array substrate with dummy lead including disconnected conducting wires, method for manufacturing the same, display panel and display device
US20120050658A1 (en) Display panel
JP2015014790A (ja) 液晶表示装置
KR20150084127A (ko) 표시 기판, 표시 기판의 제조 방법 및 이를 포함하는 표시 장치
WO2017113931A1 (zh) 一种显示基板及显示装置
JP2011164329A (ja) 電気光学表示パネル
US20160062187A1 (en) Touch display panel and fabrication method thereof, and display device
JP2011164361A (ja) 表示装置
US9618810B2 (en) Array substrate and liquid crystal display panel

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant