CN104537987A - 充电扫描与电荷共享扫描双输出goa电路 - Google Patents

充电扫描与电荷共享扫描双输出goa电路 Download PDF

Info

Publication number
CN104537987A
CN104537987A CN201410692722.8A CN201410692722A CN104537987A CN 104537987 A CN104537987 A CN 104537987A CN 201410692722 A CN201410692722 A CN 201410692722A CN 104537987 A CN104537987 A CN 104537987A
Authority
CN
China
Prior art keywords
transistor
electrically connected
frequency clock
clock signal
grid
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201410692722.8A
Other languages
English (en)
Other versions
CN104537987B (zh
Inventor
曹尚操
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Priority to CN201410692722.8A priority Critical patent/CN104537987B/zh
Priority to PCT/CN2015/072504 priority patent/WO2016082340A1/zh
Priority to US14/428,978 priority patent/US9773467B2/en
Publication of CN104537987A publication Critical patent/CN104537987A/zh
Application granted granted Critical
Publication of CN104537987B publication Critical patent/CN104537987B/zh
Priority to US15/589,953 priority patent/US9818362B2/en
Priority to US15/589,960 priority patent/US9818363B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • G11C19/287Organisation of a multiplicity of shift registers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/067Special waveforms for scanning, where no circuit details of the gate driver are given
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0242Compensation of deficiencies in the appearance of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/028Improving the quality of display appearance by changing the viewing angle properties, e.g. widening the viewing angle, adapting the viewing angle to the view direction

Abstract

本发明提供一种充电扫描与电荷共享扫描双输出GOA电路,将时序与电路结合,第n级GOA单元电路接收第一、第二低频时钟信号(LC1、LC2)、直流低电压信号(Vss)、第M、第M-2条高频时钟信号(CK(M)、CK(M-2))、第n-2级GOA单元电路产生的级传信号(ST(n-2))、第n-2级GOA单元电路产生的充电扫描信号(CG(n-2))、及第n+2级GOA单元电路产生的级传信号(ST(n+2)),通过不同的TFT分别输出充电扫描信号(CG(n))、第n-2级GOA单元电路的电荷共享扫描信号(SG(n-2))、及级传信号(ST(n));所述第n级GOA单元电路包括:下传模块(100)、级传稳压模块(200)、输出模块(300)、快速下拉模块(400)、及下拉维持模块(500)。

Description

充电扫描与电荷共享扫描双输出GOA电路
技术领域
本发明涉及显示技术领域,尤其涉及一种充电扫描与电荷共享扫描双输出GOA电路。
背景技术
液晶显示器(Liquid Crystal Display,LCD)具有机身薄、省电、无辐射等众多优点,得到了广泛的应用。如:液晶电视、移动电话、个人数字助理(PDA)、数字相机、计算机屏幕或笔记本电脑屏幕等,在平板显示领域中占主导地位。
现有市场上的液晶显示器大部分为背光型液晶显示器,其包括液晶显示面板及背光模组(backlight module)。液晶显示面板的工作原理是在薄膜晶体管基板(Thin Film Transistor Array Substrate,TFT Array Substrate)与彩色滤光片基板(Color Filter,CF)之间灌入液晶分子,并在两片基板上施加驱动电压来控制液晶分子的旋转方向,以将背光模组的光线折射出来产生画面。
主动式液晶显示器中,每个像素电性连接一个薄膜晶体管(TFT),其栅极(Gate)连接至水平扫描线,漏极(Drain)连接至垂直方向的数据线,源极(Source)则连接至像素电极。在水平扫描线上施加足够的电压,会使得电性连接至该条扫描线上的所有TFT打开,从而数据线上的信号电压能够写入像素,控制不同液晶的透光度进而达到控制色彩的效果。目前主动式液晶显示面板水平扫描线的驱动主要由外接的集成电路板(Integrated Circuit,IC)来完成,外接的IC可以控制各级水平扫描线的逐级充电和放电。而GOA技术(Gate Driver on Array)即阵列基板行驱动技术,可以运用液晶显示面板的原有制程将水平扫描线的驱动电路制作在显示区周围的基板上,使之能替代外接IC来完成水平扫描线的驱动。GOA技术能减少外接IC的焊接(bonding)工序,有机会提升产能并降低产品成本,而且可以使液晶显示面板更适合制作窄边框或无边框的显示产品。
现有的大尺寸LCD中,大视角下会发生严重的色偏现象,尤其在大尺寸的垂直配向(Vertical Alignment,VA)型的LCD中更为明显。为了改善大尺寸VA型液晶显示面板在大视角下出现的色偏现象,现有技术一般会采用电荷共享(Charge Share)的设计来降低色偏,每一级GOA电路通过一条时序信号在同一时间输出充电扫描信号和电荷共享扫描信号(Charge&Share gate),这样不仅会增加扫描线和时序信号线的负载,而且会降低扫描信号的输出质量,同时增加IC的压力。另一方面,由于充电扫描信号和电荷共享扫描信号由同一颗TFT输出,两者波形一致,不利于该TFT规格的合理设计。
发明内容
本发明的目的在于提供一种充电扫描与电荷共享扫描双输出GOA电路,能够实现在同一时间内,充电扫描信号和电荷共享扫描信号各通过一个TFT分别由不同的两条高频时钟信号输出,并且充电扫描信号和电荷共享扫描信号的输出波形可由相应的TFT的规格进行控制,能够减小IC瞬间电流,降低IC的负载,提高降低色偏设计的灵活性。
为实现上述目的,本发明提供一种充电扫描与电荷共享扫描双输出GOA电路,包括级联的多个GOA单元电路、设置于各级GOA单元电路外围的第一、第二低频时钟信号、直流低电压信号、以及四条高频时钟信号的金属线;设n为正整数,第n级GOA单元电路接收第一、第二低频时钟信号、直流低电压信号、第M、第M-2条高频时钟信号、第n-2级GOA单元电路产生的级传信号、第n-2级GOA单元电路产生的充电扫描信号、及第n+2级GOA单元电路产生的级传信号,通过不同的TFT分别输出充电扫描信号、第n-2级GOA单元电路的电荷共享扫描信号、及级传信号;
所述第n级GOA单元电路包括:下传模块、级传稳压模块、输出模块、快速下拉模块、及下拉维持模块。
所述输出模块包括第二十晶体管,所述第二十晶体管的栅极电性连接于第一节点,源极电性连接于第M-2条高频时钟信号,漏极输出第n-2级GOA单元电路的电荷共享扫描信号;所述第二十晶体管用于在第一节点处于高电位时,依据第M-2条高频时钟信号输出第n-2级GOA单元电路的电荷共享扫描信号;
第二十一晶体管,所述第二十一晶体管的栅极电性连接于第一节点,源极电性连接于第M条高频时钟信号,漏极输出充电扫描信号;所述第二十一晶体管用于在第一节点处于高电位时,依据第M条高频时钟信号输出充电扫描信号;
第二十二晶体管,所述第二十二晶体管的栅极电性连接于第一节点,源极电性连接于第M条高频时钟信号,漏极输出级传信号;所述第二十二晶体管用于在第一节点处于高电位时,依据第M条高频时钟信号输出级传信号。
所述输出模块还包括一电容,所述电容的一端电性连接于第一节点,另一端电性连接于充电扫描信号。
所述下传模块包括第十一晶体管,所述第十一晶体管的栅极电性连接于第n-2级GOA单元电路的级传信号,源极电性连接于第n-2级GOA单元电路的充电扫描信号,漏极电性连接于第一节点;
所述下拉维持模块包括第五十五晶体管、第一下拉维持模块、与第二下拉维持模块;
所述第五十五晶体管的栅极电性连接于第一节点,源极电性连接于第二节点,漏极电性连接于第三节点;
所述第一下拉维持模块包括第四十二晶体管,所述第四十二晶体管的栅极电性连接于第二节点,源极电性连接于第一节点,漏极电性连接于直流低电压信号;第五十一晶体管,所述第五十一晶体管的栅极与源极均电性连接于第一低频时钟信号,漏极电性连接于第五十三晶体管的栅极;第五十三晶体管,所述第五十三晶体管的栅极电性连接于第五十一晶体管的漏极,源极电性连接于第一低频时钟信号,漏极电性连接于第二节点;第五十四晶体管,所述第五十四晶体管的栅极电性连接于第二低频时钟信号,源极电性连接于第一低频时钟信号,漏极电性连接于第二节点;第三十二晶体管,所述第三十二晶体管的栅极电性连接于第二节点,源极电性连接于充电扫描信号,漏极电性连接于直流低电压信号;
所述第二下拉维持模块包括第四十三晶体管,所述第四十三晶体管的栅极电性连接于第三节点,源极电性连接于第一节点,漏极电性连接于直流低电压信号;第六十一晶体管,所述第六十一晶体管的栅极与源极均电性连接于第二低频时钟信号,漏极电性连接于第六十三晶体管的栅极;第六十三晶体管,所述第六十三晶体管的栅极电性连接于第六十一晶体管的漏极,源极电性连接于第二低频时钟信号,漏极电性连接于第三节点;第六十四晶体管,所述第六十四晶体管的栅极电性连接于第一低频时钟信号,源极电性连接于第二低频时钟信号,漏极电性连接于第三节点;第三十三晶体管,所述第三十三晶体管的栅极电性连接于第三节点,源极电性连接于充电扫描信号,漏极电性连接于直流低电压信号;
所述级传稳压模块包括第五十二晶体管,所述第五十二晶体管的栅极电性连接于第一节点,源极电性连接于第二节点,漏极电性连接于直流低电压信号;第六十二晶体管,所述第六十二晶体管的栅极电性连接于第一节点,源极电性连接于第三节点,漏极电性连接于直流低电压信号;第五十六晶体管,所述第五十六晶体的栅极电性连接于第n-2级GOA单元电路的级传信号,源极电性连接于第五十一晶体管的漏极,漏极电性连接于直流低电压信号;第六十六晶体管,所述第六十六晶体的栅极电性连接于第n-2级GOA单元电路的级传信号,源极电性连接于第六十一晶体管的漏极,漏极电性连接于直流低电压信号;
所述快速下拉模块包括第三十晶体管,所述第三十晶体管的栅极电性连接于第n+2级GOA单元电路的级传信号,源极电性连接于第n-2级GOA单元电路的电荷共享扫描信号,漏极电性连接于直流低电压信号;第三十一晶体管,所述第三十一晶体管的栅极电性连接于第n+2级GOA单元电路的级传信号,源极电性连接于充电扫描信号,漏极电性连接于直流低电压信号;第四十一晶体管,所述第四十一晶体管的栅极电性连接于第n+2级GOA单元电路的级传信号,源极电性连接于第一节点,漏极电性连接于直流低电压信号。
该充电扫描与电荷共享扫描双输出GOA电路的第一级及第二级的连接关系中,第十一晶体管的栅极与源极均电性连接于电路的启始信号,仅所述第二十一晶体管的漏极正常输出,所述第二十晶体管的漏极输出低电位。
该充电扫描与电荷共享扫描双输出GOA电路的最后一级及倒数第二级的连接关系中,所述第三十晶体管的栅极、第三十一晶体管的栅极、及第四十一晶体管的栅极均电性连接于电路的启始信号。
所述充电扫描信号的输出波形由第二十一晶体管的规格进行控制;所述第n-2级GOA单元电路的电荷共享扫描信号的输出波形由第二十晶体管的规格进行控制。
所述四条高频时钟信号均在一个周期内分为充电扫描输出部分和电荷共享扫描输出部分;第M条高频时钟信号的充电扫描输出部分处于高电位的时间宽度大于第M-2条高频时钟信号的电荷共享扫描输出部分处于高电位的时间宽度。
当所述第M条高频时钟信号为第一条高频时钟信号时,所述第M-2条高频时钟信号为第三条高频时钟信号;当所述第M条高频时钟信号为第二条高频时钟信号时,所述第M-2条高频时钟信号为第四条高频时钟信号。
所述第一、第二低频时钟信号的电位每隔一帧或多帧反转一次。
本发明的有益效果:本发明提供的一种充电扫描与电荷共享扫描双输出GOA电路,将时序和电路结合,实现在同一时间内,充电扫描信号和电荷共享扫描信号各通过一个TFT分别由不同的两条高频时钟信号输出,并且充电扫描信号和电荷共享扫描信号的输出波形可由相应的TFT的规格进行控制,能够减小IC瞬间电流,降低IC的负载,提高降低色偏设计的灵活性。
附图说明
下面结合附图,通过对本发明的具体实施方式详细描述,将使本发明的技术方案及其它有益效果显而易见。
附图中,
图1为本发明充电扫描与电荷共享扫描双输出GOA电路的多级架构图;
图2为本发明充电扫描与电荷共享扫描双输出GOA电路的第n级GOA单元的电路图;
图3为本发明充电扫描与电荷共享扫描双输出GOA电路的第一级GOA单元的电路图;
图4为本发明充电扫描与电荷共享扫描双输出GOA电路的第二级GOA单元的电路图;
图5为本发明充电扫描与电荷共享扫描双输出GOA电路的倒数第二级GOA单元的电路图;
图6为本发明充电扫描与电荷共享扫描双输出GOA电路的最后一级GOA单元的电路图;
图7为本发明充电扫描与电荷共享扫描双输出GOA电路的时序图。
具体实施方式
为更进一步阐述本发明所采取的技术手段及其效果,以下结合本发明的优选实施例及其附图进行详细描述。
请同时参阅图1、图2、图7,本发明提供一种充电扫描与电荷共享扫描双输出GOA电路。
如图1所示,该充电扫描与电荷共享扫描双输出GOA电路包括级联的多个GOA单元电路、设置于各级GOA单元电路外围的第一、第二低频时钟信号LC1、LC2、直流低电压信号Vss、以及四条高频时钟信号CK(1)、CK(2)、CK(3)、CK(4)的金属线。设n为正整数,第n级GOA单元电路接收第一、第二低频时钟信号LC1、LC2、直流低电压信号Vss、第M、第M-2条高频时钟信号CK(M)、CK(M-2)、第n-2级GOA单元电路产生的级传信号ST(n-2)、第n-2级GOA单元电路产生的充电扫描信号CG(n-2)、及第n+2级GOA单元电路产生的级传信号ST(n+2),通过不同的TFT分别输出充电扫描信号CG(n)、第n-2级GOA单元电路的电荷共享扫描信号SG(n-2)、及级传信号ST(n)。这种结构方式能够保证GOA信号可以逐级传递,使得各级水平扫描线可以被逐级充电和放电。
结合图7,所述四条高频时钟信号CK(1)、CK(2)、CK(3)、CK(4)均在一个周期内分为由实线表示的充电扫描输出部分和由虚线表示的电荷共享扫描输出部分;第M条高频时钟信号CK(M)的充电扫描输出部分处于高电位的时间宽度大于第M-2条高频时钟信号CK(M-2)的电荷共享扫描输出部分处于高电位的时间宽度。当所述第M条高频时钟信号CK(M)为第一条高频时钟信号CK(1)时,所述第M-2条高频时钟信号CK(M-2)为第三条高频时钟信号CK(3);当所述第M条高频时钟信号CK(M)为第二条高频时钟信号CK(2)时,所述第M-2条高频时钟信号CK(M-2)为第四条高频时钟信号CK(4)。对于相邻的两级GOA单元电路,其中一级接收第一条高频时钟信号CK(1)与第三条高频时钟信号CK(3),另一级则接收第二条高频时钟信号CK(2)与第四条高频时钟信号CK(4)。对于不同分辨率的液晶显示面板,所述四条高频时钟信号CK(1)、CK(2)、CK(3)、CK(4)之间的延时是不确定的,可根据液晶显示面板的实际分辨率来确定,但相邻的高频时钟信号间的高电位交叠必须一致。
所述第一、第二低频时钟信号LC1、LC2的电位每隔一帧或多帧反转一次。
进一步的,如图2所示,所述第n级GOA单元电路包括:下传模块100、级传稳压模块200、输出模块300、快速下拉模块400、及下拉维持模块500。
所述输出模块300包括第二十晶体管T20,所述第二十晶体管T20的栅极电性连接于第一节点Q(n),源极电性连接于第M-2条高频时钟信号CK(M-2),漏极输出第n-2级GOA单元电路的电荷共享扫描信号SG(n-2);所述第二十晶体管T20用于在第一节点Q(n)处于高电位时,依据第M-2条高频时钟信号CK(M-2)输出第n-2级GOA单元电路的电荷共享扫描信号SG(n-2),且所述第n-2级GOA单元电路的电荷共享扫描信号SG(n-2)的输出波形由第二十晶体管T20的规格进行控制;
第二十一晶体管T21,所述第二十一晶体管T21的栅极电性连接于第一节点Q(n),源极电性连接于第M条高频时钟信号CK(M),漏极输出充电扫描信号CG(n);所述第二十一晶体管T21用于在第一节点Q(n)处于高电位时,依据第M条高频时钟信号CK(M)输出充电扫描信号CG(n),且所述充电扫描信号CG(n)的输出波形由第二十一晶体管T21的规格进行控制;
第二十二晶体管T22,所述第二十二晶体管T22的栅极电性连接于第一节点Q(n),源极电性连接于第M条高频时钟信号CK(M),漏极输出级传信号ST(n);所述第二十二晶体管T22用于在第一节点Q(n)处于高电位时,依据第M条高频时钟信号CK(M)输出级传信号ST(n);
所述输出模块300还包括一电容Cb,所述电容Cb的一端电性连接于第一节点Q(n),另一端电性连接于充电扫描信号CG(n)。
所述下传模块100包括第十一晶体管T11,所述第十一晶体管T11的栅极电性连接于第n-2级GOA单元电路的级传信号ST(n-2),源极电性连接于第n-2级GOA单元电路的充电扫描信号CG(n-2),漏极电性连接于第一节点Q(n)。
所述下拉维持模块500包括第五十五晶体管T55、第一下拉维持模块501、与第二下拉维持模块502。所述第五十五晶体管T55的栅极电性连接于第一节点Q(n),源极电性连接于第二节点P(n),漏极电性连接于第三节点K(n)。所述第一下拉维持模块501包括第四十二晶体管T42,所述第四十二晶体管T42的栅极电性连接于第二节点P(n),源极电性连接于第一节点Q(n),漏极电性连接于直流低电压信号Vss;第五十一晶体管T51,所述第五十一晶体管T51的栅极与源极均电性连接于第一低频时钟信号LC1,漏极电性连接于第五十三晶体管T53的栅极;第五十三晶体管T53,所述第五十三晶体管T53的栅极电性连接于第五十一晶体管T51的漏极,源极电性连接于第一低频时钟信号LC1,漏极电性连接于第二节点P(n);第五十四晶体管T54,所述第五十四晶体管T54的栅极电性连接于第二低频时钟信号LC2,源极电性连接于第一低频时钟信号LC1,漏极电性连接于第二节点P(n);第三十二晶体管T32,所述第三十二晶体管T32的栅极电性连接于第二节点P(n),源极电性连接于充电扫描信号CG(n),漏极电性连接于直流低电压信号Vss。所述第二下拉维持模块502包括第四十三晶体管T43,所述第四十三晶体管T43的栅极电性连接于第三节点K(n),源极电性连接于第一节点Q(n),漏极电性连接于直流低电压信号Vss;第六十一晶体管T61,所述第六十一晶体管T61的栅极与源极均电性连接于第二低频时钟信号LC2,漏极电性连接于第六十三晶体管T63的栅极;第六十三晶体管T63,所述第六十三晶体管T63的栅极电性连接于第六十一晶体管T61的漏极,源极电性连接于第二低频时钟信号LC2,漏极电性连接于第三节点K(n);第六十四晶体管T64,所述第六十四晶体管T64的栅极电性连接于第一低频时钟信号LC1,源极电性连接于第二低频时钟信号LC2,漏极电性连接于第三节点K(n);第三十三晶体管T33,所述第三十三晶体管T33的栅极电性连接于第三节点K(n),源极电性连接于充电扫描信号CG(n),漏极电性连接于直流低电压信号Vss。
所述级传稳压模块200包括第五十二晶体管T52,所述第五十二晶体管T52的栅极电性连接于第一节点Q(n),源极电性连接于第二节点P(n),漏极电性连接于直流低电压信号Vss;第六十二晶体管T62,所述第六十二晶体管T62的栅极电性连接于第一节点Q(n),源极电性连接于第三节点K(n),漏极电性连接于直流低电压信号Vss;第五十六晶体管T56,所述第五十六晶体T56的栅极电性连接于第n-2级GOA单元电路的级传信号ST(n-2),源极电性连接于第五十一晶体管T51的漏极,漏极电性连接于直流低电压信号Vss;第六十六晶体管T66,所述第六十六晶体T66的栅极电性连接于第n-2级GOA单元电路的级传信号ST(n-2),源极电性连接于第六十一晶体管T61的漏极,漏极电性连接于直流低电压信号Vss。
所述快速下拉模块400包括第三十晶体管T30,所述第三十晶体管T30的栅极电性连接于第n+2级GOA单元电路的级传信号ST(n+2),源极电性连接于第n-2级GOA单元电路的电荷共享扫描信号SG(n-2),漏极电性连接于直流低电压信号Vss;第三十一晶体管T31,所述第三十一晶体管T31的栅极电性连接于第n+2级GOA单元电路的级传信号ST(n+2),源极电性连接于充电扫描信号CG(n),漏极电性连接于直流低电压信号Vss;第四十一晶体管T41,所述第四十一晶体管T41的栅极电性连接于第n+2级GOA单元电路的级传信号ST(n+2),源极电性连接于第一节点Q(n),漏极电性连接于直流低电压信号Vss。
特别的,如图3所示,该充电扫描与电荷共享扫描双输出GOA电路的第一级连接关系中,第十一晶体管T11的栅极与源极均电性连接于电路的启始信号STV,仅所述第二十一晶体管T21的漏极正常输出第一级GOA单元电路的充电扫描信号CG(1),而所述第二十晶体管T20的漏极无输出,即输出低电位。如图4所示,该充电扫描与电荷共享扫描双输出GOA电路的第二级连接关系中,第十一晶体管T11的栅极与源极均电性连接于电路的启始信号STV,仅所述第二十一晶体管T21的漏极正常输出第二级GOA单元电路的充电扫描信号CG(2),而所述第二十晶体管T20的漏极无输出,即输出低电位。
如图5、图6所示,该充电扫描与电荷共享扫描双输出GOA电路的最后一级及倒数第二级的的连接关系中,所述第三十晶体管T30的栅极、第三十一晶体管T31的栅极、及第四十一晶体管T41的栅极均电性连接于电路的启始信号STV。
请同时参阅图1、图2与图7,本发明的充电扫描与电荷共享扫描双输出GOA电路的具体工作过程为:
第n级GOA单元电路接收来自于第n-2级GOA单元电路的级传信号ST(n-2)和充电扫描信号CG(n-2),由于第n-2级GOA单元电路的级传信号ST(n-2)和充电扫描信号CG(n-2)均为依据同一条高频时钟信号输出的信号,因此第n-2级GOA单元电路的级传信号ST(n-2)和充电扫描信号CG(n-2)时序和电位相同,当它们为高电位时,第十一晶体管T11打开,第一节点Q(n)充电,同时第五十六晶体管T56和第六十六晶体管T66打开,拉低第二、第三节点P(n)、K(n)的电位;随后第一节点Q(n)充电为高电位,受第一节点Q(n)电位控制的第五十二晶体管T52、第六十二晶体管T62和第五十五晶体管T55打开,进一步拉低第二、第三节点P(n)、K(n)的电位,第三十二晶体管T32、第三十三晶体管T33、第四十二晶体管T42和第四十三晶体管T43关闭。同时,同样受第一节点Q(n)电位控制的第二十晶体管T20、第二十一晶体管T21和第二十二晶体管T22打开,此时第M、第M-2条高频时钟信号CK(M)、CK(M-2)均为低电位,该第n级GOA单元电路依据第M条高频时钟信号CK(M)输出的充电扫描信号CG(n)、级传信号ST(n)、以及依据第M-2条高频时钟信号CK(M-2)输出的第n-2级GOA单元电路的电荷共享扫描信号SG(n-2)也均为低电位。
当第n-2级GOA单元电路的扫描启动信号ST(n-2)和充电扫描信号CG(n-2)为低电位时,第十一晶体管T11关闭,第一节点Q(n)仍保持为高电位,第二十晶体管T20、第二十一晶体管T21和第二十二晶体管T22仍打开;当第M、第M-2条高频时钟信号CK(M)、CK(M-2)变为高电位时,依据第M条高频时钟信号CK(M)输出的充电扫描信号CG(n)、级传信号ST(n)、以及依据第M-2条高频时钟信号CK(M-2)输出的第n-2级GOA单元电路的电荷共享扫描信号SG(n-2)顺利输出高电位。同时在电容Cb耦合下,第一节点Q(n)抬升到更高电位,第二十晶体管T20、第二十一晶体管T21和第二十二晶体管T22的栅源极电压(阈值电压)Vgs基本保持不变,进一步保持充电扫描信号CG(n)、级传信号ST(n)以及第n-2级GOA单元电路的电荷共享扫描信号SG(n-2)的顺利输出。进一步的,第五十二晶体管T52、第六十二晶体管T62、第五十五晶体T55、第五十六晶体管T56和第六十六晶体管T66打开,拉低第二节点P(n)、第三节点K(n)的电位,第三十二晶体管T32、第三十三晶体管T33、第四十二晶体管T42和第四十三晶体管T43关闭,避免第一节点Q(n)的电位下降,保证充电扫描信号CG(n)、级传信号ST(n)以及第n-2级GOA单元电路的电荷共享扫描信号SG(n-2)的输出不受影响。
接下来,当第M、第M-2条高频时钟信号CK(M)、CK(M-2)变为低电位,第n+2级GOA单元电路的级传信号ST(n+2)变为高电位时,第四十一晶体管T41、第三十一晶体管T31和第三十晶体T30打开,分别拉低第一节点Q(n)、充电扫描信号CG(n)、级传信号ST(n)以及第n-2级GOA单元电路的电荷共享扫描信号SG(n-2)的电位;同时,第五十二晶体管T52、第六十二T62和第五十五晶体管T55关闭;第一低频时钟信号LC1或第二低频时钟信号LC2对第二节点P(n)或第三节点K(n)充电,第二节点P(n)或第三节点K(n)为高电位,第三十二晶体管T32和第四十二晶体管T42或第三十三晶体管T33和第四十三晶体管T43打开,分别拉低第一节点Q(n)和充电扫描信号CG(n)的电位。
当一帧或多帧显示完成后,第一低频时钟信号LC1与第二低频时钟信号LC2反转一次,即第一低频时钟信号LC1与第二低频时钟信号LC2交替为高电位,分别对第二节点P(n)或第三节点K(n)充电,第三十二晶体管T32和第四十二晶体管T42为一组、第三十三晶体管T33和第四十三晶体管T43为一组交替打开,维持第一节点Q(n)和充电扫描信号CG(n)为低电位。
值得一提的是,在第n级GOA单元电路中第M-2条高频时钟信号CK(M-2)通过第二十晶体管T20输出第n-2级GOA单元电路的电荷共享扫描信号SG(n-2),第M条高频时钟信号CK(M)通过第二十一晶体管T21和第二十二晶体管T22分别输出级传信号ST(n)和充电扫描信号CG(n),调节第二十晶体管T20和第二十一晶体管T21的规格可以改变第n-2级GOA单元电路的电荷共享扫描信号SG(n-2)和充电扫描信号CG(n)的输出波形。
如图7所示,本发明的充电扫描与电荷共享扫描双输出GOA电路实现了在同一时间内,充电扫描信号和电荷共享扫描信号各通过一个TFT分别由不同的两条高频时钟信号输出。
综上所述,本发明的充电扫描与电荷共享扫描双输出GOA电路,将时序和电路结合,实现在同一时间内,充电扫描信号和电荷共享扫描信号各通过一个TFT分别由不同的两条高频时钟信号输出,并且充电扫描信号和电荷共享扫描信号的输出波形可由相应的TFT的规格进行控制,能够减小IC瞬间电流,降低IC的负载,提高降低色偏设计的灵活性。
以上所述,对于本领域的普通技术人员来说,可以根据本发明的技术方案和技术构思作出其他各种相应的改变和变形,而所有这些改变和变形都应属于本发明权利要求的保护范围。

Claims (10)

1.一种充电扫描与电荷共享扫描双输出GOA电路,其特征在于,包括级联的多个GOA单元电路、设置于各级GOA单元电路外围的第一、第二低频时钟信号(LC1、LC2)、直流低电压信号(Vss)、以及四条高频时钟信号(CK(1)、CK(2)、CK(3)、CK(4))的金属线;设n为正整数,第n级GOA单元电路接收第一、第二低频时钟信号(LC1、LC2)、直流低电压信号(Vss)、第M、第M-2条高频时钟信号(CK(M)、CK(M-2))、第n-2级GOA单元电路产生的级传信号(ST(n-2))、第n-2级GOA单元电路产生的充电扫描信号(CG(n-2))、及第n+2级GOA单元电路产生的级传信号(ST(n+2)),通过不同的TFT分别输出充电扫描信号(CG(n))、第n-2级GOA单元电路的电荷共享扫描信号(SG(n-2))、及级传信号(ST(n));
所述第n级GOA单元电路包括:下传模块(100)、级传稳压模块(200)、输出模块(300)、快速下拉模块(400)、及下拉维持模块(500)。
2.如权利要求1所述的充电扫描与电荷共享扫描双输出GOA电路,其特征在于,所述输出模块(300)包括第二十晶体管(T20),所述第二十晶体管(T20)的栅极电性连接于第一节点(Q(n)),源极电性连接于第M-2条高频时钟信号(CK(M-2)),漏极输出第n-2级GOA单元电路的电荷共享扫描信号(SG(n-2));所述第二十晶体管(T20)用于在第一节点(Q(n))处于高电位时,依据第M-2条高频时钟信号(CK(M-2))输出第n-2级GOA单元电路的电荷共享扫描信号(SG(n-2));
第二十一晶体管(T21),所述第二十一晶体管(T21)的栅极电性连接于第一节点(Q(n)),源极电性连接于第M条高频时钟信号(CK(M)),漏极输出充电扫描信号(CG(n));所述第二十一晶体管(T21)用于在第一节点(Q(n))处于高电位时,依据第M条高频时钟信号(CK(M))输出充电扫描信号(CG(n));
第二十二晶体管(T22),所述第二十二晶体管(T22)的栅极电性连接于第一节点(Q(n)),源极电性连接于第M条高频时钟信号(CK(M)),漏极输出级传信号(ST(n));所述第二十二晶体管(T22)用于在第一节点(Q(n))处于高电位时,依据第M条高频时钟信号(CK(M))输出级传信号(ST(n))。
3.如权利要求2所述的充电扫描与电荷共享扫描双输出GOA电路,其特征在于,所述输出模块(300)还包括一电容(Cb),所述电容(Cb)的一端电性连接于第一节点(Q(n)),另一端电性连接于充电扫描信号(CG(n))。
4.如权利要求2所述的充电扫描与电荷共享扫描双输出GOA电路,其特征在于,所述下传模块(100)包括第十一晶体管(T11),所述第十一晶体管(T11)的栅极电性连接于第n-2级GOA单元电路的级传信号(ST(n-2)),源极电性连接于第n-2级GOA单元电路的充电扫描信号(CG(n-2)),漏极电性连接于第一节点(Q(n));
所述下拉维持模块(500)包括第五十五晶体管(T55)、第一下拉维持模块(501)、与第二下拉维持模块(502);
所述第五十五晶体管(T55)的栅极电性连接于第一节点(Q(n)),源极电性连接于第二节点(P(n)),漏极电性连接于第三节点(K(n));
所述第一下拉维持模块(501)包括第四十二晶体管(T42),所述第四十二晶体管(T42)的栅极电性连接于第二节点(P(n)),源极电性连接于第一节点(Q(n)),漏极电性连接于直流低电压信号(Vss);第五十一晶体管(T51),所述第五十一晶体管(T51)的栅极与源极均电性连接于第一低频时钟信号(LC1),漏极电性连接于第五十三晶体管(T53)的栅极;第五十三晶体管(T53),所述第五十三晶体管(T53)的栅极电性连接于第五十一晶体管(T51)的漏极,源极电性连接于第一低频时钟信号(LC1),漏极电性连接于第二节点(P(n));第五十四晶体管(T54),所述第五十四晶体管(T54)的栅极电性连接于第二低频时钟信号(LC2),源极电性连接于第一低频时钟信号(LC1),漏极电性连接于第二节点(P(n));第三十二晶体管(T32),所述第三十二晶体管(T32)的栅极电性连接于第二节点(P(n)),源极电性连接于充电扫描信号(CG(n)),漏极电性连接于直流低电压信号(Vss);
所述第二下拉维持模块(502)包括第四十三晶体管(T43),所述第四十三晶体管(T43)的栅极电性连接于第三节点(K(n)),源极电性连接于第一节点(Q(n)),漏极电性连接于直流低电压信号(Vss);第六十一晶体管(T61),所述第六十一晶体管(T61)的栅极与源极均电性连接于第二低频时钟信号(LC2),漏极电性连接于第六十三晶体管(T63)的栅极;第六十三晶体管(T63),所述第六十三晶体管(T63)的栅极电性连接于第六十一晶体管(T61)的漏极,源极电性连接于第二低频时钟信号(LC2),漏极电性连接于第三节点(K(n));第六十四晶体管(T64),所述第六十四晶体管(T64)的栅极电性连接于第一低频时钟信号(LC1),源极电性连接于第二低频时钟信号(LC2),漏极电性连接于第三节点(K(n));第三十三晶体管(T33),所述第三十三晶体管(T33)的栅极电性连接于第三节点(K(n)),源极电性连接于充电扫描信号(CG(n)),漏极电性连接于直流低电压信号(Vss);
所述级传稳压模块(200)包括第五十二晶体管(T52),所述第五十二晶体管(T52)的栅极电性连接于第一节点(Q(n)),源极电性连接于第二节点(P(n)),漏极电性连接于直流低电压信号(Vss);第六十二晶体管(T62),所述第六十二晶体管(T62)的栅极电性连接于第一节点(Q(n)),源极电性连接于第三节点(K(n)),漏极电性连接于直流低电压信号(Vss);第五十六晶体管(T56),所述第五十六晶体(T56)的栅极电性连接于第n-2级GOA单元电路的级传信号(ST(n-2)),源极电性连接于第五十一晶体管(T51)的漏极,漏极电性连接于直流低电压信号(Vss);第六十六晶体管(T66),所述第六十六晶体(T66)的栅极电性连接于第n-2级GOA单元电路的级传信号(ST(n-2)),源极电性连接于第六十一晶体管(T61)的漏极,漏极电性连接于直流低电压信号(Vss);
所述快速下拉模块(400)包括第三十晶体管(T30),所述第三十晶体管(T30)的栅极电性连接于第n+2级GOA单元电路的级传信号(ST(n+2)),源极电性连接于第n-2级GOA单元电路的电荷共享扫描信号(SG(n-2)),漏极电性连接于直流低电压信号(Vss);第三十一晶体管(T31),所述第三十一晶体管(T31)的栅极电性连接于第n+2级GOA单元电路的级传信号(ST(n+2)),源极电性连接于充电扫描信号(CG(n)),漏极电性连接于直流低电压信号(Vss);第四十一晶体管(T41),所述第四十一晶体管(T41)的栅极电性连接于第n+2级GOA单元电路的级传信号(ST(n+2)),源极电性连接于第一节点(Q(n)),漏极电性连接于直流低电压信号(Vss)。
5.如权利要求4所述的充电扫描与电荷共享扫描双输出GOA电路,其特征在于,该充电扫描与电荷共享扫描双输出GOA电路的第一级及第二级的连接关系中,第十一晶体管(T11)的栅极与源极均电性连接于电路的启始信号(STV),仅所述第二十一晶体管(T21)的漏极正常输出,所述第二十晶体管(T20)的漏极输出低电位。
6.如权利要求4所述的充电扫描与电荷共享扫描双输出GOA电路,其特征在于,该充电扫描与电荷共享扫描双输出GOA电路的最后一级及倒数第二级的连接关系中,所述第三十晶体管(T30)的栅极、第三十一晶体管(T31)的栅极、及第四十一晶体管(T41)的栅极均电性连接于电路的启始信号(STV)。
7.如权利要求4所述的充电扫描与电荷共享扫描双输出GOA电路,其特征在于,所述充电扫描信号(CG(n))的输出波形由第二十一晶体管(T21)的规格进行控制;所述第n-2级GOA单元电路的电荷共享扫描信号(SG(n-2))的输出波形由第二十晶体管(T20)的规格进行控制。
8.如权利要求2所述的充电扫描与电荷共享扫描双输出GOA电路,其特征在于,所述四条高频时钟信号(CK(1)、CK(2)、CK(3)、CK(4))均在一个周期内分为充电扫描输出部分和电荷共享扫描输出部分;第M条高频时钟信号(CK(M))的充电扫描输出部分处于高电位的时间宽度大于第M-2条高频时钟信号(CK(M-2))的电荷共享扫描输出部分处于高电位的时间宽度。
9.如权利要求8所述的充电扫描与电荷共享扫描双输出GOA电路,其特征在于,当所述第M条高频时钟信号(CK(M))为第一条高频时钟信号(CK(1))时,所述第M-2条高频时钟信号(CK(M-2))为第三条高频时钟信号(CK(3));当所述第M条高频时钟信号(CK(M))为第二条高频时钟信号(CK(2))时,所述第M-2条高频时钟信号(CK(M-2))为第四条高频时钟信号(CK(4))。
10.如权利要求2所述的充电扫描与电荷共享扫描双输出GOA电路,其特征在于,所述第一、第二低频时钟信号(LC1、LC2)的电位每隔一帧或多帧反转一次。
CN201410692722.8A 2014-11-25 2014-11-25 充电扫描与电荷共享扫描双输出goa电路 Active CN104537987B (zh)

Priority Applications (5)

Application Number Priority Date Filing Date Title
CN201410692722.8A CN104537987B (zh) 2014-11-25 2014-11-25 充电扫描与电荷共享扫描双输出goa电路
PCT/CN2015/072504 WO2016082340A1 (zh) 2014-11-25 2015-02-09 充电扫描与电荷共享扫描双输出goa电路
US14/428,978 US9773467B2 (en) 2014-11-25 2015-02-09 Charging scan and charge sharing scan double output GOA circuit
US15/589,953 US9818362B2 (en) 2014-11-25 2017-05-08 Charging scan and charge sharing scan double output GOA circuit
US15/589,960 US9818363B2 (en) 2014-11-25 2017-05-08 Charging scan and charge sharing scan double output GOA circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410692722.8A CN104537987B (zh) 2014-11-25 2014-11-25 充电扫描与电荷共享扫描双输出goa电路

Publications (2)

Publication Number Publication Date
CN104537987A true CN104537987A (zh) 2015-04-22
CN104537987B CN104537987B (zh) 2017-02-22

Family

ID=52853504

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410692722.8A Active CN104537987B (zh) 2014-11-25 2014-11-25 充电扫描与电荷共享扫描双输出goa电路

Country Status (3)

Country Link
US (3) US9773467B2 (zh)
CN (1) CN104537987B (zh)
WO (1) WO2016082340A1 (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104882107A (zh) * 2015-06-03 2015-09-02 深圳市华星光电技术有限公司 栅极驱动电路
JP2018508032A (ja) * 2015-06-08 2018-03-22 深▲セン▼市華星光電技術有限公司 酸化物半導体薄膜トランジスタに基づくgoa回路
CN110827776A (zh) * 2019-10-16 2020-02-21 深圳市华星光电技术有限公司 Goa器件及栅极驱动电路
WO2021056857A1 (zh) * 2019-09-24 2021-04-01 深圳市华星光电半导体显示技术有限公司 驱动电路及其驱动方法与应用的显示面板

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104517575B (zh) * 2014-12-15 2017-04-12 深圳市华星光电技术有限公司 移位寄存器及级传栅极驱动电路
CN104505036B (zh) * 2014-12-19 2017-04-12 深圳市华星光电技术有限公司 一种栅极驱动电路
CN104766576B (zh) * 2015-04-07 2017-06-27 深圳市华星光电技术有限公司 基于p型薄膜晶体管的goa电路
KR102565459B1 (ko) 2016-07-14 2023-08-09 삼성디스플레이 주식회사 게이트 구동 회로 및 이를 포함하는 표시 장치
CN106157916A (zh) * 2016-08-31 2016-11-23 深圳市华星光电技术有限公司 一种栅极驱动单元及驱动电路
CN106128401A (zh) * 2016-08-31 2016-11-16 深圳市华星光电技术有限公司 一种双边阵列基板行驱动电路、液晶显示面板、驱动方法
US20190019471A1 (en) * 2017-07-12 2019-01-17 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Gate driver on array circuit and liquid crystal display
US10699659B2 (en) * 2017-09-27 2020-06-30 Shenzhen China Star Optoelectronics Technology Co. Ltd. Gate driver on array circuit and liquid crystal display with the same
CN114424278B (zh) * 2019-09-17 2023-12-22 夏普株式会社 显示装置及其驱动方法

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102109696A (zh) * 2010-12-30 2011-06-29 友达光电股份有限公司 液晶显示装置
CN102184719A (zh) * 2010-12-16 2011-09-14 友达光电股份有限公司 运用于电荷分享像素的整合面板型栅极驱动电路
KR20120072465A (ko) * 2010-12-24 2012-07-04 삼성전자주식회사 게이트 구동회로 및 이를 구비한 표시 장치
US20140103983A1 (en) * 2012-10-11 2014-04-17 Au Optronics Corp. Gate driving circuit
CN103745700A (zh) * 2013-12-27 2014-04-23 深圳市华星光电技术有限公司 自修复型栅极驱动电路
CN103928007A (zh) * 2014-04-21 2014-07-16 深圳市华星光电技术有限公司 一种用于液晶显示的goa电路及液晶显示装置
CN104008739A (zh) * 2014-05-20 2014-08-27 深圳市华星光电技术有限公司 一种扫描驱动电路和一种液晶显示装置
CN104050941A (zh) * 2014-05-27 2014-09-17 深圳市华星光电技术有限公司 一种栅极驱动电路

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5419762B2 (ja) * 2010-03-18 2014-02-19 三菱電機株式会社 シフトレジスタ回路
WO2011129126A1 (ja) * 2010-04-12 2011-10-20 シャープ株式会社 走査信号線駆動回路およびそれを備えた表示装置
TWI437823B (zh) * 2010-12-16 2014-05-11 Au Optronics Corp 移位暫存器電路
TWI476774B (zh) * 2012-11-02 2015-03-11 Au Optronics Corp 移位暫存器
TWI478132B (zh) * 2013-06-14 2015-03-21 Au Optronics Corp 閘極驅動電路
CN103680386B (zh) * 2013-12-18 2016-03-09 深圳市华星光电技术有限公司 用于平板显示的goa电路及显示装置
CN103928008B (zh) * 2014-04-24 2016-10-05 深圳市华星光电技术有限公司 一种用于液晶显示的goa电路及液晶显示装置

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102184719A (zh) * 2010-12-16 2011-09-14 友达光电股份有限公司 运用于电荷分享像素的整合面板型栅极驱动电路
KR20120072465A (ko) * 2010-12-24 2012-07-04 삼성전자주식회사 게이트 구동회로 및 이를 구비한 표시 장치
CN102109696A (zh) * 2010-12-30 2011-06-29 友达光电股份有限公司 液晶显示装置
US20140103983A1 (en) * 2012-10-11 2014-04-17 Au Optronics Corp. Gate driving circuit
CN103745700A (zh) * 2013-12-27 2014-04-23 深圳市华星光电技术有限公司 自修复型栅极驱动电路
CN103928007A (zh) * 2014-04-21 2014-07-16 深圳市华星光电技术有限公司 一种用于液晶显示的goa电路及液晶显示装置
CN104008739A (zh) * 2014-05-20 2014-08-27 深圳市华星光电技术有限公司 一种扫描驱动电路和一种液晶显示装置
CN104050941A (zh) * 2014-05-27 2014-09-17 深圳市华星光电技术有限公司 一种栅极驱动电路

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104882107A (zh) * 2015-06-03 2015-09-02 深圳市华星光电技术有限公司 栅极驱动电路
WO2016192142A1 (zh) * 2015-06-03 2016-12-08 深圳市华星光电技术有限公司 栅极驱动电路
US9966025B1 (en) 2015-06-03 2018-05-08 Shenzhen China Star Optoelectronics Technology Co., Ltd. Gate driving circuit
JP2018508032A (ja) * 2015-06-08 2018-03-22 深▲セン▼市華星光電技術有限公司 酸化物半導体薄膜トランジスタに基づくgoa回路
WO2021056857A1 (zh) * 2019-09-24 2021-04-01 深圳市华星光电半导体显示技术有限公司 驱动电路及其驱动方法与应用的显示面板
CN110827776A (zh) * 2019-10-16 2020-02-21 深圳市华星光电技术有限公司 Goa器件及栅极驱动电路
US11295687B2 (en) 2019-10-16 2022-04-05 Tcl China Star Optoelectronics Technology Co., Ltd. GOA device and gate driving circuit

Also Published As

Publication number Publication date
US9818363B2 (en) 2017-11-14
US20160148589A1 (en) 2016-05-26
US20170243556A1 (en) 2017-08-24
CN104537987B (zh) 2017-02-22
WO2016082340A1 (zh) 2016-06-02
US9818362B2 (en) 2017-11-14
US9773467B2 (en) 2017-09-26
US20170243555A1 (en) 2017-08-24

Similar Documents

Publication Publication Date Title
CN104537987A (zh) 充电扫描与电荷共享扫描双输出goa电路
CN104882107A (zh) 栅极驱动电路
US9910329B2 (en) Liquid crystal display device for cancelling out ripples generated the common electrode
KR102277072B1 (ko) Goa 회로 구동 아키텍처
CN105489180A (zh) Goa电路
US10242637B2 (en) CMOS GOA circuit
CN105469754A (zh) 降低馈通电压的goa电路
CN104505048A (zh) 一种goa电路及液晶显示装置
CN104766584A (zh) 具有正反向扫描功能的goa电路
CN104966500A (zh) 降低功耗的goa电路
CN103680451A (zh) 用于液晶显示的goa电路及显示装置
CN107331360B (zh) Goa电路及液晶显示装置
CN107424575A (zh) Goa驱动电路及液晶面板
CN104766576A (zh) 基于p型薄膜晶体管的goa电路
US9852707B2 (en) Display apparatus
CN105589235A (zh) 液晶显示面板驱动方法
US20160086561A1 (en) Liquid crystal display device and driving method thereof
US10386663B2 (en) GOA circuit and liquid crystal display device
US9711076B2 (en) Display device
US9928798B2 (en) Method and device for controlling voltage of electrode
US10578896B2 (en) Array substrate, method for controlling the same, display panel, and display device
US9966026B2 (en) Gate driver on array substrate and liquid crystal display adopting the same
KR20170044809A (ko) 표시 장치 및 이의 구동 방법
WO2018143025A1 (ja) 表示装置およびその駆動方法
KR100968570B1 (ko) 신호 처리 장치

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant