CN104393124A - 一种发光二极管外延片结构的制备方法 - Google Patents

一种发光二极管外延片结构的制备方法 Download PDF

Info

Publication number
CN104393124A
CN104393124A CN201410684601.9A CN201410684601A CN104393124A CN 104393124 A CN104393124 A CN 104393124A CN 201410684601 A CN201410684601 A CN 201410684601A CN 104393124 A CN104393124 A CN 104393124A
Authority
CN
China
Prior art keywords
layer
growth
preparation
led epitaxial
type
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201410684601.9A
Other languages
English (en)
Other versions
CN104393124B (zh
Inventor
舒立明
张东炎
刘晓峰
刘志彬
王良钧
王笃祥
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tianjin Sanan Optoelectronics Co Ltd
Original Assignee
Tianjin Sanan Optoelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tianjin Sanan Optoelectronics Co Ltd filed Critical Tianjin Sanan Optoelectronics Co Ltd
Priority to CN201410684601.9A priority Critical patent/CN104393124B/zh
Publication of CN104393124A publication Critical patent/CN104393124A/zh
Priority to US14/750,145 priority patent/US20160149073A1/en
Application granted granted Critical
Publication of CN104393124B publication Critical patent/CN104393124B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/04Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a quantum effect structure or superlattice, e.g. tunnel junction
    • H01L33/06Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a quantum effect structure or superlattice, e.g. tunnel junction within the light emitting region, e.g. quantum confinement structure or tunnel barrier
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0062Processes for devices with an active region comprising only III-V compounds
    • H01L33/0075Processes for devices with an active region comprising only III-V compounds comprising nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0062Processes for devices with an active region comprising only III-V compounds
    • H01L33/0066Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound
    • H01L33/007Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound comprising nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/14Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a carrier transport control structure, e.g. highly-doped semiconductor layer or current-blocking structure
    • H01L33/145Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a carrier transport control structure, e.g. highly-doped semiconductor layer or current-blocking structure with a current-blocking structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
    • H01L33/24Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate of the light emitting region, e.g. non-planar junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/26Materials of the light emitting region
    • H01L33/30Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table
    • H01L33/32Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table containing nitrogen
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2933/00Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
    • H01L2933/0008Processes

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Led Devices (AREA)

Abstract

本发明提供一种发光二极管外延片结构的制备方法,提供一衬底,依次形成N型层、低温AlxInyGa1-x-yN(0≤x≤1,0≤y≤1,x、y不同时为0)层、多量子阱有源区、AlzGa1-zN(0≤z≤1)电子阻挡层、AlxInyGa1-x-yN(0≤x≤1,0≤y≤1)隔断层以及P型层,利用在多量子阱有源区之前生长低温AlxInyGa1-x-yN层形成V型坑,在多量子阱有源区生长结束后继续生长较薄的AlzGa1-zN电子阻挡层,然后采用二维生长模式生长隔断层,从而在有源区与P型层之间形成孔洞,隔断V型坑覆盖范围内的贯穿位错与P型层之间的接触,减小漏电,提高外延片反向漏电性能与抗静电能力。

Description

一种发光二极管外延片结构的制备方法
技术领域
本发明涉及氮化镓半导体器件外延领域,尤其涉及一种具有隔断孔洞的发光二极管外延片结构的制备方法。
背景技术
发光二极管是一种半导体固体发光器件,其利用半导体P-N结作为发光结构,目前氮化镓被视为第三代半导体材料,目前具备InGaN/GaN有源区的氮化镓基发光二极管被视为当今最有潜力的发光源。
在传统的氮化镓基二极管外延片结构中,贯穿整个P-N结的位错为造成二极管性能降低的主要因素之一,此类位错会造成内量子效率降低、反向漏电、抗静电击穿能力较差,特别是现如今大尺寸芯片需求愈加强烈的状况下,芯片可靠性变得更加重要。因此有必要提供一种制备方式简便,可以有效的降低贯穿性位错,提升出光效率的二极管外延片结构。
发明内容
本发明提供一种发光二极管外延片结构的制备方法,主要技术方案如下:
1)在氢气或氢气、氮气、氨气三种气体混合气氛下,对衬底进行热处理;
2)在热处理后衬底上,依次生长低温AlxGa1-xN(0≤x≤1)缓冲层,非掺杂氮化镓层、N型层、低温AlxInyGa1-x-yN(0≤x≤1,0≤y≤1,x、y不同时为0)层、多量子阱有源区、AlzGa1-zN(0≤z≤1)电子阻挡层、隔断层、P型层。
3)低温AlxInyGa1-x-yN层与多量子阱有源区形成V型坑,较薄AlzGa1-zN(0≤z≤1)电子阻挡层嵌入但不填满V型坑、并利用二维生长的隔断层形成气体孔洞。
进一步地,低温AlxInyGa1-x-yN层为体结构或超晶格结构,厚度在1~1000nm之间,该层不同位置In组分、Al组分保持恒定,或呈现依次线性递增或递减、或呈锯齿、矩形、高斯分布、阶梯状分布。
进一步地,AlzGa1-zN电子阻挡层为体结构或超晶格结构,厚度在0.1~200nm之间,该层不同位置Al组分保持恒定,或呈现依次线性递增或递减、或呈锯齿、矩形、高斯分布、阶梯状分布。
进一步地,AlzGa1-zN电子阻挡层嵌入但未填满整个V型坑。
进一步地,AlzGa1-zN电子阻挡层生长结束后生长二维生长模式的AlxInyGa1-x-yN(0≤x≤1,0≤y≤1)隔断层,该层不同位置In组分、Al组分保持恒定,或呈现或呈锯齿、矩形、高斯分布、阶梯状分布。
进一步地,在隔断层生长过程中,利用低压高温、高转速形成二维生长环境,即设定反应室压力100~300torr,温度设定600~1200℃,转速设定800~1200转/分,生长厚度介于0.1~200nm之间。
进一步地,二维生长的隔断层为非掺或掺Mg,其掺杂浓度保持恒定或呈现依次线性递增或递减、或呈锯齿、矩形、高斯分布、阶梯状分布。
进一步地,P型层为GaN层或InyGa1-yN层。
本发明提供一种发光二极管外延片结构的制备方法,其优点在于:在多量子阱有源区之前生长低温AlxInyGa1-x-yN(0≤x≤1,0≤y≤1,x、y不同时为0)层,利用低温条件下三元或四元化合物与氮化镓材料之间的晶格失配形成V型坑,III-IV族化合物在V型坑侧面生长速率低于衬底垂直方向晶面,随着多量子阱有源区生长V型坑尺寸逐渐增加,较薄电子阻挡层嵌入但未填满整个V型坑。然后利用低压高温、高转速提供利于二维生长条件,使侧向生长速率大于纵向生长速率,生长隔断层合并V型坑,在有源区与隔断层之间形成孔洞,隔断V型坑覆盖范围内的贯穿位错与隔断层之间的接触,从而减小漏电,提高外延片反向漏电性能与抗静电能力。
该生长模式利用MOCVD等常规外延薄膜生长设备即可完成,且仅通过更改外延层结构及不同外延层生长模式即可达到发明目的,具有较强的可操作性和较高的商业价值。
附图说明
图1为本发明制作的发光二极管外延片结构示意图。
图中标示:1为衬底;2为低温AlxGa1-xN缓冲层(0≤x≤1);3为非掺氮化镓层;4为N型氮化镓层;5为低温AlxInyGa1-x-yN(0≤x≤1,0≤y≤1)层;6为多量子阱有源区;7为AlzGa1-zN电子阻挡层(0≤z≤1);8为二维生长模式的隔断层;9为P型层;A为孔洞,B为形成V型坑的贯穿位错,C为被空气孔洞阻挡延伸至P型层的贯穿位错,D为延伸至P型层的贯穿位错。
具体实施方式
为使本发明更易于理解其实质性特点及其所具的实用性,下面便结合附图对本发明若干具体实施例作进一步的详细说明,但需要说明的是以下关于实施例的描述及说明对本发明保护范围不构成任何限制。
实施例1
图1为本发明制作一种发光二极管外延片结构的示意图,本实施例中制备工艺由下至上依次包括:(1)蓝宝石C面衬底1;(2)低温AlxGa1-xN缓冲层2,可以为氮化镓、氮化铝、或铝镓氮结合,膜厚在10~100nm之间;(3)非掺氮化镓层3,膜厚在300~7000nm之间,优选3500nm;(4)N型氮化镓层4,其中掺杂源为硅烷,掺杂浓度在1×1018~2×1019cm-3之间,优选1.2×1019cm-3;(5)低温AlxInyGa1-x-yN(0≤x≤1,0≤y≤1,x、y不同时为0)层5,生长温度控制在600~1200℃之间,优选750℃,膜厚控制在500~1000nm之间;(6)多量子阱有源区6,以InGaN作为阱层、以GaN或AlGaN或二者组合作为垒层构成,其中垒层厚度在50~150nm之间、阱层厚度在1~20nm之间,生长多个循环结构;(7)AlzGa1-zN电子阻挡层7,膜厚在0.1~200nm之间;(8)二维生长模式的隔断层8,其材料为非掺AlxInyGa1-x-yN或P型掺杂AlxInyGa1-x-yN(0≤x≤1,0≤y≤1),厚度在0.1~200nm之间,优选AlxGa1-xN结构,优选厚度50nm;(9)P型层9,具体可以为P型GaN层或P型InyGa1-yN层,优选P型GaN层,膜厚在20nm~2000nm之间,优选200nm。
在所述低温AlxInyGa1-x-yN层5的生长过程中,利用三元或四元化合物与氮化镓材料之间因晶格失配形成V型坑,V型坑侧面为(1-101)面;优选750℃低温,使得有源区及电子阻挡层生长结束后所形成V型坑的尺寸介于50~150nm之间,隔断层合并较容易,利于孔洞形成。 
在多量子阱有源区6生长过程中,在C面上生长速率大于在V型坑内侧面生长速率,随着有源区的生长V型坑尺寸逐渐增加。
在所述AlzGa1-zN电子阻挡层7的生长过程中,AlzGa1-zN电子阻挡层嵌入但未填满整个V型坑。
在所述二维生长模式的隔断层生长过程中,利用低压高温、高转速形成二维生长环境,设定反应室压力100~300torr,温度设定600~1200℃,转速设定800~1200转/分,生长一层二维生长模式的隔断层,利用二维生长环境下侧向生长速率大于纵向生长速率合并V型坑,在有源区与P型层之间形成孔洞。
本实施例采用在多量子阱有源区之前生长低温AlxInyGa1-x-yN层并形成V型坑,在多量子阱有源区生长结束后生长较薄的AlzGa1-zN电子阻挡层,然后生长二维生长模式的隔断层,从而在有源区与隔断层之间形成孔洞,隔断V型坑覆盖范围内的贯穿位错与隔断层之间的接触,从而减小漏电,大大提高外延片反向漏电性能与抗静电能力。
作为本实施例中第一个实施例变形,在低温AlxInyGa1-x-yN层生长过程中,控制该层In组分及该层不同位置In组分含量,从而起到控制V型坑大小及形成密度,使多量子阱有源区生长结束后孔洞大小和密度得到有效控制,有利于V型坑在二维隔断层生长时完全合并。
作为本实施例中第二个实施例变形,在所述AlzGa1-zN电子阻挡层的生长过程中,控制该层不同位置Al组分,使Al组分最低并逐渐递增;显著提升电子阻挡能力,从而降低AlzGa1-zN电子阻挡层的生长厚度。
作为本实施例中的第三个实施例变形,在所述的二维生长模式隔断层生长过程中,通入Mg,浓度在1×1016~2×1020cm-3之间;利用隔断层掺杂Mg替代P型层,增强空穴的注入能力和注入效率。
实施例2
区别于实施例1,本实施例中,低温AlxInyGa1-x-yN层(0≤x≤1,0≤y≤1,x、y不同时为0)与AlzGa1-zN电子阻挡层分别采用AlxInyGa1-x-yN/GaN、AlzGa1-zN/GaN超晶格模式生长,分别生长1~100个循环,采用超晶格的生长模式保证在低温AlxInyGa1-x-yN层和AlzGa1-zN电子阻挡层生长过程中获得更好的生长质量,特别是在AlzGa1-zN电子阻挡层生长时可以获得更高的Al组分,从而提高电子阻挡层势垒高度,增强电子阻挡能力。
作为本实施例中的第一个实施例变形,在低温AlxInyGa1-x-yN层生长过程中,该层不同位置In组分、Al组分或厚度呈现依次线性递增或递减、或呈锯齿、矩形、高斯分布、阶梯状分布,可以保证在较高的温度条件下形成较大尺寸的V型坑,提高外延片材料质量。
作为本实施例中的第二个实施例变形,在AlzGa1-zN电子阻挡层生长过程中,该层不同位置的Al组分或厚度呈现依次线性递增或递减、或呈锯齿、矩形、高斯分布、阶梯状分布,从而提高AlzGa1-zN层的电子阻挡能力。
实施例3
区别于实施例1与实施例2,本实施例采用四元化合物AlxInyGa1-x-yN(0<x<1,0<y<1)替代AlzGa1-zN电子阻挡层,由于四元化合物晶格尺寸可调节性较强,可以与多量子阱有源区形成更好的晶格匹配,从而提高外延片质量。
以上所述仅为本发明的优选实施方式,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改、润饰和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进均视为在本发明的保护范围之内。

Claims (10)

1.一种发光二极管外延片结构的制备方法,包括以下步骤:
提供一衬底;
在所述衬底上依次生长N型层、低温AlxInyGa1-x-yN(0≤x≤1,0≤y≤1,x、y不同时为0)层、多量子阱有源区、AlzGa1-zN(0≤z≤1)电子阻挡层以及AlxInyGa1-x-yN(0≤x≤1,0≤y≤1)隔断层;
其特征在于:所述低温AlxInyGa1-x-yN层与多量子阱有源区形成V型坑,后续生长的AlzGa1-zN电子阻挡层嵌入但不填满所述V型坑,然后生长二维生长模式的隔断层,从而在所述多量子阱有源区与所述隔断层之间形成孔洞,得到所述发光二极管外延片。
2.根据权利要求1所述的一种发光二极管外延片结构的制备方法,其特征在于:所述V型坑是利用低温条件下AlxInyGa1-x-yN(0≤x≤1,0≤y≤1,x、y不同时为0)层与N型层材料之间的晶格失配形成的。
3.根据权利要求1所述的一种发光二极管外延片结构的制备方法,其特征在于:在所述衬底上生长缓冲层,非掺杂氮化镓层之后生长N型层。
4.根据权利要求1所述的一种发光二极管外延片结构的制备方法,其特征在于:所述低温AlxInyGa1-x-yN(0≤x≤1,0≤y≤1,x、y不同时为0)层为体结构或超晶格结构。
5.根据权利要求1所述的一种发光二极管外延片结构的制备方法,其特征在于:所述低温AlxInyGa1-x-yN(0≤x≤1,0≤y≤1,x、y不同时为0)层生长温度介于600~1000℃之间,该层不同位置In组分与Al组分保持恒定或呈现线性递增或递减。
6.根据权利要求1所述的一种发光二极管外延片结构的制备方法,其特征在于:所述AlzGa1-zN(0≤z≤1)电子阻挡层厚度介于0.1~200nm之间,为体结构或超晶格结构。
7.根据权利要求1所述的一种发光二极管外延片结构的制备方法,其特征在于:在所述隔断层生长过程中,设定反应室压力为100~300torr;温度设定为600~1200℃;转速设定为800~1200转/分,通过低压高温、高转速形成二维生长环境生长AlxInyGa1-x-yN(0≤x≤1,0≤y≤1)隔断层。
8.根据权利要求1所述的一种发光二极管外延片结构的制备方法,其特征在于:所述二维生长的隔断层为非掺或P型掺杂。
9.根据权利要求1所述的一种发光二极管外延片结构的制备方法,其特征在于:所述二维生长的隔断层Al组分、In组分呈现依次线性递增或递减、或呈锯齿、矩形、高斯分布、阶梯状分布。
10.根据权利要求1所述的一种发光二极管外延片结构的制备方法,其特征在于:在所述二维生长的隔断层上继续生长P型层。
CN201410684601.9A 2014-11-25 2014-11-25 一种发光二极管外延片结构的制备方法 Active CN104393124B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201410684601.9A CN104393124B (zh) 2014-11-25 2014-11-25 一种发光二极管外延片结构的制备方法
US14/750,145 US20160149073A1 (en) 2014-11-25 2015-06-25 Light-Emitting Diode Fabrication Method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410684601.9A CN104393124B (zh) 2014-11-25 2014-11-25 一种发光二极管外延片结构的制备方法

Publications (2)

Publication Number Publication Date
CN104393124A true CN104393124A (zh) 2015-03-04
CN104393124B CN104393124B (zh) 2017-04-05

Family

ID=52610996

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410684601.9A Active CN104393124B (zh) 2014-11-25 2014-11-25 一种发光二极管外延片结构的制备方法

Country Status (2)

Country Link
US (1) US20160149073A1 (zh)
CN (1) CN104393124B (zh)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105226149A (zh) * 2015-11-02 2016-01-06 厦门市三安光电科技有限公司 一种led外延结构及制作方法
CN105355741A (zh) * 2015-11-02 2016-02-24 厦门市三安光电科技有限公司 一种led外延结构及制作方法
CN105720137A (zh) * 2016-02-18 2016-06-29 圆融光电科技股份有限公司 发光二极管外延结构及其生长方法和发光二极管
CN105826441A (zh) * 2016-05-25 2016-08-03 天津三安光电有限公司 发光二极管及其制作方法
CN105870273A (zh) * 2016-06-02 2016-08-17 厦门市三安光电科技有限公司 一种氮化物发光二极管
WO2018014671A1 (zh) * 2016-07-19 2018-01-25 厦门三安光电有限公司 一种发光二极管及其制备方法
CN108807613A (zh) * 2018-06-27 2018-11-13 聚灿光电科技股份有限公司 Led外延结构及其制备方法

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6642805B2 (ja) 2016-12-28 2020-02-12 豊田合成株式会社 半導体構造体の製造方法および半導体素子の製造方法
JP6712405B2 (ja) * 2017-03-29 2020-06-24 豊田合成株式会社 半導体素子の製造方法
US20180292896A1 (en) * 2017-04-06 2018-10-11 Intel Corporation Head-mounted display device
CN108717954B (zh) * 2018-04-02 2020-03-27 华灿光电(浙江)有限公司 一种发光二极管外延片及其生长方法
CN108520913B (zh) * 2018-04-25 2019-10-01 黎明职业大学 一种具有强极化空穴注入层的氮化物半导体发光二极管
CN111933762B (zh) * 2020-07-23 2022-10-14 厦门士兰明镓化合物半导体有限公司 外延结构及其制造方法
CN111933761B (zh) * 2020-07-23 2022-04-26 厦门士兰明镓化合物半导体有限公司 外延结构及其制造方法
CN112259649B (zh) * 2020-11-05 2021-08-24 武汉敏芯半导体股份有限公司 一种超辐射发光二极管及其制作方法
CN114497306B (zh) * 2022-04-15 2022-07-12 江西兆驰半导体有限公司 一种GaN基LED外延片、外延生长方法及LED芯片
CN115832136B (zh) * 2023-02-22 2023-06-06 江西兆驰半导体有限公司 一种AlGaN基紫外发光二极管及其制备方法
CN115881866B (zh) * 2023-03-03 2023-05-23 江西兆驰半导体有限公司 发光二极管外延片及其制备方法、led
CN116072780B (zh) * 2023-03-09 2023-06-16 江西兆驰半导体有限公司 发光二极管外延片及其制备方法、发光二极管
CN116454185A (zh) * 2023-06-16 2023-07-18 江西兆驰半导体有限公司 一种高光效发光二极管外延片及其制备方法、发光二极管
CN116504901B (zh) * 2023-06-30 2023-10-20 江西兆驰半导体有限公司 发光二极管外延片及其制备方法、发光二极管
CN116581216B (zh) * 2023-07-12 2023-09-15 江西兆驰半导体有限公司 发光二极管外延片及其制备方法、发光二极管
CN116705927B (zh) * 2023-08-09 2023-11-07 江西兆驰半导体有限公司 Led外延片及其制备方法、led
CN116936700B (zh) * 2023-09-15 2023-12-22 江西兆驰半导体有限公司 发光二极管外延片及其制备方法、发光二极管
CN117133841B (zh) * 2023-10-26 2024-01-30 江西兆驰半导体有限公司 InGaN基绿光发光二极管外延片及其制备方法、LED
CN117293241B (zh) * 2023-11-27 2024-01-26 江西兆驰半导体有限公司 发光二极管外延片及其制备方法、发光二极管

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060246612A1 (en) * 2005-04-29 2006-11-02 Emerson David T Light emitting devices with active layers that extend into opened pits
US20090014713A1 (en) * 2007-07-12 2009-01-15 Sang Won Kang Nitride semiconductor light emitting device and fabrication method thereof
US20100155704A1 (en) * 2008-12-23 2010-06-24 Jeong Tak Oh Nitride semiconductor light emitting device and method of manufacturing the same
CN102487111A (zh) * 2010-12-04 2012-06-06 展晶科技(深圳)有限公司 半导体发光芯片制造方法
US20130228791A1 (en) * 2012-03-05 2013-09-05 Samsung Electronics Co., Ltd. Nitride semiconductor light emitting device and manufacturing method thereof
CN103460409A (zh) * 2011-09-29 2013-12-18 东芝技术中心有限公司 用于发光装置的p型掺杂层
CN104040737A (zh) * 2011-12-06 2014-09-10 夏普株式会社 氮化物半导体发光元件及其制造方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101804408B1 (ko) * 2011-09-05 2017-12-04 엘지이노텍 주식회사 발광소자

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060246612A1 (en) * 2005-04-29 2006-11-02 Emerson David T Light emitting devices with active layers that extend into opened pits
US20090014713A1 (en) * 2007-07-12 2009-01-15 Sang Won Kang Nitride semiconductor light emitting device and fabrication method thereof
US20100155704A1 (en) * 2008-12-23 2010-06-24 Jeong Tak Oh Nitride semiconductor light emitting device and method of manufacturing the same
CN102487111A (zh) * 2010-12-04 2012-06-06 展晶科技(深圳)有限公司 半导体发光芯片制造方法
CN103460409A (zh) * 2011-09-29 2013-12-18 东芝技术中心有限公司 用于发光装置的p型掺杂层
CN104040737A (zh) * 2011-12-06 2014-09-10 夏普株式会社 氮化物半导体发光元件及其制造方法
US20130228791A1 (en) * 2012-03-05 2013-09-05 Samsung Electronics Co., Ltd. Nitride semiconductor light emitting device and manufacturing method thereof

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105226149A (zh) * 2015-11-02 2016-01-06 厦门市三安光电科技有限公司 一种led外延结构及制作方法
CN105355741A (zh) * 2015-11-02 2016-02-24 厦门市三安光电科技有限公司 一种led外延结构及制作方法
WO2017076116A1 (zh) * 2015-11-02 2017-05-11 厦门市三安光电科技有限公司 一种led外延结构及制作方法
US10043944B2 (en) 2015-11-02 2018-08-07 Xiamen Sanan Optoelectronics Technology Co., Ltd. Light emitting diode and fabrication method thereof
CN105720137A (zh) * 2016-02-18 2016-06-29 圆融光电科技股份有限公司 发光二极管外延结构及其生长方法和发光二极管
CN105826441A (zh) * 2016-05-25 2016-08-03 天津三安光电有限公司 发光二极管及其制作方法
CN105870273A (zh) * 2016-06-02 2016-08-17 厦门市三安光电科技有限公司 一种氮化物发光二极管
CN105870273B (zh) * 2016-06-02 2018-10-30 厦门市三安光电科技有限公司 一种氮化物发光二极管
WO2018014671A1 (zh) * 2016-07-19 2018-01-25 厦门三安光电有限公司 一种发光二极管及其制备方法
US10115858B2 (en) 2016-07-19 2018-10-30 Xiamen San'an Optoelectronics Co., Ltd. Light emitting diode and fabrication method thereof
CN108807613A (zh) * 2018-06-27 2018-11-13 聚灿光电科技股份有限公司 Led外延结构及其制备方法

Also Published As

Publication number Publication date
CN104393124B (zh) 2017-04-05
US20160149073A1 (en) 2016-05-26

Similar Documents

Publication Publication Date Title
CN104393124A (zh) 一种发光二极管外延片结构的制备方法
CN104465902B (zh) 一种发光二极管结构的制备方法
CN106816501B (zh) 一种氮化镓基发光二极管的外延片及其制作方法
CN103337568B (zh) 应变超晶格隧道结紫外led外延结构及其制备方法
CN106410005A (zh) 一种氮化镓基led外延片及其生长方法
CN103730557A (zh) 一种具有新型的p型电子阻挡层结构的发光二极管及生长方法
CN106159048B (zh) 一种发光二极管外延片及其生长方法
CN109103303B (zh) 一种发光二极管外延片的制备方法及发光二极管外延片
CN104241468A (zh) 一种高外量子效率GaN基LED外延片及其制作方法
CN105206726A (zh) 一种led结构及其生长方法
CN103887378A (zh) 一种高光效紫外led的外延生长方法
CN114883462B (zh) 发光二极管外延片及其制备方法
US9362445B2 (en) Light-emitting device
CN107394019A (zh) 一种半导体发光元件及其制备方法
CN103165777A (zh) 具有梯形结构的n型插入层的led外延片及其生长方法
CN108447952B (zh) 一种发光二极管外延片及其制备方法
CN103077964A (zh) 改进p-GaN薄膜欧姆接触的材料结构及其制备方法
CN103824917A (zh) 一种led制备方法、led和芯片
CN103178178A (zh) 一种提高氮化镓基发光二极管电子迁移率的结构及其生产方法
CN106876530B (zh) 一种氮化镓基发光二极管的外延片及其制作方法
CN116598396A (zh) 发光二极管外延片及其制备方法、led
CN103441197B (zh) 一种GaN基发光二极管外延片及其制作方法
CN109309150B (zh) 一种氮化镓基发光二极管外延片及其制作方法
CN113659047B (zh) 一种外延结构和发光二极管
CN104377283B (zh) 一种发光二极管外延片结构

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant