CN104253610A - 一种延迟锁相环防止错锁的电路及方法 - Google Patents

一种延迟锁相环防止错锁的电路及方法 Download PDF

Info

Publication number
CN104253610A
CN104253610A CN201410521479.3A CN201410521479A CN104253610A CN 104253610 A CN104253610 A CN 104253610A CN 201410521479 A CN201410521479 A CN 201410521479A CN 104253610 A CN104253610 A CN 104253610A
Authority
CN
China
Prior art keywords
clock
dll
feedback
input clock
frequency
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201410521479.3A
Other languages
English (en)
Other versions
CN104253610B (zh
Inventor
亚历山大
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xian Unilc Semiconductors Co Ltd
Original Assignee
Shandong Sinochip Semiconductors Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shandong Sinochip Semiconductors Co Ltd filed Critical Shandong Sinochip Semiconductors Co Ltd
Priority to CN201410521479.3A priority Critical patent/CN104253610B/zh
Publication of CN104253610A publication Critical patent/CN104253610A/zh
Application granted granted Critical
Publication of CN104253610B publication Critical patent/CN104253610B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本发明一种延迟锁相环防止错锁的电路包括DLL延迟链、DLL鉴相器、DLL逻辑控制电路、FB反馈电路、输入时钟分频器和反馈时钟分频器;输入时钟经DLL延迟链延迟后输出输出时钟;输出时钟经FB反馈电路后输出反馈时钟;DLL鉴相器比较经分频的输入时钟和反馈时钟的相位;DLL逻辑控制电路根据相位比较的结果控制DLL延迟链产生的输出时钟;输入时钟分频器和反馈时钟分频器分别用于将输入时钟和反馈时钟二分频。本发明所述方法将DLL鉴相器中移位寄存器接入的输入时钟和反馈时钟分别进行分频处理,原时钟信号的频率是分频后的输入时钟和反馈时钟频率的两倍;通过DLL逻辑控制电路控制输入时钟的上升沿和反馈时钟的上升沿对齐。

Description

一种延迟锁相环防止错锁的电路及方法
技术领域
本发明涉及一种集成电路,具体为一种延迟锁相环防止错锁的电路及方法。
背景技术
延迟锁相环(Delay—locked Loop,简称DLL)技术是在PLL技术上改进得到的,被广泛应用于时序领域中。它继承了PLL电路的锁相技术,但去掉了PLL电路内的振荡器部分,取而代之的是一根延迟量可控制的延迟线。与PLL相比,DLL没有抖动累加,更小的锁定时间,环路滤波器易集成等优点。
现有技术当中,如图1所示,当输入时钟进入DLL延迟链,经过延迟后产生输出时钟,输出时钟经过反馈电路后产生反馈时钟,输入时钟与反馈时钟在DLL鉴相器进行相位比较后输出UP或DN的信号到DLL逻辑控制电路去控制DLL延迟链的增加或减少,直到输入时钟与反馈时钟的相位对齐。其锁定过程包括三个状态:有限状态机的状态0,如图2所示:UP=0,反馈时钟相对于输入时钟的延迟时间Td0=tdllmin+tfb,(其中tdllmin是DLL延迟链的初始延迟时间,tfb是FB反馈电路的延迟时间),强制增加DLL延迟链的延迟时间tdll;有限状态机的状态1,如图3所示:由UP=0变到UP=1,有限状态机从状态0进入状态1,Td1=tdll+tfb,强制增加tdll;有限状态机的状态2,如图4所示,由UP=1变到UP=0,有限状态机从状态1进入状态2,td2=tdll+tfb=TCK,DLL锁定。如果DN=1,减少tdll;如果UP=1,增加tdll;以此来保证反馈时钟的上升沿和输入时钟的上升沿一直是对齐的。
在此电路执行的过程当中,存在如下的问题:由状态1跳变到状态2的条件是UP=1跳变到UP=0。如果输入时钟的上升沿或者反馈时钟的下降沿有抖动,如图5所示,UP出现了错误的由1跳变到0,状态机也会错误的由状态1跳变到状态2,那么就是输入时钟的上升沿和反馈时钟的下降沿对齐,发生错锁,而DLL的目标是输入时钟的上升沿和反馈时钟的上升沿对齐。
发明内容
针对现有技术中存在的问题,本发明提供一种结构简单,不会发生错锁,工作可靠的延迟锁相环防止错锁的电路及方法。
本发明是通过以下技术方案来实现:
本发明一种延迟锁相环防止错锁的电路,包括DLL延迟链、DLL鉴相器、DLL逻辑控制电路、FB反馈电路、输入时钟分频器和反馈时钟分频器;输入时钟经DLL延迟链延迟后输出得到输出时钟;输出时钟经FB反馈电路后输出反馈时钟;DLL鉴相器比较经输入时钟分频器分频的输入时钟和经反馈时钟分频器分频的反馈时钟的相位;DLL逻辑控制电路根据相位比较的结果控制DLL延迟链产生的输出时钟;输入时钟分频器和反馈时钟分频器分别用于将输入时钟和反馈时钟二分频。
优选的,输入时钟分频器和反馈时钟分频器分别输出的输入时钟和反馈时钟输入到DLL鉴相器的移位寄存器中;其中分频后的反馈时钟连接到移位寄存器的数据端,分频后的输入时钟连接到移位寄存器的时钟端。
本发明一种延迟锁相环防止错锁的方法,将延迟锁相环中DLL鉴相器中移位寄存器接入的输入时钟和反馈时钟分别进行分频处理,原时钟信号的频率是分频后的输入时钟和反馈时钟频率的两倍;然后DLL鉴相器根据移位寄存器的输出来输出增加DLL延迟链的信号UP和减少DLL延迟链的信号DN,最后通过DLL逻辑控制电路控制使得输入时钟的上升沿和反馈时钟的上升沿对齐。
与现有技术相比,本发明具有以下有益的技术效果:
本发明通过分别设置的输入时钟分频器和反馈时钟分频器分别对输入时钟以及反馈时钟进行分频处理,将频率按两倍缩小,也就是将周期按两倍增大,从而将原信号中的下降沿对应时刻通过分频分配到了波峰或波谷中,在每个状态变化时刻对应的都是原信号中的上升沿,因此将分频后的信号进行相位调整后,即使出现了抖动,其原信号中也是输入时钟的上升沿和反馈时钟的上升沿对齐,从而避免了输入时钟的上升沿和反馈时钟的下降沿相遇,完全规避了DLL在反馈时钟的下降沿发生错误的锁定。
进一步的,将分频后的反馈时钟作为移位寄存器的数据端,分频后的输入时钟作为时钟端;即用分频后的输入时钟来采样分频后的反馈时钟,从而能够得到分频后的输入时钟和分频后的反馈时钟的相位关系,为DLL鉴相器发出增加DLL延迟链的信号UP或减少延迟链的信号DN提供判断依据。
附图说明
图1为现有技术中DLL电路结构图。
图2为现有技术DLL锁定过程中有限状态机的状态0的工作时序图。
图3为现有技术DLL锁定过程中有限状态机的状态1的工作时序图。
图4为现有技术DLL锁定过程中有限状态机的状态2的工作时序图。
图5为现有技术DLL锁定过程中发生错锁时的工作状态图。
图6为本发明中所述电路的结构图。
图7为本发明中分频后的状态0的工作时序图。
图8为本发明中分频后的状态1的工作时序图。
图9为本发明中N位移位寄存器的连接示意图。
具体实施方式
下面结合具体的实施例对本发明做进一步的详细说明,所述是对本发明的解释而不是限定。
本发明一种延迟锁相环防止错锁的电路,如图6所示,包括DLL延迟链、DLL鉴相器、DLL逻辑控制电路、FB反馈电路、输入时钟分频器和反馈时钟分频器;输入时钟经DLL延迟链延迟后输出得到输出时钟;输出时钟经FB反馈电路后输出反馈时钟;DLL鉴相器比较经输入时钟分频器分频的输入时钟和经反馈时钟分频器分频的反馈时钟的相位;DLL逻辑控制电路根据相位比较的结果控制DLL延迟链产生的输出时钟;输入时钟分频器和反馈时钟分频器分别用于将输入时钟和反馈时钟的频率进行二分频处理,如图7所示,从各信号的上升沿开始周期扩大2倍,将原信号中的下降沿对应时刻通过分频分配到了波峰或波谷中,在每个状态变化时刻对应的都是原信号中的上升沿,因此将分频后的信号进行相位调整后,即使出现了抖动,其原信号中也是输入时钟的上升沿和反馈时钟的上升沿对齐,从而避免了输入时钟的上升沿和反馈时钟的下降沿相遇,完全规避了DLL在反馈时钟的下降沿发生错误的锁定。
如图9所示,输入时钟分频器和反馈时钟分频器分别输出的输入时钟和反馈时钟输入到DLL鉴相器的N位的移位寄存器中;其中分频后的反馈时钟连接到移位寄存器的数据端,分频后的输入时钟连接到移位寄存器的时钟端。即用分频后的输入时钟来采样分频后的反馈时钟,从而能够得到分频后的输入时钟和分频后的反馈时钟的相位关系,移位寄存器的输出SR<N:0>即体现了该相位关系,如图9所示,为DLL鉴相器发出增加DLL延迟链的信号UP或减少延迟链的信号DN提供判断依据。
本发明一种延迟锁相环防止错锁的方法,将延迟锁相环中DLL鉴相器接入的输入时钟和反馈时钟分别进行分频处理,原时钟信号的频率是分频后的输入时钟和反馈时钟频率的两倍;然后DLL鉴相器根据移位寄存器的输出信号来输出增加延迟链的信号UP和减少延迟链的信号DN,最后通过DLL逻辑控制电路控制使得输入时钟的上升沿和反馈时钟的上升沿对齐,得到如图8所示的对齐后的状态图。
当本发明一种延迟锁相环防止错锁的电路按本发明所述的方法开始工作时,如图9所示,本实例以8位移位寄存器为例进行说明。
状态机的状态0,N位移位寄存器的输出为00000000,强制增加tdll;如图7所示。
状态机的状态1,N位的移位寄存器的输出SR<N:0>由00000000变为00000111,其中由0变1的位数由滤波器的位数决定,Td1=tdll+tfb=tck,其中Td1是状态1下反馈时钟相对与输入时钟的延迟时间,tdll是DLL延迟链的延迟时间,tfb是FB反馈电路的延迟时间,tck是输入时钟的频率;DLL锁定;如图8所示。N位的移位寄存器的输出SR<N:0>体现了分频后的输入时钟和分频后的反馈时钟的相位关系。
如果DN=1,减少tdll;如果UP=1,增加tdll;以此来保证反馈时钟的上升沿和输入时钟的上升沿对齐。
避免了输入时钟的上升沿和反馈时钟的下降沿相遇,从而避免了DLL错误的锁定在反馈时钟的下降沿。

Claims (3)

1.一种延迟锁相环防止错锁的电路,其特征在于,包括DLL延迟链、DLL鉴相器、DLL逻辑控制电路、FB反馈电路、输入时钟分频器和反馈时钟分频器;输入时钟经DLL延迟链延迟后输出得到输出时钟;输出时钟经FB反馈电路后输出反馈时钟;DLL鉴相器比较经输入时钟分频器分频的输入时钟和经反馈时钟分频器分频的反馈时钟的相位;DLL逻辑控制电路根据相位比较的结果控制DLL延迟链产生的输出时钟;输入时钟分频器和反馈时钟分频器分别用于将输入时钟和反馈时钟二分频。
2.根据权利要求1所述的一种防止错锁的延迟锁相环,其特征在于,输入时钟分频器和反馈时钟分频器分别输出的输入时钟和反馈时钟输入到DLL鉴相器的移位寄存器中;其中分频后的反馈时钟连接到移位寄存器的数据端,分频后的输入时钟连接到移位寄存器的时钟端。
3.一种延迟锁相环防止错锁的方法,其特征在于,将延迟锁相环中DLL鉴相器中移位寄存器接入的输入时钟和反馈时钟分别进行分频处理,原时钟信号的频率是分频后的输入时钟和反馈时钟频率的两倍;然后DLL鉴相器根据移位寄存器的输出来输出增加DLL延迟链的信号UP和减少DLL延迟链的信号DN,最后通过DLL逻辑控制电路控制使得输入时钟的上升沿和反馈时钟的上升沿对齐。
CN201410521479.3A 2014-09-30 2014-09-30 一种延迟锁相环防止错锁的电路及方法 Active CN104253610B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410521479.3A CN104253610B (zh) 2014-09-30 2014-09-30 一种延迟锁相环防止错锁的电路及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410521479.3A CN104253610B (zh) 2014-09-30 2014-09-30 一种延迟锁相环防止错锁的电路及方法

Publications (2)

Publication Number Publication Date
CN104253610A true CN104253610A (zh) 2014-12-31
CN104253610B CN104253610B (zh) 2018-10-19

Family

ID=52188207

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410521479.3A Active CN104253610B (zh) 2014-09-30 2014-09-30 一种延迟锁相环防止错锁的电路及方法

Country Status (1)

Country Link
CN (1) CN104253610B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105280220A (zh) * 2015-11-16 2016-01-27 西安华芯半导体有限公司 改善dram存储器自刷新退出的dll锁定过程电路和锁定方法
CN109286397A (zh) * 2018-11-15 2019-01-29 北京兆芯电子科技有限公司 延迟锁定回路以及时钟产生方法
CN117437953A (zh) * 2023-12-15 2024-01-23 浙江力积存储科技有限公司 读取等待时间反馈电路、反馈方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040051569A1 (en) * 2002-09-12 2004-03-18 Young-Jin Jeon Register controlled delay locked loop
CN101320972A (zh) * 2007-06-08 2008-12-10 联发科技股份有限公司 延迟锁相环电路以及相关方法
CN102148616A (zh) * 2011-03-31 2011-08-10 山东华芯半导体有限公司 防止延迟锁相环错误锁定的方法及其系统
CN103516355A (zh) * 2012-06-20 2014-01-15 爱思开海力士有限公司 延迟控制电路和包括延迟控制电路的时钟发生电路
CN204168277U (zh) * 2014-09-30 2015-02-18 山东华芯半导体有限公司 一种延迟锁相环防止错锁的电路

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040051569A1 (en) * 2002-09-12 2004-03-18 Young-Jin Jeon Register controlled delay locked loop
CN101320972A (zh) * 2007-06-08 2008-12-10 联发科技股份有限公司 延迟锁相环电路以及相关方法
CN102148616A (zh) * 2011-03-31 2011-08-10 山东华芯半导体有限公司 防止延迟锁相环错误锁定的方法及其系统
CN103516355A (zh) * 2012-06-20 2014-01-15 爱思开海力士有限公司 延迟控制电路和包括延迟控制电路的时钟发生电路
CN204168277U (zh) * 2014-09-30 2015-02-18 山东华芯半导体有限公司 一种延迟锁相环防止错锁的电路

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
任敏华 等: "数字延迟锁定环设计技术研究", 《计算机工程》 *

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105280220A (zh) * 2015-11-16 2016-01-27 西安华芯半导体有限公司 改善dram存储器自刷新退出的dll锁定过程电路和锁定方法
CN105280220B (zh) * 2015-11-16 2019-03-15 西安紫光国芯半导体有限公司 改善dram存储器自刷新退出的dll锁定过程电路和锁定方法
CN109286397A (zh) * 2018-11-15 2019-01-29 北京兆芯电子科技有限公司 延迟锁定回路以及时钟产生方法
CN109286397B (zh) * 2018-11-15 2024-01-19 北京兆芯电子科技有限公司 延迟锁定回路以及时钟产生方法
CN117437953A (zh) * 2023-12-15 2024-01-23 浙江力积存储科技有限公司 读取等待时间反馈电路、反馈方法
CN117437953B (zh) * 2023-12-15 2024-03-12 浙江力积存储科技有限公司 读取等待时间反馈电路、反馈方法

Also Published As

Publication number Publication date
CN104253610B (zh) 2018-10-19

Similar Documents

Publication Publication Date Title
US8638144B1 (en) Systems and methods involving phase detection with adaptive locking/detection features
US8040156B2 (en) Lock detection circuit and lock detecting method
US8368439B2 (en) Phase locked loop circuit, method of detecting lock, and system having the circuit
CN204168277U (zh) 一种延迟锁相环防止错锁的电路
CN102148616B (zh) 防止延迟锁相环错误锁定的方法及其系统
US9564907B2 (en) Multi-channel delay locked loop
KR100973222B1 (ko) 타이밍 제어를 위한 지연동기 루프 장치
USRE46336E1 (en) Phase-lock assistant circuitry
CN103516358A (zh) 相位检测电路和使用相位检测电路的同步电路
US8587355B2 (en) Coarse lock detector and delay-locked loop including the same
KR101202682B1 (ko) 위상고정루프
CN104242921B (zh) 一种高频延迟锁相环及其时钟处理方法
US20080084233A1 (en) Frequency regulator having lock detector and frequency regulating method
US8866556B2 (en) Phase shift phase locked loop
CN104253610A (zh) 一种延迟锁相环防止错锁的电路及方法
US9225346B2 (en) Filtering circuit, phase identity determination circuit and delay locked loop
CN107528584A (zh) 复用延迟线的高精度数字延时锁相环
CN109428593A (zh) 重新对准回路的电路、锁相回路、重新对准强度调整方法
KR100983485B1 (ko) 지연고정루프 기반의 주파수 체배 시스템 및 그 체배 방법
JP6479449B2 (ja) クロックデータリカバリ回路、位相同期回路及び半導体装置
KR100854457B1 (ko) 지연고정루프
KR101671568B1 (ko) 오동기화를 방지하기 위한 이중 위상 주파수 검출기 회로, 이의 동작 방법 및 이를 사용하는 클록 데이터 복원 회로
CN104702273A (zh) 一种防止错锁的延迟锁相环及其锁相方法
CN103051333B (zh) 一种快速锁定的锁相环
CN204119209U (zh) 一种高频延迟锁相环

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
TA01 Transfer of patent application right
TA01 Transfer of patent application right

Effective date of registration: 20170424

Address after: 710075 Shaanxi City, Xi'an province high tech Road No. 38, innovation center, A, block, floor 4

Applicant after: XI'AN UNIIC SEMICONDUCTORS Co.,Ltd.

Address before: Xinluo Avenue high tech Zone of Ji'nan City, Shandong province 250101 No. 1768 Qilu Software Park building B block two layer

Applicant before: Shandong Sinochip Semiconductors Co., Ltd.

GR01 Patent grant
GR01 Patent grant