CN103907285A - 差分放大器 - Google Patents
差分放大器 Download PDFInfo
- Publication number
- CN103907285A CN103907285A CN201280053209.3A CN201280053209A CN103907285A CN 103907285 A CN103907285 A CN 103907285A CN 201280053209 A CN201280053209 A CN 201280053209A CN 103907285 A CN103907285 A CN 103907285A
- Authority
- CN
- China
- Prior art keywords
- differential amplifier
- transistor
- pair
- voltage
- current source
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45179—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
- H03F3/45237—Complementary long tailed pairs having parallel inputs and being supplied in series
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45479—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
- H03F3/45632—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit
- H03F3/45636—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit by using feedback means
- H03F3/45641—Measuring at the loading circuit of the differential amplifier
- H03F3/4565—Controlling the common source circuit of the differential amplifier
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
Abstract
本发明内容的方面提供了一种差分放大器。该差分放大器包括第一对互补晶体管、第二对互补晶体管以及电流源。第一对互补晶体管的第一控制端子耦合至差分放大器的第一输入节点,并且第一对互补晶体管的第一驱动端子耦合至差分放大器的第一输出节点以用于驱动分在。第二互补晶体管的第二控制端子耦合至差分放大器的第二输入节点,并且第二对互补晶体管的第二驱动端子耦合至差分放大器的第二输出节点。电流源被配置为维持流经第一对互补晶体管和第二对互补晶体管的基本恒定的总电流。
Description
技术领域
本公开内容要求于2011年11月2日提交的美国临时申请第61/554,907号“Efficient High Speed Amplifiers”以及于2012年2月22日提交的美国临时申请第61/601,912号“Efficient High SpeedAmplifiers”的权益,其以引用的方式而整体结合于此。
背景技术
本文中所提供的背景技术描述是出于一般性地给出本公开内容的背景的目的。从背景技术章节所描述的工作的程度而言,本发明人的工作以及不可以另外地认定为是提交时间时的现有技术的本描述的方面并未明显地也未隐含地被承认为本公开内容的现有技术。
差分放大器通常包括一对匹配的晶体管,诸如一对匹配的双极晶体管、一对匹配的金属氧化物半导体(MOS)晶体管等。在一个示例中,差分放大器包括与电流源耦合的一对匹配的N型MOS晶体管以及两个负载部件。具体地,两个N型MOS晶体管的源极端子被耦合在一起并且被耦合至电流源。两个N型MOS晶体管的漏极端子分别被耦合至两个负载部件。差分放大器在两个N型MOS晶体管的栅极端子处接收一对差分输入,并且从两个N型MOS晶体管的漏极端子生成一对差分输出。
发明内容
本公开内容的方面提供了一种差分放大器。该差分放大器包括第一对互补晶体管、第二对互补晶体管以及电流源。第一对互补晶体管的第一控制端子耦合至差分放大器的第一输入节点,并且第一对互补晶体管的第一驱动端子耦合至差分放大器的第一输出节点以用于驱动分在。第二互补晶体管的第二控制端子耦合至差分放大器的第二输入节点,并且第二对互补晶体管的第二驱动端子耦合至差分放大器的第二输出节点。电流源被配置为维持流经第一对互补晶体管和第二对互补晶体管的基本恒定的总电流。
在一个实施例中,该电流源是第一电流源。该差分放大器进一步包括第二电流源,并且第一电流源和第二电流源分别被配置为维持来自高电压源的第一基本恒定电流以及来自低电压源的第二基本恒定电流。
根据本公开内容的一个方面,该差分放大器包括共模反馈电路,被配置为抑制第一输出节点和第二输出节点处的共模响应。在一个实施例中,共模反馈电路被配置为参照基准电压来维持第一输出节点和第二输出节点处的共模水平。在一个示例中,基准电压生成器被配置为基于二极管连接的第三对互补晶体管来生成基准电压。第三对互补晶体管具有与第一对和第二对相匹配的特性。
进一步地,在一个实施例中,基准电压生成器被配置为生成去往电压调节器的反馈信号,以使得电压调节器能够基于反馈信号来调整去往差分放大器的供电电压。在一个示例中,该电压调节器在与该差分放大器相同的集成电路(IC)芯片上。在另一个示例中,该电压调节器在包括该差分电压器的集成电路(IC)芯片的外部。
进一步地,在一个实施例中,该差分电压器包括可调整的电阻部件,被配置为调整该差分放大器的增益。
根据本公开内容的一个方面,该负载包括分别耦合至输出节点的第一电流源负载和第二电流源负载。在一个实施例中,第一电流源负载和第二电流源负载使用同一类型的晶体管。进一步地,该负载包括具有与第一电流源负载互补类型的第三电流源负载以及与第二电流源负载互补类型的第四电流源负载。
在一个实施例中,第一对互补晶体管包括第一P型金属氧化物半导体(MOS)晶体管和第一N型MOS晶体管,第一控制端子是第一P型MOS晶体管和第一N型MOS晶体管的栅极端子,并且第一驱动端子是第一P型MOS晶体管和第一N型MOS晶体管的漏极端子。第二对互补晶体管包括第二P型MOS晶体管和第二N型MOS晶体管,第二控制端子是第二P型MOS晶体管和第二N型MOS晶体管的栅极端子,并且第二驱动端子是第二P型MOS晶体管和第二N型MOS晶体管的漏极端子。
本公开内容的方面提供了一种电路。该电路包括一对互补晶体管,被配置为具有与差分放大器中的互补晶体管对相匹配的特性。进一步地,该电路包括反馈信号生成电路,被配置为基于该对互补晶体管上的电压降来生成反馈信号。该反馈信号被用于调整去往差分放大器的供电电压。
本公开内容的方面提供了另一种电路。该电路包括第一电流源负载以及与该第一电流源负载互补的第二电流源负载。第一电流源负载和第二电流源负载被配置为用作对于差分放大器中的第一对互补晶体管的负载。该电路还包括第三电流源负载和与该第三电流源负载互补的第四电流源负载。第三电流源负载和第四电流源负载被配置为用作对于差分放大器中的第二对互补晶体管的负载。
本公开内容的方面提供了一种方法。该方法包括在差分放大器的第一输入节点和第二输入节点处接收一对差分输入信号。第一输入节点控制第一对N型和P型晶体管的控制端子,并且第二输入节点控制第二对N型和P型晶体管的控制端子。进一步地,该方法包括维持流经具有同一类型的晶体管的基本恒定的总电流以及用由两种类型的晶体管所控制的电流来驱动耦合在差分放大器的第一输出节点与第二输出节点之间的负载。
附图说明
将参照附图,详细描述被提出作为示例的本公开内容的各种实施例,其中相似标号指代相似元件,并且其中:
图1A-1C示出根据本公开内容的实施例的差分放大器的图;
图2A-2B示出根据本公开内容的实施例的具有共模反馈的差分放大器的图;
图3A示出根据本公开内容的实施例的基准电压生成器的图;
图3B示出根据本公开内容的实施例的差分放大器的级联;
图4A示出根据本公开内容的实施例的另一个基准电压生成器的图;
图4B示出根据本公开内容的实施例的使用图4A的基准电压生成器的差分放大器的图;
图5示出根据本公开内容的实施例的电压调节器;
图6A和6B示出根据本公开内容的实施例的使用外部电压调节器的图;
图7示出根据本公开内容的实施例的具有退化电阻器的差分放大器的图;
图8示出根据本公开内容的实施例的具有输出电阻器的差分放大器的图;
图9A示出根据本公开内容的实施例的负载电路的图;
图9B示出具有图9A的负载电路的差分放大器的图;以及
图10示出根据本公开内容的实施例的概括过程示例1000的流程图。
具体实施方式
图1A示出根据本公开内容的实施例的差分放大器100的图。差分放大器100包括一对匹配的互补晶体管对102和104、电流源106a和106b、以及负载电路109。这些元件如图1A所示的被耦合在一起。
在图1A示例中,互补晶体管对102包括耦合在一起的N型金属氧化物半导体(MOS)晶体管N1和P型MOS晶体管P1,并且互补晶体管对104包括耦合在一起的N型MOS晶体管N2和P型MOS晶体管P2。具体地,晶体管N1和P1的栅极端子一起被耦合至对第一输入节点inp(非反相输入),并且晶体管N2和P2的栅极端子一起被耦合至第二输入节点inm(反相输入);晶体管N1和P1的漏极端子一起被耦合至第一输出节点outm并且晶体管N2和P2的漏极端子一起被耦合至第二输出节点outp。
根据本公开内容的一个方面,N型晶体管N1和N2是匹配的晶体管,并且P型晶体管P1和P2是匹配的晶体管。在一个示例中,晶体管N1和N2在层中被形成具有基本相同的模式,因此晶体管N1和N2具有基本相同的掺杂(doping)、相同大小、相同定向等,并且因此具有基本相同的晶体管特征。类似地,晶体管P1和P2在层中被形成具有基本相同的模式,因此晶体管P1和P2具有基本相同的掺杂、相同大小、相同定向等,并且因此具有基本相同的晶体管特征。
进一步地,晶体管P1和P2的源极端子一起被耦合至电流源106a,并且晶体管N1和N2的源极端子一起被耦合至电流源106b。在一个实施例中,电流源106a和106b提供偏置电流以在适当的操作条件下偏置晶体管P1、P2、N1和N2。在一个示例中,电流源106a向晶体管P1和P2提供相对恒定的总电流Itail_up,并且电流源106b向晶体管N1和N2提供相对恒定的总电流Itail_dn。流经P型MOS晶体管P1和P2的电流IP1和IP2之和等于Itail_up并且是基本恒定的。类似地,流经N型MOS晶体管N1和N2的电流IN1和IN2之和等于Itail_dn并且是基本恒定的。在一个示例中,Itail_up基本等于Itail_dn。
在操作期间,输入节点inp和inm接收一对差分输入信号,一对匹配的互补晶体管对102和104对差分输入信号进行放大,并且驱动负载电路109。因此,输出节点outm和outp生成一对差分输出信号。
具体地,在一个示例中,当一对差分输入信号的电压差(ΔVin)变得更大时,输入节点inp上的电压变得更大,并且输入节点inm上的电压变得更小。输入节点inp上更大的电压使得流经晶体管N1的电流(IN1)更大,并且还使得流经晶体管P1的电流(IP1)更小。然而,流入到输出节点outm的负载电流(Iom)变得更大。输入节点inm上更小的电压使得流经晶体管N2的电流(IN2)更小,并且还使得流经晶体管P2的电流(IP2)更大。然后,流出输出节点outp的负载电流(Iop)变得更大。在一个示例中,负载电流Iom与负载电流Iop相同。更大的负载电流然后使得输出节点outm和outp上的一对差分输出信号的电压差更大。
根据本公开内容的实施例,N型晶体管(N1和N2)以及P型晶体管(P1和P2)两者均对信号放大有贡献。在一个示例中,制造过程用针对相同电流密度的大致相同的跨导(trans-conductance),来生产P型MOS晶体管N1和N2以及P型MOS晶体管P1和P2。因此,当N型MOS晶体管N1和N2以及P型MOS晶体管P1和P2具有相同宽度和长度时,晶体管N1、N2、P1和P2具有大致相同的跨导(gm),然后,差分放大器100的有效跨导可以被表示为公式1
因此,差分放大器100的有效跨导是例如仅将N型MOS晶体管N1和N2用于信号放大的另一个差分放大器的跨导的大约两倍。
在另一个示例中,差分放大器100中的晶体管N1、N2、P1和P2的宽度被减少一半,因此差分放大器100的总栅极区域与仅包括未被减少大小的N型MOS晶体管的其他差分放大器大致相同。然后,差分放大器100具有与该其他差分放大器大致相同的输入电容,并且具有与该其他差分放大器大致相同的有效跨导。在一个示例中,由于宽度的减少,差分放大器100中的偏置电流被减少一半,以便于将差分放大器100中的晶体管偏置成在与该其他差分放大器类似的操作条件中进行操作,并且因此差分放大器100消耗该其他差分放大器所消耗的电流的一半。因此,差分放大器100针对相同的输入电容和相同的有效跨导实现了减少的电流消耗。
注意到,在一些实施例中,仅使用一个电流源。
图1B和1C分别示出根据本公开内容的实施例的差分放大器100′和差分放大器100″。差分放大器100′和差分放大器100″类似于以上所描述的差分放大器100那样进行操作。差分放大器100′和差分放大器100″还利用相同或等同于在差分放大器100中所使用的某些部件;这些部件的描述已经在以上被提供并且在这里出于清楚性的目的而被省略。在图1B中,差分放大器100′仅包括一个电流源106a。晶体管N1和N2的源极端子被连接至低压供电,诸如VSS。在图1C中,差分放大器100″仅包括一个电流源106b,并且晶体管P1和P2的源极端子被连接至高压供电,诸如VDD。
图2A示出根据本公开内容的实施例的差分放大器200的图。差分放大器200类似于以上所描述的差分放大器100那样进行操作。差分放大器200还利用相同或等同于在差分放大器100中所使用的某些部件;这些部件的描述已经在以上被提供并且在这里出于清楚性的目的而被省略。注意到,为了简便和清楚性,负载电路未被示出。差分放大器200使用共模反馈来调整偏置电流源之一,以抑制共模响应,诸如由于温度改变引起的设备特性改变的共模响应等。
具体地,在图2A示例中,差分放大器200包括共模反馈(CMFB)控制的偏置电流源210。CMFB控制的偏置电流源210包括共模感应部分211和可控制偏置电流源部分212。在图2A示例中,共模感应部分211包括串联耦合在两个输出节点outm和outp之间的两个电阻部件R1和R2。在一个示例中,电阻部件R1和R2具有相同的电阻,并且因此在节点202处的感应电压(Vcmo)指示了共模响应。
可控制偏置电流源部分212包括放大器204以及提供偏置电流Itail_dn的晶体管,诸如N型MOS晶体管N00。放大器204比较感应电压Vcmo和基准电压Vcmo_ref,并且使用比较结果来以负反馈控制N型MOS晶体管N00。在一个示例中,归因于共模响应,输出节点outm和outp处的两个电压均变得更大,因此节点202处的电压Vcmo更大,因而可控制偏置电流源部分212增加偏置电流Itail_dn。据此,N型MOS晶体管N1和N2的源极-漏极电流增加。所增加的源极-漏极电流低于输出节点outm和outp处的电压,并且因此抑制共模响应。
注意到,在一个示例中,电阻部件R1和R2的电阻比负载电路(未示出)的输出阻抗大得多。还注意到,共模感应部分211可以被适当地修改。在一个示例中,电阻部件R1和R2由晶体管来实施,诸如在电流源拓扑中的晶体管。在另一个示例中,共模感应部分211使用电容部件。
还注意到,差分放大器200可以被适当地修改。在一个示例中,共模反馈用于调整偏置电流Itail_up以抑制共模相应。
图2B示出从差分放大器200修改而来的另一个差分放大器200′的图。差分放大器200′类似于以上所描述的差分放大器200那样进行操作。差分放大器200还利用相同或等同于在差分放大器200中所使用的某些部件;这些部件的描述已经在以上被提供并且在这里出于清楚性的目的而被省略。然而,到N型晶体管N1和N2的总偏置电流(Itail_dn)由两个源来提供,提供第一部分Itail_dn1的电流源206以及提供第二部分Itail_dn0的N型MOS晶体管N00。第一部分Itail_dn1相对恒定,并且第二部分基于共模反馈而被调整。
图3A示出根据本公开内容的实施例的用于生成在CMFB控制偏置电流源210中使用的基准电压Vcmo_ref的电路300的图。电路300包括一对互补晶体管(P型MOS晶体管P0和N型MOS晶体管N0)、电流源302和电压源304。这些元件如图3A中所示被耦合在一起。
在一个示例中,电路300被制造在与差分放大器200相同的集成电路(IC)芯片上。进一步地,P型MOS晶体管P0是与晶体管P1和P2相匹配的晶体管,并且因此具有与晶体管P1和P2基本相同的晶体管特性;类似地,N型MOS晶体管N0是与晶体管N1和N2相匹配的晶体管,并且因此具有与晶体管N1和N2基本相同的晶体管特性。因此,互补对P0和N0匹配互补对P1和N1、以及互补对P2和N2。
在图3A示例中,电流源302将恒定偏置电流Iref1=Itail_up/2提供至P型MOS晶体管P0,该恒定偏置电流是由电流源106a提供的去往P型MOS晶体管P1和P2的总偏置电流的一半。在一个实施例中,使用电流镜(current mirror)结构来形成电流源302和电流源106a。
电压源304可以是任何合适的电压源。在一个示例中,电压源304是基于带隙电压的电压源。在另一个示例中,电压源304由提供恒定偏置电流的电流源所取代,该恒定电流是去往N型MOS晶体管N1和N2的总偏置电流的一半。
互补对P0和N0类似于互补对P1和N1或者P2和N2那样被耦合在一起,除了P0和N0的栅极端子与P0和N0的漏极端子耦合,这被称为二极管连接。P0和N0的耦合的栅极/漏极端子生成电压Vcmi_ref。电压Vcmi_ref然后被用作差分放大器200中的基准电压Vcmo_ref。
注意到,在一个示例中,因为P0的栅极端子和漏极端子被短路,P0的源极-漏极电压是恒定偏置电流Iref1和P0的晶体管特性的函数。在一个示例中,流经P0的电流ID可以被表示为公式2:
其中μp是空穴(hole)的移动性,Cox是每单位面积的栅极氧化物电容,W是P0的通道宽度,L是P0的通道长度,VDS是漏极-源极电压,并且VTH是P0的阈值电压。因此,P0的源极-漏极电压是恒定偏置电流Iref1和P0的晶体管特性的函数。
类似地,N0的源极-漏极电压是恒定偏置电流Iref1和N0的晶体管特性的函数。
根据本公开内容的实施例,因为基准电压Vcmo_ref是基于与互补对P1和N1以及互补对P2和N2相匹配的晶体管P0和N0而生成的,基准电压Vcmo_ref追踪差分放大器200的共模响应,诸如归因于工艺、电压和温度(PVT)变化影响的共模响应。因此,使用电路300来生成基准电压Vcmo_ref,差分放大器200实现对于PVT变化的高共模抑制。
图3B示出根据本公开内容的实施例的使用由电路300生成的电压Vcmi_ref作为基准电压的多个差分放大器200a-200c的图。在一个示例中,多个差分放大器200a-200c中的每一个具有与差分放大器200相同的结构,并且类似于该差分放大器那样进行操作。
在图3B示例中,多个差分放大器200a-200c以级联结构进行耦合。例如,差分放大器200a的输出端子outp和outm分别耦合至随后的差分放大器、诸如差分放大器200b的输入端子inp和inm,并且差分放大器200b的输出端子outp和outm分别耦合至进一步随后的差分放大器、诸如差分放大器200c的输入端子inp和inm等。
另外,多个差分放大器200a-200c使用由电路300生成的电压Vcmi_ref作为基准电压Vcmo_ref以抑制共模响应。
图4A示出根据本公开内容的实施例的用于生成内部电压供电VDDinternal的电路400的图。电路400利用相同或等同于在电路300中所使用的某些部件,诸如电流源302、P型MOS晶体管P0、N型MOS晶体管N0以及电压基准304;这些部件的描述已经在以上被提供并且在这里出于清楚型的目的而被省略。
此外,电路400包括内部VDD调节器402,被配置为接收电源供电VDD,诸如从IC芯片的外部电源接收的电源供电,并且被配置为生成内部电压供电VDDinternal。根据本公开内容的一个方面,内部电压供电VDDinternal从电源供电VDD减少以减少功率耗散。根据本公开内容的另一个方面,IC芯片上的一些晶体管或所有晶体管具有相对薄的栅极氧化物,并且因此晶体管的最大额定电压大约是或者低于(VDD-VSS)。内部电压供电VDDinternal从电源供电VDD减少至对于这些晶体管而言安全的水平,以避免电过应力(overstress)情况。
在图4A示例中,电路400包括反馈信号生成电路405,被配置为生成调节器基准电压Vreg_ref,并且将调节器基准电压Vreg_ref提供至内部VDD调节器402。然后,内部VDD调节器402基于调节器基准电压Vreg_ref而生成内部电压供电VDDinternal,诸如在与调节器基准电压Vreg_ref相同的电压水平。
在一个示例中,反馈信号生成电路405包括操作放大器404、加法器406以及电压基准408。电压基准408被配置为将电压Vref2提供至加法器406。操作放大器404被配置为缓存器,用于将晶体管P0的源电压提供至加法器406。加法器406将源电压与电压Vref2加起来,以生成调节器基准电压Vreg_ref。当内部VDD调节器402将内部电压供电VDDinternal生成为具有与调节器基准电压Vreg_ref相同的电压水平时,电流源302上的压降是电压Vref2。
进一步地,在图4A示例中,调节器基准电压Vreg_ref是基于P0上的源极-漏极电压降以及N0上的漏极-源极电压降来生成的。因为P0上的源极-漏极电压降是基于P0的晶体管特性,并且N0上的漏极-源极电压降是基于N0的晶体管特性。晶体管特性可以受变化、诸如工艺变化、温度变化等的影响。然后,调节器基准电压Vreg_ref追踪归因于工艺和温度变化的压降变化,以实现针对P0和N0的某些饱和电流。因此,内部电压供电VDDinternal通过工艺和温度变化而被调整,以使得P0和N0能够实现某些操作点,诸如针对二极管连接拓扑的饱和电流。
进一步地,内部电压供电VDDinternal被提供为去往与电路400相同的芯片上的其他电路的电源供电。因为内部电压供电VDDinternal被调整以补偿工艺和温度变化,并且其他电路也实现通过工艺和温度变化的某些操作点。
图4B示出了电路400提供内部电压供电VDDinternal作为正供电电压并且提供电压Vcmi_ref作为基准电压以支持差分放大器200的操作的图。在一个示例中,互补对P1和N1以及P2和N2与匹配互补对P0和N0相匹配,因此电源供电的调整补偿工艺和温度变化,并且互补对P1和N1以及P2和N2可以实现通过工艺和温度变化的某些操作点。
还注意到,在一个示例中,调节器基准电压Vreg_ref可以被提供至IC芯片外面的外部电压调节器,以调整去往IC芯片的供电电压。
图5示出根据本公开内容的实施例的功率控制电路500。功率控制电路500利用相同或等同于在电路400中所使用的某些部件;这些部件的描述已经在以上被提供并且在这里出于清楚型的目的而被省略。
在图5示例中,调节器基准电压Vreg_ref类似于图4A中的示例那样被生成。然而,功率控制电路500不具有内部电压调节器。调节器基准电压Vreg_ref被提供至外部电压调节器(未示出),并且外部电压调节器基于调节器基准电压Vreg_ref来提供电源供电电压VDDinternal。
图6A示出根据本公开内容的实施例的与IC芯片600外部的电压调节器622耦合的IC芯片600的图。在一个示例中,电压调节器622和IC芯片600被组装在印刷电路板上。
IC芯片600上的一部分电路是模拟电路。例如,IC芯片600包括模拟电路的模拟部分612。在图6A示例中,模拟部分612包括多个模拟电路614以及功率控制电路500。功率控制电路500将调节器基准电压Vreg_ref提供至外部电压调节器622。外部电压调节器622基于调节器基准电压Vreg_ref来调节去往IC芯片600的电源供电输入板604的电源供电。例如,该电源供电具有电压电势VDDinternal,其与调节器基准电压Vreg_ref基本相同。
在一个示例中,IC芯片600包括电源分配网格616,其将从电源供电输入板604所接收的电源供电分配至多个模拟电路614。
注意到,IC芯片600的其他部分可以利用与模拟部分612不同的电源供电或者利用与模拟部分612相同的电源供电。
图6B示出根据本公开内容的实施例的与IC芯片600′外部的电压调节器622耦合的芯片600′的另一个图。在一个示例中,电压调节器622和IC芯片600′被组装在印刷电路板上。在图6B示例中,在电源供电输入板604上所接收的电源供电由电源网格616′分配至IC芯片600′上的所有电路。
根据本公开内容的实施例,电压水平VDDinternal被维持在接近电路需要操作以减少功率消耗的最小电压水平。此外,电压水平VDDinternal由电压调节器622基于调节器基准电压Vreg_ref来调整,以补偿变化,诸如工艺变化、温度变化等。
注意到,所公开的差分放大器、诸如差分放大器100、100′、100″、200、200′等,可以针对各种应用而适当地修改,各种应用诸如各种增益放大器、可编程增益放大器、连续时间线性等化器(equalizer)等。
图7示出根据本公开内容的实施例的差分放大器700的图。差分放大器700利用相同或等同于在差分放大器100中所使用的某些部件;这些部件的描述已经在以上被提供并且在这里出于清楚型的目的而被省略。
在图7示例中,差分放大器700包括退化电阻器(degenerationresistor)R1p、R1n、R2p和R2n。在一个示例中,退化电阻器R1p、R1n、R2p和R2n的电阻可以被调整以改变差分放大器700的增益。因此,差分放大器700可以被用在各种增益放大器、可编程增益放大器、连续时间线性等化器等应用中。
注意到,可以使用任何适当的技术、诸如电阻器阵列、MOS晶体管等来实施退化电阻器R1p、R1n、R2p和R2n。
在一个实施例中,差分放大器700包括电阻器对R1p和R2p而不是电阻器对R1n和R2n。在其他实施例中,差分放大器700包括电阻器对R1n和R2n而省略电阻器对R1p和R2p。电阻器R1p、R1n、R2p和R2n的电阻器值可以具有相同值或者可以不具有相同值。
图8示出根据本公开内容的实施例的差分放大器800的图。差分放大器800利用相同或等同于在差分放大器700中所使用的某些部件;这些部件的描述已经在以上被提供并且在这里出于清楚型的目的而被省略。
在图8示例中,差分放大器800包括负载电路109中的两个输出电阻部件R1o和R2o。在一个示例中,输出电阻部件R1o和R2o的电阻可以被调整以改变差分放大器800的增益。注意到,输出电阻部件R1o和R2o可以被实施为电阻器和/或晶体管,诸如二极管连接的晶体管、电流源配置的晶体管等。
图9A示出根据本公开内容的实施例的负载电路900的图。负载电路900可以被使用在所公开的差分放大器中,诸如100、100′、100″、200、200′、700、800等,以用作这些差分放大器的负载。
在图9A示例中,负载电路900使用MOS晶体管来形成电阻部件。具体地,N型MOS晶体管N1R和P型MOS晶体管P1R是二极管连接的,以响应于基准电流Iref_up和Iref_dn而生成合适的栅极偏置电压。进一步地,由N1R生成的栅极偏置电压被提供至N型MOS晶体管N1L和N2L;并且由P1R生成的栅极偏置电压被提供至P型MOS晶体管P1L和P2L。晶体管N1L和P1L分别被配置为电流源,以用作针对输出节点outm的电阻负载,并且晶体管N2L和P2L分别被配置为电流源,以用作针对输出节点outp的电阻负载。
进一步地,在图9A示例中,电压线路V1和V2可以被连接至相同的电压电势。类似地,电压线路V3和V4可以被连接至相同的电压电势。在一些实施例中,四个电压电流V1-V4中的每一个可以被连接至不同的偏置电压电势。
此外,在图9A示例中,电阻器R用于将栅极偏置电压耦合至晶体管N1L、P1L、N2L和P2L的栅极端子。在一个示例中,电容C表示晶体管N1L、P1L、N2L和P2L的寄生电容。在一些实施例中,除了寄生电容之外,电容C包括实际电容器。电阻器R改进了使用负载电路900的差分放大器的高频行为。
注意到,负载电路900可以被适当地修改。在一个示例中,N型MOS晶体管N1L、N2L和N1R被省略;在另一个示例中,P型MOS晶体管P1L、P2L和P1R被省略。
图9B示出根据本公开内容的实施例的差分放大器950的图。差分放大器950类似于以上所描述的差分放大器100那样进行操作。差分放大器950还利用相同或等同于在差分放大器100中所使用的某些部件;这些部件的描述已经在以上被提供并且在这里出于清楚型的目的而被省略。差分放大器950在负载电路109的位置使用负载电路900。
在图9B示例中,电压线路V1和V2被连接至节点108a以具有与P1和P2的电源电势相同的电势。电压线路V3和V4被连接至节点108b,以具有与N1和N2的电源电势相同的电势。
注意到,电压线路V1-V4可以被绑定到其他适当的电压电势。
图10示出根据本公开内容的实施例的概述由差分放大器、诸如差分放大器100、差分放大器200等执行的过程示例1000的流程图。差分放大器包括一对匹配的互补对,该对匹配的互补对具有P型晶体管和N型晶体管两者。该过程开始于S1001,并且行进至S1010。
在S1010,一对差分输入信号在差分放大器的输入节点处被接收。例如,差分放大器100的输入节点inp和inm接收一对差分输入信号。由输入节点inp所接收的信号控制P型晶体管P1和N型晶体管N1两者的栅极端子,并且由输入节点inm所接收的信号控制P型晶体管P2和N型晶体管N2两者的栅极端子。
在S1020,将流经差分放大器的对应差分部分的总电流维持为基本恒定。例如,电流源106a维持流经P型晶体管P1和P2的相对恒定的总电流,并且电流源106b维持流经N型晶体管N1和N2的相对恒定的总电流。
在S1030,通过耦合在差分放大器的输出节点之间的负载电路驱动电流,以生成一对差分输出信号。该电流关于差分输入信号被放大。该电流的放大由N型晶体管和P型晶体管两者做出贡献。例如,差分放大器100驱动流经耦合在输出节点outp和outm之间的负载电路109的电流以生成差分输出电压信号。该电流关于差分输入信号被放大。该电流的放大由N型晶体管N1和N2以及P型晶体管P1和P2两者做出贡献。然后该过程行进至S1099并且终止。
注意到,过程1000可以包括附加的步骤。在一个示例中,差分放大器200可以包括在输出节点处抑制共模响应的步骤。
尽管已经结合被提出作为示例的本公开内容的特定实施例来描述本公开内容的方面,可以对这些示例做出备选、修改和变化。因此,本文中所阐述的实施例旨在于是说明性和非限制性的。存在可以被做出而不偏离以下所阐述的权利要求的范围的改变。
Claims (20)
1.一种差分放大器,包括:
第一对互补晶体管,具有耦合至所述差分放大器的第一输入节点的第一控制端子和耦合至所述差分放大器的第一输出节点用于驱动负载的第一驱动端子;
第二对互补晶体管,具有耦合至所述差分放大器的第二输入节点的第二控制端子和耦合至所述差分放大器的第二输出节点用于驱动所述负载的第二驱动端子;以及
电流源,被配置为维持流经所述第一对互补晶体管和所述第二对互补晶体管的基本恒定的总电流。
2.根据权利要求1所述的差分放大器,其中所述电流源是第一电流源,所述差分放大器进一步包括第二电流源,并且所述第一电流源和所述第二电流源分别被配置为维持来自高电压源的第一基本恒定电流以及来自低电压源的第二基本恒定电流。
3.根据权利要求1所述的差分放大器,进一步包括:
共模反馈电路,被配置为抑制所述第一输出节点和所述第二输出节点处的共模响应。
4.根据权利要求3所述的差分放大器,其中所述共模反馈电路被配置为参照基准电压来维持所述第一输出节点和所述第二输出节点处的共模水平。
5.根据权利要求4所述的差分放大器,进一步包括:
基准电压生成器,被配置为基于二极管连接的第三对互补晶体管来生成所述基准电压。
6.根据权利要求5所述的差分放大器,其中所述第三对互补晶体管具有与所述第一对和所述第二对相匹配的特性。
7.根据权利要求5所述的差分放大器,其中所述基准电压生成器被配置为生成去往电压调节器的反馈信号,以使得所述电压调节器能够基于所述反馈信号来调整去往所述差分放大器的供电电压。
8.根据权利要求7所述的差分放大器,其中所述反馈信号被提供至在与所述差分放大器相同的集成电路(IC)芯片上的所述电压调节器。
9.根据权利要求7所述的差分放大器,其中所述反馈信号被提供至在包括所述差分放大器的集成电路(IC)芯片外部的所述电压调节器。
10.根据权利要求1所述的差分放大器,进一步包括:
可调整的电阻部件,被配置为调整所述差分放大器的增益。
11.根据权利要求1所述的差分放大器,其中所述负载包括分别耦合至所述输出节点的第一电流源负载和第二电流源负载。
12.根据权利要求11所述的差分放大器,其中所述第一电流源负载和所述第二电流源负载使用同一类型的晶体管。
13.根据权利要求11所述的差分放大器,其中所述负载包括具有与所述第一电流源负载互补类型的第三电流源负载以及与所述第二电流源负载互补类型的第四电流源负载。
14.根据权利要求1所述的差分放大器,其中所述第一对互补晶体管包括第一P型金属氧化物半导体(MOS)晶体管和第一N型MOS晶体管,所述第一控制端子是所述第一P型MOS晶体管和所述第一N型MOS晶体管的栅极端子,并且所述第一驱动端子是所述第一P型MOS晶体管和所述第一N型MOS晶体管的漏极端子,并且所述第二对互补晶体管包括第二P型MOS晶体管和第二N型MOS晶体管,所述第二控制端子是所述第二P型MOS晶体管和所述第二N型MOS晶体管的栅极端子,并且所述第二驱动端子是所述第二P型MOS晶体管和所述第二N型MOS晶体管的漏极端子。
15.一种电路,包括:
一对互补晶体管,被配置为具有与差分放大器中的互补晶体管对相匹配的特性;以及
反馈信号生成电路,被配置为基于所述一对互补晶体管上的电压降来生成反馈信号,所述反馈信号被用于调整去往所述差分放大器的供电电压。
16.根据权利要求9所述的电路,进一步包括:
电压调节器,被配置为基于所述反馈信号来调节去往所述差分放大器的所述供电电压。
17.根据权利要求9所述的电路,其中所述反馈信号被提供至向所述差分放大器提供所述供电电压的外部电压调节器。
18.根据权利要求9所述的电路,其中所述一对互补晶体管被配置为具有二极管连接的拓扑。
19.一种方法,包括:
在差分放大器的第一输入节点和第二输入节点处接收一对差分输入信号,所述第一输入节点控制第一对N型和P型晶体管的控制端子,并且所述第二输入节点控制第二对N型和P型晶体管的控制端子;
维持流经具有同一类型的晶体管的基本恒定的总电流;以及
用由两种类型的晶体管所控制的电流来驱动耦合在所述差分放大器的第一输出节点与第二输出节点之间的负载。
20.根据权利要求19所述的方法,进一步包括:
抑制所述第一输出节点和所述第二输出节点的共模响应。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610839136.0A CN106411279B (zh) | 2011-11-02 | 2012-10-26 | 用于差分放大器的电路 |
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201161554907P | 2011-11-02 | 2011-11-02 | |
US61/554,907 | 2011-11-02 | ||
US201261601912P | 2012-02-22 | 2012-02-22 | |
US61/601,912 | 2012-02-22 | ||
PCT/US2012/062144 WO2013066752A1 (en) | 2011-11-02 | 2012-10-26 | Differential amplifier |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610839136.0A Division CN106411279B (zh) | 2011-11-02 | 2012-10-26 | 用于差分放大器的电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103907285A true CN103907285A (zh) | 2014-07-02 |
CN103907285B CN103907285B (zh) | 2017-05-17 |
Family
ID=47172900
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201280053209.3A Expired - Fee Related CN103907285B (zh) | 2011-11-02 | 2012-10-26 | 差分放大器 |
CN201610839136.0A Expired - Fee Related CN106411279B (zh) | 2011-11-02 | 2012-10-26 | 用于差分放大器的电路 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610839136.0A Expired - Fee Related CN106411279B (zh) | 2011-11-02 | 2012-10-26 | 用于差分放大器的电路 |
Country Status (5)
Country | Link |
---|---|
US (1) | US8937508B2 (zh) |
EP (1) | EP2774267A1 (zh) |
KR (1) | KR101947663B1 (zh) |
CN (2) | CN103907285B (zh) |
WO (1) | WO2013066752A1 (zh) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105305984A (zh) * | 2015-11-03 | 2016-02-03 | 天津大学 | 适用于工艺不敏感的自偏置单级差分运算放大器 |
CN109217831A (zh) * | 2017-06-29 | 2019-01-15 | 爱思开海力士有限公司 | 具有分裂长度补偿方案的放大电路 |
CN109314497A (zh) * | 2016-06-30 | 2019-02-05 | 英特尔Ip公司 | 低供给ab类输出放大器 |
CN110058632A (zh) * | 2014-12-29 | 2019-07-26 | 意法半导体研发(深圳)有限公司 | 低压差放大器 |
TWI685282B (zh) * | 2018-07-17 | 2020-02-11 | 廣達電腦股份有限公司 | 高速電路及低頻減少被動等化器 |
CN112698682A (zh) * | 2019-10-23 | 2021-04-23 | 意法半导体(鲁塞)公司 | 电压调节器 |
Families Citing this family (49)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9288082B1 (en) | 2010-05-20 | 2016-03-15 | Kandou Labs, S.A. | Circuits for efficient detection of vector signaling codes for chip-to-chip communication using sums of differences |
US9251873B1 (en) | 2010-05-20 | 2016-02-02 | Kandou Labs, S.A. | Methods and systems for pin-efficient memory controller interface using vector signaling codes for chip-to-chip communications |
US9077386B1 (en) | 2010-05-20 | 2015-07-07 | Kandou Labs, S.A. | Methods and systems for selection of unions of vector signaling codes for power and pin efficient chip-to-chip communication |
WO2014172377A1 (en) | 2013-04-16 | 2014-10-23 | Kandou Labs, S.A. | Methods and systems for high bandwidth communications interface |
EP2997704B1 (en) | 2013-06-25 | 2020-12-16 | Kandou Labs S.A. | Vector signaling with reduced receiver complexity |
TWI548209B (zh) * | 2013-12-27 | 2016-09-01 | 慧榮科技股份有限公司 | 差動運算放大器以及帶隙參考電壓產生電路 |
US9806761B1 (en) | 2014-01-31 | 2017-10-31 | Kandou Labs, S.A. | Methods and systems for reduction of nearest-neighbor crosstalk |
US9100232B1 (en) | 2014-02-02 | 2015-08-04 | Kandou Labs, S.A. | Method for code evaluation using ISI ratio |
EP3111607B1 (en) | 2014-02-28 | 2020-04-08 | Kandou Labs SA | Clock-embedded vector signaling codes |
CN105099380A (zh) * | 2014-05-08 | 2015-11-25 | 中芯国际集成电路制造(上海)有限公司 | 全差分放大器 |
US9509437B2 (en) | 2014-05-13 | 2016-11-29 | Kandou Labs, S.A. | Vector signaling code with improved noise margin |
US9112550B1 (en) | 2014-06-25 | 2015-08-18 | Kandou Labs, SA | Multilevel driver for high speed chip-to-chip communications |
KR102288337B1 (ko) | 2014-07-10 | 2021-08-11 | 칸도우 랩스 에스에이 | 증가한 신호대잡음 특징을 갖는 벡터 시그널링 코드 |
CN106664272B (zh) | 2014-07-21 | 2020-03-27 | 康杜实验室公司 | 从多点通信信道接收数据的方法和装置 |
WO2016019384A1 (en) | 2014-08-01 | 2016-02-04 | Kandou Labs, S.A. | Orthogonal differential vector signaling codes with embedded clock |
US9674014B2 (en) | 2014-10-22 | 2017-06-06 | Kandou Labs, S.A. | Method and apparatus for high speed chip-to-chip communications |
KR102372931B1 (ko) | 2015-06-26 | 2022-03-11 | 칸도우 랩스 에스에이 | 고속 통신 시스템 |
RU2613842C1 (ru) * | 2015-10-20 | 2017-03-21 | Федеральное Государственное Бюджетное Образовательное Учреждение Высшего Профессионального Образования "Донской Государственный Технический Университет" (Дгту) | Дифференциальный операционный усилитель с малым напряжением питания |
US10055372B2 (en) | 2015-11-25 | 2018-08-21 | Kandou Labs, S.A. | Orthogonal differential vector signaling codes with embedded clock |
EP3408935B1 (en) | 2016-01-25 | 2023-09-27 | Kandou Labs S.A. | Voltage sampler driver with enhanced high-frequency gain |
US10003454B2 (en) | 2016-04-22 | 2018-06-19 | Kandou Labs, S.A. | Sampler with low input kickback |
WO2017185070A1 (en) | 2016-04-22 | 2017-10-26 | Kandou Labs, S.A. | Calibration apparatus and method for sampler with adjustable high frequency gain |
WO2017189931A1 (en) | 2016-04-28 | 2017-11-02 | Kandou Labs, S.A. | Vector signaling codes for densely-routed wire groups |
US10153591B2 (en) | 2016-04-28 | 2018-12-11 | Kandou Labs, S.A. | Skew-resistant multi-wire channel |
US10193716B2 (en) | 2016-04-28 | 2019-01-29 | Kandou Labs, S.A. | Clock data recovery with decision feedback equalization |
US9906358B1 (en) | 2016-08-31 | 2018-02-27 | Kandou Labs, S.A. | Lock detector for phase lock loop |
US10411922B2 (en) | 2016-09-16 | 2019-09-10 | Kandou Labs, S.A. | Data-driven phase detector element for phase locked loops |
US10200188B2 (en) | 2016-10-21 | 2019-02-05 | Kandou Labs, S.A. | Quadrature and duty cycle error correction in matrix phase lock loop |
US10372665B2 (en) | 2016-10-24 | 2019-08-06 | Kandou Labs, S.A. | Multiphase data receiver with distributed DFE |
US10200218B2 (en) | 2016-10-24 | 2019-02-05 | Kandou Labs, S.A. | Multi-stage sampler with increased gain |
IT201700034026A1 (it) * | 2017-03-28 | 2018-09-28 | St Microelectronics Srl | Circuito current conveyor, dispositivo, apparecchiatura e procedimento corrispondenti |
US10116468B1 (en) | 2017-06-28 | 2018-10-30 | Kandou Labs, S.A. | Low power chip-to-chip bidirectional communications |
US10686583B2 (en) | 2017-07-04 | 2020-06-16 | Kandou Labs, S.A. | Method for measuring and correcting multi-wire skew |
US10203226B1 (en) | 2017-08-11 | 2019-02-12 | Kandou Labs, S.A. | Phase interpolation circuit |
US10326623B1 (en) | 2017-12-08 | 2019-06-18 | Kandou Labs, S.A. | Methods and systems for providing multi-stage distributed decision feedback equalization |
US10374554B2 (en) * | 2017-12-27 | 2019-08-06 | Qualcomm Incorporated | Differential amplifier with complementary unit structure |
US10554380B2 (en) | 2018-01-26 | 2020-02-04 | Kandou Labs, S.A. | Dynamically weighted exclusive or gate having weighted output segments for phase detection and phase interpolation |
US10931249B2 (en) | 2018-06-12 | 2021-02-23 | Kandou Labs, S.A. | Amplifier with adjustable high-frequency gain using varactor diodes |
EP3808044A1 (en) | 2018-06-12 | 2021-04-21 | Kandou Labs, S.A. | Passive multi-input comparator for orthogonal codes on a multi-wire bus |
WO2020055888A1 (en) | 2018-09-10 | 2020-03-19 | Kandou Labs, S.A. | Programmable continuous time linear equalizer having stabilized high-frequency peaking for controlling operating current of a slicer |
EP3691121A1 (en) * | 2019-01-31 | 2020-08-05 | ams AG | Amplifier circuit |
US10608849B1 (en) | 2019-04-08 | 2020-03-31 | Kandou Labs, S.A. | Variable gain amplifier and sampler offset calibration without clock recovery |
US10721106B1 (en) | 2019-04-08 | 2020-07-21 | Kandou Labs, S.A. | Adaptive continuous time linear equalization and channel bandwidth control |
US10680634B1 (en) | 2019-04-08 | 2020-06-09 | Kandou Labs, S.A. | Dynamic integration time adjustment of a clocked data sampler using a static analog calibration circuit |
US10574487B1 (en) | 2019-04-08 | 2020-02-25 | Kandou Labs, S.A. | Sampler offset calibration during operation |
US11303484B1 (en) | 2021-04-02 | 2022-04-12 | Kandou Labs SA | Continuous time linear equalization and bandwidth adaptation using asynchronous sampling |
US11374800B1 (en) | 2021-04-14 | 2022-06-28 | Kandou Labs SA | Continuous time linear equalization and bandwidth adaptation using peak detector |
US11456708B1 (en) | 2021-04-30 | 2022-09-27 | Kandou Labs SA | Reference generation circuit for maintaining temperature-tracked linearity in amplifier with adjustable high-frequency gain |
US11750160B1 (en) | 2022-04-09 | 2023-09-05 | Caelus Technologies Limited | Gain-boosted class-AB differential residue amplifier in a pipelined Analog-to-Digital Converter (ADC) using switched-capacitor common-mode feedback to eliminate tail current sources |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR930009148B1 (ko) * | 1990-09-29 | 1993-09-23 | 삼성전자 주식회사 | 전원전압 조정회로 |
US5939904A (en) * | 1998-02-19 | 1999-08-17 | Lucent Technologies, Inc. | Method and apparatus for controlling the common-mode output voltage of a differential buffer |
US6034568A (en) * | 1998-06-15 | 2000-03-07 | International Business Machines Corporation | Broadband dc amplifier technique with very low offset voltage |
US6731135B2 (en) * | 2001-06-14 | 2004-05-04 | Artisan Components, Inc. | Low voltage differential signaling circuit with mid-point bias |
US6788113B2 (en) | 2001-06-19 | 2004-09-07 | Fujitsu Limited | Differential signal output apparatus, semiconductor integrated circuit apparatus having the differential signal output apparatus, and differential signal transmission system |
US6906587B2 (en) | 2003-01-31 | 2005-06-14 | Standard Microsystems Corporation | Current controlled bridge amplifier |
US6975170B2 (en) * | 2004-03-23 | 2005-12-13 | Texas Instruments Incorporated | Adaptive amplifier output common mode voltage adjustment |
KR100712500B1 (ko) * | 2004-11-05 | 2007-05-02 | 삼성전자주식회사 | 소비 전류를 감소시킬 수 있는 차동 증폭 회로 |
JP4789136B2 (ja) * | 2005-04-07 | 2011-10-12 | ルネサスエレクトロニクス株式会社 | 演算増幅器 |
JP4653046B2 (ja) * | 2006-09-08 | 2011-03-16 | 株式会社リコー | 差動増幅回路、差動増幅回路を使用したボルテージレギュレータ及び差動増幅回路の動作制御方法 |
US7860470B2 (en) | 2007-07-20 | 2010-12-28 | Silicon Storage Technology, Inc. | Cross coupled high frequency buffer |
CN101534099A (zh) * | 2008-03-13 | 2009-09-16 | 恩益禧电子股份有限公司 | 差分放大器 |
JP2009267558A (ja) | 2008-04-23 | 2009-11-12 | Nec Electronics Corp | 増幅回路 |
JP2010170171A (ja) * | 2009-01-20 | 2010-08-05 | Renesas Electronics Corp | 電圧レギュレータ回路 |
JP5305519B2 (ja) * | 2009-04-21 | 2013-10-02 | ルネサスエレクトロニクス株式会社 | 電圧レギュレータ回路 |
WO2012101467A1 (en) * | 2011-01-24 | 2012-08-02 | Tredefin S.A. | Efficient low noise differential amplifier, reutilizing the bias current |
-
2012
- 2012-10-26 US US13/661,883 patent/US8937508B2/en active Active
- 2012-10-26 WO PCT/US2012/062144 patent/WO2013066752A1/en active Application Filing
- 2012-10-26 EP EP12784401.7A patent/EP2774267A1/en not_active Withdrawn
- 2012-10-26 CN CN201280053209.3A patent/CN103907285B/zh not_active Expired - Fee Related
- 2012-10-26 CN CN201610839136.0A patent/CN106411279B/zh not_active Expired - Fee Related
- 2012-10-26 KR KR1020147014839A patent/KR101947663B1/ko active IP Right Grant
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110058632A (zh) * | 2014-12-29 | 2019-07-26 | 意法半导体研发(深圳)有限公司 | 低压差放大器 |
CN105305984A (zh) * | 2015-11-03 | 2016-02-03 | 天津大学 | 适用于工艺不敏感的自偏置单级差分运算放大器 |
CN105305984B (zh) * | 2015-11-03 | 2018-05-04 | 天津大学 | 适用于工艺不敏感的自偏置单级差分运算放大器 |
CN109314497A (zh) * | 2016-06-30 | 2019-02-05 | 英特尔Ip公司 | 低供给ab类输出放大器 |
CN109314497B (zh) * | 2016-06-30 | 2024-02-13 | 英特尔公司 | 低供给ab类输出放大器 |
CN109217831A (zh) * | 2017-06-29 | 2019-01-15 | 爱思开海力士有限公司 | 具有分裂长度补偿方案的放大电路 |
TWI685282B (zh) * | 2018-07-17 | 2020-02-11 | 廣達電腦股份有限公司 | 高速電路及低頻減少被動等化器 |
CN112698682A (zh) * | 2019-10-23 | 2021-04-23 | 意法半导体(鲁塞)公司 | 电压调节器 |
CN112698682B (zh) * | 2019-10-23 | 2024-01-30 | 意法半导体(鲁塞)公司 | 电压调节器 |
Also Published As
Publication number | Publication date |
---|---|
KR101947663B1 (ko) | 2019-02-13 |
CN106411279A (zh) | 2017-02-15 |
US8937508B2 (en) | 2015-01-20 |
US20130106513A1 (en) | 2013-05-02 |
CN106411279B (zh) | 2019-04-12 |
CN103907285B (zh) | 2017-05-17 |
WO2013066752A1 (en) | 2013-05-10 |
KR20140096101A (ko) | 2014-08-04 |
EP2774267A1 (en) | 2014-09-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103907285A (zh) | 差分放大器 | |
US6437645B1 (en) | Slew rate boost circuitry and method | |
CN110011627B (zh) | 一种宽输入范围高共模抑制比运算跨导放大器 | |
EP2652872B1 (en) | Current mirror and high-compliance single-stage amplifier | |
US8102211B2 (en) | Rail-to-rail input stage circuit with dynamic bias control | |
TWI434510B (zh) | 差動接收器 | |
CN109546975B (zh) | 运算跨导放大器 | |
JP2013038603A (ja) | 全差動増幅器 | |
CN105634438A (zh) | 低通滤波器 | |
CN116488596A (zh) | 宽输入共模范围的lvds接收电路及芯片 | |
JP5581913B2 (ja) | ドライバアンプ回路および通信システム | |
US9571052B1 (en) | Transconductance (gm) boosting transistor arrangement | |
TWI789084B (zh) | 佈局緊密且對共模雜訊高度免疫的連續時間線性等化器 | |
JP2008236339A (ja) | 半導体集積回路 | |
US8130034B2 (en) | Rail-to-rail amplifier | |
US20110156673A1 (en) | Internal power generating circuit and semiconductor device including the same | |
JP2006067185A (ja) | クロックバッファ回路 | |
JP2006157644A (ja) | カレントミラー回路 | |
JP2018110281A (ja) | アクティブインダクタ及び増幅回路 | |
JP5760947B2 (ja) | バイアス回路およびそれを有するアンプ回路 | |
US8427237B2 (en) | Common-mode feedback circuit | |
CN105162423A (zh) | 放大器及其放大方法 | |
CN209930214U (zh) | 一种用于运放的新型共模电平偏移电路 | |
JP7192075B2 (ja) | 電流検出アンプ | |
JP5462509B2 (ja) | フィルタ回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20170517 Termination date: 20171026 |
|
CF01 | Termination of patent right due to non-payment of annual fee |