CN103869524A - 液晶显示器及其制造方法 - Google Patents

液晶显示器及其制造方法 Download PDF

Info

Publication number
CN103869524A
CN103869524A CN201310683240.1A CN201310683240A CN103869524A CN 103869524 A CN103869524 A CN 103869524A CN 201310683240 A CN201310683240 A CN 201310683240A CN 103869524 A CN103869524 A CN 103869524A
Authority
CN
China
Prior art keywords
liquid crystal
electrode
film
crystal display
gate insulator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201310683240.1A
Other languages
English (en)
Other versions
CN103869524B (zh
Inventor
赵正然
金昌玉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN103869524A publication Critical patent/CN103869524A/zh
Application granted granted Critical
Publication of CN103869524B publication Critical patent/CN103869524B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136227Through-hole connection of the pixel electrode to the active element through an insulation layer
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/1262Multistep manufacturing methods with a particular formation, treatment or coating of the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4908Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET for thin film semiconductor, e.g. gate of TFT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • G02F1/136295Materials; Compositions; Manufacture processes

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Ceramic Engineering (AREA)
  • Optics & Photonics (AREA)
  • Manufacturing & Machinery (AREA)
  • Liquid Crystal (AREA)
  • Thin Film Transistor (AREA)

Abstract

本发明提供一种液晶显示器及其制造方法,该液晶显示器包括:绝缘基板;栅线,设置在绝缘基板上;第一场产生电极,设置在绝缘基板上;栅极绝缘层,设置在栅线和第一场产生电极上;半导体,设置在栅极绝缘层上;以及数据线,设置在栅极绝缘层上。栅极绝缘层的[N-H]/[Si-H]的值在大约13至大约25的范围内。这里,[N-H]/[Si-H]的值表示根据FT-IR光谱仪的分析的氮和氢的键数[N-H]与硅和氢的键数[Si-H]的比率。

Description

液晶显示器及其制造方法
技术领域
本公开涉及一种液晶显示器及其制造方法。
背景技术
液晶显示器(LCD)是最广泛使用的平板显示器之一,并且其通过以下方式显示图像:将电压施加到场产生电极以在液晶(LC)层中产生电场,该电场决定了LC层中的LC分子的取向,从而调整入射光的偏振。
液晶显示器的益处在于其轻重量和薄形式容易获得。然而,液晶显示器的潜在缺陷是横向可视性可能低于正向可视性,已经开发了不同类型的液晶布置和驱动方法来解决该缺陷。为了实现宽视角,在一个基板上形成像素电极和参考电极的液晶显示器受到关注。
同时,随着显示面积增加,信号线也变长,从而电阻增大。如果电阻这样增大,则诸如信号延迟或电压降的困难会发生。为了解决这些困难,可能需要形成具有低电阻率的材料的信号线。
然而,在形成低阻金属的布线时,低阻金属层的表面与绝缘层的氮反应,从而可能会产生隆起物(hillock)。为了避免这样的突起,已经提出了以氢等离子体处理的方法。
然而,当在沉积绝缘层之前以氢等离子体处理时,由透明导体制成的场产生电极中的铟与氢结合,由此产生混浊物(haze)。
发明内容
本发明的示例性实施方式提供一种液晶显示器及其制造方法,在该液晶显示器中,当在基板上形成低电阻金属的栅线和透明导体的场产生电极并且在其上沉积栅极绝缘层时,同时防止了低电阻金属的隆起物和透明导体的混浊物(haze)。
根据本发明的示例性实施方式的一种液晶显示器包括:绝缘基板;栅线,设置在绝缘基板上;第一场产生电极,设置在绝缘基板上;栅极绝缘层,设置在栅线和第一场产生电极上;半导体,设置在栅极绝缘层上;以及数据线,设置在栅极绝缘层上。栅极绝缘层的[N-H]/[Si-H]的值在大约13至大约25的范围内。这里,[N-H]/[Si-H]的值表示根据FT-IR光谱仪的分析的氮和氢的键数[N-H]与硅和氢的键数[Si-H]的比率。
栅极绝缘层可以包括接触栅线和第一场产生电极的第一膜、设置在第一膜上的第二膜以及设置在第二膜上的第三膜。
半导体可以接触第三膜,第一膜的[N-H]/[Si-H]的值可以在大约13至大约25的范围内。
栅极绝缘层的第二膜的[N-H]/[Si-H]的值可以在大约0.5至大约1.5的范围内。
栅极绝缘层可以为单层。
栅线可以由低电阻金属制成。
第一场产生电极可以由包括铟的透明导体制成。
可以还包括设置在基板上的第二场产生电极。
第二场产生电极可以经由绝缘层交叠第一场产生电极。
第一场产生电极和第二场产生电极中的至少一个可以具有多个分支电极。
根据本发明的示例性实施方式的一种液晶显示器的制造方法包括:在绝缘基板上形成栅线;在绝缘基板上形成第一场产生电极;在栅线和第一场产生电极上沉积具有大约13至大约25的[N-H]/[Si-H]的值的栅极绝缘层。[N-H]/[Si-H]的值表示根据FT-IR光谱仪的分析的氮和氢的键数[N-H]与硅和氢的键数[Si-H]的比率。该方法还包括:在栅极绝缘层上形成半导体;以及在栅极绝缘层上形成数据线。
形成栅极绝缘层可以包括:在包含氮的气氛下通过以慢的沉积速度沉积硅氮化物层而沉积具有高氮含量的富N的硅氮化物(SiNx)。
在形成栅极绝缘层之前,可以省去等离子体处理。
形成栅极绝缘层可以包括:沉积接触栅线和第一场产生电极的第一膜;在第一膜上沉积第二膜;以及在第二膜上沉积第三膜。
沉积第一膜和沉积第三膜可以包括:在包含氮的气氛下通过以慢的沉积速度沉积硅氮化物层而沉积具有高氮含量的富N的硅氮化物(SiNx)。
沉积第二膜可以包括:在包含氮的气氛下通过以快的沉积速度沉积硅氮化物层而沉积具有高硅含量的富Si的硅氮化物(SiNx)。
形成半导体可以包括:在第三膜上形成半导体,以及具有大约13至大约25的[N-H]/[Si-H]的值的硅氮化物可以在第三膜的沉积期间被沉积。
沉积第二膜包括沉积具有大约0.5至大约1.5的[N-H]/[Si-H]的值的硅氮化物。
形成栅极绝缘层包括:作为单层沉积具有大约13至大约25的[N-H]/[Si-H]的值的硅氮化物。
形成栅线可以包括:沉积低电阻金属层。
形成第一场产生电极可以包括:沉积包括铟的透明导体。
该方法可以还包括:在基板上形成第二场产生电极。
形成第二场产生电极包括:形成经由绝缘层交叠第一场产生电极的第二场产生电极。
第一场产生电极和第二场产生电极中的至少一个可以形成有多个分支电极。
根据本发明的示例性实施方式,提供一种液晶显示器。该液晶显示器包括下面板,该下面板包括:绝缘基板;多条栅线,设置在绝缘基板上;第一场产生电极,设置在绝缘基板上;栅极绝缘层,设置在栅线和第一场产生电极上,其中栅极绝缘层包括包含具有高氮含量的富N的硅氮化物(SiNx)的至少一层,其中该栅极绝缘层的[N-H]/[Si-H]的值在大约13至大约25的范围内,[N-H]/[Si-H]的值表示根据FT-IR光谱仪的分析的氮和氢的键数[N-H]与硅和氢的键数[Si-H]的比率。
该液晶显示器还包括:半导体,设置在栅极绝缘层上;数据导体,包括多条数据线、多个漏电极以及参考电压线,设置在栅极绝缘层上,其中参考电压线设置在数据线之间并且平行于数据线延伸,其中参考电压线包括设置在栅线的一部分之间的扩展部;钝化层,设置在数据导体上、半导体的暴露部分上以及栅极绝缘层上,该栅极绝缘层包括设置在第一场产生电极上的一部分栅极绝缘层;上面板,设置为面对下面板;以及液晶层,设置在上面板与下面板之间。
在根据本发明的示例性实施方式的液晶显示器及其制造方法中,由具有高氮含量的硅氮化物制成的栅极绝缘层沉积在由低电阻金属制成的栅线和由透明导体制成的场产生电极上,由此防止了低电阻金属的隆起物,同时防止了透明导体的混浊物。
附图说明
从以下结合附图的详细描述,能够更详细地理解本发明的示例性实施方式,在附图中:
图1为根据本发明的示例性实施方式的液晶显示器的布局图;
图2为图1的液晶显示器的沿着线II-II截取的截面图;
图3为示出在本发明的一个实验性示例中FT-IR光谱仪测量的结果的图示;
图4为在根据本发明的示例性实施方式的液晶显示器的制造方法中液晶显示器的布局图;
图5为图4的液晶显示器的沿着线V-V截取的截面图;
图6至图9为顺序地示出根据本发明的示例性实施方式的液晶显示器的制造方法的截面图;
图10为根据本发明的示例性实施方式的液晶显示器的布局图;
图11为图10的液晶显示器的沿着线XI-XI截取的截面图;
图12(a)为示出在根据传统的液晶显示器的实验性示例中用于测量像素的一部分的电子显微镜照片的视图;
图12(b)为示出在根据本发明的示例性实施方式的实验性示例中用于测量像素的一部分的电子显微镜照片的视图。
具体实施方式
在下文中将参照附图更全面地描述本发明的示例性实施方式,在附图中示出了本发明的示例性实施方式。如本领域技术人员将认识到,所描述的实施方式可以以各种不同方式修改,其全部没有背离本发明的精神或范围。
在附图中,为了清晰,可夸大层、膜、面板、区域等的厚度。相同的附图标记在整个说明书中表示相同的元件。将理解,当诸如层、膜、区域或基板的元件被称为在另一元件“上”时,其可以直接在该另一元件上,或者也可以存在居间元件。
如这里使用的,单数形式“一”和“该”也旨在包括复数形式,除非上下文另外清楚地表述。
现在,将参照图1和图2描述根据本发明的示例性实施方式的液晶显示器。图1为根据本发明的示例性实施方式的液晶显示器的布局图,图2为图1的液晶显示器的沿着线II-II截取的截面图。
参照图1和图2,根据本发明的示例性实施方式的液晶显示器包括:例如,彼此面对的下面板100和上面板200以及插设在两个显示面板100和200之间的液晶层3。
将描述下面板100。
例如,多条栅线121a和121b以及多个第一场产生电极191形成在由透明玻璃、塑料或石英制成的绝缘基板110上。此外,在示例性实施方式中,玻璃可以包括例如钢化玻璃。在示例性实施方式中,绝缘基板110可以由例如聚碳酸酯(PC)、聚酯(PET)、聚丙烯(PP)、聚乙烯(PE)和聚甲基丙烯酸甲酯(PMMA)中的一种形成。
每行像素设置栅线121和121b,并且栅线121和121b包括例如根据像素行向上设置的第一栅线121a和根据像素行向下设置的第二栅线121b。第一栅线121a设置为例如更靠近设置在相邻的前一像素行处的第二栅线121b,第二栅线121b设置为例如更靠近设置在相邻的后一像素行处的第一栅线121a。因此,设置在当前像素行处的第一栅线121a和第二栅线121b与设置在相邻的像素行处的第二栅线121b和第一栅线121a形成一对,并且设置在所述相邻的像素行之间。
第一栅线121a包括例如第一栅电极124a,第二栅线121b包括第二栅电极124b。第一栅线121a包括例如第一纵向部分122a,第二栅线121b包括第二纵向部分122b。
第一栅线121a和第二栅线121b可以包括例如低电阻金属。例如,第一栅线121a和第二栅线121b可以包括含铜的金属诸如铜(Cu)或铜合金、含铝的金属诸如铝(Al)或铝合金(例如,铝钕)、含银的金属诸如银(Ag)或银合金、或者含金的合金诸如金(Au)或金合金及其任何混合物。
第一场产生电极191(例如,像素电极)可以由例如透明导电材料诸如铟锡氧化物(ITO)、铟锌氧化物(IZO)、掺铝的ZnO(AZO)、镉锌氧化物(CZO)、铟镓锌氧化物(IGZO)、其它适合材料或者以上材料的结合制成。
栅极绝缘层140形成在第一栅线121a和第二栅线121b以及第一场产生电极191上。
栅极绝缘层140包括例如接触下面的第一栅线121a和第二栅线121b以及第一场产生电极191的第一膜140a、位于第一膜140a上的第二膜140b以及位于第二膜140b上的第三膜140c。
第一膜140a和第三膜140c可以由例如具有高氮含量的富N的硅氮化物(SiNx)制成,第二膜140b可以由例如具有高硅含量的富Si的硅氮化物(SiNx)制成。
在由具有高氮含量的硅氮化物形成的第一膜140a和第三膜140c中,[N-H]/[Si-H]的值可以在例如大约13至大约25的范围内。例如,当通过FT-IR光谱仪来分析栅极绝缘层140的第一膜140a和第三膜140c时,氮和氢的键数[N-H]与硅和氢的键数[Si-H]的比率,即[N-H]/[Si-H]的值在例如大约13至大约25的范围内。
在包括具有高硅含量的硅氮化物的第二膜140b中,[N-H]/[Si-H]的值可以例如在大约0.5至大约1.5的范围内。例如,当通过FT-IR光谱仪来分析栅极绝缘层140的第二膜140b时,氮和氢的键数[N-H]与硅和氢的键数[Si-H]的比率,即[N-H]/[Si-H]的值在例如大约0.5至大约1.5的范围内。
栅极绝缘层140中的接触第一栅线121a和第二栅线121b以及第一场产生电极191的第一膜140a由例如具有高氮含量的硅氮化物(其通过FT-IR光谱仪测量的[N-H]/[Si-H]的值为大约13至大约25)形成,由此在省去氢等离子体处理的同时防止了低电阻金属诸如铜的隆起物(hillock)。因此,可以防止包括铟的透明导体的混浊物。
在根据本示例性实施方式的液晶显示器中,栅极绝缘层140包括例如第一膜140a、位于第一膜140a上的第二膜140b以及位于第二膜140b上的第三膜140c。第一膜140a和第三膜140c由具有高氮含量的富N的硅氮化物(SiNx)制成,第二膜140b由具有高硅含量的富Si的硅氮化物制成。
然而,在示例性实施方式中,液晶显示器的栅极绝缘层140可以包括例如由具有高氮含量的富N的硅氮化物(SiNx)制成的第一膜、由具有高硅含量的富Si的硅氮化物制成的第二膜、由具有高氮含量的富N的硅氮化物(SiNx)制成的第三膜、由具有高硅含量的富Si的硅氮化物制成的第四膜、以及由具有高氮含量的富N的硅氮化物(SiNx)制成的第五膜,第一膜至第五膜可以按顺序沉积。
此外,根据本发明的示例性实施方式,液晶显示器的栅极绝缘层140可以包括例如由具有高氮含量的富N的硅氮化物(SiNx)制成的第一膜、由具有高硅含量的富Si的硅氮化物制成的第二膜、由具有高氮含量的富N的硅氮化物(SiNx)制成的第三膜、由具有高氮含量的富N的硅氮化物(SiNx)制成的第四膜、由具有高硅含量的富Si的硅氮化物制成的第五膜、以及由具有高氮含量的富N的硅氮化物(SiNx)制成的第六膜,第一膜至第六膜可以按顺序沉积。
多个半导体154a和154b形成在栅极绝缘层140上,该多个半导体154a和154b包括例如第一半导体154a和第二半导体154b。第一半导体154a和第二半导体154b可以为例如氧化物半导体。第一半导体154a和第二半导体154b可以例如彼此连接。例如,第一半导体154a和第二半导体154b可以均包括锌氧化物、锌锡氧化物、锌铟氧化物、铟氧化物、钛氧化物、铟镓锌氧化物和铟锌锡氧化物中的至少一种。
如上所述,栅极绝缘层140当中接触第一半导体154a和第二半导体154b的第一膜140a包括具有高氮含量的硅氮化物,该硅氮化物层具有通过FT-IR光谱仪测量的大约13至大约25的[N-H]/[Si-H]值,由此增加了栅极绝缘层140与第一半导体154a和第二半导体154b之间的接触特性。
多个欧姆接触163和165设置在半导体154a和154b上。欧姆接触163和165在第一半导体154a和第二半导体154b上设置为例如一对同时相对于第一栅电极124a和第二栅电极124b分别彼此面对。欧姆接触163和165可以由例如重掺杂有N型杂质诸如磷的n+氢化的a-Si制成,或者它们可以由硅化物制成。然而,当半导体154a和154b由氧化物半导体制成时,欧姆接触163和165可以例如被省去。当半导体154a和154b由氧化物半导体制成时,阻挡层和覆盖层可以例如形成在半导体154a和154b上面和下面。
数据导体形成在欧姆接触163和165上,该数据导体包括例如多条数据线171a和171b、多个漏电极175a和175b以及多条参考电压线131。
传输数据信号的数据线171a和171b例如主要在纵向方向上延伸,由此与栅线121a和121b相交。数据线171a和171b包括例如第一数据线171a和第二数据线171b,第一数据线171a和第二数据线171b设置为在二者之间插置有两个像素电极191。第一数据线171a和第二数据线171b可以包括例如低电阻金属。例如,第一数据线171a和第二数据线171b可以包括含铜的金属诸如铜(Cu)或铜合金、含铝的金属诸如铝(Al)或铝合金(例如,铝钕)、含银的金属诸如银(Ag)或银合金、或者含金的合金诸如金(Au)或金合金及其任何混合物。
例如,对于两个像素列,第一数据线171a和第二数据线171b的每个一个接一个地设置,第一数据线171a和第二数据线171b根据像素列交替地连接到设置在第一数据线171a和第二数据线171b的左侧和右侧的像素电极191。如所述的,第一数据线171a和第二数据线171b根据像素列分别连接到设置在两个像素列的两个像素电极191,由此施加数据电压,使得第一数据线171a和第二数据线171b的数量可以减少一半。因此,可以降低液晶显示器的成本。
第一数据线171a包括例如朝向第一栅电极124a延伸的第一源电极173a,第二数据线171b包括例如朝向第二栅电极124b的第二源电极173b。
第一漏电极175a包括例如相对于第一栅电极124a面对第一源电极173a的一端和具有宽面积的另一端。
第二漏电极175b包括例如相对于第二栅电极124b面对第二源电极173b的一端和具有宽面积的另一端。
在根据本发明的示例性实施方式的液晶显示器的情况下,第一场产生电极191形成并且然后被栅极绝缘层140覆盖,而数据导体形成在其上,从而可以防止在直接在数据导体上形成像素电极191时数据导体被第一场产生电极191的蚀刻剂损坏。
参考电压线131例如设置在第一数据线171a与第二数据线171b之间,并且平行于第一数据线171a和第二数据线171b延伸。参考电压线131包括例如多个扩展部(expansion)135。
参考电压线131的扩展部135设置在例如第一栅线121a和第二栅线121b的纵向部分122a和122b之间。
如所述的,参考电压线131的扩展部135设置在第一栅线121a和第二栅线121的纵向部分122a和122b之间,从而可以减小由第一栅线121a和第二栅线121b以及参考电压线131的扩展部135所占的面积。
参考电压线131设置在例如在像素行方向上与其相邻设置的两个像素区的两个第一场产生电极191之间,由此防止两个第一场产生电极191之间的光泄漏。
第一/第二栅电极124a/124b、第一/第二源电极173a/173b以及第一/第二漏电极175a/175b与第一/第二半导体154a/154b一起形成作为开关元件的薄膜晶体管(TFT)。除了薄膜晶体管的沟道区之外,第一半导体154a和第二半导体154b可以具有例如与第一数据线171a和第二数据线171b、第一漏电极175a和第二漏电极175b以及下面的欧姆接触163和165相同的平面形状。
钝化层180设置在数据导体171a、171b、175a、175b和131以及暴露的第一半导体154a和第二半导体154b上。例如,钝化层180可以由例如无机绝缘材料或有机绝缘材料形成。例如,钝化层180可以由无机绝缘材料诸如硅氧化物(SiOx)、硅氮化物(SiNx)、硅氮氧化物(SiONx)或其任意组合形成。钝化层180也可以由有机绝缘材料诸如例如苯并环丁烯(BCB)、全氟环丁烷(PFCB)、氟化的对二甲苯(fluorinated para-xylene)、丙烯酸树脂或者彩色树脂形成。例如,当钝化层180由有机材料制成时,钝化层180可以是滤色器,在此情况下,设置在上面板200中的滤色器230可以被省去。此外,例如,当钝化层180是滤色器时,设置在上面板200中的光阻挡构件220可以设置在下面板100中,在此情况下,设置在上面板200中的光阻挡构件220可以被省去。
在根据本发明的示例性实施方式的液晶显示器的情况下,钝化层180形成在例如被栅极绝缘层140覆盖的第一场产生电极191上,使得可以防止在形成钝化层180时根据由ITO制成的第一场产生电极191的混浊(haze)现象引起的透光率劣化。
钝化层180具有例如暴露第一漏电极175a和第二漏电极175b的第一接触孔183a,钝化层180和栅极绝缘层140具有例如暴露第一场产生电极191的一部分的第二接触孔183b。钝化层180具有例如暴露参考电压线131的多个扩展部135的一部分的第三接触孔184。根据本发明的示例性实施方式的液晶显示器,第一接触孔183a和第二接触孔183b可以备选地形成为例如一个接触孔。即,钝化层180和栅极绝缘层140可以具有同时暴露第一漏电极175a和第二漏电极175b的部分以及第一场产生电极191的部分的一个接触孔。
在根据本示例性实施方式的液晶显示器中,暴露参考电压线131的第三接触孔184例如不交叠第一栅线121a和第二栅线121b。如所述的,暴露参考电压线131的第三接触孔184从第一栅线121a和第二栅线121b离开,从而可以防止第一栅线121a和第二栅线121b与参考电压线131由于在栅极绝缘层140中形成第三接触孔184时可能产生的静电穿透引起的短路。
此外,参考电压线131的扩展部135例如不交叠第一栅线121a和第二栅线121b,使得台阶不形成在参考电压线131的扩展部135上,并且使得第三接触孔184可以根据位置对称地形成有高度差。因此,可以提高参考电压线131与第二场产生电极270通过第三接触孔184的电连接的可靠性。
第二场产生电极270和连接构件193形成在钝化层180上。第二场产生电极270和连接构件193可以由例如透明导电材料诸如铟锡氧化物(ITO)、铟锌氧化物(IZO)、铝掺杂的ZnO(AZO)、镉锌氧化物(CZO)、铟镓锌氧化物(IGZO)、其它适合材料或者以上材料的结合形成。
每个第二场产生电极270包括例如多个分支电极271,设置在相邻像素中的第二场产生电极270通过连接部分272连接。
第二场产生电极270通过例如钝化层180的第三接触孔184物理地和电性地连接到参考电压线131,由此接收参考电压。
第二场产生电极270的多个分支电极271例如交叠具有板形状的第一场产生电极191。
连接构件193例如覆盖暴露第一和第二漏电极175a和175b的一部分的第一接触孔183a和暴露第一场产生电极191的一部分的第二接触孔183b,使得第一漏电极175a和第二漏电极175b以及第一场产生电极191物理地和电性地彼此连接。
第一场产生电极191通过例如连接构件193电连接到第一漏电极175a和第二漏电极175b,由此接收数据电压。
施加有数据电压的第一场产生电极191与施加有公共电压的第二场产生电极270一起形成电场用于液晶层3。即,第一场产生电极191和第二场产生电极270在二者之间形成电场,该电场被施加至液晶层3。
在下文,将描述上面板200。
光阻挡构件220形成在例如由透明玻璃、塑料或石英制成的第二绝缘基板210上。此外,在示例性实施方式中,玻璃可以包括例如钢化玻璃。在示例性实施方式中,绝缘基板210可以由例如聚碳酸酯(PC)、聚酯(PET)、聚丙烯(PP)、聚乙烯(PE)以及聚甲基丙烯酸甲酯(PMMA)中的一种形成。光阻挡构件220被称为例如黑矩阵并且用以防止光泄漏。
多个滤色器230进一步形成在第二基板210上。滤色器230例如主要存在于被光阻挡构件220围绕的区域中,并且可以在垂直方向上沿着像素电极191列延伸。每个滤色器230可以显示基色诸如红、绿、蓝三基色中的一种。基色的示例可以包括例如红、绿、蓝或者黄、青、洋红等的三基色。虽然没有示出,但是滤色器可以进一步包括例如显示除了基色之外还显示基色的混合色或者白色的滤色器。
外涂层(overcoat)250形成在例如滤色器230和光阻挡构件220上。外涂层250可以由例如(有机)绝缘体制成。此外,外涂层250可以防止滤色器230被暴露,并且提供平坦的表面。例如,在示例性实施方式中,外涂层250可以由(有机)绝缘体诸如例如丙烯酸树脂、环氧树脂、聚酰亚胺树脂、聚酰胺树脂、苯并环丁烯(BCB)树脂、以及酚醛树脂形成。备选地,在示例性实施方式中,外涂层250可以被省去。
第二配向层(未示出)被涂覆在上面板200的内表面上。
间隔物325设置在例如下面板100与上面板200之间。间隔物325设置在例如交叠信号线诸如第一栅线121a和第二栅线121b、参考电压线131以及第一数据线171a和第二数据线171b的位置。在本示例性实施方式中,间隔物325位于例如交叠参考电压线131的扩展部325的区域中,但是备选地,间隔物325可以位于第二栅电极124b交叠第二数据线171b的区域中。然而,在根据本发明的示例性实施方式的液晶显示器中,间隔物325可以例如设置在交叠信号线诸如第一栅线121a和第二栅线121b、参考电压线131以及第一数据线171a和第二数据线171b的位置。
因而,间隔物325设置在交叠信号线诸如第一栅线121a和第二栅线121b、参考电压线131以及第一数据线171a和第二数据线171b的位置,使得在减小间隔物325的高度的同时可以保持所需的单元间隙。随着间隔物325高度减小,间隔物325的宽度可以减小,从而用于覆盖间隔物的光阻挡构件的宽度可以变窄。因此,可以防止液晶显示器的开口率减小。
插设在下面板100与上面板200之间的液晶层3包含液晶分子(未示出),在没有电场的情况下,液晶分子可以对准而使得例如其长轴平行于两个显示面板100和200的表面。
液晶层3可以具有正介电各向异性或负介电各向异性。液晶层3的液晶分子可以对准为在预定方向上具有预倾斜,并且液晶分子的预倾斜方向可以根据液晶层3的介电各向异性而改变。
背光单元(未示出)可以被附加地包括在下面板100的第一基板110的外侧,以产生光并且提供光至两个显示面板100和200。
被施加数据电压的第一场产生电极191与接收公共电压的第二场产生电极270一起在液晶层3中产生电场,由此确定液晶层3的液晶分子的取向并且显示相应的图像。
如上所述,在根据本发明的示例性实施方式的液晶显示器中,接触第一栅线121a和第二栅线121b以及第一场产生电极191的栅极绝缘层140的第一膜140a由具有高氮含量的硅氮化物(其通过FT-IR光谱仪测量的[N-H]/[Si-H]值为大约13至大约25)形成,由此在省去氢等离子体处理的同时防止低阻金属诸如铜的隆起物。因此,可以防止包括铟的透明导体的混浊物(haze)。
此外,栅极绝缘层140中的接触第一半导体154a和第二半导体154b的第三膜140c由包括具有高氮含量的硅氮化物(其通过FT-IR光谱仪测量的[N-H]/[Si-H]值为大约13至大约25)的硅氮化物层形成,使得栅极绝缘层140与第一半导体154a和第二半导体154b之间的接触特性可以是良好的,由此防止了第一半导体154a和第二半导体154b的特性劣化。
根据本发明的示例性实施方式的液晶显示器,栅极绝缘层140具有多层结构,该多层结构包括由具有高氮含量的硅氮化物制成的层和由具有高硅含量的硅氮化物制成的层。接触第一栅线121a和第二栅线121b以及第一场产生电极191的栅极绝缘层140的膜由具有高氮含量的硅氮化物(其通过FT-IR光谱仪测量的[N-H]/[Si-H]值为大约13至大约25)形成,由此在省去氢等离子体处理的同时防止低阻金属诸如铜的隆起物。因此,可以防止包括铟的透明导体的混浊物。此外,接触第一半导体154a和第二半导体154b的栅极绝缘层140的膜由具有高氮含量的硅氮化物(其通过FT-IR光谱仪测量的[N-H]/[Si-H]值为大约13至大约25)形成,使得栅极绝缘层140与第一半导体154a和第二半导体154b之间的接触特性可以是良好的,由此防止第一半导体154a和第二半导体154b的特性劣化。
接下来,参照图3,将描述根据本发明的示例性实施方式的液晶显示器的栅极绝缘层140中的氮和硅的含量。图3为示出在本发明的一个实验性示例中的FT-IR光谱仪测量的结果的图示。
在本实验性示例中,具有高氮含量的富N的硅氮化物和具有高硅含量的富Si的硅氮化物通过使用FT-IR光谱仪来分析,以测量根据波长振动的化学键的吸光率,其结果在图3中示出。
振动波长为大约3300cm-1的波数的情况是氮和氢的化学键振动的情况,振动波长为大约2200cm-1的波数的情况是硅和氢的化学键振动的情况。
参照图3,在具有高氮含量的硅氮化物的情况下,可以确定硅和氢的键数[Si-H]小于氮和氢的键数[N-H],其通过FT-IR光谱仪测量。特别地,在具有高氮含量的硅氮化物的情况下,氮和氢的键数[N-H]与硅和氢的键数[Si-H]的比率在例如大约13至大约25的范围内。
此外,在具有高硅含量的硅氮化物的情况下,可以确定氮和氢的键数[N-H]小于硅和氢的键数[Si-H],其通过FT-IR光谱仪测量。特别地,在具有高硅含量的硅氮化物的情况下,氮和氢的键数[N-H]与硅和氢的键数[Si-H]的比率在大约0.5至大约1.5的范围内。
接下来,将参照图4至图9以及图1和图2描述根据本发明的示例性实施方式的液晶显示器的制造方法。图4为在根据本发明的示例性实施方式的液晶显示器的制造方法中液晶显示器的布局图,图5为图4的液晶显示器的沿着线V-V截取的截面图。图6至图9为顺序地示出根据本发明的示例性实施方式的液晶显示器的制造方法的截面图。
参照图4和图5,在绝缘基板110上形成包括具有第一栅电极124a的第一栅线121a、具有第二栅电极124b的第二栅线121b的栅极导体121a、121b、122a、122b、124a和124b以及第一场产生电极191之后,沉积包括第一膜140a、位于第一膜140a上的第二膜140b以及位于第二膜140b上的第三膜140c的栅极绝缘层140。这里,在沉积栅极绝缘层140之前,不执行等离子体处理。
这将参照图6至图9详细描述。
首先,如图6所示,包括例如低电阻金属的导体沉积在绝缘基板110上并且通过光刻被图案化,以形成栅极导体121a、121b、122a、122b、124a和124b,透明导体诸如ITO(铟锡氧化物)、IZO(铟锌氧化物)、AZO(铝掺杂的ZnO)、CZO(镉锌氧化物)和/或IGZO(铟镓锌氧化物)沉积并且通过例如光刻而被图案化以形成第一场产生电极191。包括低电阻金属的导体可以包括例如含铜的金属诸如铜(Cu)或铜合金、含铝的金属诸如铝(Al)或铝合金(例如,铝钕)、含银的金属诸如银(Ag)或银合金、以及含金的合金诸如金(Au)或金合金中的至少一种。
接下来,没有对包括栅极导体121a、121b、122a、122b、124a和124b和第一场产生电极191的基板进行等离子体处理,如图7所示,由例如具有高氮含量的硅氮化物层制成的第一膜140a被沉积。此时,在包含氮的气氛下通过例如等离子体增强化学气相沉积(PECVD)以相对慢的沉积速率进行沉积,从而可以沉积由具有高氮含量的硅氮化物层制成的第一膜140a。
此时,如果形成第一膜140a的具有高氮含量的硅氮化物通过例如FT-IR光谱仪被分析,则氮和氢的键数[N-H]与硅和氢的键数[Si-H]的比率,即[N-H]/[Si-H]的值在大约13至大约25的范围内。具有高氮含量的硅氮化物具有高密度并且以慢的沉积速度沉积,但是防止了与低阻金属层的不必要的键合,由此防止了栅极导体121a、121b、122a、122b、124a和124b的隆起物。
接下来,如图8所示,沉积由具有高硅含量的硅氮化物层制成的第二膜140b。此时,在包含氮的气氛下通过例如等离子体增强化学气相沉积(PECVD)以相对快的沉积速率进行沉积,从而可以沉积由具有高硅含量的硅氮化物层制成的第二膜140b。此时,如果形成第二膜140b的具有高硅含量的硅氮化物通过FT-IR光谱仪被分析,则氮和氢的键数[N-H]与硅和氢的键数[Si-H]的比率,即[N-H]/[Si-H]的值在大约0.5至大约1.5的范围内。具有高硅含量的硅氮化物层具有低密度并且以快的沉积速度沉积,使得具有所需厚度的膜可以相对快速地沉积。
接下来,如图9所示,沉积由具有高氮含量的硅氮化物层制成的第三膜140c。此时,在包含氮的气氛下通过例如等离子体增强化学气相沉积(PECVD)以相对慢的沉积速率进行沉积,从而可以沉积由具有高氮含量的硅氮化物层制成的第三膜140c。
此外,如果形成第三膜140c的具有高氮含量的硅氮化物通过FT-IR光谱仪分析,则氮和氢的键数[N-H]与硅和氢的键数[Si-H]的比率,即[N-H]/[Si-H]的值在大约13至大约25的范围内。
在根据本示例性实施方式的液晶显示器的制造方法中,栅极绝缘层140可以是例如单层或者多层,在该多层中由具有高氮含量的(富N)硅氮化物制成的膜开始并且由具有高氮含量的(富N)的硅氮化物制成的膜结束。
例如,在根据本发明的示例性实施方式的液晶显示器的制造方法中,栅极绝缘层140通过沉积由具有高氮含量的富N的硅氮化物制成的第一膜140a、在第一膜140a上的由具有高硅含量的富Si的硅氮化物制成的第二膜140b以及在第二膜140b上的由具有高氮含量的富N的硅氮化物制成的第三膜140c而形成。
然而,在根据本发明的示例性实施方式的液晶显示器的制造方法中,栅极绝缘层140可以通过顺序地沉积由具有高氮含量的富N的硅氮化物(SiNx)制成的第一膜、由具有高硅含量的富Si的硅氮化物制成的第二膜、由具有高氮含量的富N的硅氮化物(SiNx)制成的第三膜、由具有高硅含量的富Si的硅氮化物制成的第四膜、以及由具有高氮含量的富N的硅氮化物(SiNx)制成的第五膜而形成。
此外,在根据本发明的示例性实施方式的液晶显示器的制造方法中,栅极绝缘层140可以通过例如顺序地沉积由具有高氮含量的富N的硅氮化物(SiNx)制成的第一膜、由具有高硅含量的富Si的硅氮化物制成的第二膜、由具有高氮含量的富N的硅氮化物(SiNx)制成的第三膜、由具有高氮含量的富N的硅氮化物(SiNx)制成的第四膜、由具有高硅含量的富Si的硅氮化物制成的第五膜、以及由具有高氮含量的富N的硅氮化物(SiNx)制成的第六膜而形成。
接下来,如图1和图2所示,第一半导体154a和第二半导体154b、欧姆接触163和165、包括第一数据线171a和第二数据线171b、第一漏电极175a和第二漏电极175b以及多条参考电压线131的数据导体、钝化层180以及第二场产生电极270形成在由具有高氮含量的硅氮化物制成的第三膜140c上,以完成下面板100。
位于第一半导体154a和第二半导体154b上的栅极绝缘层140的第三膜140c由具有高氮含量的硅氮化物层形成,使得第一半导体154a和第二半导体154b与栅极绝缘层140的接触特性是优良的。
接下来,上面板200被形成,并且液晶层3被注入在下面板100与上面板200之间以完成液晶显示器。
如上所述,在根据本发明的示例性实施方式的液晶显示器的制造方法中,栅极绝缘层140中的接触第一栅线121a和第二栅线121b以及第一场产生电极191的第一膜140a由具有高氮含量的硅氮化物(其通过FT-IR光谱仪测量的氮和氢的键数[N-H]与硅和氢的键数[Si-H]的比率的值为大约13至大约25)形成,由此在省去氢等离子体处理的同时防止了低电阻金属诸如铜的隆起物。因此,可以防止包括铟的透明导体的混浊物。
此外,栅极绝缘层140中的接触第一半导体154a和第二半导体154b的第三膜140c由具有高氮含量的硅氮化物(其通过FT-IR光谱仪测量的[N-H]/[Si-H]的值为大约13至大约25)形成,使得栅极绝缘层140与第一半导体154a和第二半导体154b之间的接触特性是良好的,由此防止了第一半导体154a和第二半导体154b的特性劣化。
如上所述,在根据本发明的示例性实施方式的液晶显示器的制造方法中,栅极绝缘层140具有多层结构,该多层结构包括由具有高氮含量的硅氮化物制成的层和由具有高硅含量的硅氮化物制成的层,栅极绝缘层140中的接触第一栅线121a和第二栅线121b以及第一场产生电极191的膜由具有高氮含量的硅氮化物(其通过FT-IR光谱仪测量的[N-H]/[Si-H]的值为大约13至大约25)形成,由此在省去氢等离子体处理的同时防止了低阻金属诸如例如铜的隆起物。因此,可以防止包括例如铟的透明导体的混浊物。此外,栅极绝缘层140中的接触第一半导体154a和第二半导体154b的膜由具有高氮含量的硅氮化物(其通过FT-IR光谱仪测量的[N-H]/[Si-H]的值为大约13至大约25)形成,使得栅极绝缘层140与第一半导体154a和第二半导体154b之间的接触特性是良好的,由此防止第一半导体154a和第二半导体154b的特性劣化。
接下来,将参照图10和图11描述根据本发明的示例性实施方式的液晶显示器。图10为根据本发明的示例性实施方式的液晶显示器的布局图,图11为图10的液晶显示器的沿着线XI-XI截取的截面图。
参照图10和图11,根据本示例性实施方式的液晶显示器类似于图1和图2所示的液晶显示器。将省略相同元件的详细描述。
然而,不同于图1和图2所示的液晶显示器,根据本示例性实施方式的液晶显示器的下面板100包括由单一膜形成的栅极绝缘层140'。
根据本示例性实施方式的栅极绝缘层140'由具有高氮含量的富N的硅氮化物(SiNx)制成,如同图1和图2的液晶显示器的栅极绝缘层140的第一膜140a。如果栅极绝缘层140'通过FT-IR光谱仪来分析,对于氮和氢的键数[N-H]与硅和氢的键数[Si-H]的比率,[N-H]/[Si-H]的值在例如大约13至大约25的范围内。
如上所述,根据本发明的示例性实施方式的液晶显示器,接触第一栅线121a和第二栅线121b以及第一场产生电极191的栅极绝缘层140'由具有高氮含量的硅氮化物(其通过FT-IR光谱仪测量的[N-H]/[Si-H]的值为大约13至大约25)形成,由此在省去氢等离子体处理的同时防止了低阻金属诸如铜的隆起物。因此,可以防止包括铟的透明导体的混浊物。
此外,接触第一半导体154a和第二半导体154b的栅极绝缘层140'由具有高氮含量的硅氮化物(其通过FT-IR光谱仪测量的[N-H]/[Si-H]的值为大约13至大约25)形成,使得栅极绝缘层140'与第一半导体154a和第二半导体154b之间的接触特性提高,由此防止第一半导体154a和第二半导体154b的特性劣化。
根据图1至图2的液晶显示器的许多特性可以应用于根据本示例性实施方式的液晶显示器。
接下来,将参照图12(a)至图12(b)描述根据实验性示例的液晶显示器中栅极导体的隆起物和第一场产生电极的混浊物。图12(a)为示出在根据传统的液晶显示器的实验性示例中用于测量像素的一部分的电子显微镜照片的视图。图12(b)为示出在根据本发明的示例性实施方式的实验性示例中用于测量像素的一部分的电子显微镜照片的视图。
在本实验性示例中,如同传统的液晶显示器和传统的液晶显示器的制造方法,形成由低电阻导体制成的栅极导体和由透明导体制成的第一场产生电极,然后进行氢等离子体处理。沉积由硅氮化物制成的栅极绝缘层,然后以电子显微镜测量其表面,并且在图12(a)中示出。
此外,在本实验性示例中,如同根据本发明的示例性实施方式的液晶显示器和液晶显示器的制造方法,在形成由低电阻导体制成的栅极导体和由透明导体制成的第一场产生电极之后,没有氢等离子体处理,沉积由具有高氮含量的硅氮化物(具体地,其通过FT-IR光谱仪测量的[N-H]/[Si-H]的值为大约13至大约25)制成的栅极绝缘层,然后以电子显微镜测量其表面,结果在图12(b)中示出。
参照图12(b),如同根据本发明的示例性实施方式的液晶显示器和液晶显示器的制造方法,在不用氢等离子体处理形成由低电阻导体制成的栅极导体和由透明导体制成的第一场产生电极的情况下,沉积由具有高氮含量的硅氮化物制成的栅极绝缘层,可以确定低电阻导体的隆起物和混浊物没有产生,如图12(b)所示。
相反,如同传统的液晶显示器和该液晶显示器的制造方法,当形成由低电阻导体制成的栅极导体和由透明导体制成的第一场产生电极并进行氢等离子体处理,然后沉积由硅氮化物制成的栅极绝缘层时,可以确定低阻导体的隆起物和混浊物严重产生,如图12(a)所示。
如上所述,根据本发明的示例性实施方式的液晶显示器和液晶显示器的制造方法中,在不用氢等离子体处理形成由低电阻导体制成的栅极导体和由透明导体制成的第一场产生电极之后,沉积由具有高氮含量的硅氮化物(具体地,其通过FT-IR光谱仪测量的[N-H]/[Si-H]的值为大约13至大约25)制成的栅极绝缘层,由此在省去氢等离子体处理的同时防止了低阻金属诸如铜的隆起物,并且防止了包括铟的透明导体的混浊物。
在上述示例性实施方式中,已经描述了彼此交叠的两个场产生电极中的任一个(即,第一和第二场产生电极中的任一个)具有板形状,而另一个具有分支形式。然而,本发明的示例性实施方式不限于此,而是可以应用于在一个阵列面板中具有两个场产生电极的所有类型的薄膜晶体管阵列面板。
已经描述了本发明的示例性实施方式,进一步注意到,对于本领域普通技术人员而言清楚明显的是,可以进行各种修改而不背离由权利要求的界限和范围限定的本发明的精神和范围。

Claims (24)

1.一种液晶显示器,包括:
绝缘基板;
栅线,设置在所述绝缘基板上;
第一场产生电极,设置在所述绝缘基板上;
栅极绝缘层,设置在所述栅线和所述第一场产生电极上;
半导体,设置在所述栅极绝缘层上;以及
数据线,设置在所述栅极绝缘层上,
其中所述栅极绝缘层的[N-H]/[Si-H]的值在13至25的范围内,其中[N-H]/[Si-H]的值表示根据FT-IR光谱仪的分析的氮和氢的键数[N-H]与硅和氢的键数[Si-H]的比率。
2.根据权利要求1所述的液晶显示器,其中所述栅极绝缘层包括接触所述栅线和所述第一场产生电极的第一膜、设置在所述第一膜上的第二膜以及设置在所述第二膜上的第三膜。
3.根据权利要求2所述的液晶显示器,其中所述半导体接触所述第三膜,以及
其中所述第一膜的[N-H]/[Si-H]的值在13至25的范围内。
4.根据权利要求3所述的液晶显示器,其中
所述栅极绝缘层的所述第二膜的[N-H]/[Si-H]的值在0.5至1.5的范围内。
5.根据权利要求1所述的液晶显示器,其中
所述栅极绝缘层为单层。
6.根据权利要求1所述的液晶显示器,其中所述栅线由低电阻金属制成。
7.根据权利要求1所述的液晶显示器,其中所述第一场产生电极由包括铟的透明导体制成。
8.根据权利要求1所述的液晶显示器,还包括:
第二场产生电极,设置在所述基板上。
9.根据权利要求8所述的液晶显示器,其中所述第二场产生电极经由绝缘层交叠所述第一场产生电极。
10.根据权利要求9所述的液晶显示器,其中所述第一场产生电极和所述第二场产生电极中的至少一个具有多个分支电极。
11.一种液晶显示器的制造方法,包括:
在绝缘基板上形成栅线;
在所述绝缘基板上形成第一场产生电极;
在所述栅线和所述第一场产生电极上沉积具有13至25的[N-H]/[Si-H]的值的栅极绝缘层,其中[N-H]/[Si-H]的值表示根据FT-IR光谱仪的分析的氮和氢的键数[N-H]与硅和氢的键数[Si-H]的比率;
在所述栅极绝缘层上形成半导体;以及
在所述栅极绝缘层上形成数据线。
12.根据权利要求11所述的方法,其中形成所述栅极绝缘层包括:
在包含氮的气氛下通过以慢的沉积速度沉积硅氮化物层而沉积具有高氮含量的富N的硅氮化物。
13.根据权利要求11所述的方法,其中在形成所述栅极绝缘层之前,没有进行等离子体处理。
14.根据权利要求11所述的方法,其中形成所述栅极绝缘层包括:
沉积接触所述栅线和所述第一场产生电极的第一膜;
在所述第一膜上沉积第二膜;以及
在所述第二膜上沉积第三膜。
15.根据权利要求14所述的方法,其中沉积所述第一膜和沉积所述第三膜包括:
在包含氮的气氛下通过以慢的沉积速度沉积硅氮化物层而沉积具有高氮含量的富氮的硅氮化物。
16.根据权利要求15所述的方法,其中沉积所述第二膜包括:
在包含氮的气氛下通过以快的沉积速度沉积硅氮化物层而沉积具有高硅含量的富硅的硅氮化物。
17.根据权利要求14所述的方法,其中形成所述半导体包括:
在所述第三膜上形成所述半导体,以及
具有13至25的[N-H]/[Si-H]的值的硅氮化物在所述第三膜的沉积期间被沉积。
18.根据权利要求17所述的方法,其中沉积所述第二膜包括沉积具有0.5至1.5的[N-H]/[Si-H]的值的硅氮化物。
19.根据权利要求11所述的方法,其中形成所述栅极绝缘层包括:作为单层沉积具有13至25的[N-H]/[Si-H]的值的硅氮化物。
20.根据权利要求11所述的方法,其中形成所述栅线包括:沉积低电阻金属层。
21.根据权利要求11所述的方法,其中形成所述第一场产生电极包括:沉积包括铟的透明导体。
22.根据权利要求11所述的方法,还包括:
在所述基板上形成第二场产生电极。
23.根据权利要求22所述的方法,其中形成所述第二场产生电极包括:形成经由绝缘层交叠所述第一场产生电极的所述第二场产生电极。
24.根据权利要求23所述的方法,其中所述第一场产生电极和所述第二场产生电极中的至少一个形成有多个分支电极。
CN201310683240.1A 2012-12-13 2013-12-13 液晶显示器及其制造方法 Active CN103869524B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2012-0145414 2012-12-13
KR1020120145414A KR102029986B1 (ko) 2012-12-13 2012-12-13 액정 표시 장치 및 그 제조 방법

Publications (2)

Publication Number Publication Date
CN103869524A true CN103869524A (zh) 2014-06-18
CN103869524B CN103869524B (zh) 2019-06-28

Family

ID=50908231

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310683240.1A Active CN103869524B (zh) 2012-12-13 2013-12-13 液晶显示器及其制造方法

Country Status (3)

Country Link
US (1) US9385142B2 (zh)
KR (1) KR102029986B1 (zh)
CN (1) CN103869524B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104716201A (zh) * 2015-04-03 2015-06-17 合肥鑫晟光电科技有限公司 薄膜晶体管及其制作方法、阵列基板、显示设备
CN105990448A (zh) * 2015-02-16 2016-10-05 南京瀚宇彩欣科技有限责任公司 薄膜晶体管

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104218090B (zh) * 2013-05-31 2017-01-04 上海和辉光电有限公司 薄膜晶体管及其制造方法和具有该薄膜晶体管的显示装置
KR102081827B1 (ko) * 2013-07-02 2020-04-16 삼성디스플레이 주식회사 액정 표시 장치
KR20210118284A (ko) * 2020-03-19 2021-09-30 삼성디스플레이 주식회사 표시 장치

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0621459A (ja) * 1992-07-02 1994-01-28 Hitachi Ltd アクティブマトリクス基板及びその製造方法
CN1268247A (zh) * 1997-08-28 2000-09-27 罗姆股份有限公司 半导体器件以及半导体器件的制造方法
CN1276630A (zh) * 1999-06-02 2000-12-13 株式会社半导体能源研究所 半导体器件及其制造方法
US6255706B1 (en) * 1999-01-13 2001-07-03 Fujitsu Limited Thin film transistor and method of manufacturing same
CN1945855A (zh) * 2005-10-03 2007-04-11 Nec液晶技术株式会社 薄膜晶体管、tft阵列基板、液晶显示器及其制造方法
CN101132011A (zh) * 2006-07-20 2008-02-27 三星电子株式会社 阵列基板及其制造方法和具有阵列基板的显示器件
US20080290372A1 (en) * 2006-02-07 2008-11-27 Fujitsu Limited Semiconductor device and method of manufacturing the same
US20090185126A1 (en) * 2008-01-22 2009-07-23 Samsung Electronics Co., Ltd. Metal line, method of forming the same, and a display using the same
CN102610618A (zh) * 2011-01-19 2012-07-25 三星电子株式会社 薄膜晶体管阵列面板
CN102664194A (zh) * 2012-04-10 2012-09-12 深超光电(深圳)有限公司 薄膜晶体管

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2731302B2 (ja) * 1991-06-24 1998-03-25 株式会社日立製作所 アクティブマトリクス液晶表示装置
JP2827637B2 (ja) 1991-12-02 1998-11-25 日本電気株式会社 薄膜トランジスタ素子及びその製造方法
JPH07321200A (ja) 1994-05-20 1995-12-08 Casio Comput Co Ltd シリコン窒化膜の形成方法およびその膜を有する薄膜トラン ジスタ
JPH10341022A (ja) 1997-06-05 1998-12-22 Mitsubishi Electric Corp Tftアレイ基板の製造方法
JP2003133330A (ja) 2002-08-09 2003-05-09 Hitachi Kokusai Electric Inc 薄膜トランジスタ及び成膜方法及び成膜装置
KR101219038B1 (ko) * 2004-10-26 2013-01-07 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 그 제조 방법
JP4975281B2 (ja) 2005-06-30 2012-07-11 エルジー ディスプレイ カンパニー リミテッド 液晶表示装置
KR101240644B1 (ko) 2005-08-09 2013-03-11 삼성디스플레이 주식회사 박막 트랜지스터 표시판
KR20080056811A (ko) 2006-12-19 2008-06-24 삼성전자주식회사 박막 트랜지스터 기판, 그 제조 방법 및 이를 구비하는액정 표시 패널
KR101319326B1 (ko) * 2007-01-17 2013-10-16 엘지디스플레이 주식회사 박막 트랜지스터 어레이 기판 및 그의 제조방법
JP5154298B2 (ja) 2007-08-01 2013-02-27 株式会社ジャパンディスプレイウェスト 液晶表示パネル、その製造方法
KR101044549B1 (ko) 2007-11-07 2011-06-27 하이디스 테크놀로지 주식회사 에프에프에스 모드 액정표시장치 및 그 제조방법
KR101010782B1 (ko) 2008-12-09 2011-01-25 하이디스 테크놀로지 주식회사 에프에프에스 모드 액정표시장치 및 그 제조방법
KR101599318B1 (ko) 2009-05-12 2016-03-04 엘지디스플레이 주식회사 프린지 필드형 액정표시장치 및 그 제조방법
KR101219821B1 (ko) 2009-08-17 2013-01-08 하이디스 테크놀로지 주식회사 Ffs 모드 액정표시장치 및 그 제조방법
KR101096336B1 (ko) 2009-10-08 2011-12-20 하이디스 테크놀로지 주식회사 에프에프에스 모드 액정표시장치 및 그 제조방법
KR101166959B1 (ko) 2009-11-06 2012-07-19 하이디스 테크놀로지 주식회사 프린지필드 구동 액정표시장치
KR101182471B1 (ko) 2009-11-12 2012-09-12 하이디스 테크놀로지 주식회사 에프에프에스 모드 액정표시장치 및 그 제조방법
KR20110071313A (ko) 2009-12-21 2011-06-29 엘지디스플레이 주식회사 Ffs 모드 액정표시장치용 기판 및 그 제조방법
KR101711147B1 (ko) 2010-04-26 2017-02-28 엘지디스플레이 주식회사 프린지 필드 스위칭 모드 액정표시장치용 어레이기판 및 이의 제조 방법
KR101298612B1 (ko) 2010-10-12 2013-08-26 엘지디스플레이 주식회사 횡전계 방식 액정표시장치용 어레이기판 및 그 제조방법

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0621459A (ja) * 1992-07-02 1994-01-28 Hitachi Ltd アクティブマトリクス基板及びその製造方法
CN1268247A (zh) * 1997-08-28 2000-09-27 罗姆股份有限公司 半导体器件以及半导体器件的制造方法
US6255706B1 (en) * 1999-01-13 2001-07-03 Fujitsu Limited Thin film transistor and method of manufacturing same
CN1276630A (zh) * 1999-06-02 2000-12-13 株式会社半导体能源研究所 半导体器件及其制造方法
CN1945855A (zh) * 2005-10-03 2007-04-11 Nec液晶技术株式会社 薄膜晶体管、tft阵列基板、液晶显示器及其制造方法
US20080290372A1 (en) * 2006-02-07 2008-11-27 Fujitsu Limited Semiconductor device and method of manufacturing the same
CN101132011A (zh) * 2006-07-20 2008-02-27 三星电子株式会社 阵列基板及其制造方法和具有阵列基板的显示器件
US20090185126A1 (en) * 2008-01-22 2009-07-23 Samsung Electronics Co., Ltd. Metal line, method of forming the same, and a display using the same
CN102610618A (zh) * 2011-01-19 2012-07-25 三星电子株式会社 薄膜晶体管阵列面板
CN102664194A (zh) * 2012-04-10 2012-09-12 深超光电(深圳)有限公司 薄膜晶体管

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105990448A (zh) * 2015-02-16 2016-10-05 南京瀚宇彩欣科技有限责任公司 薄膜晶体管
CN105990448B (zh) * 2015-02-16 2019-06-18 南京瀚宇彩欣科技有限责任公司 薄膜晶体管
CN104716201A (zh) * 2015-04-03 2015-06-17 合肥鑫晟光电科技有限公司 薄膜晶体管及其制作方法、阵列基板、显示设备

Also Published As

Publication number Publication date
KR102029986B1 (ko) 2019-10-10
US20140167032A1 (en) 2014-06-19
CN103869524B (zh) 2019-06-28
KR20140076885A (ko) 2014-06-23
US9385142B2 (en) 2016-07-05

Similar Documents

Publication Publication Date Title
US10095075B2 (en) Display panel, display apparatus having the same and method of manufacturing the same
US8803153B2 (en) Fringe field switching liquid crystal display device and method of fabricating the same
CN101750818B (zh) 液晶显示装置和显示设备
CN101806982B (zh) 液晶显示器件和使用该器件的电子装置及其制造方法
CN103048824B (zh) 液晶显示装置及其制造方法
CN104423107B (zh) 液晶显示装置及其制造方法
US9927671B2 (en) Display panel and method of manufacturing the same
US7738072B2 (en) Liquid crystal display array substrate and its manufacturing method
CN105182646B (zh) 阵列基板、显示装置
CN101241277A (zh) 液晶显示面板及其制造方法
CN103869524A (zh) 液晶显示器及其制造方法
US7884912B2 (en) Liquid crystal display device
US20150109266A1 (en) Display panel and method of manufacturing the same
CN103311253A (zh) 薄膜晶体管阵列基板及其制作方法以及液晶显示装置
US20130321736A1 (en) Liquid crystal display
CN103869561A (zh) 具有双连接结构的液晶显示装置及其制造方法
US10056496B2 (en) Display device and method of manufacturing display device
US20130057797A1 (en) Liquid crystal display device
CN115268155A (zh) 显示基板及其制备方法、显示面板及显示装置
US20140071365A1 (en) Liquid crystal display device, array substrate and method for manufacturing the same
US11009755B2 (en) Display device and method of manufacturing the same
KR101267532B1 (ko) 스토리지 온 커먼 방식의 액정표시장치 및 그 제조방법
CN106547128A (zh) 显示装置
KR20130039223A (ko) 표시장치
KR100628270B1 (ko) 횡전계형 액정 표시 장치 및 이의 제조 방법

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant