CN103258846A - 双栅极横向mosfet - Google Patents
双栅极横向mosfet Download PDFInfo
- Publication number
- CN103258846A CN103258846A CN2012101989591A CN201210198959A CN103258846A CN 103258846 A CN103258846 A CN 103258846A CN 2012101989591 A CN2012101989591 A CN 2012101989591A CN 201210198959 A CN201210198959 A CN 201210198959A CN 103258846 A CN103258846 A CN 103258846A
- Authority
- CN
- China
- Prior art keywords
- area
- grid
- semiconductor device
- region
- dielectric layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000009977 dual effect Effects 0.000 title abstract description 5
- 239000000758 substrate Substances 0.000 claims abstract description 42
- 239000004065 semiconductor Substances 0.000 claims description 75
- 238000000034 method Methods 0.000 claims description 36
- 210000000746 body region Anatomy 0.000 claims description 23
- 230000012010 growth Effects 0.000 claims description 9
- 125000006850 spacer group Chemical group 0.000 claims description 5
- 238000002347 injection Methods 0.000 claims description 4
- 239000007924 injection Substances 0.000 claims description 4
- 238000002955 isolation Methods 0.000 abstract description 5
- 230000008569 process Effects 0.000 description 23
- 239000012212 insulator Substances 0.000 description 22
- 238000005530 etching Methods 0.000 description 18
- 239000003989 dielectric material Substances 0.000 description 15
- 238000005516 engineering process Methods 0.000 description 13
- 239000000463 material Substances 0.000 description 11
- 230000015572 biosynthetic process Effects 0.000 description 10
- 229910045601 alloy Inorganic materials 0.000 description 9
- 239000000956 alloy Substances 0.000 description 9
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 6
- 238000005229 chemical vapour deposition Methods 0.000 description 6
- 238000004519 manufacturing process Methods 0.000 description 6
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 5
- 229910052698 phosphorus Inorganic materials 0.000 description 5
- 239000011574 phosphorus Substances 0.000 description 5
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 4
- 229910052581 Si3N4 Inorganic materials 0.000 description 4
- 229910052796 boron Inorganic materials 0.000 description 4
- 230000003647 oxidation Effects 0.000 description 4
- 238000007254 oxidation reaction Methods 0.000 description 4
- 229910021332 silicide Inorganic materials 0.000 description 4
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 4
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 4
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 3
- 229910052785 arsenic Inorganic materials 0.000 description 3
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 3
- 230000008859 change Effects 0.000 description 3
- 238000000151 deposition Methods 0.000 description 3
- 238000009792 diffusion process Methods 0.000 description 3
- 229910052733 gallium Inorganic materials 0.000 description 3
- 229910052738 indium Inorganic materials 0.000 description 3
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 3
- 229910052751 metal Inorganic materials 0.000 description 3
- 239000002184 metal Substances 0.000 description 3
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 3
- 229920005591 polysilicon Polymers 0.000 description 3
- 229910052710 silicon Inorganic materials 0.000 description 3
- 239000010703 silicon Substances 0.000 description 3
- 239000000377 silicon dioxide Substances 0.000 description 3
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 2
- 239000004411 aluminium Substances 0.000 description 2
- 229910052782 aluminium Inorganic materials 0.000 description 2
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 239000004020 conductor Substances 0.000 description 2
- 230000008021 deposition Effects 0.000 description 2
- 230000006872 improvement Effects 0.000 description 2
- 230000010354 integration Effects 0.000 description 2
- 150000002500 ions Chemical class 0.000 description 2
- 238000001259 photo etching Methods 0.000 description 2
- 229920002120 photoresistant polymer Polymers 0.000 description 2
- 238000001020 plasma etching Methods 0.000 description 2
- BASFCYQUMIYNBI-UHFFFAOYSA-N platinum Chemical compound [Pt] BASFCYQUMIYNBI-UHFFFAOYSA-N 0.000 description 2
- 238000005498 polishing Methods 0.000 description 2
- 229910052715 tantalum Inorganic materials 0.000 description 2
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 2
- RZVAJINKPMORJF-UHFFFAOYSA-N Acetaminophen Chemical compound CC(=O)NC1=CC=C(O)C=C1 RZVAJINKPMORJF-UHFFFAOYSA-N 0.000 description 1
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 1
- KJTLSVCANCCWHF-UHFFFAOYSA-N Ruthenium Chemical compound [Ru] KJTLSVCANCCWHF-UHFFFAOYSA-N 0.000 description 1
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 1
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 1
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 description 1
- 229910052787 antimony Inorganic materials 0.000 description 1
- WATWJIUSRGPENY-UHFFFAOYSA-N antimony atom Chemical compound [Sb] WATWJIUSRGPENY-UHFFFAOYSA-N 0.000 description 1
- 239000004760 aramid Substances 0.000 description 1
- 229920003235 aromatic polyamide Polymers 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 239000010941 cobalt Substances 0.000 description 1
- 229910017052 cobalt Inorganic materials 0.000 description 1
- GUTLYIVDDKVIGB-UHFFFAOYSA-N cobalt atom Chemical compound [Co] GUTLYIVDDKVIGB-UHFFFAOYSA-N 0.000 description 1
- 230000002950 deficient Effects 0.000 description 1
- 239000002019 doping agent Substances 0.000 description 1
- 230000002349 favourable effect Effects 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 229910052735 hafnium Inorganic materials 0.000 description 1
- VBJZVLUMGGDVMO-UHFFFAOYSA-N hafnium atom Chemical compound [Hf] VBJZVLUMGGDVMO-UHFFFAOYSA-N 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 229910052750 molybdenum Inorganic materials 0.000 description 1
- 239000011733 molybdenum Substances 0.000 description 1
- 150000004767 nitrides Chemical class 0.000 description 1
- 229910052757 nitrogen Inorganic materials 0.000 description 1
- 229910052697 platinum Inorganic materials 0.000 description 1
- 239000005297 pyrex Substances 0.000 description 1
- 238000011946 reduction process Methods 0.000 description 1
- 229910052707 ruthenium Inorganic materials 0.000 description 1
- 229910010271 silicon carbide Inorganic materials 0.000 description 1
- 235000012239 silicon dioxide Nutrition 0.000 description 1
- -1 such as Substances 0.000 description 1
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
- 239000010936 titanium Substances 0.000 description 1
- 229910021341 titanium silicide Inorganic materials 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0603—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
- H01L29/0642—Isolation within the component, i.e. internal isolation
- H01L29/0649—Dielectric regions, e.g. SiO2 regions, air gaps
- H01L29/0653—Dielectric regions, e.g. SiO2 regions, air gaps adjoining the input or output region of a field-effect device, e.g. the source or drain region
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/402—Field plates
- H01L29/407—Recessed field plates, e.g. trench field plates, buried field plates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66674—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/66681—Lateral DMOS transistors, i.e. LDMOS transistors
- H01L29/66704—Lateral DMOS transistors, i.e. LDMOS transistors with a step of recessing the gate electrode, e.g. to form a trench gate electrode
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7801—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/7816—Lateral DMOS transistors, i.e. LDMOS transistors
- H01L29/7825—Lateral DMOS transistors, i.e. LDMOS transistors with trench gate electrode
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/423—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
- H01L29/42312—Gate electrodes for field effect devices
- H01L29/42316—Gate electrodes for field effect devices for field-effect transistors
- H01L29/4232—Gate electrodes for field effect devices for field-effect transistors with insulated gate
- H01L29/42364—Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity
- H01L29/42368—Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity the thickness being non-uniform
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
双栅极横向MOSFET包括:衬底上方的漂移区、在漂移区中形成的隔离区和在漂移区中形成的沟道区。双栅极横向MOSFET包括:在漂移区中形成的漏极区和在沟道区中形成的源极区,其中,源极区和漏极区形成在隔离区的相对两侧。双栅极横向MOSFET进一步包括邻近源极区形成的第一栅极和第二栅极,其中,第一栅极和第二栅极堆叠在一起并且通过介电层隔离。
Description
技术领域
本发明一般地涉及半导体技术领域,更具体地来说涉及半导体器件及其形成方法。
背景技术
由于多种电子部件(例如,晶体管、二极管、电阻器、电容器等)的集成密度的改进,导致半导体工业经历了快速成长。通常,这种集成密度的改进源于缩小半导体工艺节点(例如,朝向小于20nm节点缩小工艺节点)。当半导体器件按比例减小时,需要新技术从一代到下一代维持电子部件的性能。例如,期望晶体管的低栅极-漏极电容和高击穿电压用于大功率应用。
随着半导体技术的发展,金属氧化物半导体场效应晶体管(MOSFET)广泛用于当今的集成电路中。MOSFET是压控器件。当控制电压被施加至MOSFET的栅极并且控制电压大于MOSFET的阈值时,在MOSFET的漏极和源极之间建立导电沟道。结果,电流在MOSFET的漏极和源极之间流动。另一方面,当控制电压小于MOSFET的阈值时,MOSFET被相应地截止。
MOSFET可以包括两个主要类型。一种是n沟道MOSFET;另一种是p沟道MOSFET。根据结构差异,MOSFET可以进一步分为三个子类型,平面MOSFET、横向双重扩散MOS(LDMOS)FET和垂直双重扩散MOSFET。与其他MOSFET相比,LDMOS能够实现每单位面积传送更多电流,这是因为其不对称结构在LDMOS的漏极和源极之间提供短沟道。
为了进一步改进LDMOS的性能,可以采用双栅极结构以增加LDMOS的击穿电压和栅极电荷。然而,当半导体工艺节点保持缩小时,可能不存在容纳双栅极结构的空间。
发明内容
为了解决现有技术中所存在的缺陷,根据本发明的一方面,提供了一种半导体器件,包括:衬底,具有第一导电性;第一区域,具有第二导电性并形成在所述衬底上方;主体区,具有所述第一导电性并形成在所述第一区域中;隔离区,形成在所述第一区域中;第二区域,具有所述第二导电性并形成在所述第一区域中;第三区域,具有所述第二导电性并形成在所述第一区域中,其中,所述第三区域和所述第二区域形成在所述隔离区的相对两侧;第一介电层,形成在所述第一区域上方;第一栅极,形成在所述第一介电层上方;第二介电层,形成在所述第一栅极上方;以及第二栅极,形成在所述第二介电层上方。
在该半导体器件中,通过所述第二介电层隔离所述第一栅极和所述第二栅极。
在该半导体器件中,所述第一导电性是P型;以及所述第二导电性是N型。
该半导体器件进一步包括:侧壁隔离件,形成在所述第二栅极和所述第三区域之间。
在该半导体器件中,所述第二区域是漏极;以及所述第三区域是源极。
在该半导体器件中,通过薄介电层隔离所述第二栅极和所述第三区域。
在该半导体器件中,所述主体区的掺杂密度在约1016/cm3到约5×1017/cm3的范围内。
在该半导体器件中,所述第二区域和所述第三区域的掺杂密度在约1019/cm3到约5×1019/cm3的范围内。
在该半导体器件中,所述第一区域是从所述衬底生长的外延层。
根据本发明的另一方面,提供了一种器件,包括:漂移区,具有第一导电类型并形成在衬底上方;隔离区,形成在所述漂移区中;漏极区,具有所述第一导电类型并形成在所述漂移区中;沟道区,具有第二导电类型并形成在所述漂移区中;源极区,具有所述第一导电类型并形成在所述沟道区中,其中,所述源极区和所述漏极区形成在所述隔离区的相对两侧;以及第一栅极和第二栅极,形成在所述源极区的附近,其中,所述第一栅极和第二栅极堆叠在一起并且通过介电层隔离。
在该器件中,所述第一导电类型是n型导电性;以及所述第二导电类型是p型导电性。
在该器件中,所述第一导电类型是p型导电性,以及所述第二导电类型是n型导电性。
该器件进一步包括:侧壁隔离件,形成在所述第二栅极和所述源极区之间。
在该器件中,所述沟道区的掺杂密度在约1016/cm3到约5×1017/cm3范围内。
在该器件中,所述漏极区和所述源极区的掺杂密度在约1019/cm3到约5×1019/cm3范围内。
根据本发明的又一方面,提供了一种方法,包括:提供具有第一导电类型的衬底;在所述衬底上方生长具有第二导电类型的外延层;在所述外延层中形成隔离区;在所述外延层中形成具有所述第一导电类型的主体区;注入具有所述第二导电类型的离子,以在所述外延层中形成漏极区;注入具有所述第二导电类型的离子,以在所述主体区中形成源极区,其中,所述源极区和所述漏极区位于所述隔离区的相对两侧;以及形成邻近所述源极区的双栅极结构。
该方法进一步包括:沿着所述双栅极结构的边缘形成侧壁隔离件,其中,所述侧壁隔离件隔离所述双栅极结构与所述源极区。
该方法进一步包括:使用第一蚀刻工艺在所述外延层中形成沟槽;在所述沟槽中形成底部介电层;在所述沟槽中形成介电材料;去除所述沟槽中的所述介电材料的一部分;形成中间介电层;以及在所述中间介电层上填充所述介电材料。
该方法进一步包括:在所述隔离区和所述双栅极结构之间形成所述主体区。
在该方法中,所述双栅极结构包括在第一栅极上方堆叠的第二栅极。
附图说明
为了更完整地理解本公开内容及其优点,现在结合附图所进行的以下描述作为参考,其中:
图1示出根据实施例的双栅极横向MOSFET的简化横截面图;
图2示出根据实施例的介电层应用于衬底之后的半导体器件的横截面图;
图3示出根据实施例的在蚀刻工艺应用于半导体器件之后的图2所示的半导体器件的横截面图;
图4示出根据实施例的在介电材料填充到图3所示的沟槽中之后的图3所示的半导体器件的横截面图;
图5示出根据实施例的在化学机械抛光(CMP)工艺应用于图3所示的顶面之后的图4所示的半导体器件的横截面图;
图6示出根据实施例的在各向异性蚀刻工艺应用于半导体器件的沟槽之后的图5所示的半导体器件的横截面图;
图7示出根据实施例的在沟槽中形成薄介电层之后的图6所示的半导体器件的横截面图;
图8示出根据实施例的在各向异性蚀刻工艺应用于沟槽304之后的图7所示的半导体器件的横截面图;
图9示出根据实施例的在沟槽304的底部处形成底部介电层126之后的图8所示的半导体器件的横截面图;
图10示出根据实施例的在各向同性蚀刻工艺应用于沟槽304之后的图9所示的半导体器件的横截面图;
图11示出根据实施例的在沟槽304的侧壁上形成薄衬里氧化层之后的图10所示的半导体器件的横截面图;
图12示出根据实施例的在沟槽304中填充栅电极材料之后的图11所示的半导体器件的横截面图;
图13示出根据实施例的在各向异性蚀刻工艺应用于沟槽304之后的图12所示的半导体器件的横截面图;
图14示出根据实施例的在沟槽304的侧壁上形成薄衬里氧化物层之后的图13所示的半导体器件的横截面图;
图15示出根据实施例的在沟槽304中填充栅电极材料之后的图14所示的半导体器件的横截面图;
图16示出根据实施例的在CMP处理应用于图15所示的半导体器件的顶面之后的图15所示的半导体器件的横截面图;
图17示出根据实施例的在各向异性蚀刻工艺应用于半导体器件的顶面之后的图16所示的半导体器件的横截面图;
图18示出根据实施例的在衬底中形成主体区之后的在图17中所示的半导体器件的横截面图;以及
图19示出根据实施例的在衬底上方形成漏极区/源极区之后的图18中所示的半导体器件的横截面图。
除非另外说明,否则不同图中的相应数字和标号通常指相应部件。绘制附图以清楚地示出多个实施例的相关方面并且没有必要按比例绘制。
具体实施方式
以下详细地论述本实施例的制造和使用。然而,应该理解,本公开内容提供了许多可以在各种具体环境中实现的可应用的发明概念。所论述的具体实施例仅示出制造和使用本公开内容的实施例的特定方式,并且不限制本公开内容的范围。
在具体上下文中结合实施例描述本公开内容,即,双栅极横向金属氧化物半导体场效应晶体管(MOSFET)。然而,本公开内容的实施例还可以应用于多种金属氧化物半导体晶体管。
图1示出根据实施例的双栅极横向MOSFET的简化横截面图。双栅极横向MOSFET 100包括具有第一导电性的衬底103和从衬底103生长的具有第二导电性的外延区102。在衬底103上方的外延区102中形成第一漏极区/源极区112和第二漏极区/源极区114。在第一源极区/漏极区112和第二漏极区/源极区114之间形成隔离区104。双栅极横向MOSFET 100进一步包括主体区122,具有第一导电性并形成在衬底103上方的外延区102中。如图1中所示,在第二漏极区/源极区114下方形成主体区122。
双栅极横向MOSFET 100可以包括堆叠在一起的两个栅极。如图1所示,第一栅极142位于第二栅极144的顶部。通过介电层146隔离第一栅极142和第二栅极144。根据实施例,第一栅极142可以是连接至控制信号的栅极。当控制信号大于双栅极横向MOSFET 100的阈值电压时,双栅极横向MOSFET 100导通。另一方面,当控制信号小于阈值电压时,双栅极横向MOSFET 100相应地截止。第二栅极144可以是浮栅或连接至偏压源。
如图1所示,侧壁介电层128和底部介电层126提供双栅极142、144和它们周围的半导体区域(例如,第二源极区/漏极区114)之间的隔离。另外,隔离件132提供第一栅极142和第二漏极区/源极区114之间的隔离。
在图1中示出了第一栅极142和第二栅极144的尺寸。具体地,第一栅极142的高度被限定为H1。第二栅极144的高度被限定为H2。根据实施例,H1和H2之间的比率在约3至约4的范围内。
本领域技术人员将认识到,图1示出理想轮廓。在随后制造处理之后,H1和H2之间的比率可以改变。使用图1所示的H1和H2之间的比率,以示出多个实施例的发明方面。本公开内容不限于第一栅极142的高度和第二栅极144的高度之间的任何特定比率。
衬底103可以由硅、硅锗、碳化硅等形成。在衬底103上方形成外延层区102。根据实施例,衬底103是p型衬底。外延区102可以掺杂有诸如磷的n型掺杂物,达到约1015/cm3至1018/cm3的掺杂密度。应该注意,可选地,可以使用诸如砷、氮、锑、其组合等的其他n型掺杂物。应该进一步注意,可选地,双栅极横向MOSFET 100的外延区102可以称为漂移区。
根据实施例,当衬底103是p型时,主体区122是p型主体区。通过注入p型掺杂材料(诸如硼、镓、铝、铟、其结合等)形成主体区122。根据实施例,可以注入诸如硼的p型材料以达到约1015/cm3到1018/cm3的掺杂密度。可选地,主体区122可以通过扩散工艺形成。可选地,横向MOSFET 100的主体区122可以称为沟道区。
在外延区102中形成第一漏极区/源极区112。根据实施例,当衬底103是p-型时,漏极区/源极区由n型掺杂物形成。第一漏极区/源极区112用作双栅极横向MOSFET 100的漏极。可以通过按照在约1019/cm3和约5×1019/cm3之间的浓度注入诸如磷的n型掺杂物形成漏极区。
在p型主体区122中形成第二漏极区/源极区114。根据实施例,第二源极/漏极区114可以是双栅极横向MOSFET 100的源极。可以通过按照在1019/cm3和约5×1019/cm3之间的浓度注入诸如磷的n型掺杂物形成源极区。如图1中所示,在漏极(第一漏极区/源极区112)的相对侧与隔离区104邻近地形成源极区。
隔离区104用于隔离有源区,以防止泄漏电流在邻近的有源区之间流动。隔离区104可以通过多种方式(例如,热生长、沉积)和材料(例如,氧化硅、氮化硅)形成。在该实施例中,可以通过使用浅沟槽隔离(STI)技术制造隔离区104。
双栅极横向MOSFET的一个有利特征在于,图1中所示的双栅极结构帮助改进横向MOSFET 100的击穿电压和栅极-漏极电荷。换句话说,双栅极结构帮助维持横向MOSFET的击穿电压。另外,双栅极结构可以减小横向MOSFET 100的栅极电荷,使得可以减小横向MOSFET 100的切换损失。而且,图1的堆叠双栅极结构帮助减小横向MOSFET 100的间距。这样的减小间距可以帮助减小沟道长度以及横向MOSFET 100的导通电阻。
图2-图19示出根据实施例的制造双栅极横向MOSFET的中间步骤的横截面图。图2示出根据实施例的在介电层应用于衬底之后的半导体器件的横截面图。如图2所示,在衬底103上方的外延层102的顶部形成介电层132。如以上参考图1所述,衬底103可以是p型衬底,并且外延层102可以是从衬底103生长的n型区。
介电层132可以由通常在集成电路制造中使用的多种介电材料形成。例如,介电层132可以由二氧化硅、氮化硅、或诸如硼硅酸玻璃的掺杂玻璃层等形成。可选地,介电层可以是氮化硅层、氮氧化硅层、聚酰胺层、低介电常数绝缘体等。另外,前述介电材料的组合还可以用于形成介电层132。根据实施例,介电层132可以使用诸如溅射、氧化和/或化学汽相沉积(CVD)的适当技术形成。
图3示出根据实施例的在蚀刻工艺应用于半导体器件之后的图2所示的半导体器件的横截面图。根据实施例,使用沉积和光刻技术在介电层132上形成图案化掩模(未示出),诸如,光刻胶掩模和/或硬掩模。此后,实施诸如反应离子蚀刻(RIE)或其他干蚀刻、各向异性湿蚀刻、或任何其他适当的各向异性蚀刻的蚀刻工艺或图案化工艺,以形成沟槽302、304和306。
图4示出根据实施例的在将介电材料填充到图3所示的沟槽中之后的图3所示的半导体器件的横截面图。根据实施例,隔离区(例如,图1中所示的隔离区104)可以通过首先形成沟槽并且然后用介电材料填充沟槽形成。用介电材料402填充沟槽(在图3中示出),从而形成如图1中所示的隔离区104。介电材料402可以包括例如热氧化、CVD氧化硅等。其还可以包括诸如氮化硅、氮氧化硅、高k电介质、低k电介质、CVD多晶硅或其他电介质的材料的组合。
图5示出根据实施例的在化学机械抛光(CMP)工艺应用于图3中所示的顶面之后的图4中所示的半导体器件的横截面图。可以实施诸如CMP或回蚀步骤的平坦化处理,以平坦化介电材料402的上表面。如图5中所示,结果去除介电材料402的一部分。
图6示出根据实施例的在各向异性蚀刻工艺应用于半导体器件的沟槽之后的图5中所示的半导体器件的横截面图。使用沉积技术和光刻技术在半导体器件的顶面上形成诸如光刻胶掩模和/或硬掩模的图案化掩模(未示出)。各向异性蚀刻工艺应用于沟槽304。结果,去除在沟槽304中填充的介电材料。
图7示出根据实施例的在沟槽中形成薄介电层之后的图6中所示的半导体器件的横截面图。薄介电层702可以是在沟槽304中热生长的氧化层。可选地,薄介电层702可以通过诸如CVD的其他适当技术形成。
图8示出根据实施例的在各向异性蚀刻工艺应用于沟槽304之后的图7中所示的半导体器件的横截面图。各向异性蚀刻工艺应用于沟槽304。通过控制蚀刻工艺的强度和方向,结果去除薄介电层702的底部。
图9示出根据实施例的在沟槽304的底部形成底部介电层126之后的图8中所示的半导体器件的横截面图。底部介电层126可以是在沟槽304中热生长的氧化物层。如图9所示,与底部介电层126的中间部分相比,底部介电层126的两个端部相对小。应该注意,底部介电层126可以通过诸如CVD的其他适当技术形成。
图10示出根据实施例的在各向同性蚀刻工艺应用于沟槽304之后的图9中所示的半导体器件的横截面图。各向异性蚀刻工艺应用于沟槽304。结果,去除沟槽304的侧壁上的薄衬里介电层。
图11示出根据实施例的在沟槽304的侧壁上形成薄衬里氧化物层之后的图10中所示的半导体器件的横截面图。可以在沟槽304中热生长薄氧化物层。顶面上的介电层防止半导体器件的顶面上的任何附加氧化。
图12示出根据实施例的在沟槽304中填充栅电极材料之后的图11中所示的半导体器件的横截面图。栅电极层1202可以由多晶硅形成。可选地,栅电极层1202可以由其他通常使用的导电材料形成,诸如,金属(例如,钽、钛、钼、钨、铂、铝、铪、钌)、金属硅化物(例如,硅化钛、硅化钴、硅化镍、硅化钽)、金属氮化物(例如,氮化钛、氮化钽)、掺杂的多晶硅、其他导电材料、其组合等。
图13示出根据实施例的在各向异性蚀刻工艺应用于沟槽304之后的图12中所示的半导体器件的横截面图。各向异性蚀刻工艺应用于沟槽304以及半导体器件的顶面。通过控制蚀刻工艺的强度和方向,去除栅电极层1202一部分。然后,应用各向同性蚀刻工艺,以去除沟槽304侧壁上的介电层。剩余栅电极层是图1中所示的第二栅极144。
图14示出根据实施例的在沟槽304的侧壁上形成薄衬里氧化物层之后的图13中所示的半导体器件的横截面图。可以在沟槽304中热生长薄氧化物层。顶面上的介电层防止半导体器件的顶面上的任何附加氧化。
图15示出根据实施例的在沟槽304中填充栅电极材料之后的图14中所示的半导体器件的横截面图。图15的制造步骤类似于图12,并且因此在此没有进一步详细地论述以避免不必要的重复。
图16示出根据实施例的CMP工艺应用于图15中所示的半导体器件的顶面之后的图15中所示的半导体器件的横截面图。可以实施诸如CMP工艺或回蚀工艺的平坦化工艺,以平坦化半导体器件的上表面。结果,去除栅电极材料的一部分。
图17示出根据实施例的在各向异性蚀刻工艺应用于半导体器件的顶面之后的图16中所示的半导体器件的横截面图。根据实施例,各向异性蚀刻工艺应用于顶面。可以通过诸如各向异性蚀刻图案化介电层,以沿着图17中所示的第一栅极142的边缘形成隔离件。
图18示出根据实施例的在衬底中形成主体区之后的图17中所示的半导体器件的横截面图。在外延层102中的第一栅极142的相对两侧形成主体区122和124。根据实施例,当衬底103是p型衬底时,主体区122和124可以通过注入诸如硼、镓、铟等的适当p型掺杂物形成。可选地,在衬底103是n型衬底的实施例中,主体区122和124可以通过注入诸如磷、砷等的适当n型掺杂物形成。根据实施例,主体区122和124的掺杂密度在从约1016/cm3到约5×1017/cm3的范围内。
图19示出根据实施例的在衬底上方形成漏极区/源极区之后的图18中所示的半导体器件的横截面图。在衬底103上方的第一隔离区502的相对两侧形成漏极区/源极区112和114。同样地,可以在衬底103上方的第二隔离区506的相对两侧形成漏极区/源极区116和118。根据实施例,当衬底103是n型衬底时,可以通过注入诸如硼、镓、铟等的适当p型掺杂物形成漏极区/源极区(例如,漏极区/源极区112)。可选地,在衬底103是p型衬底的实施例中,可以通过注入诸如磷、砷等的适当n型掺杂物形成漏极区/源极区(例如,漏极区/源极区112)。根据实施例,漏极区/源极区(例如,漏极区/源极区112)的掺杂密度在从约1019/cm3到约5×1019/cm3的范围内。
虽然已经详细地描述了本公开内容的实施例及其优点,但是应该理解,在不脱离所附权利要求限定的本公开内容的精神和范围的情况下,在此可以进行多种改变、替换和更改。
而且,本申请的范围不旨在限于说明书中描述的工艺、机器、制造、材料组分、装置、方法和步骤的特定实施例。由于本领域技术人员根据本公开可以很容易地想到,现有的或者今后开发的执行与这里所述的相应实施例基本相同的功能或者完成与这里所述的相应实施例基本相同的结果的工艺、机器、制造、材料组分、装置、方法或步骤根据本发明可以被利用。从而,所附权利要求旨在包括在这种工艺、机器、制造、材料组分、装置、方法或步骤的范围内。
Claims (10)
1.一种半导体器件,包括:
衬底,具有第一导电性;
第一区域,具有第二导电性并形成在所述衬底上方;
主体区,具有所述第一导电性并形成在所述第一区域中;
隔离区,形成在所述第一区域中;
第二区域,具有所述第二导电性并形成在所述第一区域中;
第三区域,具有所述第二导电性并形成在所述第一区域中,其中,所述第三区域和所述第二区域形成在所述隔离区的相对两侧;
第一介电层,形成在所述第一区域上方;
第一栅极,形成在所述第一介电层上方;
第二介电层,形成在所述第一栅极上方;以及
第二栅极,形成在所述第二介电层上方。
2.根据权利要求1所述的半导体器件,其中,通过所述第二介电层隔离所述第一栅极和所述第二栅极。
3.根据权利要求1所述的半导体器件,其中:
所述第一导电性是P型;以及
所述第二导电性是N型。
4.根据权利要求1所述的半导体器件,进一步包括:侧壁隔离件,形成在所述第二栅极和所述第三区域之间。
5.根据权利要求1所述的半导体器件,其中:
所述第二区域是漏极;以及
所述第三区域是源极。
6.根据权利要求1所述的半导体器件,其中,通过薄介电层隔离所述第二栅极和所述第三区域。
7.根据权利要求1所述的半导体器件,其中,所述主体区的掺杂密度在约1016/cm3到约5×1017/cm3的范围内。
8.根据权利要求1所述的半导体器件,其中:
所述第二区域和所述第三区域的掺杂密度在约1019/cm3到约5×1019/cm3的范围内。
9.一种器件,包括:
漂移区,具有第一导电类型并形成在衬底上方;
隔离区,形成在所述漂移区中;
漏极区,具有所述第一导电类型并形成在所述漂移区中;
沟道区,具有第二导电类型并形成在所述漂移区中;
源极区,具有所述第一导电类型并形成在所述沟道区中,其中,所述源极区和所述漏极区形成在所述隔离区的相对两侧;以及
第一栅极和第二栅极,形成在所述源极区的附近,其中,所述第一栅极和第二栅极堆叠在一起并且通过介电层隔离。
10.一种方法,包括:
提供具有第一导电类型的衬底;
在所述衬底上方生长具有第二导电类型的外延层;
在所述外延层中形成隔离区;
在所述外延层中形成具有所述第一导电类型的主体区;
注入具有所述第二导电类型的离子,以在所述外延层中形成漏极区;
注入具有所述第二导电类型的离子,以在所述主体区中形成源极区,其中,所述源极区和所述漏极区位于所述隔离区的相对两侧;以及
形成邻近所述源极区的双栅极结构。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US13/400,500 | 2012-02-20 | ||
US13/400,500 US9159786B2 (en) | 2012-02-20 | 2012-02-20 | Dual gate lateral MOSFET |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103258846A true CN103258846A (zh) | 2013-08-21 |
CN103258846B CN103258846B (zh) | 2016-02-10 |
Family
ID=48962661
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210198959.1A Expired - Fee Related CN103258846B (zh) | 2012-02-20 | 2012-06-14 | 双栅极横向mosfet |
Country Status (3)
Country | Link |
---|---|
US (1) | US9159786B2 (zh) |
KR (1) | KR101430820B1 (zh) |
CN (1) | CN103258846B (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103762232A (zh) * | 2013-12-31 | 2014-04-30 | 上海新傲科技股份有限公司 | 带有绝缘埋层的高压晶体管 |
CN105070760A (zh) * | 2015-09-06 | 2015-11-18 | 电子科技大学 | 一种功率mos器件 |
CN107896049A (zh) * | 2016-10-04 | 2018-04-10 | 英飞凌科技股份有限公司 | 半桥电路、半桥电路封装和构造半桥电路封装的方法 |
CN112673466A (zh) * | 2018-09-11 | 2021-04-16 | 株式会社电装 | 半导体装置 |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2015028838A1 (en) | 2013-08-27 | 2015-03-05 | Freescale Semiconductor, Inc. | Semiconductor device and method of manufacture therefor |
US9837526B2 (en) | 2014-12-08 | 2017-12-05 | Nxp Usa, Inc. | Semiconductor device wtih an interconnecting semiconductor electrode between first and second semiconductor electrodes and method of manufacture therefor |
US9472662B2 (en) * | 2015-02-23 | 2016-10-18 | Freescale Semiconductor, Inc. | Bidirectional power transistor with shallow body trench |
US9443845B1 (en) | 2015-02-23 | 2016-09-13 | Freescale Semiconductor, Inc. | Transistor body control circuit and an integrated circuit |
US9391204B1 (en) | 2015-03-12 | 2016-07-12 | International Business Machines Corporation | Asymmetric FET |
US10348295B2 (en) | 2015-11-19 | 2019-07-09 | Nxp Usa, Inc. | Packaged unidirectional power transistor and control circuit therefore |
KR102391512B1 (ko) | 2017-08-17 | 2022-04-27 | 삼성전자주식회사 | 반도체 소자 |
US10636902B2 (en) * | 2018-09-13 | 2020-04-28 | Ptek Technology Co., Ltd. | Multiple gated power MOSFET device |
EP4009378A1 (en) | 2020-12-01 | 2022-06-08 | Nexperia B.V. | A semiconductor device and a method of manufacturing of a semiconductor device |
EP4333074A1 (en) | 2022-09-05 | 2024-03-06 | Nexperia B.V. | A semiconductor device and a method of manufacturing of a semiconductor device |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6177704B1 (en) * | 1997-09-26 | 2001-01-23 | Kabushiki Kaisha Toyota Chuo Kenkyusho | Semiconductor device containing a lateral MOS transistor |
US20070032039A1 (en) * | 2005-08-03 | 2007-02-08 | Ming-Te Chen | Sti process for eliminating silicon nitride liner induced defects |
US20080128801A1 (en) * | 2006-11-27 | 2008-06-05 | Rohm Co., Ltd. | Semiconductor device |
CN101971304A (zh) * | 2007-12-26 | 2011-02-09 | 飞兆半导体公司 | 用于形成具有多个沟道的屏蔽栅沟槽fet的结构和方法 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7576388B1 (en) * | 2002-10-03 | 2009-08-18 | Fairchild Semiconductor Corporation | Trench-gate LDMOS structures |
CN103199017B (zh) | 2003-12-30 | 2016-08-03 | 飞兆半导体公司 | 形成掩埋导电层方法、材料厚度控制法、形成晶体管方法 |
US7405443B1 (en) | 2005-01-07 | 2008-07-29 | Volterra Semiconductor Corporation | Dual gate lateral double-diffused MOSFET (LDMOS) transistor |
US20070032029A1 (en) * | 2005-04-19 | 2007-02-08 | Rensselaer Polytechnic Institute | Lateral trench power MOSFET with reduced gate-to-drain capacitance |
US7319256B1 (en) | 2006-06-19 | 2008-01-15 | Fairchild Semiconductor Corporation | Shielded gate trench FET with the shield and gate electrodes being connected together |
-
2012
- 2012-02-20 US US13/400,500 patent/US9159786B2/en not_active Expired - Fee Related
- 2012-06-14 CN CN201210198959.1A patent/CN103258846B/zh not_active Expired - Fee Related
- 2012-09-25 KR KR1020120106629A patent/KR101430820B1/ko active IP Right Grant
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6177704B1 (en) * | 1997-09-26 | 2001-01-23 | Kabushiki Kaisha Toyota Chuo Kenkyusho | Semiconductor device containing a lateral MOS transistor |
US20070032039A1 (en) * | 2005-08-03 | 2007-02-08 | Ming-Te Chen | Sti process for eliminating silicon nitride liner induced defects |
US20080128801A1 (en) * | 2006-11-27 | 2008-06-05 | Rohm Co., Ltd. | Semiconductor device |
CN101971304A (zh) * | 2007-12-26 | 2011-02-09 | 飞兆半导体公司 | 用于形成具有多个沟道的屏蔽栅沟槽fet的结构和方法 |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103762232A (zh) * | 2013-12-31 | 2014-04-30 | 上海新傲科技股份有限公司 | 带有绝缘埋层的高压晶体管 |
CN105070760A (zh) * | 2015-09-06 | 2015-11-18 | 电子科技大学 | 一种功率mos器件 |
CN105070760B (zh) * | 2015-09-06 | 2017-12-19 | 电子科技大学 | 一种功率mos器件 |
CN107896049A (zh) * | 2016-10-04 | 2018-04-10 | 英飞凌科技股份有限公司 | 半桥电路、半桥电路封装和构造半桥电路封装的方法 |
CN112673466A (zh) * | 2018-09-11 | 2021-04-16 | 株式会社电装 | 半导体装置 |
CN112673466B (zh) * | 2018-09-11 | 2024-02-23 | 株式会社电装 | 半导体装置 |
Also Published As
Publication number | Publication date |
---|---|
US9159786B2 (en) | 2015-10-13 |
US20130214352A1 (en) | 2013-08-22 |
KR20130095611A (ko) | 2013-08-28 |
KR101430820B1 (ko) | 2014-08-18 |
CN103258846B (zh) | 2016-02-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103258846B (zh) | 双栅极横向mosfet | |
CN103545370B (zh) | 用于功率mos晶体管的装置和方法 | |
CN104810396B (zh) | 一种半导体器件及其制造方法 | |
TWI539602B (zh) | 半導體裝置及製造半導體裝置之方法 | |
CN101809726B (zh) | 金属氧化物半导体场效应晶体管有源区和边缘终止区电荷平衡 | |
JP5717661B2 (ja) | 半導体装置とその製造方法 | |
US8969953B2 (en) | Method of forming a self-aligned charge balanced power DMOS | |
JP2018186270A (ja) | トレンチ下部にオフセットを有するSiC半導体デバイス | |
CN105264667A (zh) | 碳化硅半导体装置及其制造方法 | |
US20150108568A1 (en) | Semiconductor structure with high energy dopant implantation | |
JP6104523B2 (ja) | 半導体装置の製造方法 | |
US9159791B2 (en) | Semiconductor device comprising a conductive region | |
US9059281B2 (en) | Dual L-shaped drift regions in an LDMOS device and method of making the same | |
WO2017145595A1 (ja) | 化合物半導体装置およびその製造方法 | |
JP2010177373A (ja) | 半導体装置及び半導体装置の製造方法 | |
CN109119461B (zh) | 一种超结mos型功率半导体器件及其制备方法 | |
US20150035002A1 (en) | Super Junction Semiconductor Device and Manufacturing Method | |
CN103311272B (zh) | 具有介电隔离沟槽的横向mosfet | |
CN104409334A (zh) | 一种超结器件的制备方法 | |
WO2013175880A1 (ja) | 炭化珪素半導体装置およびその製造方法 | |
CN103050535A (zh) | 具沟槽型终端结构的超级结mosfet结构及制备方法 | |
CN102403354A (zh) | Coo1MOS器件及其制造方法 | |
CN102214561A (zh) | 超级结半导体器件及其制造方法 | |
JP2015128184A (ja) | 半導体装置 | |
US20140015040A1 (en) | Power semiconductor device and fabrication method thereof |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20160210 |
|
CF01 | Termination of patent right due to non-payment of annual fee |