CN103165091B - 具有放电电路的液晶显示装置及其驱动方法 - Google Patents
具有放电电路的液晶显示装置及其驱动方法 Download PDFInfo
- Publication number
- CN103165091B CN103165091B CN201210539134.1A CN201210539134A CN103165091B CN 103165091 B CN103165091 B CN 103165091B CN 201210539134 A CN201210539134 A CN 201210539134A CN 103165091 B CN103165091 B CN 103165091B
- Authority
- CN
- China
- Prior art keywords
- voltage
- gate
- display panels
- liquid crystal
- enable signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136204—Arrangements to prevent high voltage or static electricity failures
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/1368—Active matrix addressed cells in which the switching element is a three-electrode device
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0245—Clearing or presetting the whole screen independently of waveforms, e.g. on power-on
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/04—Display protection
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Nonlinear Science (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本发明提供一种将液晶显示面板中的残留电荷放电从而消除屏幕显示故障的具有放电电路的液晶显示装置及其驱动方法。液晶显示装置可包括:液晶显示面板,包括由彼此交叉的多条栅极线和多条数据线限定的多个像素以及用于驱动多个像素的开关元件;电平移位器,包括在栅极导通电压端子与输出端子之间连接的第一晶体管以及在栅极关断电压端子与输出端子之间连接的第二晶体管,以选择性地将栅极导通电压与栅极关断电压中的任何一个输出至多条栅极线;以及放电电路,被构造用于形成连接栅极关断电压端子与接地端子的第一放电通路,其中在液晶显示面板的通电期间第二晶体管导通以施加栅极关断电压,并且放电电路导通以通过第一放电通路将液晶显示面板的残留电荷放电。
Description
技术领域
本发明涉及一种液晶显示装置及其驱动方法,尤其涉及一种用于去除当开启液晶显示面板时而被放电的残留电荷的影响的液晶显示装置及其驱动方法。
背景技术
一般而言,液晶显示装置是分别将图像信息提供给以矩阵形式布置的像素并调整像素的光透射率从而显示期望图像的显示装置。因此,液晶显示装置可包括液晶显示面板和用于驱动液晶显示面板的驱动单元,在液晶显示面板中,作为用于实现图像的最小单元的像素以有源矩阵的形式布置在像素电极与公共电极之间。此外,由于液晶显示装置不能自发光,所以液晶显示装置可包括用于给液晶显示装置提供光的背光单元。
图1是示出根据现有技术的液晶显示装置的示意性框图。
如在图中所示,液晶显示装置可包括用于显示图像的液晶显示面板10、电源单元50、时序控制器40、栅极驱动单元20、数据驱动单元30和放电电路60,其中时序控制器40用于基于外部信号输出用于控制液晶显示面板10的栅极控制信号和数据控制信号,栅极驱动单元20用于将栅极驱动电压输出至液晶显示面板10,数据驱动单元30用于将数据电压输出至液晶显示面板10,放电电路60用于将像素的残留电荷放电。
对于液晶显示面板10而言,多个像素被设置成由在基板上沿一个方向形成的栅极线GL以及与栅极线交叉的数据线DL限定的矩阵形式。此外,将作为与液晶电容器Clc和存储电容器Cst连接的开关元件的薄膜晶体管TFT提供给每个像素。
电源单元50产生用于驱动时序控制器40、栅极驱动单元20、数据驱动单元30和液晶显示面板10的公共电压Vcom和多个驱动电压。特别地,电源电压VCC、栅极导通电压VGH和栅极截止电压VGL被提供给栅极驱动单元20,电源电压VCC、驱动电压VDD和伽马电压GMA被提供给数据驱动单元30,电源电压VCC和栅极导通电压VGH被提供给放电电路60。
时序控制器40基于输入的外部信号产生栅极控制信号和数据控制信号,以分别将栅极控制信号和数据控制信号输出至栅极驱动单元20和数据驱动单元30。
栅极驱动单元20响应于栅极控制信号分别将栅极导通电压VGH和栅极截止电压VGL施加至栅极线GL,从而使同一水平行上的薄膜晶体管在栅极导通电压VGH被施加的时间段内导通。
数据驱动单元30响应于数据控制信号将数据电压施加至数据线DL,数据电压通过导通的薄膜晶体管TFT被施加至每个像素。
此时,与数据电压相对应的电荷被充电至液晶电容器Clc。并且,存储电容器Cst与液晶电容器Clc一起被充电,从而起到减少由于在薄膜晶体管TFT截止期间的漏电流所引起的液晶电容器Clc的压降的作用。
放电电路60感测系统的通电/断电状态,并且相应地将放电信号提供给液晶显示面板10,为此,放电电路60与栅极线GL和电源单元50的输出端连接。
这里,断电状态表示从电源单元50输出的多个电压未被提供并且在经过预定的时间段之后电位变为地电压电平的状态。
下面更具体地描述放电电路60的操作。当系统处于通电状态时,放电电路60不操作;而当系统处于断电状态时,放电电路60将由从电源单元50提供的栅极导通电压VGH产生的放电信号提供给液晶显示面板10。
此外,放电信号通过栅极线GL被提供至液晶显示面板10,从而导通薄膜晶体管TFT。
因此,存储在液晶电容器Clc和存储电容器Cst中的电荷通过作为放电通路的数据线DL而被放电,以便更快速地去除在液晶显示面板10上显示的残留图像。
然而,虽然大部分残留电荷在断电状态中通过数据线DL而被放电,但是一些未被放电的残留电荷可被存储在多个像素中,并且由于包含电容分量的栅极线GL和薄膜晶体管TFT的特性,残留电荷还可残留在栅极线GL和薄膜晶体管TFT中而未被放电。
因此,当开启液晶显示面板10时,残留电荷可通过栅极线GL被放电至栅极驱动单元20。此时,残留电荷流入栅极驱动单元20的电平移位器。同时,当开启液晶显示面板10时,电平移位器将栅极截止电压VGL输出至液晶显示面板10,因而,将电平移位器与栅极截止电压端子连接的电流通路被导通。因此,残留电荷通过电平移位器被放电至栅极截止电压端子。残留电荷被充电至与栅极截止电压端子连接的电容器,因而电容器两端之间的电位差增大,从而导通与电容器并联连接的二极管。此时,二极管与接地端子连接,因此残留电荷在二极管的方向上被放电,从而产生漏电流。
漏电流可在栅极截止电压VGL被施加至液晶显示面板10的路径上形成短路。在这种情形中,栅极截止电压VGL的电位增大,因此在被施加有栅极截止电压VGL的液晶显示面板10中的薄膜晶体管可能进入异常操作范围。结果,液晶显示面板10的每个像素可能未以正确的方式驱动,从而导致屏幕显示故障。
发明内容
为解决前述问题,本发明的实施方式的一个目的是当开启液晶显示面板时通过放电电路将从液晶显示面板流向栅极驱动单元的残留电荷放电。
此外,将在下文的发明构造具体说明和权利要求书中对本发明的其它目的和特点进行描述。
为了实现本发明的目的,根据本发明一个实施方式的液晶显示装置可包括:液晶显示面板,所述液晶显示面板包括由彼此交叉的多条栅极线和多条数据线限定的多个像素以及用于驱动所述多个像素的开关元件;电平移位器,所述电平移位器包括在栅极导通电压端子与输出端子之间连接的第一晶体管以及在栅极截止电压端子与所述输出端子之间连接的第二晶体管,以选择性地将栅极导通电压与栅极截止电压中的任何一个输出至所述多条栅极线;以及放电电路,所述放电电路被构造用于形成连接所述栅极截止电压端子与接地端子的第一放电通路,其中在所述液晶显示面板的通电期间所述第二晶体管导通,以施加所述栅极截止电压,并且所述放电电路导通以通过所述第一放电通路将所述液晶显示面板的残留电荷放电。
优选地,所述残留电荷可为在所述液晶显示面板的断电期间存储在所述多个像素和所述栅极线中的电荷。
此外,所述放电电路可导通所述第一放电通路以将所述残留电荷放电,然后断开所述第一放电通路。
此外,所述放电电路可将使能信号与基准电压进行比较,所述使能信号的电位从所述液晶显示面板被通电的时间点起线性增大,并且当所述使能信号的电位低于所述基准电压的电位时,所述放电电路导通所述第一放电通路以将残留电荷放电,而当所述使能信号的电位高于所述基准电压的电位时,所述放电电路断开所述第一放电通路。
此外,所述放电电路可包括:使能信号发生器,所述使能信号发生器被构造用于产生所述使能信号;比较器,所述比较器被构造用于接收所述使能信号和所述基准电压,以在所述使能信号的电位低于所述基准电压的电位时输出逻辑值“1”,而在所述使能信号的电位高于所述基准电压的电位时输出逻辑值“0”;以及第三晶体管,所述第三晶体管被构造用于在接收到所述逻辑值“1”时导通所述第一放电通路,在接收到所述逻辑值“0”时断开所述第一放电通路。
此外,所述比较器可被配置有差分放大器,以在所述比较器的非反相端子处接收所述使能信号,在所述比较器的反相端子处接收所述基准电压,并向所述第三晶体管输出逻辑值。
此外,所述第三晶体管的栅极可与所述比较器的输出端子连接,所述第三晶体管的源极可与所述栅极截止电压端子连接,所述第三晶体管的漏极可与所述接地端子连接。
此外,所述放电电路还可包括与所述第三晶体管串联连接的第一二极管。
此外,所述第一二极管的导通电压可为0.3V。
此外,所述液晶显示装置还可包括:在所述栅极截止电压端子与所述接地端子之间连接的电容器。
此外,所述液晶显示装置还可包括:与所述电容器并联连接以形成第二放电通路的第二二极管。
此外,所述放电电路可被包括在所述电平移位器内。
另一方面,根据本发明的另一实施方式,提供一种液晶显示装置的驱动方法,所述液晶显示装置包括:液晶显示面板,所述液晶显示面板包括由彼此交叉的多条栅极线和多条数据线限定的多个像素;电平移位器,所述电平移位器包括在栅极导通电压端子与所述栅极线之间连接的第一晶体管以及在栅极截止电压端子与所述栅极线之间连接的第二晶体管;以及放电电路,所述放电电路被构造用于形成连接所述栅极截止电压端子与接地端子的第一放电通路,所述方法可包括:将电源施加至所述液晶显示面板;导通所述第二晶体管,以导通用于将栅极截止电压施加至所述栅极线的电流通路;形成与所述电流通路连接的所述第一放电通路;通过所述第一放电通路和所述电流通路将所述液晶显示面板的残留电荷放电;以及将所述栅极截止电压施加至所述液晶显示面板。
优选地,所述方法还可包括:在将所述残留电荷放电之后断开所述第一放电通路。
此外,导通所述第一放电通路可包括:将使能信号与基准电压进行比较,其中所述使能信号的电位从电源被施加至所述液晶显示面板的时间点起线性增大;当所述使能信号的电位低于所述基准电压的电位时,产生第一控制信号;以及基于所述第一控制信号导通所述第一放电通路。
此外,断开所述第一放电通路可包括:将使能信号与基准电压进行比较,其中所述使能信号的电位从电源被施加至所述液晶显示面板的时间点起线性增大;当所述使能信号的电位高于所述基准电压的电位时,产生第二控制信号;以及基于所述第二控制信号断开所述第一放电通路。
此外,所述方法还可包括:在形成所述第一放电通路的同时,形成第二放电通路,所述第二放电通路与所述电流通路连接并且与所述第一放电通路并联连接;以及通过所述第二放电通路将所述残留电荷放电。
根据与本发明至少一个实施方式相关的具有前述构造的液晶显示装置及其驱动方法,当开启液晶显示面板时可将从液晶显示面板流向栅极驱动单元的残留电荷放电,从而防止被施加至液晶显示面板的栅极截止电压的电位增大。
因此,电平移位器可输出正常的栅极截止电压,并且薄膜晶体管可稳定地操作,从而消除屏幕显示故障。
附图说明
被包括用来对本发明提供进一步理解并结合本申请中组成本申请一部分的附图示出了本发明的示例性实施方式,并与说明书一起用于说明本发明的原理。
在附图中:
图1是示出根据现有技术的液晶显示装置的示意性框图;
图2是示出根据本发明第一个实施方式的液晶显示装置的示意性框图;
图3是示出根据本发明第一个实施方式的栅极驱动单元的框图;
图4是示出根据本发明第一个实施方式的电平移位器和放电电路的框图;
图5是示出根据本发明第一个实施方式的电平移位器和放电电路的电路图;
图6是示出根据本发明第一个实施方式的电源电压、使能信号、栅极电压的图表;
图7A是在开启液晶显示面板之后的时间区间t2期间根据本发明第一个实施方式的电平移位器和放电电路的操作电路图;
图7B是在开启液晶显示面板之后的时间区间t3期间根据本发明第一个实施方式的电平移位器和放电电路的操作电路图;
图8是示出根据本发明第二个实施方式的电平移位器和放电电路的电路图;
图9A是在开启液晶显示面板之后的时间区间t2期间根据本发明第二个实施方式的电平移位器和放电电路的操作电路图;
图9B是在开启液晶显示面板之后的时间区间t3期间根据本发明第二个实施方式的电平移位器和放电电路的操作电路图;以及
图10是示出根据本发明第三个实施方式的驱动液晶显示装置的方法的流程图。
具体实施方式
在下文中,将参照附图更加详细地说明根据本发明实施方式的液晶显示装置及其驱动方法。
在根据本发明的不同实施方式中,对相同或相似的结构使用相同或相似的参考标记,且对所述相同或相似结构的说明将由在先的说明所代替。
除非明确指明,否则本说明书中所使用的单数形式的表述可包括复数含义。
并且,应当理解,为了便于说明,在本说明书附图中的各组成元件可能以放大或缩小的方式示出。
图2是示出根据本发明第一个实施方式的液晶显示装置的示意性框图。
根据本发明的第一个实施方式的液晶显示装置可包括液晶显示面板110、电源单元150、时序控制器140、栅极驱动单元120和数据驱动单元130。
液晶显示面板110可包括由彼此交叉的多条栅极线和多条数据线限定的多个像素以及用于驱动所述多个像素的开关元件。例如,液晶显示面板110可包括多条栅极线GL、多条数据线DL、以及多个像素单元,所述多个像素单元以由彼此交叉的多条栅极线GL和多条数据线DL限定的矩阵形式布置。
每个像素单元可包括与栅极线GL和数据线DL连接的开关元件TFT,并且在液晶显示装置的情形中,液晶显示装置可包括与开关元件TFT连接的液晶电容器Clc和存储电容器Cst。
开关元件TFT可被设置在TFT基板中,并且开关元件TFT作为三端子元件,其栅极与栅极线GL连接,其源极与数据线DL连接,其漏极与像素单元中的液晶电容器Clc或存储电容器Cst连接。
电源单元150可产生用于驱动液晶显示面板110的多个驱动电压、时序控制器140、栅极驱动单元120和数据驱动单元130。特别地,电源单元150可将电源电压VCC、栅极导通电压VGH、栅极截止电压VGL和基准电压VOP提供给栅极驱动单元120,可将电源电压VCC、驱动电压VDD和伽马电压GMA提供给数据驱动单元130,可将公共电压Vcom提供给液晶显示面板110。
时序控制器140从外部图形控制器(未示出)接收图像信号和用于控制图像信号的显示的控制信号,例如,垂直同步信号(Vsync)、水平同步信号(Hsync)、主时钟(MCLK)、数据使能信号(DE)等。时序控制器140可基于所提供的控制信号产生栅极控制信号CONT1、数据控制信号CONT2等,以将所产生的信号提供给栅极驱动单元120和数据驱动单元130。
这里,栅极控制信号CONT1可包括表示栅极导通脉冲(栅极导通电压的时间区间)的输出起始点的栅极起始脉冲(GSP)、用于控制栅极导通脉冲的输出时序的栅极移位时钟信号(GSC)、用于限制栅极导通脉冲的宽度的栅极输出使能信号(GOE)等。
数据控制信号CONT2可包括图像数据、表示提供图像数据的起始点的源极起始脉冲(SSP)、用于将相应的数据电压施加至数据线DL的源极输出使能信号(SOE)、用于将数据电压的极性反转的反转信号(RVS)、数据时钟信号(HCLK)等。
栅极驱动单元120与液晶显示面板110的栅极线GL连接,以将由栅极导通电压VGH和栅极截止电压VGL的组合组成的栅极电压施加至栅极线GL。
数据驱动单元130与液晶显示面板110的数据线DL连接,并且基于多个伽马电压GMA产生多个分级电压,并且选择已产生的分级电压以将数据电压施加至像素单元。
此时,栅极驱动单元120可包括用于在液晶显示面板110的关闭期间将液晶显示面板110中的残留电荷放电的电路(未示出)。因此,当液晶显示面板110关闭时,上述电路(未示出)将栅极导通电压施加至液晶显示面板110的栅极线GL,以将液晶显示面板110中的开关元件导通,从而将存储在多个像素中的残留电荷放电。
此外,当开启液晶显示面板110时,栅极驱动单元120可包括用于将残留在各像素单元和栅极线GL中的残留电荷放电的放电电路(未示出)。在下文中,将更详细地描述栅极驱动单元120的构造。
图3是示出根据本发明第一个实施方式的栅极驱动单元的框图,图4是示出根据本发明第一个实施方式的电平移位器和放电电路的框图。
根据本发明第一个实施方式的栅极驱动单元可包括移位寄存器121、电平移位器122、输出缓存单元123和放电电路124。
移位寄存器121接收栅极控制信号CONT1中的栅极起始脉冲(GSP)和多个栅极移位时钟信号(GSC),以将栅极起始脉冲(GSP)移位,从而输出依次移位的栅极驱动电压SO。栅极驱动电压SO可包括处于高电平的第一驱动电压和处于低电平的第二驱动电压。
电平移位器122提高栅极驱动电压SO的摆动电压,以分别将栅极电压(LO)提供给栅极线。
电平移位器122与栅极导通电压端子、栅极截止电压端子、电源电压端子和移位寄存器121的输出端子连接,并且电平移位器122由电源电压VCC驱动,并接收栅极导通电压VGH、栅极截止电压VGL和栅极驱动电压SO。此时,当第一驱动电压被输入至电平移位器122时,电平移位器122输出栅极导通电压VGH;当第二驱动电压被输入至电平移位器122时,电平移位器122输出栅极截止电压VGL。栅极导通电压VGH为大约25V并且栅极导通电压的电位可高于第一驱动电压的电位,栅极截止电压VGL为大约-5V并且栅极截止电压的电位可低于第二驱动电压的电位。
此外,电平移位器122被配置有多个级122a-122n,其中每个级与一条栅极线相对应。
输出缓存单元123减弱栅极电压LO,以便将减弱后的栅极电压输入至栅极线以使栅极线负载的影响最小化。输出缓存单元123可被配置有包含1个运算放大器(未示出)的具有电压增益值的缓存电路(未示出)。
另一方面,放电电路124可与电平移位器122连接,以将液晶显示面板的残留电荷放电。残留电荷可以是存储在液晶显示面板中的多个像素中的残留电荷,并且当开启液晶显示面板时,残留电荷可通过与栅极线和电平移位器122连接的通路由放电电路124放电。
放电电路124可以与栅极截止电压端子、电源电压端子和基准电压端子连接,以接收栅极截止电压VGL、电源电压VCC和基准电压VOP。
此外,放电电路124可被配置有多个级124a-124n,多个级124a-124n之一被设置给相应的电平移位器122。
在下文中,将参照其它附图描述放电电路124的详细构造。
图5是示出根据本发明第一个实施方式的电平移位器和放电电路的电路图,图6是示出根据本发明第一个实施方式的电源电压VCC、使能信号、栅极电压的图表。
根据本发明第一个实施方式的电平移位器122可包括第一晶体管T1、第二晶体管T2和第一二极管D1。
第一晶体管T1的栅极可与移位寄存器的输出端子连接,第一晶体管T1的源极可与栅极导通电压端子连接,第一晶体管T1的漏极可与液晶显示面板连接。此时,第一晶体管T1可由n沟道MOS(NMOS)器件形成。此外,第一晶体管T1可由第一驱动电压导通,以形成第一电流通路,栅极导通电压VGH沿着第一电流通路被施加至液晶显示面板。
第二晶体管T2的栅极可与移位寄存器的输出端子连接,第二晶体管T2的源极可通过第一节点N1与栅极截止电压端子连接,第二晶体管T2的漏极可与液晶显示面板连接。此时,第二晶体管T2可由p沟道MOS(PMOS)器件形成。此外,第二晶体管T2可由第二驱动电压导通,以形成第二电流通路,栅极截止电压VGL沿着第二电流通路被施加至液晶显示面板。
第一二极管D1是防静电二极管,并且第一二极管D1的阳极可与第一节点N1连接,第一二极管D1的阴极可与接地端子连接。此时,第一二极管D1的导通电压可为约0.8V。
因此,电平移位器122基于栅极驱动电压SO选择性地导通或截止第一晶体管T1和第二晶体管T2,从而在输出具有已改变的摆动电平的栅极电压LO的同时,输出与栅极驱动电压SO具有相同波形的电压。
另一方面,根据本发明第一个实施方式的放电电路124可包括使能信号发生器E1、比较器AMP1和第三晶体管T3。
使能信号发生器E1接收电源电压VCC并输出使能信号VEN。如图6中所示,当开启液晶显示面板时,电源电压VCC为被瞬间升高至高电平电位的电压;当开启液晶显示面板时,使能信号VEN为被瞬间线性增大的电压。此时,使能信号VEN的电位可被升高至高于基准电压的电位,然后使能信号VEN保持在恒定的电位。
并且,使能信号发生器E1被配置有整合器(integrator),以将电源电压VCC整合预定的时间段,从而形成线性增大的波形。然而,使能信号发生器E1并不限于此,可使用任何能够输出线性增大电压的电路。
比较器AMP1将使能信号VEN的电位与基准电压的电位进行比较,从而当使能信号VEN的电位低于基准电压的电位时输出逻辑值“1”,当使能信号VEN的电位高于基准电压的电位时输出逻辑值“0”。
此外,比较器AMP1可被配置有差分放大器,其中反相端子与使能信号发生器E1的输出端子连接,非反相端子与基准电压端子连接,输出端子与第三晶体管T3的栅极连接。
第三晶体管T3的栅极可与比较器AMP1的输出端子连接,第三晶体管T3的源极可与第一节点N1连接,第三晶体管T3的漏极可与接地端子连接。当逻辑值“1”被输入至栅极时,第三晶体管T3可导通第一节点N1与接地端子之间的通路;而当逻辑值“0”被输入至栅极时,第三晶体管T3可断开第一节点N1与接地端子之间的通路。
因此,放电电路124可选择性地导通用于在第一节点N1与接地端子之间连接的第一放电通路(未示出)。此时,第一节点N1与第二晶体管T2的源极连接,因此第一放电通路可通过第二电流通路与液晶显示面板的栅极线连接。
因此,液晶显示面板的残留电荷可通过第一放电通路而被放电,所述残留电荷为在液晶显示面板的断电期间存储在多个像素和栅极线中的电荷。
另一方面,辅助放电电路125可形成在放电电路124和电平移位器122的外部。辅助放电电路125在第一节点N1与接地端子之间连接,并且辅助放电电路125可被配置有与电容器C1并联连接的第二二极管D2。第二二极管D2的阳极可与第一节点N1连接,第二二极管D2的阴极可与接地端子连接。辅助放电电路125可形成与第一放电通路并联连接的第二放电通路。
在这种情形中,电容器C1通过第一节点N1与栅极截止电压端子连接,并且电容器C1被设置用于将无波动的栅极截止电压VGL稳定地施加至液晶显示面板。
然而,当开启液晶显示面板时,残留电荷可被充入到电容器C1中,从而增大电容器C1的电位差,因此第一二极管D1导通,从而通过由第一二极管D1设置的通路而使残留电荷漏出,因而导致短路。
因此,第二二极管D2形成能够将残留电荷放电的辅助放电通路,并且第二二极管D2的导通电压小于第一二极管D1的导通电压,因此残留电荷并未漏至第一二极管D1,从而使第一二极管D1稳定地操作。
此时,第一二极管D1的导通电压可以为0.8V,第二二极管D2的导通电压可以为0.3V。
结果,栅极截止电压VGL可不被第二二极管D2升高至高于0.3V,从而确保栅极截止电压VGL的稳定操作。
另一方面,虽然在附图中示出了放电电路124被设置在电平移位器122的外部,但本发明的一个实施方式可包括放电电路124被设置在电平移位器122内的情形。
在下文中,将参照图7A和图7B描述根据本发明第一个实施方式的放电电路的操作。
图7A是在开启液晶显示面板之后的时间区间t2期间根据本发明第一个实施方式的电平移位器和放电电路的操作电路图,图7B是在开启液晶显示面板之后的时间区间t3期间根据本发明第一个实施方式的电平移位器和放电电路的操作电路图。
首先,参照图6,时间区间t1是液晶显示面板被关闭的时间区间,时间区间t2和t3是液晶显示面板被开启的时间区间。
此时,电源电压VCC在时间区间t1期间为低电平,并且使能信号也为低电平,栅极电压LO为栅极导通电压VGH。换言之,在时间区间t1期间,电源电压VCC并未被施加至液晶显示面板和栅极驱动单元,因而电平移位器和放电电路未操作,而只有用于将栅极导通电压VGH施加至液晶显示面板的电路(未示出)操作。因此,液晶显示面板的开关元件导通,并且残留电荷可通过所述开关元件被放电至数据线,但是未被放电的残留电荷部分可保持在被存储在液晶显示面板中的状态下。
随后,在时间区间t2期间,电源电压VCC被提高至高电平,因而使能信号VEN也开始线性增大。
此时,处于低电平的第二驱动电压被输出至移位寄存器,因而如图7A中所示,第一晶体管T1截止,而第二晶体管T2导通。因此,连接栅极导通电压端子与输出端子的第一电流通路被断开,而连接栅极截止电压端子与输出端子的第二电流通路被导通。
此时,栅极截止电压VGL通过第二电流通路被施加至液晶显示面板的栅极线。在图7A中,将栅极截止电压VGL施加至液晶显示面板的通路是通路⑤。因此,如图6中所示,栅极电压LO从时间点t1开始下降至栅极截止电压VGL的电平。然而,由于栅极电压LO为模拟电压,所以栅极电压LO在预定的时间段可以以任意坡度值下降。
另一方面,在开启液晶显示装置的同时,使能信号VEN开始线性增大,但是在时间区间t1期间,电压电平低于基准电压VOP。这里,基准电压VOP为1V或1.8V。因此,比较器输出逻辑值“1”,因而第三晶体管T3导通。因此,放电电路形成连接第一节点N1与接地端子的第一放电通路。
此时,液晶显示面板的残留电荷可穿过第二电流通路并通过第一放电通路而被放电。换言之,残留电荷可通过图7A中所示的通路①和通路②而被放电。
并且,第二二极管D2可形成连接第一节点N1与接地端子的第二放电通路。然而,第二二极管D2的导通电压为大约0.3V,因而当第一节点N1的电压高于大约0.3V时第二放电通路可被导通。此时,残留电荷可通过通路①和通路④而被放电。
另一方面,第一二极管D1还可形成连接第一节点N1与接地端子的第三放电通路。然而,第一节点N1的导通电压为大约0.8V,因而当第一节点N1的电压高于大约0.8V时,第三放电通路可被导通。此时,残留电荷可通过通路①和通路③而被放电。
通过这种方式,残留电荷可通过第一放电通路而被放电,第二放电通路和第三放电通路还可形成辅助放电通路以有效地将残留电荷放电。因此,如图6中所示,栅极电压LO不提高电位,而是具有稳定的栅极截止电压VGL。
然后,在时间区间t3期间,电源电压VCC保持高电平,使能信号VEN继续增大,然后使能信号VEN在达到预定电位时保持预定电位。
在这种情形中,参照图7B,在时间区间t2的情形中,电平移位器接收处于低电平的第二驱动电压,因此第一晶体管T1截止,而第二晶体管T2导通,从而仅导通第二电流通路。因此,栅极截止电压VGL通过通路⑤被继续施加至液晶显示面板。
然后,使能信号VEN的电位变得高于基准电压的电位。因此,比较器输出逻辑值“0”,已接收逻辑值“0”的第三晶体管T3截止。因此,第一放电通路被断开。
另一方面,第一节点N1的电压低于第一二极管D1和第二二极管D2的导通电压,因而第一二极管D1和第二二极管D2处于截止状态,因此第二放电通路和第三放电通路也被断开。
因此,残留电荷并未通过第一放电通路、第二放电通路和第三放电通路而被放电。
总之,在时间区间t2期间,液晶显示面板的残留电荷通过三个放电通路而被放电,因而当残留电荷被充电至电容器C1并且被充电的残留电荷增多时,不会发生这样的情形,即电流通过与电容器C1并联连接的路径而漏出。因此,由于漏电流所引起的短路现象并未发生,因而栅极截止电压VGL可被稳定地施加至液晶显示面板。结果,可消除当开启液晶显示装置时出现的屏幕显示故障现象。
在下文中,将详细描述根据本发明第二个实施方式的放电电路。
图8是示出根据本发明第二个实施方式的电平移位器和放电电路的电路图。
根据本发明第二个实施方式的液晶显示装置不包括辅助放电电路,并且其余构造与本发明的第一个实施方式相同,对所述其余构造的描述由第一个实施方式的描述所代替。
根据本发明第二个实施方式的电平移位器222可包括第一晶体管T11、第二晶体管T12和第一二极管D11。
与第一个实施方式的描述相似,第一晶体管T11可形成第一电流通路,栅极导通电压VGH沿着第一电流通路被施加至液晶显示面板,第二晶体管T12可形成第二电流通路,栅极截止电压VGL沿着第二电流通路被施加至液晶显示面板,作为防静电二极管的第一二极管D11的导通电压可以为0.8V。
另一方面,根据本发明第二个实施方式的放电电路224可包括使能信号发生器E11、比较器AMP11、第三晶体管T13和第二二极管D12。
在这种情形中,使能信号发生器E11、比较器AMP11和第三晶体管T13与根据本发明第一个实施方式的构造相同并且执行相同的操作,因此对它们的描述由第一个实施方式的描述所代替。
在下文中,将详细描述第二二极管D12。
第二二极管D12可被设置在连接第一节点N11与接地端子的第一放电通路中。特别地,第二二极管D12的阳极可与第一节点N11连接,第二二极管D12的阴极可与第三晶体管T13连接,即第二二极管D12可与第三晶体管串联连接。
此时,第二二极管D12的导通电压可以为0.3V。
这里,当开启液晶显示装置然后第一节点N11的电位高于0.3V时,残留电荷可通过第一放电通路而被放电,但是当第一节点N11的电位低于0.3V时,残留电荷可被充电至电容器C11中。此时,当被充电至电容器C11中的残留电荷增多时,电容器C11的两端电位可升高,从而第一节点N11的电位可升高。此时,当第一节点N11的电位高于第一二极管D11和第二二极管D12的导通电压时,第一二极管D11和第二二极管D12可导通。然而,第二二极管D12的导通电压较低,因而残留电荷通过在第一二极管D11导通之前导通的第二二极管D12而被放电,因此第一节点N11的电压不能被升高至0.3V以上。
因此,第二二极管D12可将栅极截止电压VGL的电位抑制在0.3V以下,从而确保液晶显示面板的开关元件的稳定操作。
根据本发明第二个实施方式的操作电压具有与第一个实施方式的操作电压相同的形式,因而将参照图6、图9A和图9B描述根据本发明第二个实施方式的操作。
图9A是在开启液晶显示面板之后的时间区间t2期间根据本发明第二个实施方式的电平移位器和放电电路的操作电路图,图9B是在开启液晶显示面板之后的时间区间t3期间根据本发明第二个实施方式的电平移位器和放电电路的操作电路图。
时间区间t1是液晶显示装置被关闭的时间区间,放电电路不操作并且电平移位器的第一晶体管T11导通,因此栅极导通电压VGH通过第一电流通路被施加至液晶显示面板。
时间区间t2是液晶显示装置开始开启的时间区间,将参照图9A描述时间区间t2。
在开启液晶显示装置的瞬间,第一晶体管T11截止,而第二晶体管T12导通。换言之,连接栅极导通电压端子与输出端子的第一电流通路被断开,连接栅极截止电压端子与输出端子的第二电流通路被导通。
因此,栅极截止电压VGL通过第二电流通路被施加至液晶显示面板。这里,将栅极截止电压VGL施加至液晶显示面板的通路为通路④。
另一方面,使能信号的电压电平开始线性增大,但是低于基准电压VOP的电平。这里,基准电压VOP为1V或1.8V。因此,比较器输出逻辑值“1”,因而第三晶体管T13导通。因此,放电电路形成连接第一节点N11与接地端子的第一放电通路。此时,液晶显示面板的残留电荷穿过第二电流通路以便通过第一放电通路而被放电。换言之,残留电荷可通过通路①和通路②而被放电。
而且,第一二极管D11还形成连接第一节点N11与接地端子的第二放电通路。因此,残留电荷可通过通路①和通路③而被放电。
另一方面,当残留电荷被充电至电容器C11中时,可基于电容器C11的两端电压的增大来增多被充电的残留电荷以增大第一节点N11的电压。然而,当第一节点N11变成0.3V时,第二二极管D12导通,因而残留电荷通过第二二极管D12而被放电,因此第一二极管D11未导通。并且,第一节点N11的电位未被升高至超过0.3V,因此栅极截止电压VGL也未被升高至超过0.3V。
时间区间t3是液晶显示装置开启的位于时间区间t2之后的时间区间,将参照图9B描述时间区间t3。
此时,与时间区间t2的情形相似,第一晶体管T11截止,而第二晶体管T12导通,因而仅第二电流通路被导通。
然后,使能信号的电位高于基准电压的电位。因此,比较器将逻辑值“0”输出至输出端子,已接收逻辑值“0”的第三晶体管T13截止。因此,第一放电通路被断开。
此外,第一节点N11的电压变成与栅极截止电压VGL的电压相同,因而第一节点N11的电压低于第一二极管D11的导通电压,因此第一二极管D11未导通。结果,残留电荷未通过第二放电通路被放电。
因此,栅极截止电压VGL具有如图6中所示的低电平电压,并且可被稳定地施加至液晶显示面板。
在下文中,将描述根据本发明第三个实施方式的驱动液晶显示装置的方法。
图10是示出根据本发明第三个实施方式的驱动液晶显示装置的方法的流程图。
首先,液晶显示装置被设置成关闭状态(步骤S1)。此时,栅极导通电压被施加至液晶显示面板的栅极线,因此薄膜晶体管TFT处于导通状态,并且残留电荷被存储在多个像素中。
然后,开启液晶显示装置(或者将液晶显示装置通电)(步骤S2)。
此时,电源单元操作,并且电源单元将电源电压施加至放电电路以驱动放电电路(步骤S3a),将电源电压施加至电平移位器以驱动电平移位器(步骤S3b),并将电源电压施加至移位寄存器以驱动移位寄存器(步骤S3c)。
然后,移位寄存器将第一驱动电压输出至电平移位器(步骤S4b)。第一驱动电压为低电平电压。
然后,已接收第一驱动电压的电平移位器的第二晶体管导通(步骤S5b)。第二晶体管在栅极截止电压端子与输出端子之间连接,并且输出端子与液晶显示面板的栅极线连接。
因此,形成了将栅极截止电压施加至液晶显示面板的第二电流通路(步骤S6b)。
另一方面,在放电电路中,使能信号发生器可接收电源电压以产生使能信号(步骤S4a)。使能信号具有与输入的电源电压一起线性增大的波形。
此时,使能信号和基准电压被输入至比较器,并且由于使能信号小于基准电压,所以比较器输出第一控制信号,即逻辑值“1”,以导通第三晶体管(步骤S5a)。
可通过导通第三晶体管而形成连接接地端子与栅极截止电压端子的放电通路(步骤S6a)。
然后,通过放电通路和第二电流通路将液晶显示面板的残留电荷放电(步骤S7a)。
同时,可通过第二电流通路将栅极截止电压施加至液晶显示面板(步骤S7b)。
另一方面,在经过预定的时间段之后,使能信号变得大于基准电压,并且第三晶体管通过比较器而截止(步骤S8)。此时,比较器将第二控制信号,即逻辑值“0”输出至第三晶体管,因此第三晶体管截止以断开放电通路。
如上所述,在开启液晶显示装置之后,连接栅极截止电压端子与接地端子的放电通路被临时导通以将残留电荷放电,因而从栅极截止电压端子输出的栅极截止电压可被稳定地施加至液晶显示面板。
另一方面,虽然根据本发明的实施方式,描述了通过接收移位寄存器的输出而操作电平移位器,但是本发明的主要特征在于放电电路,因此本发明的实施方式可包括如下情形,即通过从时序控制器或外部电路接收控制信号来操作电平移位器。
此外,虽然本发明的实施方式已被限制为液晶显示装置,但是还可应用于以下情形,如有机发光显示装置、电泳显示装置、等离子体显示装置等。
尽管已详细描述了本发明的优选实施方式,但所属领域技术人员应当理解本发明可进行各种修改并作出其它等效实施方式。
因此,本发明的权利范围并不限于这些实施方式,由所属领域技术人员通过使用所附权利要求书中限定的本发明的基本理念获得的各种修改和改进都将落入本发明的权利范围内。
Claims (12)
1.一种液晶显示装置,包括:
液晶显示面板,所述液晶显示面板包括由彼此交叉的多条栅极线和多条数据线限定的多个像素以及用于驱动所述多个像素的开关元件;
电平移位器,所述电平移位器包括在栅极导通电压端子与输出端子之间连接的第一晶体管以及在栅极关断电压端子与所述输出端子之间连接的第二晶体管,以选择性地将栅极导通电压与栅极关断电压中的任何一个输出至所述多条栅极线;以及
放电电路,所述放电电路被构造用于形成连接所述栅极关断电压端子与接地端子的第一放电通路,
其中在所述液晶显示面板的通电期间所述第二晶体管导通,以施加所述栅极关断电压,并且所述放电电路导通以通过所述第一放电通路将所述液晶显示面板的残留电荷放电,
其中所述放电电路将使能信号与基准电压进行比较,所述使能信号的电位从所述液晶显示面板被通电的时间点起线性增大,并且当所述使能信号的电位低于所述基准电压的电位时,所述放电电路导通所述第一放电通路以将残留电荷放电,而当所述使能信号的电位高于所述基准电压的电位时,所述放电电路断开所述第一放电通路。
2.根据权利要求1所述的液晶显示装置,其中所述残留电荷为在所述液晶显示面板的断电期间存储在所述多个像素和所述栅极线中的电荷。
3.根据权利要求1所述的液晶显示装置,其中所述放电电路包括:
使能信号发生器,所述使能信号发生器被构造用于产生所述使能信号;
比较器,所述比较器被构造用于接收所述使能信号和所述基准电压,以在所述使能信号的电位低于所述基准电压的电位时输出逻辑值“1”,而在所述使能信号的电位高于所述基准电压的电位时输出逻辑值“0”;以及
第三晶体管,所述第三晶体管被构造用于在接收到所述逻辑值“1”时导通所述第一放电通路,在接收到所述逻辑值“0”时断开所述第一放电通路。
4.根据权利要求3所述的液晶显示装置,其中所述比较器被配置有差分放大器,以在所述比较器的反相端子处接收所述使能信号,在所述比较器的非反相端子处接收所述基准电压,并向所述第三晶体管输出逻辑值。
5.根据权利要求3所述的液晶显示装置,其中所述第三晶体管的栅极与所述比较器的输出端子连接,所述第三晶体管的源极与所述栅极关断电压端子连接,所述第三晶体管的漏极与所述接地端子连接。
6.根据权利要求3所述的液晶显示装置,其中所述放电电路还包括与所述第三晶体管串联连接的第一二极管。
7.根据权利要求6所述的液晶显示装置,其中所述第一二极管的导通电压为0.3V。
8.根据权利要求1所述的液晶显示装置,还包括:
在所述栅极关断电压端子与所述接地端子之间连接的电容器。
9.根据权利要求8所述的液晶显示装置,还包括:
与所述电容器并联连接以形成第二放电通路的第二二极管。
10.根据权利要求1所述的液晶显示装置,其中所述放电电路被包括在所述电平移位器内。
11.一种液晶显示装置的驱动方法,所述液晶显示装置包括:液晶显示面板,所述液晶显示面板包括由彼此交叉的多条栅极线和多条数据线限定的多个像素;电平移位器,所述电平移位器包括在栅极导通电压端子与所述栅极线之间连接的第一晶体管以及在栅极关断电压端子与所述栅极线之间连接的第二晶体管;以及放电电路,所述放电电路被构造用于形成连接所述栅极关断电压端子与接地端子的第一放电通路,所述方法包括:
将电源施加至所述液晶显示面板;
导通所述第二晶体管,以导通用于将栅极关断电压施加至所述栅极线的电流通路;
导通与所述电流通路连接的所述第一放电通路;
通过所述第一放电通路和所述电流通路将所述液晶显示面板的残留电荷放电;
断开所述第一放电通路;以及
将所述栅极关断电压施加至所述液晶显示面板,
其中,导通所述第一放电通路包括:将使能信号与基准电压进行比较,其中所述使能信号的电位从电源被施加至所述液晶显示面板的时间点起线性增大;当所述使能信号的电位低于所述基准电压的电位时,产生第一控制信号;以及基于所述第一控制信号导通所述第一放电通路;
其中,断开所述第一放电通路包括:将使能信号与基准电压进行比较,其中所述使能信号的电位从电源被施加至所述液晶显示面板的时间点起线性增大;当所述使能信号的电位高于所述基准电压的电位时,产生第二控制信号;以及基于所述第二控制信号断开所述第一放电通路。
12.根据权利要求11所述的方法,还包括:
在形成所述第一放电通路的同时,形成第二放电通路,所述第二放电通路与所述电流通路连接并且与所述第一放电通路并联连接;以及
通过所述第二放电通路将所述残留电荷放电。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020110133685A KR101925993B1 (ko) | 2011-12-13 | 2011-12-13 | 방전회로를 포함하는 액정표시장치 및 액정표시장치 구동방법 |
KR10-2011-0133685 | 2011-12-13 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103165091A CN103165091A (zh) | 2013-06-19 |
CN103165091B true CN103165091B (zh) | 2015-06-24 |
Family
ID=48571502
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210539134.1A Active CN103165091B (zh) | 2011-12-13 | 2012-12-13 | 具有放电电路的液晶显示装置及其驱动方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US8982115B2 (zh) |
KR (1) | KR101925993B1 (zh) |
CN (1) | CN103165091B (zh) |
TW (1) | TWI485689B (zh) |
Families Citing this family (35)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2014010231A (ja) * | 2012-06-28 | 2014-01-20 | Lapis Semiconductor Co Ltd | ソースドライバ及び液晶表示装置 |
KR20140119512A (ko) * | 2013-04-01 | 2014-10-10 | 삼성디스플레이 주식회사 | 액정 표시 장치 |
CN103280199B (zh) * | 2013-04-19 | 2015-08-19 | 合肥京东方光电科技有限公司 | 一种消除关机残影的电路及阵列基板 |
US10135333B1 (en) * | 2013-10-04 | 2018-11-20 | Silego Technology, Inc. | Enhanced conduction for p-channel device |
KR102119695B1 (ko) * | 2013-11-29 | 2020-06-05 | 엘지디스플레이 주식회사 | 게이트 드라이버를 포함하는 디스플레이 장치 |
CN103869516B (zh) * | 2014-03-12 | 2016-04-06 | 京东方科技集团股份有限公司 | 显示面板放电电路及显示装置 |
KR102232449B1 (ko) * | 2014-07-08 | 2021-03-29 | 삼성디스플레이 주식회사 | 전압 공급 회로 및 이를 포함하는 전계발광 디스플레이 장치 |
KR102276246B1 (ko) * | 2014-12-24 | 2021-07-13 | 엘지디스플레이 주식회사 | 표시장치 및 이의 구동방법 |
CN104575353B (zh) | 2014-12-30 | 2017-02-22 | 厦门天马微电子有限公司 | 一种驱动电路、阵列基板及显示装置 |
CN105185332B (zh) * | 2015-09-08 | 2018-01-09 | 深圳市华星光电技术有限公司 | 液晶显示面板及其驱动电路、制造方法 |
CN113241041B (zh) * | 2015-09-16 | 2024-01-05 | 伊英克公司 | 用于驱动显示器的装置和方法 |
TWI562126B (en) * | 2015-09-30 | 2016-12-11 | Hon Hai Prec Ind Co Ltd | Liquid crystal display device and discharge control method thereof |
CN105118472A (zh) * | 2015-10-08 | 2015-12-02 | 重庆京东方光电科技有限公司 | 像素阵列的栅极驱动装置及其驱动方法 |
KR102493876B1 (ko) * | 2015-11-27 | 2023-01-30 | 엘지디스플레이 주식회사 | 영상 표시장치 및 그 구동방법 |
KR102556790B1 (ko) * | 2016-07-26 | 2023-07-17 | 엘지디스플레이 주식회사 | 표시장치 |
CN206370279U (zh) * | 2017-01-03 | 2017-08-01 | 京东方科技集团股份有限公司 | 电荷释放电路、显示基板、显示面板及显示装置 |
CN106483729B (zh) * | 2017-01-04 | 2019-06-07 | 京东方科技集团股份有限公司 | 显示基板及显示设备 |
TWI631544B (zh) * | 2017-03-03 | 2018-08-01 | 友達光電股份有限公司 | 顯示面板及驅動方法 |
US10573257B2 (en) | 2017-05-30 | 2020-02-25 | E Ink Corporation | Electro-optic displays |
US11404013B2 (en) | 2017-05-30 | 2022-08-02 | E Ink Corporation | Electro-optic displays with resistors for discharging remnant charges |
US11170698B2 (en) * | 2017-11-29 | 2021-11-09 | Planar Systems, Inc. | Active discharge circuitry for display matrix |
CN112368762A (zh) * | 2018-06-29 | 2021-02-12 | 堺显示器制品株式会社 | 显示装置 |
CN109256104B (zh) * | 2018-11-22 | 2024-04-12 | 惠科股份有限公司 | 显示装置、显示面板电源系统及其电路 |
CN112700743B (zh) * | 2019-10-22 | 2022-09-09 | 合肥鑫晟光电科技有限公司 | 一种电压控制电路及其控制方法、显示装置 |
KR102659780B1 (ko) * | 2019-11-18 | 2024-04-22 | 이 잉크 코포레이션 | 전기-광학 디스플레이들을 구동하기 위한 방법들 |
CN110929645B (zh) * | 2019-11-22 | 2023-07-28 | 北京集创北方科技股份有限公司 | 信号采集装置、采集方法、显示装置及电子设备 |
KR20210146493A (ko) | 2020-05-26 | 2021-12-06 | 삼성디스플레이 주식회사 | 게이트 구동 회로를 포함하는 표시 장치 |
TWI743984B (zh) * | 2020-09-10 | 2021-10-21 | 友達光電股份有限公司 | 驅動方法及顯示裝置 |
CN114327113B (zh) | 2020-09-30 | 2024-05-07 | 京东方科技集团股份有限公司 | 显示触摸装置和控制方法 |
CN115708156A (zh) * | 2021-08-20 | 2023-02-21 | 长鑫存储技术有限公司 | 数据传输电路及存储器 |
CN114694612B (zh) * | 2022-03-23 | 2023-10-17 | Tcl华星光电技术有限公司 | 关机放电电路及关机放电方法 |
US11735085B1 (en) | 2022-04-15 | 2023-08-22 | Ying-Neng Huang | Output buffer capable of reducing power consumption of a display driver |
CN115953985B (zh) * | 2022-12-28 | 2023-11-17 | 惠科股份有限公司 | 像素单元、显示面板及显示装置 |
CN117219017A (zh) * | 2023-09-05 | 2023-12-12 | 禹创半导体(深圳)有限公司 | 一种rgb故障保护方法 |
CN117275431B (zh) * | 2023-11-14 | 2024-02-23 | 惠科股份有限公司 | 驱动电路与显示装置 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1472717A (zh) * | 2002-08-01 | 2004-02-04 | ����Sdi��ʽ���� | 电平移位器和平板显示器 |
CN101101385A (zh) * | 2006-07-05 | 2008-01-09 | 群康科技(深圳)有限公司 | 放电电路及采用该放电电路的液晶显示装置 |
KR20080101556A (ko) * | 2007-05-18 | 2008-11-21 | 엘지디스플레이 주식회사 | 방전회로를 포함하는 액정표시장치 및 이의 구동방법 |
KR20090015404A (ko) * | 2007-08-08 | 2009-02-12 | 엘지디스플레이 주식회사 | 액정표시장치 |
CN101546096A (zh) * | 2008-03-24 | 2009-09-30 | 立景光电股份有限公司 | 影像显示器的开机方法与关机方法 |
CN102110417A (zh) * | 2009-12-25 | 2011-06-29 | 元太科技工业股份有限公司 | 双稳态显示器驱动电路及其控制方法 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1414006A3 (en) | 2002-10-24 | 2007-08-01 | Pioneer Corporation | Driving apparatus for a scan electrode of an AC plasma display panel |
KR20070000198A (ko) * | 2005-06-27 | 2007-01-02 | 삼성전자주식회사 | 표시 장치 및 표시 장치용 구동 장치 |
KR20080055414A (ko) * | 2006-12-15 | 2008-06-19 | 삼성전자주식회사 | 표시 장치 및 이의 구동 방법 |
KR101264714B1 (ko) * | 2007-01-29 | 2013-05-16 | 엘지디스플레이 주식회사 | 액정표시장치 및 그의 구동 방법 |
US8212749B2 (en) * | 2007-03-30 | 2012-07-03 | Korea Advanced Institute Of Science And Technology | AMOLED drive circuit using transient current feedback and active matrix driving method using the same |
KR100996813B1 (ko) * | 2008-06-11 | 2010-11-25 | 매그나칩 반도체 유한회사 | 방전회로 및 이를 구비한 표시장치 |
JP2010107697A (ja) * | 2008-10-30 | 2010-05-13 | Hitachi Ltd | プラズマディプレイ装置、及び半導体装置 |
TWI413073B (zh) | 2009-01-20 | 2013-10-21 | Chunghwa Picture Tubes Ltd | 具有消除關機殘影功能之液晶顯示器 |
-
2011
- 2011-12-13 KR KR1020110133685A patent/KR101925993B1/ko active IP Right Grant
-
2012
- 2012-12-12 TW TW101146971A patent/TWI485689B/zh active
- 2012-12-12 US US13/712,750 patent/US8982115B2/en active Active
- 2012-12-13 CN CN201210539134.1A patent/CN103165091B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1472717A (zh) * | 2002-08-01 | 2004-02-04 | ����Sdi��ʽ���� | 电平移位器和平板显示器 |
CN101101385A (zh) * | 2006-07-05 | 2008-01-09 | 群康科技(深圳)有限公司 | 放电电路及采用该放电电路的液晶显示装置 |
KR20080101556A (ko) * | 2007-05-18 | 2008-11-21 | 엘지디스플레이 주식회사 | 방전회로를 포함하는 액정표시장치 및 이의 구동방법 |
KR20090015404A (ko) * | 2007-08-08 | 2009-02-12 | 엘지디스플레이 주식회사 | 액정표시장치 |
CN101546096A (zh) * | 2008-03-24 | 2009-09-30 | 立景光电股份有限公司 | 影像显示器的开机方法与关机方法 |
CN102110417A (zh) * | 2009-12-25 | 2011-06-29 | 元太科技工业股份有限公司 | 双稳态显示器驱动电路及其控制方法 |
Also Published As
Publication number | Publication date |
---|---|
TW201324493A (zh) | 2013-06-16 |
TWI485689B (zh) | 2015-05-21 |
KR101925993B1 (ko) | 2018-12-07 |
KR20130066914A (ko) | 2013-06-21 |
CN103165091A (zh) | 2013-06-19 |
US20130147697A1 (en) | 2013-06-13 |
US8982115B2 (en) | 2015-03-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103165091B (zh) | 具有放电电路的液晶显示装置及其驱动方法 | |
CN110808015B (zh) | 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法 | |
US10210835B2 (en) | Gate driver on array circuit and driving method thereof, and display device | |
US10269282B2 (en) | Shift register, gate driving circuit, display panel and driving method | |
US20180211606A1 (en) | Shift register circuit and driving method therefor, gate line driving circuit and array substrate | |
US9035865B2 (en) | Gate driving circuit and display apparatus using the same | |
US9019256B2 (en) | Shift register and display apparatus that addresses performance problems caused by transistor leakage current | |
US9269318B2 (en) | Display device | |
US8493312B2 (en) | Shift register | |
US7310402B2 (en) | Gate line drivers for active matrix displays | |
US20120218245A1 (en) | Liquid crystal display device and method of driving the same | |
US20140064439A1 (en) | Shift Register Unit, Shift Register And Display Apparatus | |
CN103198782B (zh) | 移位寄存器、栅极驱动电路及其修复方法和显示装置 | |
US9478171B2 (en) | Display device and method for operating the display device | |
US20150365085A1 (en) | Dual Pull-Down Control Module, Shift Register Unit, Gate Driver, and Display Panel | |
US20160275834A1 (en) | Shift register unit, shift register and display apparatus | |
US8754838B2 (en) | Discharge circuit and display device with the same | |
US10825371B2 (en) | Shift register, gate driving circuit, display panel and driving method | |
CN101593561B (zh) | 液晶显示器 | |
CN108962119A (zh) | 电平转移电路及其驱动方法、显示装置 | |
US10902813B2 (en) | Shift register and display device provided with same | |
US20210390895A1 (en) | Goa unit and goa circuit thereof, and display device | |
CN102779493B (zh) | 移位寄存器单元、移位寄存器及液晶显示装置 | |
CN109377954B (zh) | 一种显示面板的驱动方法和驱动电路 | |
CN113611256B (zh) | 选择模块及其数据输出的方法、芯片、选择器和显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |