CN112700743B - 一种电压控制电路及其控制方法、显示装置 - Google Patents

一种电压控制电路及其控制方法、显示装置 Download PDF

Info

Publication number
CN112700743B
CN112700743B CN201911007083.6A CN201911007083A CN112700743B CN 112700743 B CN112700743 B CN 112700743B CN 201911007083 A CN201911007083 A CN 201911007083A CN 112700743 B CN112700743 B CN 112700743B
Authority
CN
China
Prior art keywords
voltage
circuit
diode
sub
resistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201911007083.6A
Other languages
English (en)
Other versions
CN112700743A (zh
Inventor
朱立新
聂春扬
戴珂
郭磊
李瑞莲
魏雪琴
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Hefei Xinsheng Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201911007083.6A priority Critical patent/CN112700743B/zh
Priority to US16/833,855 priority patent/US11316427B2/en
Publication of CN112700743A publication Critical patent/CN112700743A/zh
Application granted granted Critical
Publication of CN112700743B publication Critical patent/CN112700743B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/156Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0048Circuits or arrangements for reducing losses
    • H02M1/0054Transistor switching losses
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0083Converters characterised by their input or output configuration
    • H02M1/0093Converters characterised by their input or output configuration wherein the output is created by adding a regulated voltage to or subtracting it from an unregulated input
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Measurement Of Current Or Voltage (AREA)

Abstract

本申请公开了一种电压控制电路及其控制方法、显示装置,电压控制电路包括采样子电路和控制子电路,其中,采样子电路用于侦测输出电压与输入电压之间的电势差,得到第一电压并输出至控制子电路;控制子电路用于比较第一电压与预设第一电压阈值的大小,若第一电压小于预设第一电压阈值,则将输入电压作为输出电压输出;若第一电压大于或等于预设第一电压阈值,则将输入电压与预设的自举电压进行叠加后作为输出电压输出。本申请能够在电压输入端掉电瞬间,自动抬高电压输出端的电压,使得在放电过程中显示面板内的薄膜晶体管能够充分打开,将像素内的残留电荷释放干净,提升了显示面板的显示品质。

Description

一种电压控制电路及其控制方法、显示装置
技术领域
本申请涉及但不限于显示技术领域,尤其涉及一种电压控制电路及其控制方法、显示装置。
背景技术
显示面板在关机时,需要把所有像素中的电荷释放掉,使画面全黑,以防止关机画面异常。现有的释放电荷的方法是在关机时,将输入电压控制电路的全部控制信号都拉高,以使电压控制电路的信号输出端电位拉高,实现连接的像素中开关晶体管全部打开,将像素中的电压释放掉。
但是,由于显示面板关机或掉电时,电源已经切断,栅极开启电压(VGH)逐渐回落至接地电位,在此过程中很难将像素内的残留电荷释放干净,导致相关技术中的显示面板存在放电不充分、下次打开显示面板时出现闪屏、残像等不良现象。
发明内容
本申请实施例提供了一种电压控制电路及其控制方法、显示装置,能够提升显示面板的显示品质。
第一方面,本申请实施例提供了一种电压控制电路,包括:采样子电路和控制子电路,其中:
所述采样子电路用于侦测输出电压与输入电压之间的电势差,得到第一电压并输出至所述控制子电路;
所述控制子电路用于比较所述第一电压与预设第一电压阈值的大小,若所述第一电压小于预设第一电压阈值,则将所述输入电压作为所述输出电压输出;若所述第一电压大于或等于预设第一电压阈值,则将所述输入电压与预设的自举电压进行叠加后作为所述输出电压输出。
可选地,所述控制子电路,具体用于:
对所述第一电压进行放大,得到第二电压;比较所述第二电压与预设第二电压阈值的大小,若所述第二电压小于预设第二电压阈值,则将所述输入电压作为所述输出电压输出;若所述第二电压大于或等于预设第二电压阈值,则将所述输入电压与预设的自举电压进行叠加后作为所述输出电压输出。
可选地,所述控制子电路包括:放大子电路、比较子电路和储能子电路,其中;
所述放大子电路用于对所述第一电压进行放大,得到第二电压;
所述比较子电路用于比较所述第二电压与预设第二电压阈值的大小,若所述第二电压小于预设第二电压阈值,则将接地信号输出至所述储能子电路;若所述第二电压大于或等于预设第二电压阈值,则将输入电压信号输出至所述储能子电路;
所述储能子电路用于对所述输入电压进行降压,生成自举电压,当接收到所述比较子电路输出的接地信号时,将所述输入电压作为所述输出电压输出;当接收到所述比较子电路输出的输入电压信号时,将所述输入电压与生成的自举电压进行叠加后作为所述输出电压输出。
可选地,所述采样子电路包括第一电阻和第一二极管,其中:
所述第一电阻的一端与所述电压输入端连接,所述第一电阻的另一端与所述第一二极管的阳极端连接,所述第一二极管的阴极端与所述电压输出端连接。
可选地,所述放大子电路包括:运算放大器、第二电阻、第三电阻、第四电阻和第五电阻,其中:
所述运算放大器的同相输入端通过所述第二电阻接地,并通过所述第三电阻与所述电压输入端连接,所述运算放大器的反相输入端通过所述第四电阻与所述采样子电路连接,并通过所述第五电阻与所述运算放大器的输出端连接,所述运算放大器的电源正端与第一基准电压输入端连接,所述运算放大器的电源负端接地。
可选地,所述比较子电路包括:电压比较器、第六电阻、第七电阻、第八电阻、晶体管、第二二极管和继电器,其中:
所述电压比较器的同相输入端与所述放大子电路的输出端连接,所述电压比较器的反相输入端通过所述第六电阻接地,并通过所述第七电阻与第一基准电压输入端连接,所述电压比较器的输出端通过所述第八电阻与所述第一基准电压输入端连接,所述电压比较器的电源正端与所述第一基准电压输入端连接,所述电压比较器的电源负端接地;
所述晶体管的控制极与所述电压比较器的输出端连接,所述晶体管的第一极接地,所述晶体管的第二极分别与所述第二二极管的阳极、所述继电器的线圈的一端连接,所述第二二极管的阴极以及所述继电器的线圈的另一端分别与所述第一基准电压输入端连接,所述继电器的公共触点与所述储能子电路连接,所述继电器的常开触点与所述电压输入端连接,所述继电器的常闭触点接地。
可选地,所述储能子电路包括:降压芯片、第一电容、第二电解电容、第三电解电容、第四电容、第五电容、第六电容、第三二级管、第四二极管、第五二极管和电感,其中:
所述降压芯片的电源输入端与所述电压输入端连接,并通过所述第一电容与所述降压芯片的接地端连接,所述第一电容的两端并联有第二电解电容;所述降压芯片的接地端及开关端均接地,所述降压芯片的输出端分别与所述第三二极管的阴极端及所述电感的一端连接,所述电感的另一端分别与所述降压芯片的反馈端、所述第三电解电容的正极、所述第四电容的一端、所述第五电容的一端以及所述第四二极管的阳极端连接,所述第三二极管的阳极端、所述第三电解电容的负极、所述第四电容的另一端以及所述第五电容的另一端均接地,所述第四二极管的阴极端分别与所述第六电容的一端、所述第五二极管的阳极端连接,所述第六电容的另一端与所述比较子电路的输出端连接,所述第五二极管的阴极端分别与所述采样子电路的输出端以及所述电压输出端连接。
可选地,所述采样子电路包括第一电阻和第一二极管,所述放大子电路包括:运算放大器、第二电阻、第三电阻、第四电阻和第五电阻,所述比较子电路包括:电压比较器、第六电阻、第七电阻、第八电阻、晶体管、第二二极管和继电器,所述储能子电路包括:降压芯片、第一电容、第二电解电容、第三电解电容、第四电容、第五电容、第六电容、第三二级管、第四二极管、第五二极管和电感,其中:
所述第一电阻的一端与所述电压输入端连接,所述第一电阻的另一端与所述第一二极管的阳极端连接,所述第一二极管的阴极端与所述电压输出端连接;
所述运算放大器的同相输入端通过所述第二电阻接地,并通过所述第三电阻与所述电压输入端连接,所述运算放大器的反相输入端通过所述第五电阻与所述运算放大器的输出端连接,并与所述第四电阻的一端连接,所述第四电阻的另一端分别与所述第一电阻的另一端以及所述第一二极管的阳极端连接,所述运算放大器的电源正端与第一基准电压输入端连接,所述运算放大器的电源负端接地;
所述电压比较器的同相输入端与所述运算放大器的输出端连接,所述电压比较器的反相输入端通过所述第六电阻接地,并通过所述第七电阻与第一基准电压输入端连接,所述电压比较器的输出端通过所述第八电阻与所述第一基准电压输入端连接,所述电压比较器的电源正端与所述第一基准电压输入端连接,所述电压比较器的电源负端接地;所述晶体管的控制极与所述电压比较器的输出端连接,所述晶体管的第一极接地,所述晶体管的第二极分别与所述第二二极管的阳极、所述继电器的线圈的一端连接,所述第二二极管的阴极、所述继电器的线圈的另一端分别与所述第一基准电压输入端连接,所述继电器的公共触点与所述第六电容的一端连接,所述继电器的常开触点与所述电压输入端连接,所述继电器的常闭触点接地;
所述降压芯片的电源输入端与所述电压输入端连接,并通过所述第一电容与所述降压芯片的接地端连接,所述第一电容的两端并联有所述第二电解电容;所述降压芯片的接地端及开关端均接地,所述降压芯片的输出端分别与所述第三二极管的阴极端及所述电感的一端连接,所述电感的另一端分别与所述降压芯片的反馈端、所述第三电解电容的正极、所述第四电容的一端、所述第五电容的一端以及所述第四二极管的阳极端连接,所述第三二极管的阳极端、所述第三电解电容的负极、所述第四电容的另一端、所述第五电容的另一端均接地,所述第四二极管的阴极端分别与所述第六电容的另一端、所述第五二极管的阳极端连接,所述第五二极管的阴极端分别与所述第一二极管的阴极端以及所述电压输出端连接。
可选地,所述输入电压为栅极开启电压。
第二方面,本申请实施例提供了一种电压控制方法,应用于如前任一所述的电压控制电路中,所述方法包括:
采样子电路侦测电压输出端与电压输入端之间的电势差,得到第一电压;
控制子电路比较所述第一电压与预设第一电压阈值的大小,若所述第一电压小于预设第一电压阈值,则将所述电压输入端接收的电压输出至所述电压输出端;若所述第一电压大于或等于预设第一电压阈值,则将所述电压输入端接收的电压与预设的自举电压进行叠加后输出至所述电压输出端。
第三方面,本申请实施例提供了一种显示装置,包括如前任一所述的电压调节电路。
可选地,所述显示装置还包括电平转换电路,所述电压输出端与所述电平转换电路的栅极开启电压输入端连接。
可选地,所述显示装置还包括显示面板,所述显示面板为双层显示面板,所述双层显示面板包括主显示面板和子显示面板,所述电平转换电路包括用于开启所述主显示面板的开关晶体管的主栅极开启电压输入端以及用于开启所述子显示面板的开关晶体管的子栅极开启电压输入端,所述电压输出端与所述主栅极开启电压输入端连接。
与相关技术相比,本申请实施例的电压控制电路及其控制方法、显示装置,通过采样子电路侦测电压输出端与电压输入端之间的电势差,得到第一电压,控制子电路比较第一电压与预设第一电压阈值的大小,在第一电压小于预设第一电压阈值时,将电压输入端接收的电压输出至电压输出端;在第一电压大于或等于预设第一电压阈值时,将电压输入端接收的电压与预设的自举电压进行叠加后输出至电压输出端,能够在电压输入端掉电瞬间,自动抬高电压输出端的电压,使得在放电过程中显示面板内的薄膜晶体管能够充分打开,将像素内的残留电荷释放干净,从而提升了显示面板的显示品质。
本申请的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本申请而了解。本申请的其他优点可通过在说明书、权利要求书以及附图中所描述的方案来实现和获得。
附图说明
附图用来提供对本申请技术方案的理解,并且构成说明书的一部分,与本申请的实施例一起用于解释本申请的技术方案,并不构成对本申请技术方案的限制。
图1为本申请实施例的一种示例性的电压控制电路的结构示意图一;
图2为本申请实施例的一种示例性的电压控制电路的结构示意图二;
图3为本申请实施例提供的一种示例性的采样子电路的等效电路图;
图4为本申请实施例提供的一种示例性的放大子电路的等效电路图;
图5为本申请实施例提供的一种示例性的比较子电路的等效电路图;
图6为本申请实施例提供的一种示例性的储能子电路的等效电路图;
图7为本申请实施例提供的一种示例性的电压控制电路的等效电路图;
图8为本申请实施例提供的一种示例性的电压控制方法的流程图;
图9为本申请实施例提供的一种示例性的显示装置的结构示意图;
附图标记说明:
Vin—电压输入端; Vout—电压输出端;
R1-R8—电阻; D1-D5—二极管;
C1-C6—电容; K—继电器;
U1A—运算放大器; U2A—电压比较器;
U3—降压芯片; Q—晶体管;
L—电感; VCC—第一基准电压输入端;
Vup—自举电压; GND—接地。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,下文中将结合附图对本发明的实施例进行详细说明。需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互任意组合。
除非另外定义,本发明实施例公开使用的技术术语或者科学术语应当为本发明所属领域内具有一般技能的人士所理解的通常意义。本发明实施例中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。“包括”或者“包含”等类似的词语一直出该词前面的元件或误检涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者误检。
本领域技术人员可以理解,本申请实施例中采用的晶体管可以为薄膜晶体管或场效应管或其他特性相同的器件。由于这里采用的晶体管的源极、漏极是对称的,所以其源极、漏极可以互换。在本发明实施例中,为区分晶体管除栅极之外的两极,将其中一个电极称为第一极,另一电极称为第二极,第一极可以为源极或者漏极,第二极可以为漏极或源极。
本申请实施例提供一种电压控制电路,图1为本申请实施例提供的电压控制电路的结构示意图一,如图1所示,本申请实施例提供的电压控制电路包括:采样子电路和控制子电路。
具体的,采样子电路分别与电压输入端Vin、电压输出端Vout和控制子电路连接,用于侦测电压输出端Vout与电压输入端Vin之间的电势差,得到第一电压并输出至控制子电路;
控制子电路分别与电压输入端Vin、电压输出端Vout和采样子电路连接,用于比较第一电压与预设第一电压阈值的大小,若第一电压小于预设第一电压阈值,则将电压输入端Vin接收的电压输出至电压输出端Vout;若第一电压大于或等于预设第一电压阈值,则将电压输入端Vin接收的电压与预设的自举电压进行叠加后输出至电压输出端Vout。
本申请实施例的电压控制电路,通过采样子电路侦测电压输出端Vout与电压输入端Vin之间的电势差,得到第一电压,控制子电路比较第一电压与预设第一电压阈值的大小,在第一电压小于预设第一电压阈值时,将电压输入端Vin接收的电压输出至电压输出端Vout;在第一电压大于或等于预设第一电压阈值时,将电压输入端Vin接收的电压与预设的自举电压进行叠加后输出至电压输出端Vout,保证了当电压输入端Vin掉电瞬间,自动抬高电压输出端Vout的电压,使得在放电过程中显示面板内的薄膜晶体管能够充分打开,将像素内的残留电荷释放干净,从而提升了显示面板的显示品质。
可选地,控制子电路具体用于:对第一电压进行放大,得到第二电压;比较第二电压与预设第二电压阈值的大小,若第二电压小于预设第二电压阈值,则将电压输入端Vin接收的电压输出至电压输出端Vout;若第二电压大于或等于预设第二电压阈值,则将电压输入端Vin接收的电压与预设的自举电压进行叠加后输出至电压输出端Vout。
本申请实施例的电压控制电路,通过采样子电路侦测电压输出端Vout与电压输入端Vin之间的电势差,得到第一电压,控制子电路对第一电压进行放大,得到第二电压;比较第二电压与预设第二电压阈值的大小,在第二电压小于预设第二电压阈值时,将电压输入端Vin接收的电压输出至电压输出端Vout;在第二电压大于或等于预设第二电压阈值时,将电压输入端Vin接收的电压与预设的自举电压进行叠加后输出至电压输出端Vout,保证了当电压输入端Vin掉电瞬间,自动抬高电压输出端Vout的电压,使得在放电过程中显示面板内的薄膜晶体管能够充分打开,将像素内的残留电荷释放干净,从而提升了显示面板的显示品质。
可选地,图2为本申请实施例提供的电压控制电路的结构示意图二,如图2所示,本申请实施例提供的控制子电路包括:放大子电路、比较子电路和储能子电路。
具体的,放大子电路分别与电压输入端Vin、采样子电路和比较子电路连接,用于对第一电压进行放大,得到第二电压;
比较子电路分别与放大子电路和储能子电路连接,用于比较第二电压与预设第二电压阈值的大小,若第二电压小于预设第二电压阈值,则输出接地信号至储能子电路;若第二电压大于或等于预设第二电压阈值,则输出电压输入端Vin的电压信号至储能子电路;
储能子电路分别与电压输入端Vin、电压输出端Vout和比较子电路连接,用于对电压输入端Vin的电压进行降压,生成自举电压,当接收到比较子电路输出的接地信号时,将电压输入端Vin接收的电压输出至电压输出端Vout;当接收到比较子电路输出的电压信号时,将电压输入端Vin接收的电压与生成的自举电压进行叠加后输出至电压输出端Vout。
可选地,图3为本申请实施例提供的采样子电路的等效电路图,如图3所示,本申请实施例提供的采样子电路包括:第一电阻R1和第一二极管D1。
具体的,第一电阻R1的一端与电压输入端Vin连接,第一电阻R1的另一端与第一二极管D1的阳极端连接,第一二极管D1的阴极端与电压输出端Vout连接。
图3中具体示出了采样子电路的一种示例性结构。本领域技术人员容易理解是,采样子电路的实现方式不限于此,只要能够实现其各自的功能即可。
可选地,图4为本申请实施例提供的放大子电路的等效电路图,如图4所示,本申请实施例提供的放大子电路包括:运算放大器U1A、第二电阻R2、第三电阻R3、第四电阻R4和第五电阻R5。
具体的,运算放大器U1A的同相输入端通过第二电阻R2接地,并通过第三电阻R3与电压输入端Vin连接,运算放大器U1A的反相输入端通过第四电阻R4与采样子电路连接,并通过第五电阻R5与运算放大器U1A的输出端连接,运算放大器U1A的电源正端与第一基准电压输入端VCC连接,运算放大器U1A的电源负端接地。
图4中具体示出了放大子电路的一种示例性结构。本领域技术人员容易理解的是,放大子电路的实现方式不限于此,只要能够实现其各自的功能即可。
可选地,该第一基准电压输入端VCC输入的电压可以为正5V直流电压。在其他实施例中,该第一基准电压输入端VCC输入的电压也可以为正3.3V直流电压或其他任意数值的直流电压。
可选地,图5为本申请实施例提供的比较子电路的等效电路图,如图5所示,本申请实施例提供的比较子电路包括:电压比较器U2A、第六电阻R6、第七电阻R7、第八电阻R8、晶体管Q、第二二极管D2和继电器K。
具体的,电压比较器U2A的同相输入端与放大子电路的输出端连接,电压比较器U2A的反相输入端通过第六电阻R6接地,并通过第七电阻R7与第一基准电压输入端VCC连接,电压比较器U2A的输出端通过第八电阻R8与第一基准电压输入端VCC连接,电压比较器U2A的电源正端与第一基准电压输入端VCC连接,电压比较器U2A的电源负端接地;
晶体管Q的控制极与电压比较器U2A的输出端连接,晶体管Q的第一极接地,晶体管Q的第二极分别与第二二极管D2的阳极、继电器K的线圈的一端连接,第二二极管D2的阴极以及继电器K的线圈的另一端分别与第一基准电压输入端VCC连接,继电器K的公共触点与储能子电路连接,继电器K的常开触点与电压输入端Vin连接,继电器K的常闭触点接地。
图5中具体示出了比较子电路的一种示例性结构。本领域技术人员容易理解是,比较子电路的实现方式不限于此,只要能够实现其各自的功能即可。
可选地,图6为本申请实施例提供的储能子电路的等效电路图,如图6所示,本申请实施例提供的储能子电路包括:降压芯片U3、第一电容C1、第二电解电容C2、第三电解电容C3、第四电容C4、第五电容C5、第六电容C6、第三二极管D3、第四二极管D4、第五二级管D5和电感L。
具体的,降压芯片U3的电源输入端与电压输入端Vin连接,并通过第一电容C1与降压芯片U3的接地端连接,第一电容C1的两端并联有第二电解电容C2;降压芯片U3的接地端及开关端均接地,降压芯片U3的输出端分别与第三二极管D3的阴极端及电感L的一端连接,电感L的另一端分别与降压芯片U3的反馈端、第三电解电容C3的正极、第四电容C4的一端、第五电容C5的一端以及第四二极管D4的阳极端连接,第三二极管D3的阳极端、第三电解电容C3的负极、第四电容C4的另一端、第五电容C5的另一端均接地,第四二极管D4的阴极端分别与第六电容C6的一端、第五二极管D5的阳极端连接,第六电容C6的另一端与比较子电路的输出端连接,第五二极管D5的阴极端分别与采样子电路的输出端以及电压输出端Vout连接。
图6中具体示出了储能子电路的一种示例性结构。本领域技术人员容易理解是,储能子电路的实现方式不限于此,只要能够实现其各自的功能即可。
图7为本发明实施例提供的电压控制电路的等效电路图,如图7所示,本申请实施例提供的电压控制电路中,采样子电路包括第一电阻R1和第一二极管D1,放大子电路包括:运算放大器U1A、第二电阻R2、第三电阻R3、第四电阻R4和第五电阻R5,比较子电路包括:电压比较器U2A、第六电阻R6、第七电阻R7、第八电阻R8、晶体管Q、第二二极管D2和继电器K,储能子电路包括:降压芯片U3、第一电容C1、第二电解电容C2、第三电解电容C3、第四电容C4、第五电容C5、第六电容C6、第三二级管D3、第三二极管D3、第四二极管D4和第五二极管D5。
具体的,第一电阻R1的一端与电压输入端Vin连接,第一电阻R1的另一端与第一二极管D1的阳极端连接,第一二极管D1的阴极端与电压输出端Vout连接;
运算放大器U1A的同相输入端通过第二电阻R2接地,并通过第三电阻R3与电压输入端Vin连接,运算放大器U1A的反相输入端通过第五电阻R5与运算放大器U1A的输出端连接,并与第四电阻R4的一端连接,第四电阻R4的另一端分别与第一电阻R1的另一端以及第一二极管D1的阳极端连接,运算放大器U1A的电源正端与第一基准电压输入端VCC连接,运算放大器U1A的电源负端接地;
电压比较器U2A的同相输入端与运算放大器U1A的输出端连接,电压比较器U2A的反相输入端通过第六电阻R6接地,并通过第七电阻R7与第一基准电压输入端VCC连接,电压比较器U2A的输出端通过第八电阻R8与第一基准电压输入端VCC连接,电压比较器U2A的电源正端与第一基准电压输入端VCC连接,电压比较器U2A的电源负端接地;晶体管Q的控制极与电压比较器U2A的输出端连接,晶体管Q的第一极接地,晶体管Q的第二极分别与第二二极管D2的阳极、继电器K的线圈的一端连接,第二二极管D2的阴极、继电器K的线圈的另一端分别与第一基准电压输入端VCC连接,继电器K的公共触点与第六电容C6的一端连接,继电器K的常开触点与电压输入端Vin连接,继电器K的常闭触点接地;
降压芯片U3的电源输入端与电压输入端Vin连接,并通过第一电容C1与降压芯片U3的接地端连接,第一电容C1的两端并联有第二电解电容C2;降压芯片U3的接地端及开关端均接地,降压芯片U3的输出端分别与第三二极管D3的阴极端及电感L的一端连接,电感L的另一端分别与降压芯片U3的反馈端、第三电解电容C3的正极、第四电容C4的一端、第五电容C5的一端以及第四二极管D4的阳极端连接,第三二极管D3的阳极端、第三电解电容C3的负极、第四电容C4的另一端、第五电容C5的另一端均接地,第四二极管D4的阴极端分别与第六电容C6的另一端以及第五二极管D5的阳极端连接,第五二极管D5的阴极端分别与第一二极管D1的阴极端以及电压输出端Vout连接。
图7中具体示出了采样子电路、放大子电路、比较子电路、储能子电路的示例性结构。本领域技术人员容易理解是,以上各子电路的实现方式不限于此,只要能够实现其各自的功能即可。
可选地,本申请实施例中的输入电压可以为移位寄存器开关晶体管的栅极开启电压(VGH)。
本申请实施例通过电压控制电路侦测栅极开启电压的电压输入端Vin与电压输出端Vout的电势差大小,当显示面板关机或掉电瞬间,该电势差瞬间增大,当该电势差达到预设阈值时,控制抬起电压输出端Vout的输出电压,使开关晶体管的栅极打开彻底,避免关机时出现扫屏、残影等不良现象。
需要说明的是,本申请的电压控制电路可以用于栅极开启电压VGH的抬起控制,也可以用于除VGH以外的其他电压抬起控制。
可选地,自举电压大于或等于开关晶体管的阈值电压。
在本实施例中,晶体管Q可以为N型薄膜晶体管或P型薄膜晶体管,薄膜晶体管具体可以选择底栅结构的薄膜晶体管或者顶栅结构的薄膜晶体管,只要能够实现开关功能即可。
需要说明的是,电容C2-C3为电解电容,电容C1、C4至C6为普通电容。
下面通过电压控制电路的工作过程进一步说明本发明实施例的技术方案。以本发明实施例提供的电压控制电路中的晶体管Q为N型薄膜晶体管为例,其工作过程包括:
I)在显示面板的开机阶段,由于数字正电压DVDD完成上电后,栅极开启电压VGH才开始上电,因此,本申请实施例的电压控制电路对开机没有影响。
II)在显示面板的正常显示阶段,当显示面板正常工作时,第一电阻R1两端的电势差V1较小,流过第一电阻R1的电流也较小;第一电阻R1两端电势差V1通过放大子电路进行放大,得到第二电压V2(即运算放大器U1A 1脚电压),其中,第二电阻R2、第三电阻R3、第四电阻R4以及第五电阻R5的阻值决定了放大倍数;
第一基准电压输入端VCC的5V输入电压经过第六电阻R6和第七电阻R7分压之后,提前预设了电压比较器U2A 2脚电压V3(即预设第二电压阈值),其中V3=5V*R6/(R6+R7)。运算放大器U1A 1脚输出的第二电压V2输入至电压比较器U2A 3脚;
通过设置合适的放大倍数以及合适的第二电压阈值,使得显示面板正常显示时,第二电压V2小于预设第二电压阈值V3,电压比较器U2A 1脚输出低电平,三极管Q不导通,三极管Q的3脚处于悬空状态,继电器K处于原始状态,即继电器K的1脚闭合至3脚状态;比较子电路输出接地信号至第六电容C6的下端;
当显示面板正常工作时,电压输入端的输入电压Vin输出到降压芯片U3的1脚,降压芯片U3的2脚输出端输出自举电压Vup(根据实际需要,可以设定自举电压Vup的值在5~15V左右),自举电压Vup加到第六电容C6上端,即显示面板正常工作时,第六电容C6下端接继电器K的3脚,即第六电容C6两端始终保持了Vup的电势差。其中,第一电容C1、第二电解电容C2、第三电解电容C3、第四电容C4、第五电容C5的作用为滤波作用,第六电容C6为自举电容,实现自举作用。第三二极管D3的作用是当电源反接时,起截止导通作用,防止电源被烧坏。第五二极管D5下端的电压为自举电压Vup,上端的电压为输入电压Vin,电压输出端Vout的输出电压等于输入电压Vin。
III)在显示面板的关机阶段,电压输入端的输入电压Vin会跟随掉电,第一电阻R1两端在掉电瞬间会产生较大的电势差V1,流过第一电阻R1的电流值大小为I1=V1/R1,在8K大尺寸显示面板掉电瞬间,V1与I1瞬间值较大;
第一电阻R1两端电势差V1通过放大子电路进行放大,得到第二电压V2(即运算放大器U1A 1脚电压),其中,第二电阻R2、第三电阻R3、第四电阻R4以及第五电阻R5的阻值决定了放大倍数;
当第二电压V2小于预设第二电压阈值V3时,电压比较器U2A 1脚输出低电平,三极管Q不导通,三极管Q的3脚处于悬空状态,继电器K处于原始状态,即继电器K的1脚闭合至3脚状态;
当第二电压V2大于或等于预设第二电压阈值V3时,电压比较器U2A 1脚输出高电平,三极管Q导通,三极管Q的3脚处于接GND状态,继电器K处于跳转状态,即继电器K的1脚闭合至2脚状态。
其中,第二二极管D2为续流二极管,用于防止继电器K断开时产生的反电势对电路造成影响或元器件损坏,反向并联第二二极管D2可以给反电势一个回路。
第六电容C6下端“突然”跳接电压输入端的输入电压Vin,因第六电容C6原本两端电势差为Vup,则第六电容C6上端瞬间电压跳变为Vin+Vup;第五二极管D5的下端电压“突然”跳为Vin+Vup,第五二极管D5的上端,即电压输出端Vout,也跟随跳变至Vin+Vup。
其中,第四二极管D4用于防止电压回流,左端电压为Vup,右端电压为Vin+Vup;第一二极管D1用于防止电压回流,左端电压为Vin,右端电压为Vin+Vup。
示例性的,假设显示面板的栅极开启电压VGH为32V,本申请实施例设置的自举电压Vup为15V;当显示面板正常工作时,输出电压Vout与输入电压Vin相等,也为32V,为阵列基板栅极驱动(Gate Driver on Array,GOA)信号提供基准电压,依次打开每一行的像素栅极;
当显示面板掉电时,所有时钟信号CLK即将进入全开(XON)阶段,所有像素栅极全部输出打开,但是,由于此时VGH输入电压已经慢慢掉电较低(例如,降低至17V),相关技术中的显示面板上像素栅极打开不彻底,像素内残留电荷释放不干净,会产生扫屏、残影等不良现象;
使用本申请实施例的电压控制电路后,当显示面板掉电时,电压控制电路的电压输入端Vin与电压输出端Vout的电势差增大且达到一定阈值时,使得Vout=Vin+Vup=17V+15V=32V,从而控制抬起栅极开启电压VGH,使栅极打开彻底,避免关机时出现扫屏、残影等不良现象。
基于同一发明构思,本发明一些实施例还提供一种电压控制方法,应用于前述实施例提供的电压控制电路中,该电压控制电路包括:采样子电路和控制子电路,以及电压输入端、电压输出端,图8为本发明实施例的电压控制方法的流程图,如图8所示,该方法具体包括以下步骤:
步骤100、采样子电路侦测电压输出端与电压输入端之间的电势差,得到第一电压;
步骤200、控制子电路比较第一电压与预设第一电压阈值的大小,若第一电压小于预设第一电压阈值,则将电压输入端接收的电压输出至电压输出端;若第一电压大于或等于预设第一电压阈值,则将电压输入端接收的电压与预设的自举电压进行叠加后输出至电压输出端。
可选地,步骤200具体包括:
控制子电路对第一电压进行放大,得到第二电压;比较第二电压与预设第二电压阈值的大小,若第二电压小于预设第二电压阈值,则将电压输入端接收的电压输出至电压输出端;若第二电压大于或等于预设第二电压阈值,则将电压输入端接收的电压与预设的自举电压进行叠加后输出至电压输出端。
本申请实施例提供的技术方案通过采样子电路侦测电压输出端与电压输入端之间的电势差,得到第一电压,控制子电路比较第一电压与预设第一电压阈值的大小,在第一电压小于预设第一电压阈值时,将电压输入端接收的电压输出至电压输出端;在第一电压大于或等于预设第一电压阈值时,将电压输入端接收的电压与预设的自举电压进行叠加后输出至电压输出端,能够在电压输入端掉电瞬间,自动抬高电压输出端的电压,使得在放电过程中显示面板内的薄膜晶体管能够充分打开,将像素内的残留电荷释放干净,从而提升了显示面板的显示品质。
基于同一发明构思,本发明实施例还提供一种显示装置,包括如前所述的电压调节电路。
其中,电压控制电路为实施例一提供的电压控制电路,其实现原理和实现效果类似,在此不再赘述。
可选地,该显示装置还包括电平转换电路(Level shift IC),电压输出端与该电平转换电路的栅极开启电压输入端连接。
图9为本申请实施例提供的一种示例性的显示装置的结构示意图。如图9所示,本申请实施例的电压控制电路设置在电源芯片(Power IC)和电平转换电路之间,其中,AVDD为模拟正电源,DVDD为数字正电源,VGL为栅极关断电压,Vcore为内核电压。
需要说明的是,本申请的电压控制电路可以用于栅极开启电压VGH的抬起控制,也可以用于除VGH以外的其他电压抬起控制。
可选地,该显示装置还包括显示面板,该显示面板为双层(Dual Cell)显示面板,该双层显示面板包括主显示面板和子显示面板,该电平转换电路包括用于开启主显示面板的开关晶体管的主栅极开启电压输入端以及用于开启子显示面板的开关晶体管的子栅极开启电压输入端,电压输出端与该主栅极开启电压输入端连接。
需要说明的是,本申请的电压控制电路可以用于单层(Single Cell)显示面板或双层显示面板的显示装置中,也可以用于薄膜晶体管液晶显示面板(Thin FilmTransistor-Liquid Crystal Display,TFT-LCD)或有机发光二极管(Organic LightEmitting Display,OLED)显示装置中。
有以下几点需要说明:
本发明实施例附图只涉及本发明实施例涉及到的结构,其他结构可参考通常设计。
在不冲突的情况下,本发明的实施例即实施例中的特征可以相互组合以得到新的实施例。
虽然本发明所揭露的实施方式如上,但所述的内容仅为便于理解本发明而采用的实施方式,并非用以限定本发明。任何本发明所属领域内的技术人员,在不脱离本发明所揭露的精神和范围的前提下,可以在实施的形式及细节上进行任何的修改与变化,但本发明的专利保护范围,仍须以所附的权利要求书所界定的范围为准。

Claims (11)

1.一种电压控制电路,其特征在于,包括:采样子电路和控制子电路,所述控制子电路包括:放大子电路、比较子电路和储能子电路,其中:
所述采样子电路用于侦测电压输出端与电压输入端之间的电势差,得到第一电压并输出至所述控制子电路;
所述放大子电路用于对所述第一电压进行放大,得到第二电压;
所述比较子电路用于比较所述第二电压与预设第二电压阈值的大小,若所述第二电压小于预设第二电压阈值,则输出接地信号至所述储能子电路;若所述第二电压大于或等于预设第二电压阈值,则输出所述电压输入端的电压信号至所述储能子电路;
所述储能子电路用于对所述电压输入端的电压进行降压,生成自举电压,当接收到所述比较子电路输出的接地信号时,将所述电压输入端接收的电压输出至所述电压输出端;当接收到所述比较子电路输出的电压信号时,将所述电压输入端接收的电压与生成的自举电压进行叠加后输出至电压输出端。
2.根据权利要求1所述的电压控制电路,其特征在于,所述采样子电路包括第一电阻和第一二极管,其中:
所述第一电阻的一端与所述电压输入端连接,所述第一电阻的另一端与所述第一二极管的阳极端连接,所述第一二极管的阴极端与所述电压输出端连接。
3.根据权利要求1所述的电压控制电路,其特征在于,所述放大子电路包括:运算放大器、第二电阻、第三电阻、第四电阻和第五电阻,其中:
所述运算放大器的同相输入端通过所述第二电阻接地,并通过所述第三电阻与所述电压输入端连接,所述运算放大器的反相输入端通过所述第四电阻与所述采样子电路连接,并通过所述第五电阻与所述运算放大器的输出端连接,所述运算放大器的电源正端与第一基准电压输入端连接,所述运算放大器的电源负端接地。
4.根据权利要求1所述的电压控制电路,其特征在于,所述比较子电路包括:电压比较器、第六电阻、第七电阻、第八电阻、晶体管、第二二极管和继电器,其中:
所述电压比较器的同相输入端与所述放大子电路的输出端连接,所述电压比较器的反相输入端通过所述第六电阻接地,并通过所述第七电阻与第一基准电压输入端连接,所述电压比较器的输出端通过所述第八电阻与所述第一基准电压输入端连接,所述电压比较器的电源正端与所述第一基准电压输入端连接,所述电压比较器的电源负端接地;
所述晶体管的控制极与所述电压比较器的输出端连接,所述晶体管的第一极接地,所述晶体管的第二极分别与所述第二二极管的阳极、所述继电器的线圈的一端连接,所述第二二极管的阴极以及所述继电器的线圈的另一端分别与所述第一基准电压输入端连接,所述继电器的公共触点与所述储能子电路连接,所述继电器的常开触点与所述电压输入端连接,所述继电器的常闭触点接地。
5.根据权利要求1所述的电压控制电路,其特征在于,所述比较子电路包括继电器,所述储能子电路包括:降压芯片、第一电容、第二电解电容、第三电解电容、第四电容、第五电容、第六电容、第三二极管、第四二极管、第五二极管和电感,其中:
所述降压芯片的电源输入端与所述电压输入端连接,并通过所述第一电容与所述降压芯片的接地端连接,所述第一电容的两端并联有第二电解电容;所述降压芯片的接地端及开关端均接地,所述降压芯片的输出端分别与所述第三二极管的阴极端及所述电感的一端连接,所述电感的另一端分别与所述降压芯片的反馈端、所述第三电解电容的正极、所述第四电容的一端、所述第五电容的一端以及所述第四二极管的阳极端连接,所述第三二极管的阳极端、所述第三电解电容的负极、所述第四电容的另一端以及所述第五电容的另一端均接地,所述第四二极管的阴极端分别与所述第六电容的一端、所述第五二极管的阳极端连接,所述第六电容的另一端与所述继电器的公共触点连接,所述第五二极管的阴极端分别与所述采样子电路的输出端以及所述电压输出端连接。
6.根据权利要求1所述的电压控制电路,其特征在于,所述采样子电路包括第一电阻和第一二极管,所述放大子电路包括:运算放大器、第二电阻、第三电阻、第四电阻和第五电阻,所述比较子电路包括:电压比较器、第六电阻、第七电阻、第八电阻、晶体管、第二二极管和继电器,所述储能子电路包括:降压芯片、第一电容、第二电解电容、第三电解电容、第四电容、第五电容、第六电容、第三二极管、第四二极管、第五二极管和电感,其中:
所述第一电阻的一端与所述电压输入端连接,所述第一电阻的另一端与所述第一二极管的阳极端连接,所述第一二极管的阴极端与所述电压输出端连接;
所述运算放大器的同相输入端通过所述第二电阻接地,并通过所述第三电阻与所述电压输入端连接,所述运算放大器的反相输入端通过所述第五电阻与所述运算放大器的输出端连接,并与所述第四电阻的一端连接,所述第四电阻的另一端分别与所述第一电阻的另一端以及所述第一二极管的阳极端连接,所述运算放大器的电源正端与第一基准电压输入端连接,所述运算放大器的电源负端接地;
所述电压比较器的同相输入端与所述运算放大器的输出端连接,所述电压比较器的反相输入端通过所述第六电阻接地,并通过所述第七电阻与第一基准电压输入端连接,所述电压比较器的输出端通过所述第八电阻与所述第一基准电压输入端连接,所述电压比较器的电源正端与所述第一基准电压输入端连接,所述电压比较器的电源负端接地;所述晶体管的控制极与所述电压比较器的输出端连接,所述晶体管的第一极接地,所述晶体管的第二极分别与所述第二二极管的阳极、所述继电器的线圈的一端连接,所述第二二极管的阴极、所述继电器的线圈的另一端分别与所述第一基准电压输入端连接,所述继电器的公共触点与所述第六电容的一端连接,所述继电器的常开触点与所述电压输入端连接,所述继电器的常闭触点接地;
所述降压芯片的电源输入端与所述电压输入端连接,并通过所述第一电容与所述降压芯片的接地端连接,所述第一电容的两端并联有所述第二电解电容;所述降压芯片的接地端及开关端均接地,所述降压芯片的输出端分别与所述第三二极管的阴极端及所述电感的一端连接,所述电感的另一端分别与所述降压芯片的反馈端、所述第三电解电容的正极、所述第四电容的一端、所述第五电容的一端以及所述第四二极管的阳极端连接,所述第三二极管的阳极端、所述第三电解电容的负极、所述第四电容的另一端、所述第五电容的另一端均接地,所述第四二极管的阴极端分别与所述第六电容的另一端、所述第五二极管的阳极端连接,所述第五二极管的阴极端分别与所述第一二极管的阴极端以及所述电压输出端连接。
7.根据权利要求1所述的电压控制电路,其特征在于,所述电压输入端的电压为栅极开启电压。
8.一种电压控制方法,其特征在于,应用于如权利要求1-7任一所述的电压控制电路中,所述方法包括:
采样子电路侦测电压输出端与电压输入端之间的电势差,得到第一电压;
控制子电路比较所述第一电压与预设第一电压阈值的大小,若所述第一电压小于预设第一电压阈值,则将所述电压输入端接收的电压输出至所述电压输出端;若所述第一电压大于或等于预设第一电压阈值,则将所述电压输入端接收的电压与预设的自举电压进行叠加后输出至所述电压输出端。
9.一种显示装置,其特征在于,包括如权利要求1-7任一所述的电压控制电路。
10.根据权利要求9所述的显示装置,其特征在于,所述显示装置还包括电平转换电路,所述电压输出端与所述电平转换电路的栅极开启电压输入端连接。
11.根据权利要求10所述的显示装置,其特征在于,所述显示装置还包括显示面板,所述显示面板为双层显示面板,所述双层显示面板包括主显示面板和子显示面板,所述电平转换电路包括用于开启所述主显示面板的开关晶体管的主栅极开启电压输入端以及用于开启所述子显示面板的开关晶体管的子栅极开启电压输入端,所述电压输出端与所述主栅极开启电压输入端连接。
CN201911007083.6A 2019-10-22 2019-10-22 一种电压控制电路及其控制方法、显示装置 Active CN112700743B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201911007083.6A CN112700743B (zh) 2019-10-22 2019-10-22 一种电压控制电路及其控制方法、显示装置
US16/833,855 US11316427B2 (en) 2019-10-22 2020-03-30 Voltage control circuit, control method thereof, and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911007083.6A CN112700743B (zh) 2019-10-22 2019-10-22 一种电压控制电路及其控制方法、显示装置

Publications (2)

Publication Number Publication Date
CN112700743A CN112700743A (zh) 2021-04-23
CN112700743B true CN112700743B (zh) 2022-09-09

Family

ID=75491407

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911007083.6A Active CN112700743B (zh) 2019-10-22 2019-10-22 一种电压控制电路及其控制方法、显示装置

Country Status (2)

Country Link
US (1) US11316427B2 (zh)
CN (1) CN112700743B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109509448B (zh) * 2018-12-19 2021-03-16 惠科股份有限公司 消除面板上关机残影的方法及装置
CN116884362B (zh) * 2023-09-07 2023-11-17 众显科技(深圳)有限公司 一种液晶显示屏驱动电路
CN116981130A (zh) * 2023-09-22 2023-10-31 杭州路信科技有限公司 一种led铁路信号机

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103165091A (zh) * 2011-12-13 2013-06-19 乐金显示有限公司 具有放电电路的液晶显示装置及其驱动方法
CN104184319A (zh) * 2014-08-26 2014-12-03 南京矽力杰半导体技术有限公司 电荷泵电路及其控制电路及控制方法
CN104269148A (zh) * 2014-09-30 2015-01-07 南京中电熊猫液晶显示科技有限公司 液晶驱动电路、液晶驱动方法和液晶显示装置
CN107784990A (zh) * 2017-10-31 2018-03-09 京东方科技集团股份有限公司 液晶显示面板的放电方法、放电调节电路和显示装置
CN207781164U (zh) * 2018-01-02 2018-08-28 合肥京东方光电科技有限公司 一种残影消除电路、显示装置及其驱动电路
CN109410880A (zh) * 2018-12-20 2019-03-01 深圳市华星光电半导体显示技术有限公司 显示面板驱动电路
CN110120201A (zh) * 2018-02-07 2019-08-13 京东方科技集团股份有限公司 消除关机残影的电路、其控制方法及液晶显示装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4177412B2 (ja) * 2003-08-05 2008-11-05 松下電器産業株式会社 直流電源装置、及びそれを搭載する電池式電子機器
TW201005714A (en) * 2008-07-22 2010-02-01 Gigno Technology Co Ltd Display module and driving method thereof
JP2010136510A (ja) * 2008-12-03 2010-06-17 Panasonic Corp 降圧型スイッチングレギュレータ
JP2011188647A (ja) * 2010-03-09 2011-09-22 Toshiba Corp Dc/dcコンバータ
US8508208B2 (en) * 2010-07-02 2013-08-13 Fairchild Semiconductor Corporation Buck-boost regulator with converter bypass function
KR101323049B1 (ko) * 2010-11-09 2013-10-29 엘지디스플레이 주식회사 전기영동 표시장치와 그 전원 제어방법
US9201436B2 (en) * 2013-07-22 2015-12-01 Entropic Communications, Llc Adaptive LDO regulator system and method
CN105281568B (zh) * 2014-07-22 2019-05-03 德昌电机(深圳)有限公司 降压电路
CN109979375B (zh) * 2019-05-27 2019-08-16 南京中电熊猫平板显示科技有限公司 一种显示装置的关机控制电路及显示装置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103165091A (zh) * 2011-12-13 2013-06-19 乐金显示有限公司 具有放电电路的液晶显示装置及其驱动方法
CN104184319A (zh) * 2014-08-26 2014-12-03 南京矽力杰半导体技术有限公司 电荷泵电路及其控制电路及控制方法
CN104269148A (zh) * 2014-09-30 2015-01-07 南京中电熊猫液晶显示科技有限公司 液晶驱动电路、液晶驱动方法和液晶显示装置
CN107784990A (zh) * 2017-10-31 2018-03-09 京东方科技集团股份有限公司 液晶显示面板的放电方法、放电调节电路和显示装置
CN207781164U (zh) * 2018-01-02 2018-08-28 合肥京东方光电科技有限公司 一种残影消除电路、显示装置及其驱动电路
CN110120201A (zh) * 2018-02-07 2019-08-13 京东方科技集团股份有限公司 消除关机残影的电路、其控制方法及液晶显示装置
CN109410880A (zh) * 2018-12-20 2019-03-01 深圳市华星光电半导体显示技术有限公司 显示面板驱动电路

Also Published As

Publication number Publication date
CN112700743A (zh) 2021-04-23
US11316427B2 (en) 2022-04-26
US20210119534A1 (en) 2021-04-22

Similar Documents

Publication Publication Date Title
CN112700743B (zh) 一种电压控制电路及其控制方法、显示装置
US10916214B2 (en) Electrical level processing circuit, gate driving circuit and display device
US9887013B2 (en) Shift register unit, shift register, and display apparatus
CN103165091B (zh) 具有放电电路的液晶显示装置及其驱动方法
CN107564491B (zh) 一种关机放电电路、驱动方法、驱动电路及显示装置
US20140064439A1 (en) Shift Register Unit, Shift Register And Display Apparatus
US20140079175A1 (en) Shift Register Driving Apparatus And Display
US10957276B2 (en) Power-off discharge circuit and operation method of display panel, and display substrate
WO2019085725A1 (zh) 液晶显示面板的放电方法、放电调节电路和显示装置
CN106991973B (zh) 控制发光驱动电路及显示装置、驱动方法
CN105469742A (zh) 一种有机发光显示器及显示装置
US10263517B2 (en) Voltage boosting circuit capable of modulating duty cycle automatically
CN107610666A (zh) 消除关机残影的电路及方法
CN112071277A (zh) 一种驱动电路及其驱动方法
CN109671413B (zh) 升压电路和关机电路及它们的驱动方法以及显示装置
CN108962165A (zh) 一种消除igzo显示面板掉电残影的电路及方法
CN108962119B (zh) 电平转移电路及其驱动方法、显示装置
CN103198788A (zh) 一种像素电路、有机电致发光显示面板及显示装置
CN109215601A (zh) 电压提供单元、方法、显示驱动电路和显示装置
CN214587964U (zh) 液晶显示器
US9508286B2 (en) Pixel circuit, display substrate and display device
CN107221283B (zh) 栅极驱动电路
CN202855266U (zh) 一种像素电路及显示装置
CN213904902U (zh) 显示面板驱动电路及液晶显示装置
CN110189695B (zh) 稳压电路、显示面板及其驱动方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant