CN103141029B - 采样器电路 - Google Patents

采样器电路 Download PDF

Info

Publication number
CN103141029B
CN103141029B CN201180047188.XA CN201180047188A CN103141029B CN 103141029 B CN103141029 B CN 103141029B CN 201180047188 A CN201180047188 A CN 201180047188A CN 103141029 B CN103141029 B CN 103141029B
Authority
CN
China
Prior art keywords
clock
sampler
sampler unit
sampling
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201180047188.XA
Other languages
English (en)
Other versions
CN103141029A (zh
Inventor
保罗·马特曼
约翰内斯·柏图斯·安东尼乌斯·弗拉姆巴赫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Guangdong Oppo Mobile Telecommunications Corp Ltd
Original Assignee
ST Ericsson SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ST Ericsson SA filed Critical ST Ericsson SA
Publication of CN103141029A publication Critical patent/CN103141029A/zh
Application granted granted Critical
Publication of CN103141029B publication Critical patent/CN103141029B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/091Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector using a sampling device
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D3/00Demodulation of angle-, frequency- or phase- modulated oscillations
    • H03D3/006Demodulation of angle-, frequency- or phase- modulated oscillations by sampling the oscillations and further processing the samples, e.g. by computing techniques
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L2207/00Indexing scheme relating to automatic control of frequency or phase and to synchronisation
    • H03L2207/50All digital phase-locked loop

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

一种采样器电路包括多个串联连接的采样器单元和检测器电路。每个接续级包括并行的数量为前一级两倍的采样器单元,并且在前一级的采样频率的一半处加以钟控。每个采样器单元包括串联连接的钟控反相器的两个并行分支。钟控反相器操作以在施加的采样时钟的一个阶段期间对施加的信号反相,并且在另一个采样时钟阶段期间得到高阻抗输出。接续的钟控反相器利用采样时钟的相对(即正/负)版本进行钟控。检测器电路检查采样器单元的最后级的输出,并且可以例如包括OR(或)功能以便检测施加的输入信号中的状态转变。采样器电路表现出对于亚稳定性的免疫力和低功耗。

Description

采样器电路
本申请要求2010年9月30日提交的题为“ReferenceClockSamplerCircuitforDigitalPLL(用于数字锁相环的参考时钟采样器电路)”、序列号为No.61/388,302的美国临时专利申请以及2011年8月4日提交的题为“ReferenceClockSamplerCircuitforDigitalPLL(用于数字锁相环的参考时钟采样器电路)”的美国实用新型专利申请的优先权,这些文献的公开内容通过引用全部合并于此。转让给该申请的受让人并且与此同时提交的共同待决的题为“ReferenceClockSamplingDigitalPLL(参考时钟采样数字锁相环)”、序列号为No._的美国专利申请通过引用全部合并于此。
技术领域
本发明总体上涉及采样电路,并且尤其是涉及一种基本上消除了亚稳定性的钟控反相器采样器电路。
背景技术
采样器电路是通过快速地对施加的信号进行量化或采样并且将样本处理成代表采样的信号的一个或多个特征而确定该信号的状态的电路。在一些应用中,采样器电路可以仅仅需要用来确定施加的信号的特定特征,例如诸如数字时钟信号之类的周期信号的状态转变的定时。
锁相环(PLL)是一种公知的用于导出稳定(有时可变或可调整)的高频输出信号的电路。PLL广泛用于通信电路,例如以便产生用于调制和解调无线电通信信号的载波和本地振荡器频率信号。PLL将分频的射频(RF)信号与参考时钟进行比较以实现锁相,从而稳定化未分频的RF输出的频率。图11绘出了常规模拟PLL的功能框图。相位频率检测器(PFD)12将来自诸如晶体振荡器之类的精密源14的参考时钟的相位与来自分频器16的反馈信号进行比较。分频器16将RF输出信号向下分频至PLL操作频率。PFD12将参考时钟与分频的RF信号之间的相位差转换成控制电压电平输出。PDF12输出由滤波器18进行低通滤波,并且控制电压被输入到响应于控制电压电平而改变RF输出信号的频率的压控振荡器(VCO)19。
近来,数字PLL架构已经演变,其中以量化的方式测量相位差并且将其转换成用于数字控制振荡器(DCO)的数字控制代码。数字相位检测器测量相位差。现有技术的数字相位检测器由于采样时钟与采样的参考时钟之间的异步关系的原因而易受亚稳定性问题的影响。此外,已知的数字相位检测器不是非常灵敏,并且它们由于再生增益的原因而遭受迟滞和死区/死时间。
发明内容
依照本文描述的和要求保护的一个或多个实施例,一种采样器电路包括多个串联连接的采样器单元(cell)和检测器电路。每个接续级包括并行的数量为前一级两倍的采样器单元,并且在前一级的采样频率的一半处加以钟控。每个采样器单元包括串联连接的钟控反相器的两个并行分支。钟控反相器操作以在施加的采样时钟的一个阶段期间对施加的信号反相,并且在另一个采样时钟阶段期间得到高阻抗输出。接续的钟控反相器利用采样时钟的相对(即正/负)版本进行钟控。在该布置中,每个钟控反相器作为具有增益的采样和保持电路而操作,其中保持电容器为下一个反相器的输入电容。钟控反相器也可以被认为是具有反相输出的透明锁存器,由其可以构造功能触发器。检测器电路检查采样器单元的最后级的输出,并且可以例如包括OR(或)功能以便检测施加的输入信号中的状态转变。采样器电路表现出对于亚稳定性的免疫力和低功耗。采样器电路可以通过使用作为采样时钟的数字控制振荡器对数字锁相环的参考时钟采样而找到特定的效用。
一个实施例涉及一种采样器电路,其操作来检测施加到该采样器电路的输入信号的一个或多个转变边沿。该采样器电路包括信号输入、采样时钟输入以及采样器单元的一个或多个串联连接的级。每个采样器单元包括串联连接的钟控反相器的两个并行分支。每个钟控反相器操作以在采样时钟的一个阶段期间输出施加到钟控反相器的输入的反相表示,并且进一步操作以在采样时钟的另一个阶段期间在其输出处得到高阻抗。每个分支中的钟控反相器通过采样时钟和反相采样时钟交替地进行钟控。每个采样器单元操作以在由采样时钟确定的频率处对施加到采样器单元的输入的信号采样,并且在采样时钟频率的一半处输出两个并行样本流,每个流中的样本从输入信号解复用。所述采样器电路也包括检测器电路,该检测器电路操作来根据采样器单元的串联连接的级中的最后采样器单元的输出来检测施加到采样器单元输入的信号的一个或多个转变边沿。
另一个实施例涉及一种检测施加到采样电路的输入信号的转变边沿的方法。接收施加到采样器电路的输入信号以及采样时钟信号。利用采样器单元的一个或多个串联连接的级对施加到采样器电路的输入信号采样。采样器单元的每个串联连接的级包括串联连接的钟控反相器的两个并行分支。每个钟控反相器操作来在采样时钟的一个阶段期间输出施加到钟控反相器的输入的反相表示,并且进一步操作来在采样时钟的另一个阶段期间在其输出处得到高阻抗。每个采样器单元操作来在由采样时钟确定的频率处对施加到采样器单元的输入的信号采样,并且进一步操作来在采样时钟频率的一半处输出两个并行样本流。每个流中的样本从输入信号解复用。根据采样器单元的串联连接的级中的最后采样器单元的输出检测施加到采样器电路的输入信号的一个或多个转变边沿。
附图说明
图1为依照本发明一个实施例的采样器电路的功能示意图。
图2为采样器单元的功能框图。
图3为采样器单元的功能示意图。
图4为可替换的采样器单元的功能示意图。
图5为绘出图2-4的采样器单元的操作的时序图。
图6为采样器电路的功能框图。
图7为绘出输入样本的解复用和并行化的采样器单元的功能框图。
图8为采用图6的采样器电路的数字锁相环的功能框图。
图9为四相采样器电路的功能框图。
图10为对信号采样的方法的流程图。
图11为现有技术模拟锁相环的功能框图。
具体实施方式
在DPLL中,参考时钟和DCO输出彼此是异步的。事实上,这两个信号仅仅通过DPLL校正动作彼此锁定。于是,利用从DCO输出导出的时钟对参考时钟采样引起显著的亚稳定性关切。这两个时钟之间的相位差在持续变化。当相位差接近0时,存在其中不清楚采样值为逻辑0还是逻辑1的简短的持续时间。在实际的实现方式中,该持续时间实际上是一个小的时间窗口,对于该时间窗口而言,采样信号的正确电平不能适当地解析。这称为亚稳定性窗口。
大多数采样器电路采用某种形式的再生反馈以便从采样的输入信号导出逻辑0或逻辑1。再生电路将输入信号解析为逻辑0或逻辑1的速度以指数方式依赖于输入信号的幅度。如果输入信号在其过零点(zero-crossing)(相位差为0)处被采样,那么再生电路可能花费大量的时间以达到稳定状态(逻辑0或逻辑1)。如果采样电路输出未被解析,那么DPLL可能完全冻结。因此,必须不惜一切代价避免亚稳定性。降低亚稳定性窗口的许多电路实现方式被公布;已知没有一个完全避免了亚稳定性。
依照本发明实施例的采样器电路通过设计基本上消除了亚稳定性关切。图1绘出了本发明采样器电路20的一个实施例。采样器电路20包括采样器单元22和检测器电路24的一个或多个串联连接的级。采样器电路20检测输入信号中的状态转变,该输入信号可以例如包括参考频率时钟信号。采样器电路20通常输出描述输入信号中的状态转变的n比特数字字,例如输入信号的量化表示或者周期计数。
每个采样器单元22在采样时钟26确定的频率处对其输入信号采样,并且在采样时钟频率的一半处输出两个并行的样本流。如本文中将更完整地解释的,每个流中的样本代表输入信号的交替交错值。采样时钟26可以包括DCO输出或者分频DCO输出。如图所示,每个采样器单元接收采样时钟及其反相,即采样时钟26为具有匹配的正负分量(即180°异相)(在本文中分别称为CKP和CKN)的平衡信号。由于每个采样器单元22在采样时钟频率的一半处输出两个并行样本流,因而采样器电路20中的串联连接的采样器单元22的每个接续级包括数量为先前级的两倍的采样器单元22(在每个级中并行地设置)。于是,每个接续级的采样器单元22如图1中所指示的通过时钟分频器电路28在先前级的采样时钟频率的一半处进行钟控。通常,采样器单元22可以包括串联连接的采样器单元22的任意数量的级。
检测器电路24根据采样器单元22的最后级的输出检测输入信号的一个或多个状态转变。检测器电路24的输出为包含关于采样器电路20的输入信号的状态转变的信息的n比特数字字。检测器电路24可以包括逻辑门,或者可以简单地包括采样器单元22的最后级的输出的重新排序。在解释了采样器单元22的构造和操作之后,各个不同实施例中的检测器电路24的配置和操作以及n比特数字输出的内容和格式对于本领域技术人员将是清楚的。
图2绘出了采样器单元22的功能图。采样器单元22包括两个并行的分支,每个分支包括串联连接的钟控反相器30。每个分支中的钟控反相器30交替地由正负采样时钟进行钟控。当在本文中使用时,术语“钟控反相器”30指的是这样的电路,其在施加的采样时钟的一个状态期间输出施加的输入的反相表示,并且在采样时钟的另一个状态期间在其输出处给出高阻抗或者“三态”。当如图1中所绘串联连接时,每个钟控反相器30与其接续电路(例如另一反相器)的输入电容一起作为具有增益的采样和保持(S&H)单元而操作。钟控反相器30的部分在其反相器操作期间(即在施加的采样时钟的操作阶段期间)提供增益,并且接下来的反相器的输入电容充当S&H单元保持电容器。采取现代CMOS工艺和每反相器10倍的增益,串联连接五个钟控反相器实现100,000倍增益。这足以通过在第一钟控反相器的输入上施加一个电子而产生轨至轨信号(例如完全饱和的逻辑0或逻辑1)。
图3绘出了以CMOS实现的图2的采样器单元22的一个实施例。每个钟控反相器30包括串联连接在供应轨线与接地轨线之间的四个MOS晶体管32、34、36、38——两个PMOS晶体管32、34和两个NMOS晶体管36、38。输入连接到形成常规反相器的一个PMOS晶体管34和NMOS晶体管36的栅极。正采样时钟信号CKP连接到PMOS晶体管32的栅极,并且负采样时钟信号CKN连接到NMOS晶体管38的栅极,二者与由晶体管34、36形成的反相器串联。在CKP为高并且CKN为低的时钟周期的第一阶段期间,晶体管32、38将反相器晶体管34、36与供应轨线隔离,并且输出E1处于高阻抗。在CKP为低并且CKN为高的时钟周期的第二阶段期间,晶体管32、38导通,并且晶体管34、36反相并且放大其栅极处存在的信号的状态。
图4绘出了采样器单元22的另一个实施例,其中向其施加时钟信号的晶体管32、38位于晶体管堆栈的中心,并且将数据信号反相的晶体管34、36被定位紧靠VDD和VSS节点。该布置将较高频率采样时钟信号26置于中心。CMOS设计中的标准实践是将在较高频率处开关的晶体管设置在晶体管堆栈的中心。
钟控反相器30不包括诸如交叉耦合栅极之类的任何反馈以形成存储元件。每个钟控反相器30不能单独地存储信号的状态。然而,当如图2-4中所示串联连接时,每个钟控反相器30通过在其输出处于高阻抗状态的同时利用接下来的反相器30的输入电容以存储逻辑电平而有效地充当S&H单元。当以这种配置连接时,每个钟控反相器30在采样时钟26的一个阶段期间将其输入反相——从而可以改变其输出,并且在采样时钟26的另一个阶段期间在其输出处保持一定逻辑状态。于是,当这样配置时,每个钟控反相器30作为具有反相输出的透明锁存器而操作。如本领域中已知的,在时钟的相对的阶段上操作的级联透明锁存器实现了“主-从”触发器功能。
图5为绘出采样器单元22的操作的时序图。输入信号D被描绘成在采样时钟26的每个半周期期间具有唯一且未知的输入值。这些状态在图5中被描绘成数字0-7。应当指出的是,这些数字没有反映例如在数据总线上的多比特值,而是反映了输入信号D的状态。所描绘的状态0-7中的任何一个可以包含状态转变或者边沿。采样时钟26的操作边沿处的输入的状态是在串联连接的钟控反相器30的第一级中所捕获的没有亚稳定性问题的东西。
在表示为E1的“偶”分支上的第一钟控反相器的输出在正采样时钟CKP的每个低阶段期间将输入信号D的状态反相,第一个在图5中表示为“零条块”。在正采样时钟CKP的后继高阶段期间,如图5中通过虚线所指示的,该值通过对接下来的钟控反相器30中的晶体管的输入电容充电(第一钟控反相器30的输出处于高阻抗状态)而保持在节点E1处。同样在该采样时钟阶段(CKP的高阶段)期间,输入信号D具有由数字1表示的状态,并且节点E1处的状态在输出E2处反相,因为与第一钟控反相器相比,时钟信号在第二钟控反相器30处翻转。在CKP的下一个低阶段处,表示为2的输入信号D的当前状态在节点E1处反相,并且状态0在节点E3处反相。最后的反相器40提供输入电容以便在CKP的正阶段期间在节点E3处保持信号的状态,并且在EVEN(偶)输出处将状态反相。
按照类似的方式,“奇”样本1-7被捕获并且通过采样器单元22的奇分支传播且在ODD(奇)输出40处呈现(反相)。对于采样时钟26的全周期而言,输入信号D的状态在采样时钟26的每个半周期处被采样,并且在采样器单元22的EVEN或者ODD输出处呈现。采样信号的频率因此被平分并且从单个输入分裂成两个并行输出。在实际的采样器电路20中,采样器单元22可以在各级中串联连接,每个接续级包括并行的数量为前一级的两倍的采样器单元22,并且每个接续级在前一级的采样频率的一半处进行钟控。
图6绘出了包括四级采样器单元22的采样器电路20,每级加倍采样器单元22的数量并且平分采样时钟26的频率。如上面所提到的,当如图2、图3和图4中所描绘的级联时,钟控反相器30作为具有反相输出的透明锁存器而操作。这在图6中通过每个钟控反相器30上的字母L指示。
图7绘出了来自图6的采样器电路20的前三级采样器单元22。图7详细绘出了采样时间0-7处输入信号D的状态如何被捕获、放大、并行化并且在每个接续级降低频率。输入信号的状态使用数字“0”至“7”按照呈现给第一级采样器单元22的时间顺序(换言之,如CKP信号和时间方向指示器所指示的,较早的信号状态呈现给右边并且较后的信号状态呈现给左边)绘出。如图7中的输入信号状态的持续时间所指示的,在采样器单元22的每个接续级处,所施加的采样时钟为施加到前一级的频率的一半,并且该级中的采样器单元22的数量加倍。在该实例中,在三级采样器单元22中,原始输入信号的八个状态在最后级的输出处被完全解复用。
图7也绘出了采样器单元22的钟控反相器30在被看作透明锁存器时如何形成在“偶”分支上具有附加锁存器的两个并行触发器的功能。然而,与常规锁存器或触发器不同的是,钟控反相器30没有内部反馈路径,没有“做出决策”或者再生增益,并且因此没有对于亚稳定性的易感性。不管D中存在什么状态,采样时钟26的边沿处的输入(即使非常小的幅度)被捕获并且通过采样器单元22的“偶”或“奇”分支传播,直到其值达到完全的逻辑0或逻辑1电平。本发明实施例的采样器单元22采样、保持并且放大施加的输入信号的状态。在实践中,钟控反相器30不会被用小的信号驱动,因而在由串联连接的钟控反相器30形成的有效数字触发器内部完全排除了任何亚稳定性问题。因此,本发明采样器单元22的实施例通过设计基本上消除了亚稳定性问题。
图7进一步阐明了在各个不同的实施例中可以包含在检测器电路24中的逻辑。为了重新创建采样信号D的状态,可以简单地对输出重新排序以便以时间顺序放置它们,沿着采样器单元22的“奇”分支具有负责对信号反相所需的附加反相器(图7中未标明“奇”分支中的状态的反相)。如果目标仅仅是检测输入信号的边沿或转变,那么输出可以一起进行或(OR)(或者或非(NOR))操作。输入信号的周期可以通过(在对“奇”输出反相之后)对逻辑0或逻辑1值的数量计数或者通过(例如利用计数器)测量持续时间并且考虑(accountfor)在每级处平分采样时钟26的频率而确定。给定本公开,检测器电路24的其他有用的功能对于本领域技术人员将是容易清楚明白的。
图8绘出了一种数字PLL(DPLL)50,其中本发明采样器电路20用来利用DCO导出时钟对参考时钟信号采样。DPLL50包括数字控制振荡器(DCO)52、采样器电路20(图6中详细地绘出)、参考时钟fREF54、周期计数电路56、差分电路58和环路滤波器60。频率fOUT处的DPLL50输出信号51例如为DCO52输出信号62的频率fDCO(在时钟分频电路53中被分频)的一半。DPLL50基于利用DCO时钟fDCO对参考时钟fREF采样。DPLL50在概念上为控制DCO52的频域PLL。所有计算都在频率而不是相位上执行。
更详细地,DCO52在频率fDCO处产生输出DCO时钟26。DCO时钟fDCO26为到采样器电路20的采样时钟,该采样器电路对具有频率的随机化参考时钟信号54采样。为了产生随机化参考时钟信号54,从诸如晶体振荡器之类的参考时钟源66产生参考时钟信号64。参考时钟信号64的转变边沿的位置通过从抖动引擎70接收延迟调制器数据的可变延迟电路68随机化。随机化参考时钟信号54的转变边沿防止了由频率确定和比较操作中的量化误差的累积而导致的杂散发射。在长时期内,只有转变边沿被随机化。
输入到采样器电路20(参见图6)的D为具有频率的随机化参考时钟信号54。该时钟通过使用作为采样时钟的DCO时钟fDCO26而被采样。在无线收发器中,DCO频率的通常选择是所需本地振荡器(LO)频率的二倍、2倍的过采样率(因为2*LO便于产生正交信号)。在该实施例中,可以以0.5*TDCO分辨率对参考时钟采样。采样器电路20检测随机化参考时钟信号54的转变边沿,并且从检测器电路24输出该信息。
在DPLL50中,周期计数电路56从采样器电路20接收边沿检测信息,并且确定随机化参考时钟信号54的周期(因而频率)。该值在减法器58处与频率控制字进行比较,并且误差信号由环路滤波器60进行低通滤波并且输入到DCO52。DPLL50的另外的细节包含在上面引用的共同待决的专利申请中。
图9绘出了DPLL的一个实施例,其中四相采样器电路由正交时钟——即同相(I)和具有90度相对相移的正交(Q)时钟信号驱动。在该实施例中,两个采样器单元22并行设置,将输入信号采样成四个并行输出,I通道上的奇/偶输出以及Q通道上的奇/偶输出。这四个输出进一步通过在较低速度下运行的形成去串行化器或者解复用器的采样器单元22链进行处理。换言之,图9中右边的四个框与图6中绘出的采样器电路20类似地构造。本领域技术人员将会容易认识到,可以类似地构造任何多相采样器电路(例如八相)。
本领域技术人员也将容易认识到,本发明采样器电路可以利用DCO(导出的)时钟的任意多个阶段操作,将输入信号转换成多个并行输出。例如,多相延迟锁定环(DLL)可以产生驱动采样器单元22的DCO(导出的)时钟的多个阶段。于是,采样器单元22可以被看作一种形式的串行-并行转换器。
图10绘出了一种检测输入信号的转变边沿的方法100。本领域技术人员将会认识到,采样操作是持续不断的。然而,该方法可以说“开始”于步骤102处,其中与采样时钟信号26一起接收施加到采样器电路20的输入信号。在步骤104处,利用采样器单元22的一个或多个串联连接的级对施加到采样器电路20的输入信号采样,每个采样器单元22包括串联连接的钟控反相器30的两个并行分支。每个钟控反相器30操作以在采样时钟的一个阶段期间输出施加到钟控反相器30的输入的反相表示,并且进一步操作以在采样时钟的另一个阶段期间在其输出处得到高阻抗。每个采样器单元22操作以在由采样时钟26确定的频率处对施加到采样器单元22的输入的信号采样,并且在采样时钟26频率的一半处输出两个并行样本流,其中每个流中的样本从输入信号中解复用。在步骤106中,从采样器单元22的串联连接的级中的最后采样器单元22的输出中检测施加到采样器电路20的输入信号的一个或多个转变边沿。然后,方法100继续步骤102。
如上面所讨论的,本发明的实施例提供了一种有效采样且保持或者透明锁存器功能,而没有对于亚稳定性问题的易感性。本发明的实施例也表现出高功率效率。采样器单元22的主要功率耗散处于驱动钟控反相器30的时钟晶体管32、38的时钟树中。由于解复用动作(奇/偶输出流)的原因,每个进展级的时钟被平分,这降低了每级处所需的功率。同时,采样器的数据路径仅在输入信号改变状态的情况下消耗功率,并且即使那样也仅仅在转变期间消耗功率。在输入信号的稳态高或低周期期间,没有能量用来对采样电容充电/放电。
当然,在不脱离本发明的本质特性的情况下,本发明可以以与本文特别地阐述的方式不同的其他方式执行。本发明的实施例应当在所有方面被认为是说明性的而不是限制性的,并且落入所附权利要求书的含义和等效物范围内的所有变化都预期包含在内。

Claims (13)

1.一种采样器电路,操作来检测施加到该采样器电路的输入信号的一个或多个转变边沿,包括:
信号输入;
采样时钟输入;
采样器单元的一个或多个串联连接的级,每个串联连接的级包括:
串联连接的钟控反相器的两个并行分支,每个钟控反相器操作以在采样时钟的一个阶段期间输出施加到钟控反相器的输入的反相表示,并且进一步操作以在采样时钟的另一个阶段期间在其输出处得到高阻抗;并且
其中每个分支中的钟控反相器通过采样时钟和反相采样时钟交替地进行钟控;
其中每个采样器单元操作以在由采样时钟确定的频率处对施加到采样器单元的输入的信号采样,并且在采样时钟频率的一半处输出两个并行样本流,每个流中的样本从输入信号解复用;以及
检测器电路,其操作以根据采样器单元的串联连接的级中的最后采样器单元的输出来检测施加到采样器单元输入的信号的一个或多个转变边沿。
2.根据权利要求1所述的电路,其中串联连接的钟控反相器的第一分支包括三个钟控反相器并且第二分支包括两个钟控反相器。
3.根据权利要求1所述的电路,其中采样器单元的每个接续串联连接的级包括数量为前一级两倍的采样器单元,并且通过前一级的采样时钟的频率的一半的采样时钟进行钟控。
4.根据权利要求1所述的电路,其中检测器电路操作以对采样器单元的最后级的输出进行重新排序以便重新构造施加到采样器单元的输入的信号。
5.根据权利要求1所述的电路,其中检测器电路操作以通过检查最后采样器单元的输出的状态来检测施加到采样器单元的输入的信号一个或多个转变边沿。
6.根据权利要求5所述的电路,其中检测器电路包括或功能。
7.根据权利要求1所述的电路,进一步包括连接到检测器电路并且操作来确定输入信号的周期的周期计数电路。
8.一种检测施加到采样电路的输入信号的转变边沿的方法,包括:
接收施加到采样器电路的输入信号以及采样时钟信号;
利用采样器单元的一个或多个串联连接的级对施加到采样器电路的输入信号采样,每个级包括串联连接的钟控反相器的两个并行分支,每个钟控反相器操作来在采样时钟的一个阶段期间输出施加到钟控反相器的输入的反相表示,并且进一步操作来在采样时钟的另一个阶段期间在其输出处得到高阻抗,其中每个采样器单元操作以在由采样时钟确定的频率处对施加到采样器单元的输入的信号采样,并且在采样时钟频率的一半处输出两个并行样本流,其中每个流中的样本从输入信号解复用;以及
根据采样器单元的串联连接的级中的最后采样器单元的输出来检测施加到采样器电路的输入信号的一个或多个转变边沿。
9.根据权利要求8所述的方法,其中对施加到采样器电路的输入信号采样包括在每个采样器单元处在包括串联连接的钟控反相器的两个并行分支中交替地对施加到采样器单元输入的信号采样。
10.根据权利要求9所述的方法,其中在两个并行分支中交替地对信号采样包括在一个分支中利用采样时钟对钟控反相器进行钟控以及在另一个分支中利用反相采样时钟对钟控反相器进行钟控。
11.根据权利要求8所述的方法,其中利用采样器单元的一个或多个串联连接的级对施加到采样器电路的输入信号采样包括在每个接续级处利用数量为前一级的两倍的采样器单元对施加到该级的信号采样,以及利用前一级的采样时钟频率的一半的采样时钟对采样器单元进行钟控。
12.根据权利要求8所述的方法,其中根据最后采样器单元的输出来检测施加到采样器电路的输入信号的一个或多个转变边沿包括对最后采样器单元的输出进行逻辑或。
13.一种四相采样器电路,操作来检测施加到该四相采样器电路的输入信号的一个或多个转变边沿,包括:
信号输入;
采样时钟输入;
时钟分频器电路,其连接到采样时钟输入并且操作来产生同相采样时钟和正交采样时钟,其中同相采样时钟为I采样时钟、正交采样时钟为Q采样时钟,且Q采样时钟与I采样时钟90度异相;
接收I采样时钟的采样器单元的第一组串联连接的级以及接收Q采样时钟的采样器单元的第二组串联连接的级,其中采样器单元的第一和第二组串联连接的级并行地设置,并且其中采样器单元的每个串联连接的级包括:
串联连接的钟控反相器的两个并行分支,每个钟控反相器操作以在施加到钟控反相器的采样时钟的一个阶段期间输出施加到钟控反相器的输入的反相表示,并且进一步操作以在施加到钟控反相器的采样时钟的另一个阶段期间在其输出处得到高阻抗;并且
其中每个分支中的钟控反相器通过施加到钟控反相器的采样时钟和施加到钟控反相器的采样时钟的反相交替地进行钟控;
其中每个采样器单元操作以在由施加到采样器单元的采样时钟确定的频率处对施加到采样器单元的输入的信号采样,并且在采样时钟频率的一半处输出两个并行样本流,每个流中的样本从输入信号解复用;以及
检测器电路,其操作以根据采样器单元的串联连接的级中的最后采样器单元的输出来检测施加到四相采样器电路输入的信号的一个或多个转变边沿。
CN201180047188.XA 2010-09-30 2011-09-28 采样器电路 Active CN103141029B (zh)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US38830210P 2010-09-30 2010-09-30
US61/388,302 2010-09-30
US13/198,401 US8548111B2 (en) 2010-09-30 2011-08-04 Sampler circuit
US13/198,401 2011-08-04
PCT/EP2011/066888 WO2012041915A1 (en) 2010-09-30 2011-09-28 Sampler circuit

Publications (2)

Publication Number Publication Date
CN103141029A CN103141029A (zh) 2013-06-05
CN103141029B true CN103141029B (zh) 2016-01-20

Family

ID=44800995

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201180047188.XA Active CN103141029B (zh) 2010-09-30 2011-09-28 采样器电路

Country Status (4)

Country Link
US (1) US8548111B2 (zh)
EP (1) EP2622742B1 (zh)
CN (1) CN103141029B (zh)
WO (1) WO2012041915A1 (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013189548A1 (en) * 2012-06-21 2013-12-27 Huawei Technologies Co., Ltd. Discrete time direct conversion receiver
CN104702281B (zh) 2015-03-11 2017-12-05 华为技术有限公司 一种采样时钟产生电路及模数转换器
US20180006847A1 (en) * 2016-06-30 2018-01-04 Wenyan Vivian Jia Sampler circuit with current injection for pre-amplification
CN107085138B (zh) * 2017-04-25 2019-05-21 电子科技大学 一种高分辨率负电平检测电路
WO2019118642A1 (en) * 2017-12-12 2019-06-20 Kandou Labs, S.A. Adaptive voltage scaling of receiver
WO2021068133A1 (en) * 2019-10-09 2021-04-15 Boe Technology Group Co., Ltd. A digital tranceiver driven by synchronous spread spectrum clock signal for data transmission
CN116055928B (zh) * 2023-04-03 2023-06-02 深圳市紫光同创电子有限公司 一种数据采样方法、装置、电子设备以及存储介质

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5937020A (en) * 1995-09-26 1999-08-10 Hitachi, Ltd. Digital information signal reproducing circuit and digital information system
CN1462114A (zh) * 2002-05-30 2003-12-17 Ntt电子株式会社 相位比较电路和时钟数据恢复电路以及收发器电路
CN1977342A (zh) * 2004-06-25 2007-06-06 国立科学研究中心 用于连续记录和读取的快速模拟采样器以及数字转换系统

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0738910A (ja) * 1993-07-24 1995-02-07 Nec Corp バースト制御発振回路
US5825253A (en) 1997-07-15 1998-10-20 Qualcomm Incorporated Phase-locked-loop with noise shaper
JP3196725B2 (ja) 1998-06-09 2001-08-06 日本電気株式会社 位相比較回路
US6690215B2 (en) 1999-03-17 2004-02-10 Tropian, Inc. Sigma-delta-based frequency synthesis
US7233638B2 (en) * 2001-01-31 2007-06-19 Rohm Co., Ltd. Sampling clock generator circuit and data receiver using the same
DE10354558B4 (de) 2003-11-21 2006-10-05 Infineon Technologies Ag Vorrichtung zum Erzeugen eines Sendetaktsignals und eines Empfangstaktsignals für eine Sende- und Empfangsvorrichtung
US20050186920A1 (en) 2004-02-19 2005-08-25 Texas Instruments Incorporated Apparatus for and method of noise suppression and dithering to improve resolution quality in a digital RF processor
DE102004009116B3 (de) 2004-02-25 2005-04-28 Infineon Technologies Ag Delta-Sigma-Frequenzdiskriminator
US7015726B1 (en) * 2004-08-25 2006-03-21 Hewlett-Packard Development Company, L.P. Edge detector and method
DE102005050621B4 (de) 2005-10-21 2011-06-01 Infineon Technologies Ag Phasenregelkreis und Verfahren zum Betrieb eines Phasenregelkreises
US8045670B2 (en) 2007-06-22 2011-10-25 Texas Instruments Incorporated Interpolative all-digital phase locked loop
KR100955873B1 (ko) 2007-12-20 2010-05-04 한국과학기술원 스퍼를 감소시킨 올-디지털 피엘엘 및 이를 이용한 발진신호 발생 방법
US20100019800A1 (en) 2008-07-24 2010-01-28 Mediatek Inc. Vernier phase error detection method
EP2194646B1 (en) 2008-12-04 2013-01-02 STMicroelectronics Srl Method of improving noise characteristics of an ADPLL and a relative ADPLL
US8837639B2 (en) * 2010-06-18 2014-09-16 Ati Technologies Ulc Parallel synchronizing cell with improved mean time between failures

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5937020A (en) * 1995-09-26 1999-08-10 Hitachi, Ltd. Digital information signal reproducing circuit and digital information system
CN1462114A (zh) * 2002-05-30 2003-12-17 Ntt电子株式会社 相位比较电路和时钟数据恢复电路以及收发器电路
CN1977342A (zh) * 2004-06-25 2007-06-06 国立科学研究中心 用于连续记录和读取的快速模拟采样器以及数字转换系统

Also Published As

Publication number Publication date
EP2622742B1 (en) 2014-09-03
US20120082280A1 (en) 2012-04-05
EP2622742A1 (en) 2013-08-07
US8548111B2 (en) 2013-10-01
CN103141029A (zh) 2013-06-05
WO2012041915A1 (en) 2012-04-05

Similar Documents

Publication Publication Date Title
CN103141029B (zh) 采样器电路
CN100508399C (zh) 锁定回路和同步方法
CN101309079B (zh) 一种用于锁相环电路(pll)的电荷泵结构
US8798223B2 (en) Clock and data recovery unit without an external reference clock
US20020097682A1 (en) Low frequency loop-back in a high speed optical transceiver
US9166770B2 (en) Clock-generating device and clock data recovery device
KR101611814B1 (ko) 분수 분주형 주파수 합성기의 광범위 멀티-모듈러스 분할기
CN111953339B (zh) 一种锁相环快速锁定鉴频电路
CN108322214A (zh) 一种无参考时钟输入的时钟和数据恢复电路
TWI555338B (zh) 相位偵測器及相關的相位偵測方法
EP2804322A1 (en) Systems and methods for tracking a received data signal in a clock and data recovery circuit
CN107565956A (zh) 应用于双环路时钟数据恢复电路中的vco频带切换电路及其环路切换方法
TWI434168B (zh) 時脈資料回復電路
CN101652926B (zh) 高频计数器及其计数方法
Yao Time to Digital Converter used in ALL digital PLL
EP2804321A1 (en) Systems and methods for acquiring a received data signal in a clock and data recovery circuit
CN113193868A (zh) 锁相检测装置和锁相检测方法、锁相环
CN108988854B (zh) 锁相环电路
CN207869088U (zh) 一种低噪声低抖动多频率时钟产生装置
US7956649B1 (en) Frequency pattern detector
CN215186702U (zh) 锁相检测装置、锁相环
CN112134560B (zh) 低噪声频率综合器装置
TWI544773B (zh) 使用混合式相位誤差偵測器的時脈與資料回復電路
CN202696580U (zh) 双调谐锁相式快跳源
Yan et al. A 1.25 Gb/s half-rate clock and data recovery circuit

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20190617

Address after: Stockholm

Patentee after: Telefonaktiebolaget LM Ericsson (publ)

Address before: Dublin, Ireland

Patentee before: OCT Circuit Technology International Co.,Ltd.

Effective date of registration: 20190617

Address after: Dublin, Ireland

Patentee after: OCT Circuit Technology International Co.,Ltd.

Address before: Planet, Geneva, Switzerland

Patentee before: Italian-French Ericsson Limited (in liquidation)

Effective date of registration: 20190617

Address after: Planet, Geneva, Switzerland

Patentee after: Italian-French Ericsson Limited (in liquidation)

Address before: Geneva, Switzerland

Patentee before: St-Ericsson S.A.

TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20190716

Address after: No. 18, Wu Sha seashore road, Changan Town, Dongguan, Guangdong

Patentee after: GUANGDONG OPPO MOBILE TELECOMMUNICATIONS Corp.,Ltd.

Address before: Stockholm

Patentee before: Telefonaktiebolaget LM Ericsson (publ)