CN102692596B - 可选择阈值复位电路 - Google Patents

可选择阈值复位电路 Download PDF

Info

Publication number
CN102692596B
CN102692596B CN201210079180.8A CN201210079180A CN102692596B CN 102692596 B CN102692596 B CN 102692596B CN 201210079180 A CN201210079180 A CN 201210079180A CN 102692596 B CN102692596 B CN 102692596B
Authority
CN
China
Prior art keywords
circuit
reset
voltage
threshold
coupled
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201210079180.8A
Other languages
English (en)
Other versions
CN102692596A (zh
Inventor
W·E·爱德华兹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NXP USA Inc
Original Assignee
Freescale Semiconductor Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Freescale Semiconductor Inc filed Critical Freescale Semiconductor Inc
Publication of CN102692596A publication Critical patent/CN102692596A/zh
Application granted granted Critical
Publication of CN102692596B publication Critical patent/CN102692596B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/30Marginal testing, e.g. by varying supply voltage
    • G01R31/3004Current or voltage test
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/30Marginal testing, e.g. by varying supply voltage

Abstract

一种低压测试电路(125),系统(100和200),以及用于在集成电路封装(104和204)中执行电路(127)的低压测试的方法,该集成电路封装包括可选择阈值复位电路(125),其包括产生电源电压的一部分电压的分压梯(320),比较该部分和参考电压的比较器(310),控制分压梯拓扑从而改变该部分的值的开关(350),开关由来自产品测试器(102和202)的信号控制,该信号导致可选择阈值复位电路的复位阈值降低到低于正常复位阈值以允许电路在低于正常复位阈值的电源电压处测试。

Description

可选择阈值复位电路
技术领域
本发明一般地涉及复位电路,并且更具体地涉及一种能够在集成电路封装内部的电路的低压测试期间使用的复位电路。
背景技术
封装的集成电路包括至少一个管芯,该管芯典型地密封在构成封装的陶瓷、塑料绝缘物或树脂中。一个或多个电路集成到管芯上。对于通常封装的管芯,在管芯上电路与封装外位置之间仅有的信号耦合是使用穿过封装的金属管脚。然而,还有信号存在于封装内部而不出现在金属管脚上。因此,对于典型封装的集成电路,只存在于封装内部的信号不能很容易的获得。
在管芯封装之后,可能需要测试管芯上的电路来确定其是否仍工作在合适的电压,该电压低于额定电源电压。这被称为低压测试,其用于确保电路满足速度和定时要求,该低压测试区别于用于给栅氧化层加压的高压测试。这也被称为封装后或封装水平测试,其中仅有的可访问的测试点是穿过封装的金属管脚,区别于管芯上的其他位置可访问为测试点的芯片探测或晶片平整测试。
当其电源电压降低到低于一定水平,复位阈值电压时,不能依靠数字电路来进行可预知的操作。因此,使用低压检测电路来监控电源并在电源电压降得太低之前强制复位数字电路。复位其它电路的低压检测电路被称为复位电路或上电复位(POR)电路。当电源电压低于复位阈值电压时,复位电路输出复位信号来强制复位数字电路,其包括关断数字电路。当其复位时数字电路仍正常工作是非常重要的。封装后或封装水平测试包括测试当其复位时数字电路是否正常工作。
一种用于确保数字电路在复位阈值电压下正常工作的方法是确定其在低于复位阈值电压的电压下正常工作。为了测试数字电路在低于复位阈值电压的电压下正常工作,需要首先将被测试数字电路的电源电压降低到低于复位阈值电压的电压值。被测试数字电路耦合到复位电路,并且,典型地,两者都位于同一集成电路封装内部,通常位于同一管芯。然而,已知的复位电路在电源电压达到低于复位阈值电压的任何电压前就输出复位信号并且关断被测试数字电路,从而妨碍了低压测试的完成。
第一种已知的克服上述缺陷并且确定数字电路在复位阈值电压下能否正常工作的方法是忽视已知复位电路输出的复位信号,然后降低用于数字电路的电源电压(“忽视”复位信号的意思是强制其不改变状态)。然后,做出数字电路在较低的电源电压下是否仍正常工作的决定。只要复位信号很容易获得,例如出现在集成电路封装的管脚上,其中数字电路和复位电路位于该集成电路封装中,第一种已知的方法就相对容易实施。
第二种已知的克服上述缺陷并且确定数字电路在复位阈值电压下能否正常工作的方法是设计集成电路具有测试模式,当进入该模式时禁止复位信号的产生。和第一种已知方法一样,在第二种已知方法中,具有测试模式的集成电路包括被测试的数字电路和复位电路。典型地,这种集成电路通过通讯端口与微处理器通讯。微处理器根据程序结果发送信号给集成电路来进入测试模式。不利地,集成电路可能会由于疏忽进入测试模式,并且如果已经由于疏忽进入了测试模式,不容易确定集成电路是否从测试模式退出。
附图说明
通过示例描述的本发明并不由附图限制,在附图中,同样的附图标记代表同样的部件。对于附图中部件的描述是为了简单清楚,而不一定用于限制比例。
图1是根据本发明一种实施方式的低压测试系统的简化功能模块图,其包括可选择阈值复位电路。
图2是根据本发明另一实施方式的低压测试系统的简化功能模块图,其包括可选择阈值复位电路。
图3是图1和2的可选择阈值复位电路的第一实施方式的电路的示意图。
图4是图1和2的可选择阈值复位电路的第二实施方式的电路的示意图。
图5是图1和2的可选择阈值复位电路的第三实施方式的电路的示意图。
图6是图1和2的可选择阈值复位电路的第四实施方式的电路的示意图。
具体实施方式
图1是根据本发明一种实施方式的低压测试系统100的简化功能模块图。低压测试系统100包括耦合到集成电路封装104的产品测试器102。产品测试器102包括可变VDD产生器112和耦合到可变VDD产生器112的测试模式使能信号产生器114。产品测试器102通过第一线115耦合到集成电路封装104的管脚116,以在集成电路封装内部传送可变电压到电路。产品测试器102也通过第二线117耦合到集成电路封装104的测试管脚118,以传送测试模式使能信号到集成电路封装104。集成电路封装104也包括能够耦合到地电位的管脚119。
集成电路封装104还包括可选择阈值复位电路125和被测试电路127。在一种实施方式中,可选择阈值复位电路125是上电复位(POR)电路。被测试电路127可以包括纯数字电路、纯模拟电路,它可以包括数字和模拟电路,或者它可以是包括模拟、数字和电源电路的混合模式电路,或者它可以是其它任何形式的电路。当电源电压VDD低于复位阈值电压(“复位阈值”)时,可选择阈值复位电路125输出复位信号给被测试电路127。典型地,当电源电压水平降低到额定电源电压水平的大约80%时,输出复位信号。有利地,可选择阈值复位电路125不禁止复位阈值出现时复位信号的输出。反而,可选择阈值复位电路125选择性地改变复位阈值。可选择阈值复位电路125选择性地降低可选择阈值复位电路输出复位信号时的电源电压水平。在一种实施方式中,较低的复位阈值或测试模式复位阈值是电源电压的大约80%。在另一实施方式中,较低的复位阈值是不同于电源电压大约80%的其它值。较低复位阈值的实际值取决于可选择阈值复位电路125中部件的值。当低压测试模式(下文“测试模式”)被使能时,可选择阈值复位电路125降低复位阈值的值,其是复位信号出现时的电压。在一种实施方式中,当VDD是2.5V时,正常复位阈值典型的是2.0V(VDD的80%)。在该实施方式中,需要确定当电源电压低于正常复位阈值,例如1.75V时,被测试电路127是否工作正常。通过将复位阈值降低到低于正常复位阈值的值,例如1.65V,低压测试系统100允许很容易的做出这种决定。集成电路封装104包括集成电路(未示),其包括可选择阈值复位电路125和被测试电路127,并且集成电路可以包括图1中未示出的附加电路。产品测试102改变用于集成电路封装104内部所有电路,包括用于1中未示出电路,的VDD电压水平。
图2是根据本发明另一实施方式的低压测试系统200的简化功能模块图。低压测试系统200包括耦合到集成电路封装204的产品测试器202。产品测试器包括微处理器210。产品测试器202通过通讯通道203耦合到集成电路封装204。在一种实施方式中,通讯通道203是串行外围接口(SPI)通讯通道,其包括耦合到集成电路封装204的四个管脚(未示)的时钟线、芯片选择线、数据输入线和数据输出线。集成电路封装204包括可以耦合到未调节电源220的管脚216和管脚219。集成电路封装204包括耦合到通讯通道203的通讯电路221。通讯电路221通过线222耦合到可选择阈值复位电路125。通过线222,通讯电路221提供测试模式使能信号到可选择阈值复位电路125,其由产品测试器202指导。通讯电路221也耦合到可编程VDD调节器223。可编程VDD调节器223可以通过管脚216和管脚219耦合到未调节电源220。可编程VDD调节器223产生VDD的至少两个电压水平用于为集成电路封装204内部的电路供电。可编程VDD调节器223通过线224耦合到可选择阈值复位电路125和被测试电路127。
可编程VDD调节器223由产品测试器202指导通过线224提供VDD的至少两个电压水平中的一个到可选择阈值复位电路125和被测试电路127。VDD的一个电压水平是额定电源电压水平。VDD的另一个电压水平是相对于额定电源电压水平降低了的电压水平。VDD的同样电压水平同时提供到可选择阈值复位电路125和被测试电路127。当可编程VDD调节器223提供相对于额定电源电压水平降低了的VDD的电压水平时,通讯电路221同时提供测试模式使能信号到可选择阈值复位电路125,从而选择用于可选择阈值复位电路125的降低了的阈值。当可编程VDD调节器223提供降低了的VDD到被测试电路127时(并且同时可选择阈值复位电路125被选择工作在降低了的阈值下),被测试电路可以是,并且尤其是被测试来确定其在该降低了的VDD下是否正常工作。
集成电路封装204可以包括图2中未示出的电路。例如,可编程VDD调节器223可以耦合到集成电路封装204中的其它不被测试的电路(未示),并且提供调节了的VDD电压到集成电路封装204中的其它不被测试的电路。由于这种其它电路不被测试,当可编程VDD调节器223降低输入被测试电路127的VDD电压时,可编程VDD调节器可以不降低输入这种其它电路的VDD电压水平。
图3是可选择阈值复位电路125的第一实施方式的电路300的示意图。电路300包括比较器310。在电路300中,比较器310是自偏比较器,即比较器310产生其自身的参考电压VREF。在一种实施方式中,比较器310是断带隙比较器,其比较集成电路的带隙电压和电源电压VDD的百分比。在一种实施方式中,带隙电压,和因此的VREF是大约1.25V。百分比的值取决于如下文中解释的可选择阈值复位电路125中部件的值。当电源电压高时,比较器310的输出是在第一状态。当电源电压降低到足够低的电压时,比较器310的输出改变状态。当可选择阈值复位电路125的电源电压降低时,可选择阈值复位电路125降低比较器310改变状态时的电压。可选择阈值复位电路125通过增加电源电压VDD的百分比来完成该操作,当VREF的值保持恒定时比较器310比较VDD和VREF。由于比较器设计为用于宽电源电压范围,比较器310的电源电压水平降低到低压测试的电压水平不会对比较器的操作产生不良影响。通过降低可选择阈值复位电路125的电源电压降低时比较器310改变状态时的电压,可选择阈值复位电路的复位阈值有利地降低了。
电路300具有用于接收测试模式使能信号的输入端305和用于输出复位信号的输出端306。比较器310包括节点335处的第一输入端,和第二输入端336。比较器310的输出端是电路300的输出端306。电路300包括耦合在VDD端307和VSS端308之间的分压电路。在一种实施方式中,分压电路是耦合在VDD端307和VSS端308之间的分压梯(下文“梯”)320。在一种实施方式中,梯320包括在上部330的电阻部件和在下部340的电阻部件341和342。每个电阻部件可以包括一个或多个电阻器。此外,每个电阻部件可以包括可调电阻器(未示)。梯320包括在上部330和下部340之间的节点335。梯320在节点335处产生电压VSENSE。节点335处的电压VSENSE是VDD的间接测量。节点335处的电压VSENSE是VDD的一部分。该部分的值是节点335以上电阻和节点335以下电阻的比值。比较器310比较节点335处产生的电压VSENSE和由带隙电压参考电路产生的恒定电压VREF,将VSENSE输入比较器的第一输入端,VREF输入其第二输入端336。
电路300包括用于控制梯的功能拓扑的开关350。在电路300中,开关350是NMOS晶体管,该晶体管具有耦合到输入端305的栅极、耦合到下部340的电阻部件341和342之间的中间节点343的漏极、和耦合到VSS端308的源极。
产品测试器102和202使电路300接收低态有效的测试模式使能信号,从而使电路300进入测试模式。低态有效测试模式使能信号使开关350的NMOS晶体管关断,或是不导通,从而可选择阈值复位电路125进入测试模式。开关350的NMOS晶体管需要在其栅极的低态(逻辑零)输入信号来关断。
当电路300不处于测试模式时,NMOS晶体管导通,其从梯320的下部340短路电阻部件342,从而降低梯下部的电阻。当开关350的NMOS晶体管导通时,在节点335处采样到一定百分比的电源电压。当可选择阈值复位电路125的电路300处于测试模式时(作为接收到低态有效测试模式使能信号的结果),开关350的NMOS晶体管关断,在节点335处采样到的一定百分比的电源电压改变。当开关350的NMOS晶体管关断时,在节点335处采样到的一定百分比的电源电压增大。通过增大在节点335处采样到的一定百分比的电源电压,电路400的复位阈值降低到测试模式复位阈值。当然,在一种实施方式中比较器310的阈值一直不变保持在约1.25V。
电路300包括耦合在开关350的NMOS晶体管栅极和VDD端307之间的正偏电阻360。在没有从通讯电路221(参见图2)的低态测试模式使能信号的情况下,正偏电阻360有利地将开关350的NMOS晶体管保持在导通状态。如果传送从产品测试器102到集成电路封装104的测试模式使能信号的第二线117(参见图1)断开,正偏电阻360有利地将开关350的NMOS晶体管保持在导通状态。因此,如果第二线117断开,可选择阈值复位电路125的电路300不会进入测试模式,并且复位阈值保持在其正常值。
复位信号由可选择阈值复位电路125确定,当
VSENSE=VREF公式(1)
当可选择阈值复位电路125的第一实施方式的电路300处于测试模式时:
VSENSE=VDD[(R341+R342)/(R330+R341+R342)]公式(2)
通过结合公式(1)和(2),可以看出复位信号由电路300确定,当
VDD=VREF×(R330+R341+R342)/(R341+R342)公式(3)
典型地用于一种实施方式的值为:VDD=2.5V,VREF=1.25V,测试模式复位阈值=1.65V。当处于测试模式时,梯具有的总电阻RTOTAL=R330+R341+R342。在一种实施方式中,电路300设计成当处于测试模式时,通过梯的总电流ITOTAL大约为50μA。
VDD/ITOTAL=RTOTAL
将典型值插入上述公式中,可以确定RTOTAL的值为:
2.5V/50μA=50kΩ
在这种实施方式中,在正常模式下ITOTAL大于50μA;然而,电路300设计成可以承受大于50μA。
VSENSE/VDD=(R341+R342)/(R330+R341+R342)
VSENSE/VDD=(R341+R342)/RTOTAL
(R341+R342)=RTOTAL×VSENSE/VDD公式(4)
在可选择阈值复位电路125的正常复位阈值和测试模式复位阈值下,VREF=VSENSE=1.25V。当可选择阈值复位电路125处于测试模式时,VDD通过产品测试器102和202设定为1.65V。当典型值插入到公式(4)中时,电路300的梯320的下部340的电阻可以被确定。
(R341+R342)=50kΩ×1.25V/1.65V
(R341+R342)=37.88kΩ
因此,
R330=RTOTAL-(R341+R342)=50kΩ-37.88kΩ=12.1kΩ。
当可选择阈值复位电路125不处于测试模式时,电路300的R342被开关350旁路,并且在上述公式(3)中,可以给定R342的值为0欧姆,如下述公式所述。
VDD=VREF×(R330+R341+0)/(R341+0)
VDD=VREF×(R330+R341)/R341
R341=(VREF×R330)/(VDD-VREF)
当可选择阈值复位电路125不处于测试模式时,VDD可以低至2V并且由于正常复位阈值大约是2V而仍然工作,因此
R341=(1.25V×12.1kΩ)/(2V-1.25V)
R341=20.17kΩ
因此
R342=37.88kΩ-20.17kΩ=17.71kΩ。
以类似的方式可以计算出在可选择阈值复位电路125的其它实施方式(参见图4和5)中的电阻部件和电阻的值。
电路300的另一实施方式(未示)中,运算放大电路代替了梯320、开关350和正偏电阻360。运算放大电路耦合在VDD端307和比较器310之间。运算放大电路也耦合到输入端305以接收测试模式使能信号。运算放大电路响应于测试模式使能信号来改变比较器310的负输入端处出现的VDD的百分比。运算放大电路包括运算放大器,以及设定增益k的电阻或其它无源部件,其中k<1。运算放电电路的输出信号是VDD/k。运算放大器的输入端与VDD端307连接,并且运算放大器的另一输入端连接到地或其它参考值,例如带隙参考值。运算放大器的输出端与比较器310的负输入端连接。电路300的又一实施方式中(未示),开关式电容器代替了梯320的电阻器,并且增加了时钟。
图4是可选择阈值复位电路125的第二实施方式的电路400的示意图。电路400包括与比较器310功能类似的比较器410。电路400具有用于接收测试模式使能信号的输入端405以及用于输出复位信号的输出端406。电路400包括比较器410。电路400包括耦合在VDD端407和VSS端408之间的梯420。梯420包括在上部430的电阻部件431和432,以及在下部440的电阻部件。电路400包括开关450。在电路400中,开关450是PMOS晶体管。开关450的PMOS晶体管是常断的,从而从梯420的上部430短路电阻部件431。通过断开开关450的PMOS晶体管使得可选择阈值复位电路125的电路400进入测试模式。PMOS晶体管需要在其栅极的低态(逻辑零)输入信号来导通。低态测试模式使能信号使得开关450的PMOS晶体管导通或是导电,从而可选择阈值复位电路125的电路400进入测试模式。当开关450的PMOS晶体管导通,其从梯420的上部430短路电阻部件431,从而减少梯上部的电阻。通过减少梯420上部430的电阻,在节点435处采样到的电源电压百分比增加,从而复位阈值降低到测试模式复位阈值。
电路400包括耦合在开关450的PMOS晶体管栅极和VDD端407之间的正偏电阻460。在没有低态测试模式使能信号的情况下,正偏电阻460有利地保持开关450的PMOS晶体管处于断开状态。因此,可选择阈值复位电路125的电路400不进入测试模式,并且复位阈值保持在其正常值。
图5是可选择阈值复位电路125的第三实施方式的电路500的示意图。电路500包括与比较器310功能类似的比较器510。电路500具有用于接收测试模式使能信号的输入端505以及用于输出复位信号的输出端506。电路500包括梯520,该梯520具有耦合到VDD端507的一端。梯520包括在上部530的电阻部件,以及在下部540的配置为相互并联电阻部件541和542。梯520包括在上部530和下部540之间的节点535。电阻部件542的一端耦合到节点535,而电阻部件542的另一端耦合到VSS端508。电路500包括作为开关550的NMOS晶体管。电阻部件541的一端耦合到节点535,而电阻部件541的另一端耦合到NMOS晶体管的漏极。NMOS晶体管的源极耦合到VSS端508,而NMOS晶体管的栅极耦合到输入端505。梯520在节点535处产生电压VSENSE
产品测试器102和202使得电路500接收低态有效测试模式使能信号,从而导致电路500进入测试模式。低态有效测试模式使能信号使得开关550的NMOS晶体管关断或停止导通,从而电路500进入测试模式。NMOS晶体管需要在其栅极上的高态(逻辑一)输入信号来导通。当NMOS晶体管导通时,其连接电阻部件541到VSS端508,从而减少了梯520的下部540的电阻。当电路500不处于测试模式时,NMOS晶体管导通,并且在节点535处采样到一定百分比的电源电压。当电路500处于测试模式时,NMOS晶体管关断,并且在节点535处采样到的一定百分比的电源电压改变。当NMOS晶体管关断时,在节点535处采样到的一定百分比的电源电压增加。通过增加节点535处采样到的一定百分比的电源电压,复位阈值降低到测试模式复位阈值。
图6是可选择阈值复位电路125的第四实施方式的电路600的示意图。电路600包括可选择VREF电路602,该可选择VREF电路602具有用于接收测试模式使能信号的输入端和用于输出VREF的可选择值到比较器610的输出端。由可选择VREF电路602输出给比较器610的VREF可选择值是基于来自图6中未示出的参考电路的带隙电压。图6的比较器610是标准比较器,对比于图3、4和5的带隙比较器310。
一种实施方式的可选择VREF电路602包括放大器电路(未示),该放大器电路具有由测试模式使能信号控制的适当的增益或衰减量,使用上述带隙电压参考电路作为参考,从而改变输入到比较器610的输入端636的VREF值。在这种情况下,VREF的一个值在正常模式期间输入到比较器610,而VREF的另一个值在测试模式期间输入到比较器。
另一实施方式的可选择VREF电路602包括第二带隙电压参考电路(未示),该第二带隙电压参考电路产生不同于VREF的第二VREF2,其中比较器610的输入端636在VREF和VREF2之间复用。在这种情况下,一个带隙电压参考电路产生在正常模式期间使用的VREF,第二带隙电压参考电路产生在测试模式期间使用的VREF2,并且通过测试模式使能信号控制复用。
又一实施方式的可选择VREF电路602包括数字-模拟转换器(DAC),其中DAC的输出由测试模式使能信号控制。
再一实施方式的可选择VREF电路602包括电阻分压网络,该电阻分压网络基于带隙参考或未调节电源(参见图1),而不基于来自可编程VDD调节器223的电压,其中电阻分压网络由测试模式使能信号控制。
在可选择VREF电路602的每种实施方式中,当可选择阈值复位电路125进入测试模式时,输入到比较器610的输入端636的VREF值响应于测试模式使能信号由可选择VREF电路602从正常值降低到较低值。
低压测试系统100和200允许在低于正常电压的VDD下封装水平、逻辑操作而不禁用复位电路。而且,低压测试系统200允许在低于正常复位阈值的VDD下封装水平逻辑操作而不使用外部管脚连接复位电路或VDD。不像一些已知的电路,对于低压测试系统100和200,在低压测试期间,可选择阈值复位电路125不会被禁用,并且复位信号不会被禁止。
VDD调节器223和可选择阈值复位电路125一起被SPI或测试模式管脚控制。当执行低压测试或扫描时,VDD从其额定值,例如2.5V,降低到较低的值,例如1.75V,如集成电路制造过程所规定。同时,复位阈值从其额定值,如2.0V降低到较低值,如1.65V。
低压测试系统100和200协调控制可选择阈值复位电路125和可编程VDD调节器223。在低压测试或扫描期间,低压测试系统100和200在降低复位阈值的同时降低VDD。低压测试系统100和200包括控制管脚上的局部正偏以建立正确的启动起点。低压测试系统100和200允许低压测试在封装水平执行,而不禁用复位电路也不增加管脚。
有利地,可选择阈值复位电路125即使在故障状态也保持可操作。在故障状态下,如集成电路中导致传送测试模式使能信号的第二线117总是有效(逻辑高)的金属缺陷,可选择阈值使能电路125仍是可用并可操作的(尽管其可能参数错误),因而确保上电期间的合适逻辑复位。
电阻部件可以包括三端扩散电阻、两端多晶硅电阻、金属电阻、镍镉电阻或配置成作为电阻的晶体管。
在一种实施方式中,可选择阈值复位电路125配置在使用互补金属氧化物半导体(CMOS)工艺制造的集成电路上。在一种实施方式中,可选择阈值复位电路125包括薄膜氧化晶体管。在另一实施方式中,可选择阈值复位电路125包括双栅极氧化物(DGO)晶体管。尽管在一种示例性实施方式中,可选择阈值复位电路125配置在使用CMOS技术制造的集成电路上,放大器电路也可以配置在使用其他技术制造的集成电路上。
虽然在这里参考具体实施方式描述了本发明,不脱离如下面的权利要求中陈述的本发明的范围内可以做出各种变形或改变。例如,虽然示例性实施方式示出的可选择阈值复位电路125配置在集成电路上,但是使用包括分离设备的部件形成整体也同等有用。虽然一种实施方式的可选择阈值复位电路125可以包括FET,但是另一实施方式的可选择阈值复位电路125可以包括双极性晶体管。
虽然本发明已经在具体导电类型或电压极性方面作了描述,但是本领域技术人员很清楚导电类型和电压极性可以是相反的。
具体实施方式和附图被理解为示意性的而不是限制性的,并且所有这种变形应该包括在本发明的范围内。这里描述的关于具体实施方式的各种益处、优点或解决问题的方案都不意在构造为任一或所有权利要求的决定性的、需要的或必须的特征或部件。除非特别说明,例如“第一”和“第二”的术语是用于在该属于描述的部件之间任意的区别。因而,这些术语不需要用于解释该部件的时序或优先级。注意使用术语“耦合”表示一个或多个附加部件可以插入到耦合的两个部件之间。
虽然在这里参考具体实施方式描述了本发明,在不脱离如下面的权利要求中陈述的本发明的范围内可以做出各种变形或改变。

Claims (20)

1.一种可选择阈值复位电路,其耦合到第一电源端和第二电源端,包括:
分压电路,耦合到第一电源端和第二电源端,用于产生为第一电源端处电压一部分的VSENSE电压;
比较器,具有耦合到分压电路的第一输入端,耦合到参考电压的第二输入端,和用于当第一电源端处的电压等于或小于可选择阈值复位电路的复位阈值时输出复位信号的输出端;以及
开关,用于控制分压电路,该开关具有耦合到分压电路的第一开关端,耦合到第二电源端的第二开关端,和用于触发该开关的输入端,从而
当开关处于第一状态并且第一电源端处于正常电压水平时,输出正常复位阈值的复位信号,以及
当开关处于第二状态并且第一电源端处于低于正常电压水平的测试模式电压水平时,输出低于正常复位阈值的测试模式复位阈值的复位信号。
2.如权利要求1的可选择阈值复位电路,其中比较器比较VSENSE电压和参考电压,并且其中当开关处于第一状态时的VSENSE电压高于当开关处于第二状态时的VSENSE电压。
3.如权利要求1的可选择阈值复位电路,其中可选择阈值复位电路耦合到被测试电路,第一电源端和被测试电路耦合到电源,并且其中当开关触发到第二状态时电源的电压水平降低。
4.如权利要求1的可选择阈值复位电路,其中分压电路是分压梯,其包括:
第一部分,耦合在比较器的第一输入端与第一电源端之间,以及
第二部分,耦合在比较器的第一输入端与第二电源端之间,
其中分压梯在第一部分和第二部分之间的节点处产生VSENSE电压。
5.如权利要求4的可选择阈值复位电路,其中分压梯的第二部分包括:
第一电阻,耦合在比较器的第一输入端与第二部分的中间节点之间,以及
第二电阻,耦合在第二部分的中间节点和第二电源端之间,并且
其中第一开关端耦合到第二部分的中间节点。
6.如权利要求4的可选择阈值复位电路,其中开关控制分压梯的拓扑,开关具有耦合到第二部分的第一开关端,耦合到第二电源端的第二开关端,和用于触发开关的输入端,从而
当开关闭合并且第一电源端处于正常电压水平时,输出正常复位阈值的复位信号,以及
当开关开路并且第一电源端处于低于正常电压水平的测试模式电压水平时,输出低于正常复位阈值的测试模式复位阈值的复位信号。
7.如权利要求6的可选择阈值复位电路,其中测试模式复位阈值和正常复位阈值间的比值与电源的测试模式电压水平和电源的正常电压水平间的比值成比例。
8.如权利要求5的可选择阈值复位电路,其中第一电源端的电压水平在开关闭合后降低到小于正常电压水平。
9.如权利要求5的可选择阈值复位电路,包括耦合在开关和第一电源端之间的正偏电阻,使得缺乏开关输入端的信号时,复位阈值都保持在正常电压水平。
10.如权利要求5的可选择阈值复位电路,其中开关包括NMOS晶体管,该NMOS晶体管具有耦合到开关输入端的栅极,耦合到分压梯下部的中间节点的漏极,和耦合到第二电源端的源极。
11.如权利要求10的可选择阈值复位电路,包括耦合在NMOS晶体管的栅极和第一电源端之间的正偏电阻,使得除非NMOS晶体管的栅极出现逻辑零的信号,正偏电阻保持NMOS晶体管处于导通状态。
12.一种用于在集成电路封装内部执行电路低压测试的方法,包括:
设定被测试电路和复位电路的电源处于正常电压水平,被测试电路和复位电路位于集成电路封装内部,复位电路具有用于接收测试模式使能信号的输入端,其中当电源的电压水平处于复位阈值时复位电路输出复位信号到被测试电路,并且其中复位电路的复位阈值基于测试模式使能信号的值从正常复位阈值和测试模式复位阈值中选择一个;
提供测试模式使能信号到复位电路,从而当电源电压水平处于或低于测试模式复位阈值时,测试模式使能信号的值导致复位电路输出复位信号到被测试电路;
降低复位电路和被测试电路的电源电压水平到测试模式电压水平,其中测试模式电压水平低于复位电路的正常复位阈值;以及
确定当被测试电路的电源电压水平处于测试模式电压水平时被测试电路的操作。
13.如权利要求12的方法,其中测试模式复位阈值和正常复位阈值间的比值与电源的测试模式电压水平和电源的正常电压水平间的比值成比例。
14.如权利要求12的方法,其中在降低被测试电路的电源电压水平到测试模式电压水平的同时,提供测试模式使能信号到复位电路和被测试电路。
15.如权利要求12的方法,其中缺乏复位电路的输入端的信号时,复位阈值保持在正常复位阈值。
16.一种可选择阈值复位电路,其耦合到第一电源端和第二电源端,包括:
分压电路,耦合到第一电源端和第二电源端之间,用于在节点处产生为第一电源端处电压的一部分的电压;
比较器,具有耦合到分压电路节点的第一输入端,耦合到参考电压的第二输入端,和用于当第一电源端处的电压等于或小于可选择阈值复位电路的复位阈值时输出复位信号的输出端;
输入端,用于接收测试信号;以及
输出端,从而
当测试信号处于第一状态并且第一电源端处于正常电压水平时,输出正常复位阈值的复位信号,并且
当测试信号处于第二状态并且第一电源端处于低于正常电压水平的测试模式电压水平时,输出低于正常复位阈值的测试模式复位阈值的复位信号。
17.如权利要求16的可选择阈值复位电路,其中可选择阈值复位电路耦合到被测试电路,被测试电路和可选择阈值复位电路位于同一集成电路封装内部,被测试电路耦合到第一电源端、第二电源端、和输出端,并且其中当其接收到复位信号时复位被测试电路。
18.如权利要求17的可选择阈值复位电路,其中可选择阈值复位电路耦合到产品测试器,产品测试器耦合到第一电源端、第二电源端、和输入端,产品测试器用于产生测试信号和用于降低第一电源端的电压水平到低于正常复位阈值的电压水平,其中测试模式复位阈值和正常复位阈值间的比值与第一电源端电压水平的减少量成比例。
19.如权利要求16的可选择阈值复位电路,其中比较器的第二输入端耦合到带隙电压参考电路。
20.如权利要求16的可选择阈值复位电路,包括用于产生参考电压的可选择VREF电路,可选择VREF电路具有耦合到比较器的第二输入端的输出端,还具有用于接收测试信号的输入端,其中参考电压值基于测试信号的值。
CN201210079180.8A 2011-03-24 2012-03-23 可选择阈值复位电路 Active CN102692596B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US13/071,025 2011-03-24
US13/071,025 US8531194B2 (en) 2011-03-24 2011-03-24 Selectable threshold reset circuit

Publications (2)

Publication Number Publication Date
CN102692596A CN102692596A (zh) 2012-09-26
CN102692596B true CN102692596B (zh) 2016-12-14

Family

ID=46027568

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210079180.8A Active CN102692596B (zh) 2011-03-24 2012-03-23 可选择阈值复位电路

Country Status (4)

Country Link
US (1) US8531194B2 (zh)
EP (1) EP2503346B1 (zh)
JP (1) JP6095199B2 (zh)
CN (1) CN102692596B (zh)

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9086434B1 (en) * 2011-12-06 2015-07-21 Altera Corporation Methods and systems for voltage reference power detection
US10284073B2 (en) * 2012-04-25 2019-05-07 Hamilton Sundstrand Corporation Power supply built-in testing
US9013202B2 (en) * 2012-05-23 2015-04-21 International Business Machines Corporation Testing structure and method of using the testing structure
US8742805B2 (en) * 2012-07-26 2014-06-03 Samsung Electro-Mechanics Co., Ltd. Power on reset device and power on reset method
US8928372B2 (en) * 2013-03-08 2015-01-06 Taiwan Semiconductor Manufacturing Company, Ltd. Multiple power domain electronic device and related method
TW201504648A (zh) * 2013-07-25 2015-02-01 Terminus Technology Inc 利用僅既有的功能腳位實現通信介面的晶片
US9506979B2 (en) 2014-04-02 2016-11-29 Freescale Semiconductor, Inc. Test mode entry interlock
US9606563B2 (en) 2014-04-08 2017-03-28 Texas Instruments Deutschland Gmbh Bandgap reference voltage failure detection
US9377804B2 (en) * 2014-04-10 2016-06-28 Qualcomm Incorporated Switchable package capacitor for charge conservation and series resistance
US9312850B2 (en) 2014-08-20 2016-04-12 Freescale Semiconductor, Inc. Testable power-on-reset circuit
US9634653B2 (en) * 2014-12-11 2017-04-25 Texas Instruments Incorporated Method and apparatus for a brown out detector
CN104490478A (zh) * 2015-01-09 2015-04-08 王小楠 医用射线定位薄膜及定位便捷的病变处拍照方法
DE102015215331A1 (de) 2015-08-11 2017-02-16 Continental Teves Ag & Co. Ohg Elektronische Steuerungseinheit
WO2017025354A1 (de) * 2015-08-11 2017-02-16 Continental Teves Ag & Co. Ohg Vorrichtung zum messen einer messgrösse
CN105141119B (zh) * 2015-10-10 2018-01-05 上海灿瑞科技股份有限公司 一种上电清零和欠压锁定启动电路
KR20170071828A (ko) * 2015-12-16 2017-06-26 에스케이하이닉스 주식회사 반도체 장치 및 이를 포함하는 테스트 시스템
DE102016202403A1 (de) 2016-02-17 2017-08-17 Continental Teves Ag & Co. Ohg Sensor
DE102016202402A1 (de) 2016-02-17 2017-08-17 Continental Teves Ag & Co. Ohg Sensor
US10228415B1 (en) * 2016-09-27 2019-03-12 Altera Corporation Apparatus and method for security in an integrated circuit
US10050618B1 (en) 2017-04-13 2018-08-14 Nxp Usa, Inc. Reset management circuit and method therefor
EP3451338B1 (en) * 2017-08-30 2020-10-07 Nxp B.V. Power supply ready indicator circuit
US10620267B2 (en) * 2017-09-20 2020-04-14 Stmicroelectronics International N.V. Circuitry for testing non-maskable voltage monitor for power management block
JP6746659B2 (ja) 2018-11-09 2020-08-26 華邦電子股▲ふん▼有限公司Winbond Electronics Corp. メモリデバイス及びその内蔵セルフテスト方法
CN111157877B (zh) * 2019-12-31 2022-04-15 西安翔腾微电子科技有限公司 一种关态负载断路检测电路
JP7413082B2 (ja) 2020-03-02 2024-01-15 メイコーエンベデッドプロダクツ株式会社 監視電圧閾値切替回路、リセット監視システム、制御信号生成回路が行う処理方法及びプログラム
CN111755035A (zh) * 2020-06-03 2020-10-09 深圳金茂电子有限公司 一种电源芯片管理系统及方法
TWI764168B (zh) * 2020-06-05 2022-05-11 大陸商北京集創北方科技股份有限公司 欠電壓檢測電路及利用其之控制器和電子設備
CN112986800B (zh) * 2021-02-19 2024-04-09 宏晶微电子科技股份有限公司 Por电路测试方法及装置
CN113315498B (zh) * 2021-05-27 2022-08-23 北京中电华大电子设计有限责任公司 一种高精度por电路

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1684157A1 (en) * 2004-09-29 2006-07-26 Alstom S.p.A. Circuit for controlling power supply to electronic processing circuits, and especially electronic processing circuits having a redundant architecture
CN101675588A (zh) * 2007-05-04 2010-03-17 密克罗奇普技术公司 可变功率和响应时间欠电压复位电路
US7711971B1 (en) * 2006-06-28 2010-05-04 Linear Technology Corporation Multi-input power supply supervisor
CN101980445A (zh) * 2010-11-16 2011-02-23 成都国腾电子技术股份有限公司 高可靠零功耗复位电路

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5103113A (en) 1990-06-13 1992-04-07 Texas Instruments Incorporated Driving circuit for providing a voltage boasted over the power supply voltage source as a driving signal
US5115146A (en) 1990-08-17 1992-05-19 Sgs-Thomson Microelectronics, Inc. Power-on reset circuit for controlling test mode entry
US5181203A (en) 1990-12-21 1993-01-19 Vlsi Technology, Inc. Testable power-on-reset circuit
US5149987A (en) 1991-08-19 1992-09-22 Vlsi Technology, Inc. Provision of circuit reset without a dedicated I/O pin
JPH05259859A (ja) 1992-02-28 1993-10-08 Oki Lsi Tekunoroji Kansai:Kk オート・クリヤー回路
US5394104A (en) 1992-06-25 1995-02-28 Xilinx, Inc. Power-on reset circuit including dual sense amplifiers
US5450417A (en) 1993-10-26 1995-09-12 Texas Instruments Incorporated Circuit for testing power-on-reset circuitry
US5991887A (en) 1996-02-28 1999-11-23 Dallas Semiconductor Corporation Low power wake up circuitry, with internal power down of the wake up circuitry itself
JPH10105255A (ja) * 1996-09-25 1998-04-24 Toshiba Microelectron Corp 低電圧検知回路
JPH10207580A (ja) * 1997-01-17 1998-08-07 Hitachi Ltd パワーオンリセット発生回路および半導体集積回路並びにicカード
US5912562A (en) * 1997-02-04 1999-06-15 Motorola Inc. Quiescent current monitor circuit for wafer level integrated circuit testing
JP3288249B2 (ja) 1997-03-31 2002-06-04 東芝マイクロエレクトロニクス株式会社 パワーオンリセット回路
US6073263A (en) 1997-10-29 2000-06-06 Credence Systems Corporation Parallel processing pattern generation system for an integrated circuit tester
US6188257B1 (en) 1999-02-01 2001-02-13 Vlsi Technology, Inc. Power-on-reset logic with secure power down capability
US6618312B2 (en) 2001-05-04 2003-09-09 Texas Instruments Incorporated Method and device for providing a multiple phase power on reset
JP2003059297A (ja) * 2001-08-08 2003-02-28 Mitsubishi Electric Corp 半導体記憶装置およびそれを用いた半導体モジュール
US7057427B2 (en) 2004-07-15 2006-06-06 Freescale Semiconductor, Inc Power on reset circuit
US7142024B2 (en) 2004-11-01 2006-11-28 Stmicroelectronics, Inc. Power on reset circuit
US7265595B1 (en) 2006-03-03 2007-09-04 Cypress Semiconductor Corporation Stochastic reset circuit
US7710105B2 (en) 2006-03-14 2010-05-04 Atmel Corporation Circuit reset testing methods
US7519486B2 (en) 2006-03-31 2009-04-14 Atmel Corporation Method and apparatus to test the power-on-reset trip point of an integrated circuit
JP4268655B1 (ja) * 2007-11-19 2009-05-27 シャープ株式会社 パワーオンリセット回路及びコンビ型icカード
JP5133804B2 (ja) * 2008-07-18 2013-01-30 ルネサスエレクトロニクス株式会社 リセット信号生成回路

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1684157A1 (en) * 2004-09-29 2006-07-26 Alstom S.p.A. Circuit for controlling power supply to electronic processing circuits, and especially electronic processing circuits having a redundant architecture
US7711971B1 (en) * 2006-06-28 2010-05-04 Linear Technology Corporation Multi-input power supply supervisor
CN101675588A (zh) * 2007-05-04 2010-03-17 密克罗奇普技术公司 可变功率和响应时间欠电压复位电路
CN101980445A (zh) * 2010-11-16 2011-02-23 成都国腾电子技术股份有限公司 高可靠零功耗复位电路

Also Published As

Publication number Publication date
JP6095199B2 (ja) 2017-03-15
EP2503346B1 (en) 2020-08-05
EP2503346A2 (en) 2012-09-26
EP2503346A3 (en) 2013-11-20
US20120242380A1 (en) 2012-09-27
JP2012205310A (ja) 2012-10-22
US8531194B2 (en) 2013-09-10
CN102692596A (zh) 2012-09-26

Similar Documents

Publication Publication Date Title
CN102692596B (zh) 可选择阈值复位电路
CN101465644B (zh) 输出驱动器电路
CN105549673B (zh) 双模切换式ldo电路
CN102288810B (zh) 电压检测电路
US20070018508A1 (en) Method and apparatus for mode selection for high voltage integrated circuits
CN106209069B (zh) 一种超低功耗数模混合集成熔丝修调电路及熔丝修调方法
US8981732B2 (en) Switch, charge monitoring apparatus and rechargeable battery module
CN103378850B (zh) 输出电路
DE102011090101A1 (de) Schaltungsanordnung mit einem Messtransistor
CN103294095B (zh) 具有电流增压器的电压模式驱动器(vmdcb)
CN110419015A (zh) 用于使用浮动带隙参考和温度补偿进行负输出电压有源箝位的方法和设备
CN105359412B (zh) 支持高于电源的电压的开关
EP0746905B1 (en) A power semiconductor switch
CN106018934A (zh) 一种可连续调节过流点的igbt过流检测电路及其实现方法
CN107276151A (zh) 一种修调电路和电池保护芯片
CN101393890A (zh) 一种高压bcd器件的制备方法
CN102447468A (zh) 耐高压驱动器
CN206039254U (zh) 输出电路、输出单元、可编程控制器
CN106960802B (zh) 一种半导体静态电流的测试器件及测试方法
CN209148780U (zh) 短路保护的检测电路
CN101971488A (zh) 具有过压保护的差分电流输出驱动器
CN100356568C (zh) 可用微弱电流检测断路的半导体装置以及电子装置
CN110149114A (zh) 一种修调电路
CN104716938B (zh) 一种栅跟随输入输出电路
CN208317059U (zh) 驱动电路结构

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CP01 Change in the name or title of a patent holder

Address after: Texas in the United States

Patentee after: NXP America Co Ltd

Address before: Texas in the United States

Patentee before: Fisical Semiconductor Inc.

CP01 Change in the name or title of a patent holder