CN106209069B - 一种超低功耗数模混合集成熔丝修调电路及熔丝修调方法 - Google Patents

一种超低功耗数模混合集成熔丝修调电路及熔丝修调方法 Download PDF

Info

Publication number
CN106209069B
CN106209069B CN201610505352.1A CN201610505352A CN106209069B CN 106209069 B CN106209069 B CN 106209069B CN 201610505352 A CN201610505352 A CN 201610505352A CN 106209069 B CN106209069 B CN 106209069B
Authority
CN
China
Prior art keywords
oxide
metal
semiconductor
fuse
phase inverter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201610505352.1A
Other languages
English (en)
Other versions
CN106209069A (zh
Inventor
胡国宇
张瑞智
许江涛
张鸿
张�杰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xian Jiaotong University
Original Assignee
Xian Jiaotong University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xian Jiaotong University filed Critical Xian Jiaotong University
Priority to CN201610505352.1A priority Critical patent/CN106209069B/zh
Publication of CN106209069A publication Critical patent/CN106209069A/zh
Application granted granted Critical
Publication of CN106209069B publication Critical patent/CN106209069B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/08Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
    • H03K19/094Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors
    • H03K19/0944Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors using MOSFET or insulated gate field-effect transistors, i.e. IGFET
    • H03K19/0948Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors using MOSFET or insulated gate field-effect transistors, i.e. IGFET using CMOS or complementary insulated gate field-effect transistors

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

本发明公开了一种超低功耗数模混合集成熔丝修调电路及熔丝修调方法。利用四个反相器、四个MOS管和熔丝组成修调电路,能够有效实现熔丝修调功能,根据熔丝熔断前后的电阻大小不同输出不同的控制电平,进而控制开关管的通断选择电阻的接入与否。电路硬件开销小,功耗低,适合于超低功耗数模混合集成电路。本发明还充分利用了集成电路系统内部的上电复位信号,避免了过多的电路开销,结构简单,性能稳定。

Description

一种超低功耗数模混合集成熔丝修调电路及熔丝修调方法
技术领域
本发明属于集成电路领域,具体涉及一种应用于超低功耗数模混合集成电路的熔丝修调技术。
背景技术
近几十年来,集成电路的发展基本遵循摩尔定律,目前已经进入纳米尺度。随着器件尺寸的不断缩小,集成度的不断提高,微型化、高性能的产品不仅登上了市场舞台而且受到广泛欢迎。例如,日常消费电子领域的可穿戴智能设备以及生物医疗领域的植入式医疗电子设备都在人们的日常生活中扮演着越来越重要的角色。由于大多数这类设备采用电池供电,所以其核心集成电路的功耗成为决定其使用寿命的关键因素,这对集成电路设计提出了苛刻的功耗要求。
另一方面,随着对微型化集成电路的性能指标要求越来越高,集成电路面临高精度的挑战日趋明显。例如,对于系统内部作为标尺的基准电压、基准电流以及振荡器等模块,都要求达到很高的精度。然而,由于受到工艺制造误差的影响,这些模块的性能都会存在一定的离散和偏移,这就需要对这些模块进行修调。
传统的熔丝修调方法如图1所示。熔丝FUSE与电阻R并联,理想情况下,熔丝FUSE未熔断时电阻为零,表现为短路;熔断时电阻为无穷大,表现为开路。这样可以控制电阻R的接入与否从而进行修调。实际情况中,熔丝未熔断时阻值为几毫欧到几欧,熔断后阻值为几百千欧到几十兆欧。对于一般的集成电路,由于电阻R阻值较小,在五百欧以内,所以熔断后的熔丝并联在电阻R两端不会对并联总电阻产生大的影响,可以近似视为开路。但是对于超低功耗的应用,由于电阻R阻值较大,约为几十千欧到几百千欧,所以熔断后的熔丝会大大影响并联总电阻的阻值,影响修调效果和电路性能。因此,对于要求超低功耗的数模混合集成电路,传统的熔丝修调方法已不适用。
发明内容
针对超低功耗数模混合集成电路中传统熔丝修调技术在熔丝熔断情况下无法正确修调的问题,本发明提出了一种新的熔丝修调技术。该技术能够根据熔丝熔断与否产生不同的控制电压,控制开关管的通断从而实现修调电阻的接入选择。电路结构简单,功耗极低,适用于超低功耗数模混合集成电路。
具体地,提出一种超低功耗数模混合集成熔丝修调电路,所述修调电路的结构如下:
第一反相器的输入端接第二MOS管的栅极,第一反相器的输出端接第二反相器的输入端和第三MOS管的栅极;第二反相器的输入端还与第三MOS管的栅极连接,输出端接第一MOS管的栅极;第一MOS管的源极接电源电压,漏极分别接第二MOS管的漏极、第三MOS管的漏极以及熔丝的第一端;第二MOS管源极接第三反相器的输入端和第四反相器的输出端以及第三MOS管的源极;第三MOS管源极接第三反相器的输入端和第四反相器的输出端以及第二MOS管的源极;第三反相器的输入端接第二MOS管和第三MOS管的源极以及第四反相器的输出端,输出端接第四MOS管的栅极和第四反相器的输入端;第四反相器的输入端接第四MOS管的栅极和第三反相器的输出端,输出端接第二MOS管和第三MOS管的源极以及第三反相器的输入端;第四MOS管的栅极接第三反相器的输出端和第四反相器的输入端,源极接电阻的一端,漏极接电阻的另一端;熔丝的第二端接公共地。
优选地,所述第一反相器的输入端接第二MOS管的栅极,作为整个电路的输入端。
优选地,所述电路的输入信号为集成电路系统内部的上电复位信号。
优选地,第一MOS管和第二MOS管为P型MOS管,第三MOS管和第四MOS管为N型MOS管。
优选地,第二MOS管和第三MOS管构成CMOS开关,第三反相器和第四反相器构成双稳态锁存电路。
优选地,所述熔丝电阻小于200欧,所述熔丝的熔断电阻大于200千欧。
本发明还提出另一种调修电路,所述修调电路的结构如下:
第一反相器的输入端接第二三极管的基极,第一反相器的输出端接第二反相器的输入端和第三三极管的基极;第二反相器的输入端还与第三三极管的基极连接,输出端接第一三极管的基极;第一三极管的发射极接电源电压,集电极分别接第二三极管的集电极、第三三极管的集电极以及熔丝的第一端;第二三极管发射极接第三反相器的输入端和第四反相器的输出端以及第三三极管的发射极;第三三极管发射极接第三反相器的输入端和第四反相器的输出端以及第二三极管的发射极;第三反相器的输入端接第二三极管和第三三极管的发射极以及第四反相器的输出端,输出端接第四三极管的基极和第四反相器的输入端;第四反相器的输入端接第四三极管的基极和第三反相器的输出端,输出端接第二三极管和第三三极管的发射极以及第三反相器的输入端;第四三极管的基极接第三反相器的输出端和第四反相器的输入端,发射极接电阻的一端,集电极接电阻的另一端;熔丝的第二端接公共地。
本发明还提出一种使用前述电路的熔丝修调方法,其特征在于,所属方法包括如下步骤:
根据熔丝熔断和未熔断时的电阻不同判别得出相应的控制低电平和控制高电平;初始化过程,初始化上电复位信号为低电平;判别过程,输入端信号变高,第三反相器和第四反相器构成正反馈锁存系统,拉动第二MOS管和第三MOS管的源极电压和第四MOS管的栅极电压,达到锁定状态;所述锁定状态的电路功耗为零。
优选地,所述初始化过程中,熔丝熔断情况下,第二和第三MOS管的源极电压Vlat高于熔丝FUSE第一端电压Vfu;熔丝未熔断情况下,第二和第三MOS管的源极电压Vlat低于熔丝FUSE第一端电压Vfu。
优选地,所述判别过程中,熔丝熔断情况下,第二MOS管和第三MOS管的源极电压上拉到电源电压,第四MOS管的栅极电压下拉到公共地;熔丝未熔断情况下,第二MOS管和第三MOS管的源极电压下拉到公共地,第四MOS管的栅极电压上拉到电源电压。
本发明与现有技术相比,具有以下有益效果:
第一,电路结构简单,整个电路仅包含四个MOS反相器和四个MOS晶体管,应用于大规模熔丝修调时可以有效避免修调控制模块带来过大的硬件开销。
第二,利用系统内部的上电复位信号RST进行初始化,充分利用了数模混合集成电路系统的控制信号,避免了设计更复杂的电路产生初始化信号,有效减小了电路规模和芯片面积。
第三,功耗极低,主要功耗来源于初始化过程,也就是RST信号为低的时间,这个过程持续时间极短,电路的功耗很有限,之后RST信号变高,进入判别过程,双稳态锁存电路迅速正反馈得出结果,几乎不产生功耗。
第四,电路适用的熔断和未熔断电阻范围更广,在熔丝电阻小于200欧、熔断电阻大于200千欧的条件下本发明设计的熔丝修调控制电路都可以正常工作,产生正确的控制电平Vctr。
第五,控制信号Vctr与电源电压VDD或者公共地GND相连通,有强力的上拉或下拉通道,由于不考虑响应时间,驱动大尺寸MOS管M4也没有任何困难。
附图说明
下面结合附图和具体实施方式对本发明作进一步详细的说明:
图1为传统的熔丝修调技术原理图;
图2为本发明提出的熔丝修调技术原理图;
图3为熔丝熔断情况下(200KΩ)的电压仿真结果图;
图4为熔丝熔断情况下(200KΩ)的电流仿真结果图;
图5为熔丝未熔断情况下(200Ω)的电压仿真结果图;
图6为熔丝未熔断情况下(200Ω)的电流仿真结果图。
具体实施方式
下面结合附图1-6,进一步阐述本发明。应理解,这些实施例仅用于说明本发明而不用于限制本发明的范围。此外应理解,在阅读了本发明讲授的内容之后,本领域技术人员可以对本发明作各种改动或修改,这些等价形式同样落于本申请所附权利要求书所限定的范围。
如图2所示,电路包括四个反相器,分别是INV1、INV2、INV3和INV4;四个MOS晶体管,分别是M1、M2、M3和M4;一个熔丝,表示为FUSE。电路的输入信号为系统内部的上电复位信号RST。反相器INV1的输入端接MOS管M2的栅极,作为整个电路的输入端,反相器INV1的输出端接反相器INV2的输入端和MOS管M3的栅极。反相器INV2的输入端接反相器INV1的输出端和MOS管M3的栅极,输出端接MOS管M1的栅极。反相器INV3的输入端接MOS管M2和MOS管M3的源极以及反相器INV4的输出端,输出端接MOS管M4的栅极和反相器INV4的输入端。反相器INV4的输入端接MOS管M4的栅极和反相器INV3的输出端,输出端接MOS管M2和MOS管M3的源极以及反相器INV3的输入端。MOS管M1的栅极接反相器INV2的输出端,源极接电源电压VDD,漏极接MOS管M2和MOS管M3的漏极以及熔丝FUSE的上端。MOS管M2的栅极接反相器INV1的输入端,源极接反相器INV3的输入端和反相器INV4的输出端以及MOS管M3的源极,漏极接MOS管M1和MOS管M3的漏极以及熔丝FUSE的上端。MOS管M3的栅极接反相器INV1的输出端和反相器INV2的输入端,源极接反相器INV3的输入端和反相器INV4的输出端以及MOS管M2的源极,漏极接MOS管M1和MOS管M2的漏极以及熔丝FUSE的上端。MOS管M4的栅极接反相器INV3的输出端和反相器INV4的输入端,源极接电阻R的下端,漏极接电阻R的上端。熔丝FUSE上端接MOS管M1、MOS管M2和MOS管M3的漏极,下端接公共地GND。
在上述四个MOS管中,MOS管M1和MOS管M2为P型MOS管,MOS管M3和MOS管M4为N型MOS管。MOS管M2和MOS管M3构成CMOS开关,反相器INV3和反相器INV4构成双稳态锁存电路。
图2中的熔丝修调控制电路一共包括4个反相器,4个MOS管和1个熔丝。注意本发明所保护的范围不局限于这里描述的实例。在本实例中,晶体管均使用的MOS管,当然,可以使用三极管代替MOS管。在这种情况下,用三极管基极代替MOS管栅极,用集电极代替漏极,用发射极代替源极。
下面结合附图3-6,通过实例对本发明作进一步说明,但不构成对本发明的限制。本实例的电路级别仿真采用HHNEC 0.35μm BCD工艺,并使用Cadence公司的Spectre工具在ADE(模拟集成电路设计自动化仿真软件)环境下进行仿真,电路工作的电源电压为2.8V。
在电路上电工作前,先要进行熔丝修调。熔丝修调是在封装前的裸片上进行的,修调过程中根据修调目标有的熔丝需要熔断,有的则保留,不作任何处理。对熔丝进行熔断处理时,需要在熔丝两端加一个固定的电压,并保持一定的时间。这样就有一个稳定的较大的电流流经熔丝,引发电迁移,导致大量的原子运动,最终在电迁移处形成空洞。理想情况下,熔丝熔断后可以视为开路,阻抗无穷大,但实际操作中,由于制造工艺、熔断方式等的不同,熔断后的熔丝电阻并不是无穷大,而是在几百千欧到几十兆欧不等。同时,在熔丝未熔断时,也存在几毫欧到几欧的电阻。这样一来,熔丝修调控制电路就需要根据熔丝熔断和未熔断时的电阻不同判别得出相应的控制低电平和控制高电平。
芯片上电后,熔丝修调控制电路开始工作,其工作过程包括初始化过程和判别过程,最后进入锁定状态。下面分两种情况进行说明:熔丝熔断,显示高阻值;熔丝未熔断,显示低阻值。
情况一,熔丝熔断。上电复位信号RST在初始化阶段为低电平,经过反相器INV1得到的信号RST_N为高电平,再经过反相器INV2得到的信号为低电平,该信号控制MOS管M1的通断。由于M1的栅极为低电平,所以M1导通,电流由VDD经M1输出。与此同时,由于RST信号控制PMOS开关管M2的栅极,RST_N控制NMOS开关管M3的栅极,所以M2、M3导通,M2和M3构成的CMOS开关导通。由于熔断电阻很大,所以通电流后熔丝FUSE上端电压Vfu为高电压,该信号经过反相器INV3反向,输出低电压,也就是MOS管M4栅极的控制信号Vctr为低电压。该信号是反相器INV4的输入端,这样一来,反相器INV4内部的PMOS管导通而NMOS管截止,电流通过PMOS管从VDD输出,通过M2和M3构成的CMOS开关注入熔丝支路,进一步增大了熔丝FUSE上端电压Vfu。同时由于CMOS开关存在导通电阻,所以Vlat比Vfu电压更高,能够有效避免进入判别死区,有利于之后判别阶段的进行。
初始化过程结束后进入判别阶段。RST信号变高,经过反相器INV 1得到的信号RST_N为低电平,再经过反相器INV2得到的信号为高电平,该信号控制MOS管M1的通断。由于M1的栅极为高电平,所以M1关断,没有电流输出。与此同时,由于控制PMOS开关管M2的RST信号为高,控制NMOS开关管M3的RST_N信号为低,所以M2、M3关断,M2和M3构成的CMOS开关断开。这样一来,INV3和INV4就构成了一个正反馈锁存系统。由于Vlat为高电平,经过INV3得到低电平,再经过INV4得到一个更高的高电平,从而使Vlat上拉,如此正反馈循环,最终Vlat通过INV4内部的PMOS管上拉到电源电压VDD,而Vctr通过INV3内部的NMOS管下拉到公共地GND,达到锁定状态。此时M4的栅极电压为零,M4关断,电阻R接入主电路。在这种状态下,由于M1关断,电流从VDD经M1和熔丝到GND的通路被打断。由于M2和M3关断,电流从VDD经INV4内部PMOS管、CMOS开关和熔丝到GND的通路被打断。Vlat和Vctr分别被上拉到VDD和下拉到GND,也没有电流流过。所以在判别结束后的锁定状态电路功耗为零。
情况二,熔丝未熔断。上电复位信号RST在初始化阶段为低电平,经过反相器INV1得到的信号RST_N为高电平,再经过反相器INV2得到的信号为低电平,该信号控制MOS管M1的通断。由于M1的栅极为低电平,所以M1导通,电流由VDD经M1输出。与此同时,由于RST信号控制PMOS开关管M2的栅极,RST_N控制NMOS开关管M3的栅极,所以M2、M3导通,M2和M3构成的CMOS开关导通。由于熔丝电阻很小,所以通电流后熔丝FUSE上端电压Vfu为低电压,该信号经过反相器INV3反向,输出高电压,也就是MOS管M4栅极的控制信号Vctr为高电压。该信号是反相器INV4的输入端,这样一来,反相器INV4内部的NMOS管导通而PMOS管截止,从M1输出的电流除了流经熔丝FUSE外,还有一小部分通过CMOS开关和INV4内部的NMOS管注入GND。这样一来流经熔丝FUSE的电流变小,显示在熔丝FUSE上端的电压Vfu变低。同时由于CMOS开关存在导通电阻,所以Vlat比Vfu电压更低,能够有效避免进入判别死区,有利于之后判别阶段的进行。
初始化过程结束后进入判别阶段。RST信号变高,经过反相器INV1得到的信号RST_N为低电平,再经过反相器INV2得到的信号为高电平,该信号控制MOS管M1的通断。由于M1的栅极为高电平,所以M1关断,没有电流输出。与此同时,由于控制PMOS开关管M2的RST信号为高,控制NMOS开关管M3的RST_N信号为低,所以M2、M3关断,M2和M3构成的CMOS开关断开。这样一来,INV3和INV4就构成了一个正反馈锁存系统。由于Vlat为低电平,经过INV3得到高电平,再经过INV4得到一个更低的低电平,从而使Vlat下拉,如此正反馈循环,最终Vlat通过INV4内部的NMOS管下拉到公共地GND,而Vctr通过INV3内部的PMOS管上拉到电源电压VDD,达到锁定状态。此时M4的栅极电压为VDD,M4导通,电阻R被短路。在这种状态下,由于M1关断,电流从VDD经M1和熔丝到GND的通路被打断。同样地,电流从VDD经M1、CMOS开关和INV4内部NMOS管到GND的通路被打断。Vlat和Vctr分别被下拉到GND和上拉到VDD,也没有电流流过。所以在判别结束后的锁定状态电路功耗为零。
图3-6中,电源电压VDD由一个理想信号源产生,RST信号由一个启动电路产生。在仿真时,对设计的熔丝电阻和熔断电阻取临界值,也就是最坏情况:熔丝电阻取200欧,熔断电阻取200千欧。
图3是熔丝熔断情况下的电压仿真结果。20us时电路上电,之后的约240us范围内RST信号为低电平。在这段时间内,Vfu为2.781V,表现出高电平,Vlat为2.784V,略高于Vfu,控制信号Vctr为8.108nV,接近GND。RST信号变高后,Vfu降为2.283uV,接近GND,说明流经熔丝FUSE的电流几乎为零。Vlat达到2.8V,Vctr低至7.736nV,说明已经达到锁定状态。
图4是熔丝熔断情况下的电流仿真结果。在RST信号为低的初始化阶段,流经MOS管M1的电流为9.269uA,反相器INV4向CMOS开关输出的电流为4.636uA,流经熔丝FUSE的电流为13.9uA,说明流经熔丝FUSE的电流来自MOS管M1和反相器INV4。整个电路的电流消耗为13.9uA,说明整个电路的电流消耗全部来自注入熔丝FUSE的两路电流。在RST信号变高进入锁定状态后,各个支路的电流在pA水平,总的电流消耗为171.4pA,相比于初始化阶段其电流消耗可以忽略不计。
图5是熔丝未熔断情况下的电压仿真结果。20us时电路上电,之后的约240us范围内RST信号为低电平。在这段时间内,Vfu为80.19mV,表现出低电平,Vlat为74.62mV,略低于Vfu,控制信号Vctr为2.8V,达到电源电压。RST信号变高后,Vfu降为699.1pV,接近GND,说明流经熔丝FUSE的电流几乎为零。Vlat低至7.736nV,Vctr达到2.8V,说明已经达到锁定状态。
图6是熔丝未熔断情况下的电流仿真结果。在RST信号为低的初始化阶段,流经MOS管M1的电流为429.7uA,CMOS开关向反相器INV4输出的电流为28.73uA,流经熔丝FUSE的电流为400.9uA,说明流经MOS管M1的电流分别注入了熔丝FUSE和反相器INV4。整个电路的电流消耗为429.7uA,说明整个电路的电流消耗全部来自流经MOS管M1的电流。在RST信号变高进入锁定状态后,各个支路的电流在pA水平,总的电流消耗为163.5pA,相比于初始化阶段其电流消耗可以忽略不计。
可见,本发明能够有效实现熔丝修调功能,根据熔丝熔断前后的电阻大小不同输出不同的控制电平,进而控制开关管的通断选择电阻的接入与否。由于响应时间并不是一个重要的考量参数,所以本发明可以驱动大尺寸开关管,更好地模拟开路与短路情况。从应用角度看,本发明设计的熔丝修调控制电路功耗很低,非常适合于超低功耗数模混合集成电路。由于功耗主要来源于初始化过程中电流管M1的输出电流,所以在保证电路功能正确的前提下,尽量减小电流管M1的尺寸,可以实现功耗的优化。另一方面,本发明充分利用了集成电路系统内部的上电复位信号,避免了过多的电路开销,结构简单,性能稳定。
以上所述仅为本发明的较佳实例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。

Claims (10)

1.一种数模混合集成熔丝修调电路,其特征在于,所述修调电路的结构如下:
第一反相器(INV1)的输入端接第二MOS管(M2)的栅极,第一反相器(INV1)的输出端接第二反相器(INV2)的输入端和第三MOS管(M3)的栅极;
第二反相器(INV2)的输入端还与第三MOS管(M3)的栅极连接,输出端接第一MOS管(M1)的栅极;
第一MOS管(M1)的源极接电源电压(VDD),漏极分别接第二MOS管(M2)的漏极、第三MOS管(M3)的漏极以及熔丝(FUSE)的第一端;
第二MOS管(M2)源极接第三反相器(INV3)的输入端和第四反相器(INV4)的输出端以及第三MOS管(M3)的源极;
第三MOS管(M3)源极接第三反相器(INV3)的输入端和第四反相器(INV4)的输出端以及第二MOS管(M2)的源极;
第三反相器(INV3)的输入端接第二MOS管(M2)和第三MOS管(M3)的源极以及第四反相器(INV4)的输出端,输出端接第四MOS管(M4)的栅极和第四反相器(INV4)的输入端;
第四反相器(INV4)的输入端接第四MOS管(M4)的栅极和第三反相器(INV3)的输出端,输出端接第二MOS管(M2)和第三MOS管(M3)的源极以及第三反相器(INV3)的输入端;
第四MOS管(M4)的栅极接第三反相器(INV3)的输出端和第四反相器(INV4)的输入端,源极接电阻(R)的一端,漏极接电阻(R)的另一端;
熔丝(FUSE)的第二端接公共地(GND)。
2.根据权利要求1所述的修调电路,其特征在于:所述第一反相器(INV1)的输入端接第二MOS管(M2)的栅极,作为整个电路的输入端。
3.根据权利要求2所述的修调电路,其特征在于:所述电路的输入信号为集成电路系统内部的上电复位信号(RST)。
4.根据权利要求1所述的修调电路,其特征在于:第一MOS管(M1)和第二MOS管(M2)为P型MOS管,第三MOS管(M3)和第四MOS管(M4)为N型MOS管。
5.根据权利要求1所述的修调电路,其特征在于:第二MOS管(M2)和第三MOS管(M3)构成CMOS开关,第三反相器(INV3)和第四反相器(INV4)构成双稳态锁存电路。
6.根据权利要求1所述的修调电路,其特征在于:所述熔丝的电阻小于200欧,所述熔丝的熔断电阻大于200千欧。
7.一种数模混合集成熔丝修调电路,其特征在于,所述修调电路的结构如下:
第一反相器(INV1)的输入端接第二三极管的基极,第一反相器(INV1)的输出端接第二反相器(INV2)的输入端和第三三极管的基极;
第二反相器(INV2)的输入端还与第三三极管的基极连接,输出端接第一三极管的基极;
第一三极管的发射极接电源电压(VDD),集电极分别接第二三极管的集电极、第三三极管的集电极以及熔丝(FUSE)的第一端;
第二三极管发射极接第三反相器(INV3)的输入端和第四反相器(INV4)的输出端以及第三三极管的发射极;
第三三极管发射极接第三反相器(INV3)的输入端和第四反相器(INV4)的输出端以及第二三极管的发射极;
第三反相器(INV3)的输入端接第二三极管和第三三极管的发射极以及第四反相器(INV4)的输出端,输出端接第四三极管的基极和第四反相器(INV4)的输入端;
第四反相器(INV4)的输入端接第四三极管的基极和第三反相器(INV3)的输出端,输出端接第二三极管和第三三极管的发射极以及第三反相器(INV3)的输入端;
第四三极管的基极接第三反相器(INV3)的输出端和第四反相器(INV4)的输入端,发射极接电阻(R)的一端,集电极接电阻(R)的另一端;
熔丝(FUSE)的第二端接公共地(GND)。
8.一种使用权利要求1-6之一所述电路的熔丝修调方法,其特征在于,所述方法包括如下步骤:
根据熔丝熔断和未熔断时的电阻不同判别得出相应的控制低电平和控制高电平;
初始化过程,初始化上电复位信号(RST)为低电平;
判别过程,输入端信号(RST)变高,第三反相器和第四反相器构成正反馈锁存系统,拉动第二MOS管和第三MOS管的源极电压(V|at)和第四MOS管的栅极电压(Vctr),达到锁定状态;
所述锁定状态的电路功耗为零。
9.根据权利要求8所述的修调方法,其特征在于:所述初始化过程中,熔丝熔断情况下,第二和第三MOS管的源极电压(Vlat)高于熔丝(FUSE)第一端电压(Vfu);熔丝未熔断情况下,第二和第三MOS管的源极电压(Vlat)低于熔丝(FUSE)第一端电压(Vfu)。
10.根据权利要求8所述的修调方法,其特征在于:所述判别过程中,熔丝熔断情况下,第二MOS管和第三MOS管的源极电压(Vlat)上拉到电源电压(VDD),第四MOS管的栅极电压(Vctr)下拉到公共地(GND);
熔丝未熔断情况下,第二MOS管和第三MOS管的源极电压(Vlat)下拉到公共地(GND),第四MOS管的栅极电压(Vctr)上拉到电源电压(VDD)。
CN201610505352.1A 2016-06-30 2016-06-30 一种超低功耗数模混合集成熔丝修调电路及熔丝修调方法 Active CN106209069B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610505352.1A CN106209069B (zh) 2016-06-30 2016-06-30 一种超低功耗数模混合集成熔丝修调电路及熔丝修调方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610505352.1A CN106209069B (zh) 2016-06-30 2016-06-30 一种超低功耗数模混合集成熔丝修调电路及熔丝修调方法

Publications (2)

Publication Number Publication Date
CN106209069A CN106209069A (zh) 2016-12-07
CN106209069B true CN106209069B (zh) 2019-01-15

Family

ID=57463622

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610505352.1A Active CN106209069B (zh) 2016-06-30 2016-06-30 一种超低功耗数模混合集成熔丝修调电路及熔丝修调方法

Country Status (1)

Country Link
CN (1) CN106209069B (zh)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107196641A (zh) * 2017-05-30 2017-09-22 长沙方星腾电子科技有限公司 一种熔丝电路
CN107769767B (zh) * 2017-10-16 2021-03-09 苏州浪潮智能科技有限公司 一种电阻修调电路及方法
CN107994894B (zh) * 2017-11-23 2022-01-28 成都华微电子科技股份有限公司 多晶熔丝预修调电路
CN108155908A (zh) * 2017-12-18 2018-06-12 中国电子科技集团公司第四十七研究所 一种数模转换器的熔丝修调测试方法
CN108736875B (zh) * 2018-05-22 2020-05-01 电子科技大学 一种修调码值产生电路
CN109714039A (zh) * 2018-12-19 2019-05-03 北京中科银河芯科技有限公司 一种应用于超低功耗数模混合电路的熔丝修调方案
CN110070903B (zh) * 2019-04-22 2021-04-13 北京时代民芯科技有限公司 一种先进的超低功耗的多晶电阻型熔丝电路及方法
CN113726320B (zh) * 2021-08-20 2023-10-24 成都振芯科技股份有限公司 一种宽带低功耗高线性数模开关及控制系统与方法
CN115019867B (zh) * 2022-07-13 2022-12-20 深圳市迪浦电子有限公司 一种利用非挥发性元件修调规格的集成电路
CN116453571B (zh) * 2023-04-26 2024-01-02 无锡力芯微电子股份有限公司 一种低功耗的熔丝读取结构
CN118334987A (zh) * 2024-06-12 2024-07-12 集创北方(深圳)科技有限公司 烧写控制电路及相关装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070258280A1 (en) * 2006-05-05 2007-11-08 Dixon Robert C Securing an integrated circuit
CN103840440A (zh) * 2012-11-23 2014-06-04 上海华虹集成电路有限责任公司 电源钳位esd电路
CN103871475A (zh) * 2014-02-21 2014-06-18 中国电子科技集团公司第二十四研究所 上电自复位的熔丝读取电路

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070258280A1 (en) * 2006-05-05 2007-11-08 Dixon Robert C Securing an integrated circuit
CN103840440A (zh) * 2012-11-23 2014-06-04 上海华虹集成电路有限责任公司 电源钳位esd电路
CN103871475A (zh) * 2014-02-21 2014-06-18 中国电子科技集团公司第二十四研究所 上电自复位的熔丝读取电路

Also Published As

Publication number Publication date
CN106209069A (zh) 2016-12-07

Similar Documents

Publication Publication Date Title
CN106209069B (zh) 一种超低功耗数模混合集成熔丝修调电路及熔丝修调方法
CN106532912B (zh) Usb和电池双电源供电的动态电源路径选择电路
CN108563275A (zh) 一种无静态功耗的修调开关电路
CN108736875A (zh) 一种修调码值产生电路
CN109861329A (zh) 线性充电系统、恒流恒压控制电路及其电压跟随控制方法
CN107070202A (zh) 具有电压自动调节功能的负电压产生电路
CN106128508A (zh) 一种ic参数一次可编程熔丝修调电路
CN107528576A (zh) 一种高性能开关电源芯片修调电路
CN107870649A (zh) 基准电压电路与集成电路
CN108733128A (zh) 一种超低功耗的修调码值产生电路
CN105336373B (zh) Efuse模块及其熔断电流的校准系统和校准方法
CN205490463U (zh) 上电复位电路
CN106505849A (zh) 一种时间可控的线性软启动电路
CN108494384A (zh) 一种用于振荡器的修调电路
CN208607546U (zh) 熔丝校准电路
CN209072341U (zh) 基于dmos管的跨电压域的电平转移电路及芯片
CN1728032B (zh) 降低基片噪音的电流驱动器电路及其操作方法
CN107786191A (zh) 一种上电复位自关断电路
CN205753623U (zh) 一种电源切换电路
CN105958632B (zh) 一种电源切换电路及信号传递方法
CN104993816B (zh) 倍压电路
CN100521478C (zh) 电位移转电路与方法
CN101764596B (zh) 内置皮法级电容间歇式微电流秒级时延电路
CN109714039A (zh) 一种应用于超低功耗数模混合电路的熔丝修调方案
CN206341200U (zh) 一种栅极驱动电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant